]> nv-tegra.nvidia Code Review - linux-3.10.git/blob - arch/x86/kernel/tlb_uv.c
deb5ebb32c3b71a8a698df7b68ae5447e12f0cf8
[linux-3.10.git] / arch / x86 / kernel / tlb_uv.c
1 /*
2  *      SGI UltraViolet TLB flush routines.
3  *
4  *      (c) 2008 Cliff Wickman <cpw@sgi.com>, SGI.
5  *
6  *      This code is released under the GNU General Public License version 2 or
7  *      later.
8  */
9 #include <linux/seq_file.h>
10 #include <linux/proc_fs.h>
11 #include <linux/kernel.h>
12
13 #include <asm/mmu_context.h>
14 #include <asm/uv/uv.h>
15 #include <asm/uv/uv_mmrs.h>
16 #include <asm/uv/uv_hub.h>
17 #include <asm/uv/uv_bau.h>
18 #include <asm/apic.h>
19 #include <asm/idle.h>
20 #include <asm/tsc.h>
21 #include <asm/irq_vectors.h>
22
23 static struct bau_control       **uv_bau_table_bases __read_mostly;
24 static int                      uv_bau_retry_limit __read_mostly;
25
26 /* position of pnode (which is nasid>>1): */
27 static int                      uv_nshift __read_mostly;
28
29 static unsigned long            uv_mmask __read_mostly;
30
31 static DEFINE_PER_CPU(struct ptc_stats, ptcstats);
32 static DEFINE_PER_CPU(struct bau_control, bau_control);
33
34 /*
35  * Free a software acknowledge hardware resource by clearing its Pending
36  * bit. This will return a reply to the sender.
37  * If the message has timed out, a reply has already been sent by the
38  * hardware but the resource has not been released. In that case our
39  * clear of the Timeout bit (as well) will free the resource. No reply will
40  * be sent (the hardware will only do one reply per message).
41  */
42 static void uv_reply_to_message(int resource,
43                                 struct bau_payload_queue_entry *msg,
44                                 struct bau_msg_status *msp)
45 {
46         unsigned long dw;
47
48         dw = (1 << (resource + UV_SW_ACK_NPENDING)) | (1 << resource);
49         msg->replied_to = 1;
50         msg->sw_ack_vector = 0;
51         if (msp)
52                 msp->seen_by.bits = 0;
53         uv_write_local_mmr(UVH_LB_BAU_INTD_SOFTWARE_ACKNOWLEDGE_ALIAS, dw);
54 }
55
56 /*
57  * Do all the things a cpu should do for a TLB shootdown message.
58  * Other cpu's may come here at the same time for this message.
59  */
60 static void uv_bau_process_message(struct bau_payload_queue_entry *msg,
61                                    int msg_slot, int sw_ack_slot)
62 {
63         unsigned long this_cpu_mask;
64         struct bau_msg_status *msp;
65         int cpu;
66
67         msp = __get_cpu_var(bau_control).msg_statuses + msg_slot;
68         cpu = uv_blade_processor_id();
69         msg->number_of_cpus =
70             uv_blade_nr_online_cpus(uv_node_to_blade_id(numa_node_id()));
71         this_cpu_mask = 1UL << cpu;
72         if (msp->seen_by.bits & this_cpu_mask)
73                 return;
74         atomic_or_long(&msp->seen_by.bits, this_cpu_mask);
75
76         if (msg->replied_to == 1)
77                 return;
78
79         if (msg->address == TLB_FLUSH_ALL) {
80                 local_flush_tlb();
81                 __get_cpu_var(ptcstats).alltlb++;
82         } else {
83                 __flush_tlb_one(msg->address);
84                 __get_cpu_var(ptcstats).onetlb++;
85         }
86
87         __get_cpu_var(ptcstats).requestee++;
88
89         atomic_inc_short(&msg->acknowledge_count);
90         if (msg->number_of_cpus == msg->acknowledge_count)
91                 uv_reply_to_message(sw_ack_slot, msg, msp);
92 }
93
94 /*
95  * Examine the payload queue on one distribution node to see
96  * which messages have not been seen, and which cpu(s) have not seen them.
97  *
98  * Returns the number of cpu's that have not responded.
99  */
100 static int uv_examine_destination(struct bau_control *bau_tablesp, int sender)
101 {
102         struct bau_payload_queue_entry *msg;
103         struct bau_msg_status *msp;
104         int count = 0;
105         int i;
106         int j;
107
108         for (msg = bau_tablesp->va_queue_first, i = 0; i < DEST_Q_SIZE;
109              msg++, i++) {
110                 if ((msg->sending_cpu == sender) && (!msg->replied_to)) {
111                         msp = bau_tablesp->msg_statuses + i;
112                         printk(KERN_DEBUG
113                                "blade %d: address:%#lx %d of %d, not cpu(s): ",
114                                i, msg->address, msg->acknowledge_count,
115                                msg->number_of_cpus);
116                         for (j = 0; j < msg->number_of_cpus; j++) {
117                                 if (!((1L << j) & msp->seen_by.bits)) {
118                                         count++;
119                                         printk("%d ", j);
120                                 }
121                         }
122                         printk("\n");
123                 }
124         }
125         return count;
126 }
127
128 /*
129  * Examine the payload queue on all the distribution nodes to see
130  * which messages have not been seen, and which cpu(s) have not seen them.
131  *
132  * Returns the number of cpu's that have not responded.
133  */
134 static int uv_examine_destinations(struct bau_target_nodemask *distribution)
135 {
136         int sender;
137         int i;
138         int count = 0;
139
140         sender = smp_processor_id();
141         for (i = 0; i < sizeof(struct bau_target_nodemask) * BITSPERBYTE; i++) {
142                 if (!bau_node_isset(i, distribution))
143                         continue;
144                 count += uv_examine_destination(uv_bau_table_bases[i], sender);
145         }
146         return count;
147 }
148
149 /*
150  * wait for completion of a broadcast message
151  *
152  * return COMPLETE, RETRY or GIVEUP
153  */
154 static int uv_wait_completion(struct bau_desc *bau_desc,
155                               unsigned long mmr_offset, int right_shift)
156 {
157         int exams = 0;
158         long destination_timeouts = 0;
159         long source_timeouts = 0;
160         unsigned long descriptor_status;
161
162         while ((descriptor_status = (((unsigned long)
163                 uv_read_local_mmr(mmr_offset) >>
164                         right_shift) & UV_ACT_STATUS_MASK)) !=
165                         DESC_STATUS_IDLE) {
166                 if (descriptor_status == DESC_STATUS_SOURCE_TIMEOUT) {
167                         source_timeouts++;
168                         if (source_timeouts > SOURCE_TIMEOUT_LIMIT)
169                                 source_timeouts = 0;
170                         __get_cpu_var(ptcstats).s_retry++;
171                         return FLUSH_RETRY;
172                 }
173                 /*
174                  * spin here looking for progress at the destinations
175                  */
176                 if (descriptor_status == DESC_STATUS_DESTINATION_TIMEOUT) {
177                         destination_timeouts++;
178                         if (destination_timeouts > DESTINATION_TIMEOUT_LIMIT) {
179                                 /*
180                                  * returns number of cpus not responding
181                                  */
182                                 if (uv_examine_destinations
183                                     (&bau_desc->distribution) == 0) {
184                                         __get_cpu_var(ptcstats).d_retry++;
185                                         return FLUSH_RETRY;
186                                 }
187                                 exams++;
188                                 if (exams >= uv_bau_retry_limit) {
189                                         printk(KERN_DEBUG
190                                                "uv_flush_tlb_others");
191                                         printk("giving up on cpu %d\n",
192                                                smp_processor_id());
193                                         return FLUSH_GIVEUP;
194                                 }
195                                 /*
196                                  * delays can hang the simulator
197                                    udelay(1000);
198                                  */
199                                 destination_timeouts = 0;
200                         }
201                 }
202                 cpu_relax();
203         }
204         return FLUSH_COMPLETE;
205 }
206
207 /**
208  * uv_flush_send_and_wait
209  *
210  * Send a broadcast and wait for a broadcast message to complete.
211  *
212  * The flush_mask contains the cpus the broadcast was sent to.
213  *
214  * Returns NULL if all remote flushing was done. The mask is zeroed.
215  * Returns @flush_mask if some remote flushing remains to be done. The
216  * mask will have some bits still set.
217  */
218 const struct cpumask *uv_flush_send_and_wait(int cpu, int this_blade,
219                                              struct bau_desc *bau_desc,
220                                              struct cpumask *flush_mask)
221 {
222         int completion_status = 0;
223         int right_shift;
224         int tries = 0;
225         int blade;
226         int bit;
227         unsigned long mmr_offset;
228         unsigned long index;
229         cycles_t time1;
230         cycles_t time2;
231
232         if (cpu < UV_CPUS_PER_ACT_STATUS) {
233                 mmr_offset = UVH_LB_BAU_SB_ACTIVATION_STATUS_0;
234                 right_shift = cpu * UV_ACT_STATUS_SIZE;
235         } else {
236                 mmr_offset = UVH_LB_BAU_SB_ACTIVATION_STATUS_1;
237                 right_shift =
238                     ((cpu - UV_CPUS_PER_ACT_STATUS) * UV_ACT_STATUS_SIZE);
239         }
240         time1 = get_cycles();
241         do {
242                 tries++;
243                 index = (1UL << UVH_LB_BAU_SB_ACTIVATION_CONTROL_PUSH_SHFT) |
244                         cpu;
245                 uv_write_local_mmr(UVH_LB_BAU_SB_ACTIVATION_CONTROL, index);
246                 completion_status = uv_wait_completion(bau_desc, mmr_offset,
247                                         right_shift);
248         } while (completion_status == FLUSH_RETRY);
249         time2 = get_cycles();
250         __get_cpu_var(ptcstats).sflush += (time2 - time1);
251         if (tries > 1)
252                 __get_cpu_var(ptcstats).retriesok++;
253
254         if (completion_status == FLUSH_GIVEUP) {
255                 /*
256                  * Cause the caller to do an IPI-style TLB shootdown on
257                  * the cpu's, all of which are still in the mask.
258                  */
259                 __get_cpu_var(ptcstats).ptc_i++;
260                 return flush_mask;
261         }
262
263         /*
264          * Success, so clear the remote cpu's from the mask so we don't
265          * use the IPI method of shootdown on them.
266          */
267         for_each_cpu(bit, flush_mask) {
268                 blade = uv_cpu_to_blade_id(bit);
269                 if (blade == this_blade)
270                         continue;
271                 cpumask_clear_cpu(bit, flush_mask);
272         }
273         if (!cpumask_empty(flush_mask))
274                 return flush_mask;
275         return NULL;
276 }
277
278 static DEFINE_PER_CPU(cpumask_var_t, uv_flush_tlb_mask);
279
280 /**
281  * uv_flush_tlb_others - globally purge translation cache of a virtual
282  * address or all TLB's
283  * @cpumask: mask of all cpu's in which the address is to be removed
284  * @mm: mm_struct containing virtual address range
285  * @va: virtual address to be removed (or TLB_FLUSH_ALL for all TLB's on cpu)
286  * @cpu: the current cpu
287  *
288  * This is the entry point for initiating any UV global TLB shootdown.
289  *
290  * Purges the translation caches of all specified processors of the given
291  * virtual address, or purges all TLB's on specified processors.
292  *
293  * The caller has derived the cpumask from the mm_struct.  This function
294  * is called only if there are bits set in the mask. (e.g. flush_tlb_page())
295  *
296  * The cpumask is converted into a nodemask of the nodes containing
297  * the cpus.
298  *
299  * Note that this function should be called with preemption disabled.
300  *
301  * Returns NULL if all remote flushing was done.
302  * Returns pointer to cpumask if some remote flushing remains to be
303  * done.  The returned pointer is valid till preemption is re-enabled.
304  */
305 const struct cpumask *uv_flush_tlb_others(const struct cpumask *cpumask,
306                                           struct mm_struct *mm,
307                                           unsigned long va, unsigned int cpu)
308 {
309         struct cpumask *flush_mask = __get_cpu_var(uv_flush_tlb_mask);
310         int i;
311         int bit;
312         int blade;
313         int uv_cpu;
314         int this_blade;
315         int locals = 0;
316         struct bau_desc *bau_desc;
317
318         cpumask_andnot(flush_mask, cpumask, cpumask_of(cpu));
319
320         uv_cpu = uv_blade_processor_id();
321         this_blade = uv_numa_blade_id();
322         bau_desc = __get_cpu_var(bau_control).descriptor_base;
323         bau_desc += UV_ITEMS_PER_DESCRIPTOR * uv_cpu;
324
325         bau_nodes_clear(&bau_desc->distribution, UV_DISTRIBUTION_SIZE);
326
327         i = 0;
328         for_each_cpu(bit, flush_mask) {
329                 blade = uv_cpu_to_blade_id(bit);
330                 BUG_ON(blade > (UV_DISTRIBUTION_SIZE - 1));
331                 if (blade == this_blade) {
332                         locals++;
333                         continue;
334                 }
335                 bau_node_set(blade, &bau_desc->distribution);
336                 i++;
337         }
338         if (i == 0) {
339                 /*
340                  * no off_node flushing; return status for local node
341                  */
342                 if (locals)
343                         return flush_mask;
344                 else
345                         return NULL;
346         }
347         __get_cpu_var(ptcstats).requestor++;
348         __get_cpu_var(ptcstats).ntargeted += i;
349
350         bau_desc->payload.address = va;
351         bau_desc->payload.sending_cpu = cpu;
352
353         return uv_flush_send_and_wait(uv_cpu, this_blade, bau_desc, flush_mask);
354 }
355
356 /*
357  * The BAU message interrupt comes here. (registered by set_intr_gate)
358  * See entry_64.S
359  *
360  * We received a broadcast assist message.
361  *
362  * Interrupts may have been disabled; this interrupt could represent
363  * the receipt of several messages.
364  *
365  * All cores/threads on this node get this interrupt.
366  * The last one to see it does the s/w ack.
367  * (the resource will not be freed until noninterruptable cpus see this
368  *  interrupt; hardware will timeout the s/w ack and reply ERROR)
369  */
370 void uv_bau_message_interrupt(struct pt_regs *regs)
371 {
372         struct bau_payload_queue_entry *va_queue_first;
373         struct bau_payload_queue_entry *va_queue_last;
374         struct bau_payload_queue_entry *msg;
375         struct pt_regs *old_regs = set_irq_regs(regs);
376         cycles_t time1;
377         cycles_t time2;
378         int msg_slot;
379         int sw_ack_slot;
380         int fw;
381         int count = 0;
382         unsigned long local_pnode;
383
384         ack_APIC_irq();
385         exit_idle();
386         irq_enter();
387
388         time1 = get_cycles();
389
390         local_pnode = uv_blade_to_pnode(uv_numa_blade_id());
391
392         va_queue_first = __get_cpu_var(bau_control).va_queue_first;
393         va_queue_last = __get_cpu_var(bau_control).va_queue_last;
394
395         msg = __get_cpu_var(bau_control).bau_msg_head;
396         while (msg->sw_ack_vector) {
397                 count++;
398                 fw = msg->sw_ack_vector;
399                 msg_slot = msg - va_queue_first;
400                 sw_ack_slot = ffs(fw) - 1;
401
402                 uv_bau_process_message(msg, msg_slot, sw_ack_slot);
403
404                 msg++;
405                 if (msg > va_queue_last)
406                         msg = va_queue_first;
407                 __get_cpu_var(bau_control).bau_msg_head = msg;
408         }
409         if (!count)
410                 __get_cpu_var(ptcstats).nomsg++;
411         else if (count > 1)
412                 __get_cpu_var(ptcstats).multmsg++;
413
414         time2 = get_cycles();
415         __get_cpu_var(ptcstats).dflush += (time2 - time1);
416
417         irq_exit();
418         set_irq_regs(old_regs);
419 }
420
421 static void uv_enable_timeouts(void)
422 {
423         int i;
424         int blade;
425         int last_blade;
426         int pnode;
427         int cur_cpu = 0;
428         unsigned long apicid;
429
430         last_blade = -1;
431         for_each_online_node(i) {
432                 blade = uv_node_to_blade_id(i);
433                 if (blade == last_blade)
434                         continue;
435                 last_blade = blade;
436                 apicid = per_cpu(x86_cpu_to_apicid, cur_cpu);
437                 pnode = uv_blade_to_pnode(blade);
438                 cur_cpu += uv_blade_nr_possible_cpus(i);
439         }
440 }
441
442 static void *uv_ptc_seq_start(struct seq_file *file, loff_t *offset)
443 {
444         if (*offset < num_possible_cpus())
445                 return offset;
446         return NULL;
447 }
448
449 static void *uv_ptc_seq_next(struct seq_file *file, void *data, loff_t *offset)
450 {
451         (*offset)++;
452         if (*offset < num_possible_cpus())
453                 return offset;
454         return NULL;
455 }
456
457 static void uv_ptc_seq_stop(struct seq_file *file, void *data)
458 {
459 }
460
461 /*
462  * Display the statistics thru /proc
463  * data points to the cpu number
464  */
465 static int uv_ptc_seq_show(struct seq_file *file, void *data)
466 {
467         struct ptc_stats *stat;
468         int cpu;
469
470         cpu = *(loff_t *)data;
471
472         if (!cpu) {
473                 seq_printf(file,
474                 "# cpu requestor requestee one all sretry dretry ptc_i ");
475                 seq_printf(file,
476                 "sw_ack sflush dflush sok dnomsg dmult starget\n");
477         }
478         if (cpu < num_possible_cpus() && cpu_online(cpu)) {
479                 stat = &per_cpu(ptcstats, cpu);
480                 seq_printf(file, "cpu %d %ld %ld %ld %ld %ld %ld %ld ",
481                            cpu, stat->requestor,
482                            stat->requestee, stat->onetlb, stat->alltlb,
483                            stat->s_retry, stat->d_retry, stat->ptc_i);
484                 seq_printf(file, "%lx %ld %ld %ld %ld %ld %ld\n",
485                            uv_read_global_mmr64(uv_blade_to_pnode
486                                         (uv_cpu_to_blade_id(cpu)),
487                                         UVH_LB_BAU_INTD_SOFTWARE_ACKNOWLEDGE),
488                            stat->sflush, stat->dflush,
489                            stat->retriesok, stat->nomsg,
490                            stat->multmsg, stat->ntargeted);
491         }
492
493         return 0;
494 }
495
496 /*
497  *  0: display meaning of the statistics
498  * >0: retry limit
499  */
500 static ssize_t uv_ptc_proc_write(struct file *file, const char __user *user,
501                                  size_t count, loff_t *data)
502 {
503         long newmode;
504         char optstr[64];
505
506         if (count == 0 || count > sizeof(optstr))
507                 return -EINVAL;
508         if (copy_from_user(optstr, user, count))
509                 return -EFAULT;
510         optstr[count - 1] = '\0';
511         if (strict_strtoul(optstr, 10, &newmode) < 0) {
512                 printk(KERN_DEBUG "%s is invalid\n", optstr);
513                 return -EINVAL;
514         }
515
516         if (newmode == 0) {
517                 printk(KERN_DEBUG "# cpu:      cpu number\n");
518                 printk(KERN_DEBUG
519                 "requestor:  times this cpu was the flush requestor\n");
520                 printk(KERN_DEBUG
521                 "requestee:  times this cpu was requested to flush its TLBs\n");
522                 printk(KERN_DEBUG
523                 "one:        times requested to flush a single address\n");
524                 printk(KERN_DEBUG
525                 "all:        times requested to flush all TLB's\n");
526                 printk(KERN_DEBUG
527                 "sretry:     number of retries of source-side timeouts\n");
528                 printk(KERN_DEBUG
529                 "dretry:     number of retries of destination-side timeouts\n");
530                 printk(KERN_DEBUG
531                 "ptc_i:      times UV fell through to IPI-style flushes\n");
532                 printk(KERN_DEBUG
533                 "sw_ack:     image of UVH_LB_BAU_INTD_SOFTWARE_ACKNOWLEDGE\n");
534                 printk(KERN_DEBUG
535                 "sflush_us:  cycles spent in uv_flush_tlb_others()\n");
536                 printk(KERN_DEBUG
537                 "dflush_us:  cycles spent in handling flush requests\n");
538                 printk(KERN_DEBUG "sok:        successes on retry\n");
539                 printk(KERN_DEBUG "dnomsg:     interrupts with no message\n");
540                 printk(KERN_DEBUG
541                 "dmult:      interrupts with multiple messages\n");
542                 printk(KERN_DEBUG "starget:    nodes targeted\n");
543         } else {
544                 uv_bau_retry_limit = newmode;
545                 printk(KERN_DEBUG "timeout retry limit:%d\n",
546                        uv_bau_retry_limit);
547         }
548
549         return count;
550 }
551
552 static const struct seq_operations uv_ptc_seq_ops = {
553         .start          = uv_ptc_seq_start,
554         .next           = uv_ptc_seq_next,
555         .stop           = uv_ptc_seq_stop,
556         .show           = uv_ptc_seq_show
557 };
558
559 static int uv_ptc_proc_open(struct inode *inode, struct file *file)
560 {
561         return seq_open(file, &uv_ptc_seq_ops);
562 }
563
564 static const struct file_operations proc_uv_ptc_operations = {
565         .open           = uv_ptc_proc_open,
566         .read           = seq_read,
567         .write          = uv_ptc_proc_write,
568         .llseek         = seq_lseek,
569         .release        = seq_release,
570 };
571
572 static int __init uv_ptc_init(void)
573 {
574         struct proc_dir_entry *proc_uv_ptc;
575
576         if (!is_uv_system())
577                 return 0;
578
579         proc_uv_ptc = create_proc_entry(UV_PTC_BASENAME, 0444, NULL);
580         if (!proc_uv_ptc) {
581                 printk(KERN_ERR "unable to create %s proc entry\n",
582                        UV_PTC_BASENAME);
583                 return -EINVAL;
584         }
585         proc_uv_ptc->proc_fops = &proc_uv_ptc_operations;
586         return 0;
587 }
588
589 /*
590  * begin the initialization of the per-blade control structures
591  */
592 static struct bau_control * __init uv_table_bases_init(int blade, int node)
593 {
594         int i;
595         struct bau_msg_status *msp;
596         struct bau_control *bau_tabp;
597
598         bau_tabp =
599             kmalloc_node(sizeof(struct bau_control), GFP_KERNEL, node);
600         BUG_ON(!bau_tabp);
601
602         bau_tabp->msg_statuses =
603             kmalloc_node(sizeof(struct bau_msg_status) *
604                          DEST_Q_SIZE, GFP_KERNEL, node);
605         BUG_ON(!bau_tabp->msg_statuses);
606
607         for (i = 0, msp = bau_tabp->msg_statuses; i < DEST_Q_SIZE; i++, msp++)
608                 bau_cpubits_clear(&msp->seen_by, (int)
609                                   uv_blade_nr_possible_cpus(blade));
610
611         uv_bau_table_bases[blade] = bau_tabp;
612
613         return bau_tabp;
614 }
615
616 /*
617  * finish the initialization of the per-blade control structures
618  */
619 static void __init
620 uv_table_bases_finish(int blade, int node, int cur_cpu,
621                       struct bau_control *bau_tablesp,
622                       struct bau_desc *adp)
623 {
624         struct bau_control *bcp;
625         int i;
626
627         for (i = cur_cpu; i < cur_cpu + uv_blade_nr_possible_cpus(blade); i++) {
628                 bcp = (struct bau_control *)&per_cpu(bau_control, i);
629
630                 bcp->bau_msg_head       = bau_tablesp->va_queue_first;
631                 bcp->va_queue_first     = bau_tablesp->va_queue_first;
632                 bcp->va_queue_last      = bau_tablesp->va_queue_last;
633                 bcp->msg_statuses       = bau_tablesp->msg_statuses;
634                 bcp->descriptor_base    = adp;
635         }
636 }
637
638 /*
639  * initialize the sending side's sending buffers
640  */
641 static struct bau_desc * __init
642 uv_activation_descriptor_init(int node, int pnode)
643 {
644         int i;
645         unsigned long pa;
646         unsigned long m;
647         unsigned long n;
648         unsigned long mmr_image;
649         struct bau_desc *adp;
650         struct bau_desc *ad2;
651
652         adp = (struct bau_desc *)
653             kmalloc_node(16384, GFP_KERNEL, node);
654         BUG_ON(!adp);
655
656         pa = __pa((unsigned long)adp);
657         n = pa >> uv_nshift;
658         m = pa & uv_mmask;
659
660         mmr_image = uv_read_global_mmr64(pnode, UVH_LB_BAU_SB_DESCRIPTOR_BASE);
661         if (mmr_image) {
662                 uv_write_global_mmr64(pnode, (unsigned long)
663                                       UVH_LB_BAU_SB_DESCRIPTOR_BASE,
664                                       (n << UV_DESC_BASE_PNODE_SHIFT | m));
665         }
666
667         for (i = 0, ad2 = adp; i < UV_ACTIVATION_DESCRIPTOR_SIZE; i++, ad2++) {
668                 memset(ad2, 0, sizeof(struct bau_desc));
669                 ad2->header.sw_ack_flag = 1;
670                 ad2->header.base_dest_nodeid =
671                     uv_blade_to_pnode(uv_cpu_to_blade_id(0));
672                 ad2->header.command = UV_NET_ENDPOINT_INTD;
673                 ad2->header.int_both = 1;
674                 /*
675                  * all others need to be set to zero:
676                  *   fairness chaining multilevel count replied_to
677                  */
678         }
679         return adp;
680 }
681
682 /*
683  * initialize the destination side's receiving buffers
684  */
685 static struct bau_payload_queue_entry * __init
686 uv_payload_queue_init(int node, int pnode, struct bau_control *bau_tablesp)
687 {
688         struct bau_payload_queue_entry *pqp;
689         char *cp;
690
691         pqp = (struct bau_payload_queue_entry *) kmalloc_node(
692                 (DEST_Q_SIZE + 1) * sizeof(struct bau_payload_queue_entry),
693                 GFP_KERNEL, node);
694         BUG_ON(!pqp);
695
696         cp = (char *)pqp + 31;
697         pqp = (struct bau_payload_queue_entry *)(((unsigned long)cp >> 5) << 5);
698         bau_tablesp->va_queue_first = pqp;
699         uv_write_global_mmr64(pnode,
700                               UVH_LB_BAU_INTD_PAYLOAD_QUEUE_FIRST,
701                               ((unsigned long)pnode <<
702                                UV_PAYLOADQ_PNODE_SHIFT) |
703                               uv_physnodeaddr(pqp));
704         uv_write_global_mmr64(pnode, UVH_LB_BAU_INTD_PAYLOAD_QUEUE_TAIL,
705                               uv_physnodeaddr(pqp));
706         bau_tablesp->va_queue_last = pqp + (DEST_Q_SIZE - 1);
707         uv_write_global_mmr64(pnode, UVH_LB_BAU_INTD_PAYLOAD_QUEUE_LAST,
708                               (unsigned long)
709                               uv_physnodeaddr(bau_tablesp->va_queue_last));
710         memset(pqp, 0, sizeof(struct bau_payload_queue_entry) * DEST_Q_SIZE);
711
712         return pqp;
713 }
714
715 /*
716  * Initialization of each UV blade's structures
717  */
718 static int __init uv_init_blade(int blade, int node, int cur_cpu)
719 {
720         int pnode;
721         unsigned long pa;
722         unsigned long apicid;
723         struct bau_desc *adp;
724         struct bau_payload_queue_entry *pqp;
725         struct bau_control *bau_tablesp;
726
727         bau_tablesp = uv_table_bases_init(blade, node);
728         pnode = uv_blade_to_pnode(blade);
729         adp = uv_activation_descriptor_init(node, pnode);
730         pqp = uv_payload_queue_init(node, pnode, bau_tablesp);
731         uv_table_bases_finish(blade, node, cur_cpu, bau_tablesp, adp);
732         /*
733          * the below initialization can't be in firmware because the
734          * messaging IRQ will be determined by the OS
735          */
736         apicid = per_cpu(x86_cpu_to_apicid, cur_cpu);
737         pa = uv_read_global_mmr64(pnode, UVH_BAU_DATA_CONFIG);
738         if ((pa & 0xff) != UV_BAU_MESSAGE) {
739                 uv_write_global_mmr64(pnode, UVH_BAU_DATA_CONFIG,
740                                       ((apicid << 32) | UV_BAU_MESSAGE));
741         }
742         return 0;
743 }
744
745 /*
746  * Initialization of BAU-related structures
747  */
748 static int __init uv_bau_init(void)
749 {
750         int blade;
751         int node;
752         int nblades;
753         int last_blade;
754         int cur_cpu;
755
756         if (!is_uv_system())
757                 return 0;
758
759         for_each_possible_cpu(cur_cpu)
760                 alloc_cpumask_var_node(&per_cpu(uv_flush_tlb_mask, cur_cpu),
761                                        GFP_KERNEL, cpu_to_node(cur_cpu));
762
763         uv_bau_retry_limit = 1;
764         uv_nshift = uv_hub_info->n_val;
765         uv_mmask = (1UL << uv_hub_info->n_val) - 1;
766         nblades = 0;
767         last_blade = -1;
768         cur_cpu = 0;
769         for_each_online_node(node) {
770                 blade = uv_node_to_blade_id(node);
771                 if (blade == last_blade)
772                         continue;
773                 last_blade = blade;
774                 nblades++;
775         }
776         uv_bau_table_bases = (struct bau_control **)
777             kmalloc(nblades * sizeof(struct bau_control *), GFP_KERNEL);
778         BUG_ON(!uv_bau_table_bases);
779
780         last_blade = -1;
781         for_each_online_node(node) {
782                 blade = uv_node_to_blade_id(node);
783                 if (blade == last_blade)
784                         continue;
785                 last_blade = blade;
786                 uv_init_blade(blade, node, cur_cpu);
787                 cur_cpu += uv_blade_nr_possible_cpus(blade);
788         }
789         alloc_intr_gate(UV_BAU_MESSAGE, uv_bau_message_intr1);
790         uv_enable_timeouts();
791
792         return 0;
793 }
794 __initcall(uv_bau_init);
795 __initcall(uv_ptc_init);