[libata pdc_adma] fix for new irq-driven PIO code
[linux-2.6.git] / drivers / scsi / sata_promise.c
1 /*
2  *  sata_promise.c - Promise SATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.
9  *
10  *
11  *  This program is free software; you can redistribute it and/or modify
12  *  it under the terms of the GNU General Public License as published by
13  *  the Free Software Foundation; either version 2, or (at your option)
14  *  any later version.
15  *
16  *  This program is distributed in the hope that it will be useful,
17  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
18  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  *  GNU General Public License for more details.
20  *
21  *  You should have received a copy of the GNU General Public License
22  *  along with this program; see the file COPYING.  If not, write to
23  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
24  *
25  *
26  *  libata documentation is available via 'make {ps|pdf}docs',
27  *  as Documentation/DocBook/libata.*
28  *
29  *  Hardware information only available under NDA.
30  *
31  */
32
33 #include <linux/kernel.h>
34 #include <linux/module.h>
35 #include <linux/pci.h>
36 #include <linux/init.h>
37 #include <linux/blkdev.h>
38 #include <linux/delay.h>
39 #include <linux/interrupt.h>
40 #include <linux/sched.h>
41 #include "scsi.h"
42 #include <scsi/scsi_host.h>
43 #include <linux/libata.h>
44 #include <asm/io.h>
45 #include "sata_promise.h"
46
47 #define DRV_NAME        "sata_promise"
48 #define DRV_VERSION     "1.02"
49
50
51 enum {
52         PDC_PKT_SUBMIT          = 0x40, /* Command packet pointer addr */
53         PDC_INT_SEQMASK         = 0x40, /* Mask of asserted SEQ INTs */
54         PDC_TBG_MODE            = 0x41, /* TBG mode */
55         PDC_FLASH_CTL           = 0x44, /* Flash control register */
56         PDC_PCI_CTL             = 0x48, /* PCI control and status register */
57         PDC_GLOBAL_CTL          = 0x48, /* Global control/status (per port) */
58         PDC_CTLSTAT             = 0x60, /* IDE control and status (per port) */
59         PDC_SATA_PLUG_CSR       = 0x6C, /* SATA Plug control/status reg */
60         PDC_SLEW_CTL            = 0x470, /* slew rate control reg */
61
62         PDC_ERR_MASK            = (1<<19) | (1<<20) | (1<<21) | (1<<22) |
63                                   (1<<8) | (1<<9) | (1<<10),
64
65         board_2037x             = 0,    /* FastTrak S150 TX2plus */
66         board_20319             = 1,    /* FastTrak S150 TX4 */
67         board_20619             = 2,    /* FastTrak TX4000 */
68
69         PDC_HAS_PATA            = (1 << 1), /* PDC20375 has PATA */
70
71         PDC_RESET               = (1 << 11), /* HDMA reset */
72 };
73
74
75 struct pdc_port_priv {
76         u8                      *pkt;
77         dma_addr_t              pkt_dma;
78 };
79
80 static u32 pdc_sata_scr_read (struct ata_port *ap, unsigned int sc_reg);
81 static void pdc_sata_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val);
82 static int pdc_ata_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
83 static irqreturn_t pdc_interrupt (int irq, void *dev_instance, struct pt_regs *regs);
84 static void pdc_eng_timeout(struct ata_port *ap);
85 static int pdc_port_start(struct ata_port *ap);
86 static void pdc_port_stop(struct ata_port *ap);
87 static void pdc_pata_phy_reset(struct ata_port *ap);
88 static void pdc_sata_phy_reset(struct ata_port *ap);
89 static void pdc_qc_prep(struct ata_queued_cmd *qc);
90 static void pdc_tf_load_mmio(struct ata_port *ap, const struct ata_taskfile *tf);
91 static void pdc_exec_command_mmio(struct ata_port *ap, const struct ata_taskfile *tf);
92 static void pdc_irq_clear(struct ata_port *ap);
93 static int pdc_qc_issue_prot(struct ata_queued_cmd *qc);
94
95
96 static Scsi_Host_Template pdc_ata_sht = {
97         .module                 = THIS_MODULE,
98         .name                   = DRV_NAME,
99         .ioctl                  = ata_scsi_ioctl,
100         .queuecommand           = ata_scsi_queuecmd,
101         .eh_strategy_handler    = ata_scsi_error,
102         .can_queue              = ATA_DEF_QUEUE,
103         .this_id                = ATA_SHT_THIS_ID,
104         .sg_tablesize           = LIBATA_MAX_PRD,
105         .max_sectors            = ATA_MAX_SECTORS,
106         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
107         .emulated               = ATA_SHT_EMULATED,
108         .use_clustering         = ATA_SHT_USE_CLUSTERING,
109         .proc_name              = DRV_NAME,
110         .dma_boundary           = ATA_DMA_BOUNDARY,
111         .slave_configure        = ata_scsi_slave_config,
112         .bios_param             = ata_std_bios_param,
113         .ordered_flush          = 1,
114 };
115
116 static const struct ata_port_operations pdc_sata_ops = {
117         .port_disable           = ata_port_disable,
118         .tf_load                = pdc_tf_load_mmio,
119         .tf_read                = ata_tf_read,
120         .check_status           = ata_check_status,
121         .exec_command           = pdc_exec_command_mmio,
122         .dev_select             = ata_std_dev_select,
123
124         .phy_reset              = pdc_sata_phy_reset,
125
126         .qc_prep                = pdc_qc_prep,
127         .qc_issue               = pdc_qc_issue_prot,
128         .eng_timeout            = pdc_eng_timeout,
129         .irq_handler            = pdc_interrupt,
130         .irq_clear              = pdc_irq_clear,
131
132         .scr_read               = pdc_sata_scr_read,
133         .scr_write              = pdc_sata_scr_write,
134         .port_start             = pdc_port_start,
135         .port_stop              = pdc_port_stop,
136         .host_stop              = ata_pci_host_stop,
137 };
138
139 static const struct ata_port_operations pdc_pata_ops = {
140         .port_disable           = ata_port_disable,
141         .tf_load                = pdc_tf_load_mmio,
142         .tf_read                = ata_tf_read,
143         .check_status           = ata_check_status,
144         .exec_command           = pdc_exec_command_mmio,
145         .dev_select             = ata_std_dev_select,
146
147         .phy_reset              = pdc_pata_phy_reset,
148
149         .qc_prep                = pdc_qc_prep,
150         .qc_issue               = pdc_qc_issue_prot,
151         .eng_timeout            = pdc_eng_timeout,
152         .irq_handler            = pdc_interrupt,
153         .irq_clear              = pdc_irq_clear,
154
155         .port_start             = pdc_port_start,
156         .port_stop              = pdc_port_stop,
157         .host_stop              = ata_pci_host_stop,
158 };
159
160 static struct ata_port_info pdc_port_info[] = {
161         /* board_2037x */
162         {
163                 .sht            = &pdc_ata_sht,
164                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
165                                   ATA_FLAG_SRST | ATA_FLAG_MMIO |
166                                   ATA_FLAG_PIO_POLLING,
167                 .pio_mask       = 0x1f, /* pio0-4 */
168                 .mwdma_mask     = 0x07, /* mwdma0-2 */
169                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
170                 .port_ops       = &pdc_sata_ops,
171         },
172
173         /* board_20319 */
174         {
175                 .sht            = &pdc_ata_sht,
176                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
177                                   ATA_FLAG_SRST | ATA_FLAG_MMIO |
178                                   ATA_FLAG_PIO_POLLING,
179                 .pio_mask       = 0x1f, /* pio0-4 */
180                 .mwdma_mask     = 0x07, /* mwdma0-2 */
181                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
182                 .port_ops       = &pdc_sata_ops,
183         },
184
185         /* board_20619 */
186         {
187                 .sht            = &pdc_ata_sht,
188                 .host_flags     = ATA_FLAG_NO_LEGACY | ATA_FLAG_SRST |
189                                   ATA_FLAG_MMIO | ATA_FLAG_SLAVE_POSS |
190                                   ATA_FLAG_PIO_POLLING,
191                 .pio_mask       = 0x1f, /* pio0-4 */
192                 .mwdma_mask     = 0x07, /* mwdma0-2 */
193                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
194                 .port_ops       = &pdc_pata_ops,
195         },
196 };
197
198 static struct pci_device_id pdc_ata_pci_tbl[] = {
199         { PCI_VENDOR_ID_PROMISE, 0x3371, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
200           board_2037x },
201         { PCI_VENDOR_ID_PROMISE, 0x3570, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
202           board_2037x },
203         { PCI_VENDOR_ID_PROMISE, 0x3571, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
204           board_2037x },
205         { PCI_VENDOR_ID_PROMISE, 0x3373, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
206           board_2037x },
207         { PCI_VENDOR_ID_PROMISE, 0x3375, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
208           board_2037x },
209         { PCI_VENDOR_ID_PROMISE, 0x3376, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
210           board_2037x },
211         { PCI_VENDOR_ID_PROMISE, 0x3574, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
212           board_2037x },
213         { PCI_VENDOR_ID_PROMISE, 0x3d75, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
214           board_2037x },
215         { PCI_VENDOR_ID_PROMISE, 0x3d73, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
216           board_2037x },
217
218         { PCI_VENDOR_ID_PROMISE, 0x3318, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
219           board_20319 },
220         { PCI_VENDOR_ID_PROMISE, 0x3319, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
221           board_20319 },
222         { PCI_VENDOR_ID_PROMISE, 0x3519, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
223           board_20319 },
224         { PCI_VENDOR_ID_PROMISE, 0x3d17, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
225           board_20319 },
226         { PCI_VENDOR_ID_PROMISE, 0x3d18, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
227           board_20319 },
228
229         { PCI_VENDOR_ID_PROMISE, 0x6629, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
230           board_20619 },
231
232         { }     /* terminate list */
233 };
234
235
236 static struct pci_driver pdc_ata_pci_driver = {
237         .name                   = DRV_NAME,
238         .id_table               = pdc_ata_pci_tbl,
239         .probe                  = pdc_ata_init_one,
240         .remove                 = ata_pci_remove_one,
241 };
242
243
244 static int pdc_port_start(struct ata_port *ap)
245 {
246         struct device *dev = ap->host_set->dev;
247         struct pdc_port_priv *pp;
248         int rc;
249
250         rc = ata_port_start(ap);
251         if (rc)
252                 return rc;
253
254         pp = kmalloc(sizeof(*pp), GFP_KERNEL);
255         if (!pp) {
256                 rc = -ENOMEM;
257                 goto err_out;
258         }
259         memset(pp, 0, sizeof(*pp));
260
261         pp->pkt = dma_alloc_coherent(dev, 128, &pp->pkt_dma, GFP_KERNEL);
262         if (!pp->pkt) {
263                 rc = -ENOMEM;
264                 goto err_out_kfree;
265         }
266
267         ap->private_data = pp;
268
269         return 0;
270
271 err_out_kfree:
272         kfree(pp);
273 err_out:
274         ata_port_stop(ap);
275         return rc;
276 }
277
278
279 static void pdc_port_stop(struct ata_port *ap)
280 {
281         struct device *dev = ap->host_set->dev;
282         struct pdc_port_priv *pp = ap->private_data;
283
284         ap->private_data = NULL;
285         dma_free_coherent(dev, 128, pp->pkt, pp->pkt_dma);
286         kfree(pp);
287         ata_port_stop(ap);
288 }
289
290
291 static void pdc_reset_port(struct ata_port *ap)
292 {
293         void __iomem *mmio = (void __iomem *) ap->ioaddr.cmd_addr + PDC_CTLSTAT;
294         unsigned int i;
295         u32 tmp;
296
297         for (i = 11; i > 0; i--) {
298                 tmp = readl(mmio);
299                 if (tmp & PDC_RESET)
300                         break;
301
302                 udelay(100);
303
304                 tmp |= PDC_RESET;
305                 writel(tmp, mmio);
306         }
307
308         tmp &= ~PDC_RESET;
309         writel(tmp, mmio);
310         readl(mmio);    /* flush */
311 }
312
313 static void pdc_sata_phy_reset(struct ata_port *ap)
314 {
315         pdc_reset_port(ap);
316         sata_phy_reset(ap);
317 }
318
319 static void pdc_pata_phy_reset(struct ata_port *ap)
320 {
321         /* FIXME: add cable detect.  Don't assume 40-pin cable */
322         ap->cbl = ATA_CBL_PATA40;
323         ap->udma_mask &= ATA_UDMA_MASK_40C;
324
325         pdc_reset_port(ap);
326         ata_port_probe(ap);
327         ata_bus_reset(ap);
328 }
329
330 static u32 pdc_sata_scr_read (struct ata_port *ap, unsigned int sc_reg)
331 {
332         if (sc_reg > SCR_CONTROL)
333                 return 0xffffffffU;
334         return readl((void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
335 }
336
337
338 static void pdc_sata_scr_write (struct ata_port *ap, unsigned int sc_reg,
339                                u32 val)
340 {
341         if (sc_reg > SCR_CONTROL)
342                 return;
343         writel(val, (void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
344 }
345
346 static void pdc_qc_prep(struct ata_queued_cmd *qc)
347 {
348         struct pdc_port_priv *pp = qc->ap->private_data;
349         unsigned int i;
350
351         VPRINTK("ENTER\n");
352
353         switch (qc->tf.protocol) {
354         case ATA_PROT_DMA:
355                 ata_qc_prep(qc);
356                 /* fall through */
357
358         case ATA_PROT_NODATA:
359                 i = pdc_pkt_header(&qc->tf, qc->ap->prd_dma,
360                                    qc->dev->devno, pp->pkt);
361
362                 if (qc->tf.flags & ATA_TFLAG_LBA48)
363                         i = pdc_prep_lba48(&qc->tf, pp->pkt, i);
364                 else
365                         i = pdc_prep_lba28(&qc->tf, pp->pkt, i);
366
367                 pdc_pkt_footer(&qc->tf, pp->pkt, i);
368                 break;
369
370         default:
371                 break;
372         }
373 }
374
375 static void pdc_eng_timeout(struct ata_port *ap)
376 {
377         struct ata_host_set *host_set = ap->host_set;
378         u8 drv_stat;
379         struct ata_queued_cmd *qc;
380         unsigned long flags;
381
382         DPRINTK("ENTER\n");
383
384         spin_lock_irqsave(&host_set->lock, flags);
385
386         qc = ata_qc_from_tag(ap, ap->active_tag);
387         if (!qc) {
388                 printk(KERN_ERR "ata%u: BUG: timeout without command\n",
389                        ap->id);
390                 goto out;
391         }
392
393         /* hack alert!  We cannot use the supplied completion
394          * function from inside the ->eh_strategy_handler() thread.
395          * libata is the only user of ->eh_strategy_handler() in
396          * any kernel, so the default scsi_done() assumes it is
397          * not being called from the SCSI EH.
398          */
399         qc->scsidone = scsi_finish_command;
400
401         switch (qc->tf.protocol) {
402         case ATA_PROT_DMA:
403         case ATA_PROT_NODATA:
404                 printk(KERN_ERR "ata%u: command timeout\n", ap->id);
405                 ata_qc_complete(qc, ata_wait_idle(ap) | ATA_ERR);
406                 break;
407
408         default:
409                 drv_stat = ata_busy_wait(ap, ATA_BUSY | ATA_DRQ, 1000);
410
411                 printk(KERN_ERR "ata%u: unknown timeout, cmd 0x%x stat 0x%x\n",
412                        ap->id, qc->tf.command, drv_stat);
413
414                 ata_qc_complete(qc, drv_stat);
415                 break;
416         }
417
418 out:
419         spin_unlock_irqrestore(&host_set->lock, flags);
420         DPRINTK("EXIT\n");
421 }
422
423 static inline unsigned int pdc_host_intr( struct ata_port *ap,
424                                           struct ata_queued_cmd *qc)
425 {
426         u8 status;
427         unsigned int handled = 0, have_err = 0;
428         u32 tmp;
429         void __iomem *mmio = (void __iomem *) ap->ioaddr.cmd_addr + PDC_GLOBAL_CTL;
430
431         tmp = readl(mmio);
432         if (tmp & PDC_ERR_MASK) {
433                 have_err = 1;
434                 pdc_reset_port(ap);
435         }
436
437         switch (qc->tf.protocol) {
438         case ATA_PROT_DMA:
439         case ATA_PROT_NODATA:
440                 status = ata_wait_idle(ap);
441                 if (have_err)
442                         status |= ATA_ERR;
443                 ata_qc_complete(qc, status);
444                 handled = 1;
445                 break;
446
447         default:
448                 ap->stats.idle_irq++;
449                 break;
450         }
451
452         return handled;
453 }
454
455 static void pdc_irq_clear(struct ata_port *ap)
456 {
457         struct ata_host_set *host_set = ap->host_set;
458         void __iomem *mmio = host_set->mmio_base;
459
460         readl(mmio + PDC_INT_SEQMASK);
461 }
462
463 static irqreturn_t pdc_interrupt (int irq, void *dev_instance, struct pt_regs *regs)
464 {
465         struct ata_host_set *host_set = dev_instance;
466         struct ata_port *ap;
467         u32 mask = 0;
468         unsigned int i, tmp;
469         unsigned int handled = 0;
470         void __iomem *mmio_base;
471
472         VPRINTK("ENTER\n");
473
474         if (!host_set || !host_set->mmio_base) {
475                 VPRINTK("QUICK EXIT\n");
476                 return IRQ_NONE;
477         }
478
479         mmio_base = host_set->mmio_base;
480
481         /* reading should also clear interrupts */
482         mask = readl(mmio_base + PDC_INT_SEQMASK);
483
484         if (mask == 0xffffffff) {
485                 VPRINTK("QUICK EXIT 2\n");
486                 return IRQ_NONE;
487         }
488         mask &= 0xffff;         /* only 16 tags possible */
489         if (!mask) {
490                 VPRINTK("QUICK EXIT 3\n");
491                 return IRQ_NONE;
492         }
493
494         spin_lock(&host_set->lock);
495
496         writel(mask, mmio_base + PDC_INT_SEQMASK);
497
498         for (i = 0; i < host_set->n_ports; i++) {
499                 VPRINTK("port %u\n", i);
500                 ap = host_set->ports[i];
501                 tmp = mask & (1 << (i + 1));
502                 if (tmp && ap &&
503                     !(ap->flags & ATA_FLAG_PORT_DISABLED)) {
504                         struct ata_queued_cmd *qc;
505
506                         qc = ata_qc_from_tag(ap, ap->active_tag);
507                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)))
508                                 handled += pdc_host_intr(ap, qc);
509                 }
510         }
511
512         spin_unlock(&host_set->lock);
513
514         VPRINTK("EXIT\n");
515
516         return IRQ_RETVAL(handled);
517 }
518
519 static inline void pdc_packet_start(struct ata_queued_cmd *qc)
520 {
521         struct ata_port *ap = qc->ap;
522         struct pdc_port_priv *pp = ap->private_data;
523         unsigned int port_no = ap->port_no;
524         u8 seq = (u8) (port_no + 1);
525
526         VPRINTK("ENTER, ap %p\n", ap);
527
528         writel(0x00000001, ap->host_set->mmio_base + (seq * 4));
529         readl(ap->host_set->mmio_base + (seq * 4));     /* flush */
530
531         pp->pkt[2] = seq;
532         wmb();                  /* flush PRD, pkt writes */
533         writel(pp->pkt_dma, (void __iomem *) ap->ioaddr.cmd_addr + PDC_PKT_SUBMIT);
534         readl((void __iomem *) ap->ioaddr.cmd_addr + PDC_PKT_SUBMIT); /* flush */
535 }
536
537 static int pdc_qc_issue_prot(struct ata_queued_cmd *qc)
538 {
539         switch (qc->tf.protocol) {
540         case ATA_PROT_DMA:
541         case ATA_PROT_NODATA:
542                 pdc_packet_start(qc);
543                 return 0;
544
545         case ATA_PROT_ATAPI_DMA:
546                 BUG();
547                 break;
548
549         default:
550                 break;
551         }
552
553         return ata_qc_issue_prot(qc);
554 }
555
556 static void pdc_tf_load_mmio(struct ata_port *ap, const struct ata_taskfile *tf)
557 {
558         WARN_ON (tf->protocol == ATA_PROT_DMA ||
559                  tf->protocol == ATA_PROT_NODATA);
560         ata_tf_load(ap, tf);
561 }
562
563
564 static void pdc_exec_command_mmio(struct ata_port *ap, const struct ata_taskfile *tf)
565 {
566         WARN_ON (tf->protocol == ATA_PROT_DMA ||
567                  tf->protocol == ATA_PROT_NODATA);
568         ata_exec_command(ap, tf);
569 }
570
571
572 static void pdc_ata_setup_port(struct ata_ioports *port, unsigned long base)
573 {
574         port->cmd_addr          = base;
575         port->data_addr         = base;
576         port->feature_addr      =
577         port->error_addr        = base + 0x4;
578         port->nsect_addr        = base + 0x8;
579         port->lbal_addr         = base + 0xc;
580         port->lbam_addr         = base + 0x10;
581         port->lbah_addr         = base + 0x14;
582         port->device_addr       = base + 0x18;
583         port->command_addr      =
584         port->status_addr       = base + 0x1c;
585         port->altstatus_addr    =
586         port->ctl_addr          = base + 0x38;
587 }
588
589
590 static void pdc_host_init(unsigned int chip_id, struct ata_probe_ent *pe)
591 {
592         void __iomem *mmio = pe->mmio_base;
593         u32 tmp;
594
595         /*
596          * Except for the hotplug stuff, this is voodoo from the
597          * Promise driver.  Label this entire section
598          * "TODO: figure out why we do this"
599          */
600
601         /* change FIFO_SHD to 8 dwords, enable BMR_BURST */
602         tmp = readl(mmio + PDC_FLASH_CTL);
603         tmp |= 0x12000; /* bit 16 (fifo 8 dw) and 13 (bmr burst?) */
604         writel(tmp, mmio + PDC_FLASH_CTL);
605
606         /* clear plug/unplug flags for all ports */
607         tmp = readl(mmio + PDC_SATA_PLUG_CSR);
608         writel(tmp | 0xff, mmio + PDC_SATA_PLUG_CSR);
609
610         /* mask plug/unplug ints */
611         tmp = readl(mmio + PDC_SATA_PLUG_CSR);
612         writel(tmp | 0xff0000, mmio + PDC_SATA_PLUG_CSR);
613
614         /* reduce TBG clock to 133 Mhz. */
615         tmp = readl(mmio + PDC_TBG_MODE);
616         tmp &= ~0x30000; /* clear bit 17, 16*/
617         tmp |= 0x10000;  /* set bit 17:16 = 0:1 */
618         writel(tmp, mmio + PDC_TBG_MODE);
619
620         readl(mmio + PDC_TBG_MODE);     /* flush */
621         msleep(10);
622
623         /* adjust slew rate control register. */
624         tmp = readl(mmio + PDC_SLEW_CTL);
625         tmp &= 0xFFFFF03F; /* clear bit 11 ~ 6 */
626         tmp  |= 0x00000900; /* set bit 11-9 = 100b , bit 8-6 = 100 */
627         writel(tmp, mmio + PDC_SLEW_CTL);
628 }
629
630 static int pdc_ata_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
631 {
632         static int printed_version;
633         struct ata_probe_ent *probe_ent = NULL;
634         unsigned long base;
635         void __iomem *mmio_base;
636         unsigned int board_idx = (unsigned int) ent->driver_data;
637         int pci_dev_busy = 0;
638         int rc;
639
640         if (!printed_version++)
641                 printk(KERN_DEBUG DRV_NAME " version " DRV_VERSION "\n");
642
643         /*
644          * If this driver happens to only be useful on Apple's K2, then
645          * we should check that here as it has a normal Serverworks ID
646          */
647         rc = pci_enable_device(pdev);
648         if (rc)
649                 return rc;
650
651         rc = pci_request_regions(pdev, DRV_NAME);
652         if (rc) {
653                 pci_dev_busy = 1;
654                 goto err_out;
655         }
656
657         rc = pci_set_dma_mask(pdev, ATA_DMA_MASK);
658         if (rc)
659                 goto err_out_regions;
660         rc = pci_set_consistent_dma_mask(pdev, ATA_DMA_MASK);
661         if (rc)
662                 goto err_out_regions;
663
664         probe_ent = kmalloc(sizeof(*probe_ent), GFP_KERNEL);
665         if (probe_ent == NULL) {
666                 rc = -ENOMEM;
667                 goto err_out_regions;
668         }
669
670         memset(probe_ent, 0, sizeof(*probe_ent));
671         probe_ent->dev = pci_dev_to_dev(pdev);
672         INIT_LIST_HEAD(&probe_ent->node);
673
674         mmio_base = pci_iomap(pdev, 3, 0);
675         if (mmio_base == NULL) {
676                 rc = -ENOMEM;
677                 goto err_out_free_ent;
678         }
679         base = (unsigned long) mmio_base;
680
681         probe_ent->sht          = pdc_port_info[board_idx].sht;
682         probe_ent->host_flags   = pdc_port_info[board_idx].host_flags;
683         probe_ent->pio_mask     = pdc_port_info[board_idx].pio_mask;
684         probe_ent->mwdma_mask   = pdc_port_info[board_idx].mwdma_mask;
685         probe_ent->udma_mask    = pdc_port_info[board_idx].udma_mask;
686         probe_ent->port_ops     = pdc_port_info[board_idx].port_ops;
687
688         probe_ent->irq = pdev->irq;
689         probe_ent->irq_flags = SA_SHIRQ;
690         probe_ent->mmio_base = mmio_base;
691
692         pdc_ata_setup_port(&probe_ent->port[0], base + 0x200);
693         pdc_ata_setup_port(&probe_ent->port[1], base + 0x280);
694
695         probe_ent->port[0].scr_addr = base + 0x400;
696         probe_ent->port[1].scr_addr = base + 0x500;
697
698         /* notice 4-port boards */
699         switch (board_idx) {
700         case board_20319:
701                 probe_ent->n_ports = 4;
702
703                 pdc_ata_setup_port(&probe_ent->port[2], base + 0x300);
704                 pdc_ata_setup_port(&probe_ent->port[3], base + 0x380);
705
706                 probe_ent->port[2].scr_addr = base + 0x600;
707                 probe_ent->port[3].scr_addr = base + 0x700;
708                 break;
709         case board_2037x:
710                 probe_ent->n_ports = 2;
711                 break;
712         case board_20619:
713                 probe_ent->n_ports = 4;
714
715                 pdc_ata_setup_port(&probe_ent->port[2], base + 0x300);
716                 pdc_ata_setup_port(&probe_ent->port[3], base + 0x380);
717
718                 probe_ent->port[2].scr_addr = base + 0x600;
719                 probe_ent->port[3].scr_addr = base + 0x700;
720                 break;
721         default:
722                 BUG();
723                 break;
724         }
725
726         pci_set_master(pdev);
727
728         /* initialize adapter */
729         pdc_host_init(board_idx, probe_ent);
730
731         /* FIXME: check ata_device_add return value */
732         ata_device_add(probe_ent);
733         kfree(probe_ent);
734
735         return 0;
736
737 err_out_free_ent:
738         kfree(probe_ent);
739 err_out_regions:
740         pci_release_regions(pdev);
741 err_out:
742         if (!pci_dev_busy)
743                 pci_disable_device(pdev);
744         return rc;
745 }
746
747
748 static int __init pdc_ata_init(void)
749 {
750         return pci_module_init(&pdc_ata_pci_driver);
751 }
752
753
754 static void __exit pdc_ata_exit(void)
755 {
756         pci_unregister_driver(&pdc_ata_pci_driver);
757 }
758
759
760 MODULE_AUTHOR("Jeff Garzik");
761 MODULE_DESCRIPTION("Promise ATA TX2/TX4/TX4000 low-level driver");
762 MODULE_LICENSE("GPL");
763 MODULE_DEVICE_TABLE(pci, pdc_ata_pci_tbl);
764 MODULE_VERSION(DRV_VERSION);
765
766 module_init(pdc_ata_init);
767 module_exit(pdc_ata_exit);