]> nv-tegra.nvidia Code Review - linux-2.6.git/blob - drivers/scsi/libata-core.c
10803f72c57da4b0f1a8dbd3713248f251024c20
[linux-2.6.git] / drivers / scsi / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/config.h>
36 #include <linux/kernel.h>
37 #include <linux/module.h>
38 #include <linux/pci.h>
39 #include <linux/init.h>
40 #include <linux/list.h>
41 #include <linux/mm.h>
42 #include <linux/highmem.h>
43 #include <linux/spinlock.h>
44 #include <linux/blkdev.h>
45 #include <linux/delay.h>
46 #include <linux/timer.h>
47 #include <linux/interrupt.h>
48 #include <linux/completion.h>
49 #include <linux/suspend.h>
50 #include <linux/workqueue.h>
51 #include <linux/jiffies.h>
52 #include <linux/scatterlist.h>
53 #include <scsi/scsi.h>
54 #include "scsi_priv.h"
55 #include <scsi/scsi_cmnd.h>
56 #include <scsi/scsi_host.h>
57 #include <linux/libata.h>
58 #include <asm/io.h>
59 #include <asm/semaphore.h>
60 #include <asm/byteorder.h>
61
62 #include "libata.h"
63
64 static unsigned int ata_dev_init_params(struct ata_port *ap,
65                                         struct ata_device *dev);
66 static void ata_set_mode(struct ata_port *ap);
67 static void ata_dev_set_xfermode(struct ata_port *ap, struct ata_device *dev);
68 static unsigned int ata_get_mode_mask(const struct ata_port *ap, int shift);
69 static int fgb(u32 bitmap);
70 static int ata_choose_xfer_mode(const struct ata_port *ap,
71                                 u8 *xfer_mode_out,
72                                 unsigned int *xfer_shift_out);
73
74 static unsigned int ata_unique_id = 1;
75 static struct workqueue_struct *ata_wq;
76
77 int atapi_enabled = 0;
78 module_param(atapi_enabled, int, 0444);
79 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
80
81 int libata_fua = 0;
82 module_param_named(fua, libata_fua, int, 0444);
83 MODULE_PARM_DESC(fua, "FUA support (0=off, 1=on)");
84
85 MODULE_AUTHOR("Jeff Garzik");
86 MODULE_DESCRIPTION("Library module for ATA devices");
87 MODULE_LICENSE("GPL");
88 MODULE_VERSION(DRV_VERSION);
89
90
91 /**
92  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
93  *      @tf: Taskfile to convert
94  *      @fis: Buffer into which data will output
95  *      @pmp: Port multiplier port
96  *
97  *      Converts a standard ATA taskfile to a Serial ATA
98  *      FIS structure (Register - Host to Device).
99  *
100  *      LOCKING:
101  *      Inherited from caller.
102  */
103
104 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 *fis, u8 pmp)
105 {
106         fis[0] = 0x27;  /* Register - Host to Device FIS */
107         fis[1] = (pmp & 0xf) | (1 << 7); /* Port multiplier number,
108                                             bit 7 indicates Command FIS */
109         fis[2] = tf->command;
110         fis[3] = tf->feature;
111
112         fis[4] = tf->lbal;
113         fis[5] = tf->lbam;
114         fis[6] = tf->lbah;
115         fis[7] = tf->device;
116
117         fis[8] = tf->hob_lbal;
118         fis[9] = tf->hob_lbam;
119         fis[10] = tf->hob_lbah;
120         fis[11] = tf->hob_feature;
121
122         fis[12] = tf->nsect;
123         fis[13] = tf->hob_nsect;
124         fis[14] = 0;
125         fis[15] = tf->ctl;
126
127         fis[16] = 0;
128         fis[17] = 0;
129         fis[18] = 0;
130         fis[19] = 0;
131 }
132
133 /**
134  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
135  *      @fis: Buffer from which data will be input
136  *      @tf: Taskfile to output
137  *
138  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
139  *
140  *      LOCKING:
141  *      Inherited from caller.
142  */
143
144 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
145 {
146         tf->command     = fis[2];       /* status */
147         tf->feature     = fis[3];       /* error */
148
149         tf->lbal        = fis[4];
150         tf->lbam        = fis[5];
151         tf->lbah        = fis[6];
152         tf->device      = fis[7];
153
154         tf->hob_lbal    = fis[8];
155         tf->hob_lbam    = fis[9];
156         tf->hob_lbah    = fis[10];
157
158         tf->nsect       = fis[12];
159         tf->hob_nsect   = fis[13];
160 }
161
162 static const u8 ata_rw_cmds[] = {
163         /* pio multi */
164         ATA_CMD_READ_MULTI,
165         ATA_CMD_WRITE_MULTI,
166         ATA_CMD_READ_MULTI_EXT,
167         ATA_CMD_WRITE_MULTI_EXT,
168         0,
169         0,
170         0,
171         ATA_CMD_WRITE_MULTI_FUA_EXT,
172         /* pio */
173         ATA_CMD_PIO_READ,
174         ATA_CMD_PIO_WRITE,
175         ATA_CMD_PIO_READ_EXT,
176         ATA_CMD_PIO_WRITE_EXT,
177         0,
178         0,
179         0,
180         0,
181         /* dma */
182         ATA_CMD_READ,
183         ATA_CMD_WRITE,
184         ATA_CMD_READ_EXT,
185         ATA_CMD_WRITE_EXT,
186         0,
187         0,
188         0,
189         ATA_CMD_WRITE_FUA_EXT
190 };
191
192 /**
193  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
194  *      @qc: command to examine and configure
195  *
196  *      Examine the device configuration and tf->flags to calculate 
197  *      the proper read/write commands and protocol to use.
198  *
199  *      LOCKING:
200  *      caller.
201  */
202 int ata_rwcmd_protocol(struct ata_queued_cmd *qc)
203 {
204         struct ata_taskfile *tf = &qc->tf;
205         struct ata_device *dev = qc->dev;
206         u8 cmd;
207
208         int index, fua, lba48, write;
209  
210         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
211         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
212         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
213
214         if (dev->flags & ATA_DFLAG_PIO) {
215                 tf->protocol = ATA_PROT_PIO;
216                 index = dev->multi_count ? 0 : 8;
217         } else if (lba48 && (qc->ap->flags & ATA_FLAG_PIO_LBA48)) {
218                 /* Unable to use DMA due to host limitation */
219                 tf->protocol = ATA_PROT_PIO;
220                 index = dev->multi_count ? 0 : 8;
221         } else {
222                 tf->protocol = ATA_PROT_DMA;
223                 index = 16;
224         }
225
226         cmd = ata_rw_cmds[index + fua + lba48 + write];
227         if (cmd) {
228                 tf->command = cmd;
229                 return 0;
230         }
231         return -1;
232 }
233
234 static const char * const xfer_mode_str[] = {
235         "UDMA/16",
236         "UDMA/25",
237         "UDMA/33",
238         "UDMA/44",
239         "UDMA/66",
240         "UDMA/100",
241         "UDMA/133",
242         "UDMA7",
243         "MWDMA0",
244         "MWDMA1",
245         "MWDMA2",
246         "PIO0",
247         "PIO1",
248         "PIO2",
249         "PIO3",
250         "PIO4",
251 };
252
253 /**
254  *      ata_udma_string - convert UDMA bit offset to string
255  *      @mask: mask of bits supported; only highest bit counts.
256  *
257  *      Determine string which represents the highest speed
258  *      (highest bit in @udma_mask).
259  *
260  *      LOCKING:
261  *      None.
262  *
263  *      RETURNS:
264  *      Constant C string representing highest speed listed in
265  *      @udma_mask, or the constant C string "<n/a>".
266  */
267
268 static const char *ata_mode_string(unsigned int mask)
269 {
270         int i;
271
272         for (i = 7; i >= 0; i--)
273                 if (mask & (1 << i))
274                         goto out;
275         for (i = ATA_SHIFT_MWDMA + 2; i >= ATA_SHIFT_MWDMA; i--)
276                 if (mask & (1 << i))
277                         goto out;
278         for (i = ATA_SHIFT_PIO + 4; i >= ATA_SHIFT_PIO; i--)
279                 if (mask & (1 << i))
280                         goto out;
281
282         return "<n/a>";
283
284 out:
285         return xfer_mode_str[i];
286 }
287
288 /**
289  *      ata_pio_devchk - PATA device presence detection
290  *      @ap: ATA channel to examine
291  *      @device: Device to examine (starting at zero)
292  *
293  *      This technique was originally described in
294  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
295  *      later found its way into the ATA/ATAPI spec.
296  *
297  *      Write a pattern to the ATA shadow registers,
298  *      and if a device is present, it will respond by
299  *      correctly storing and echoing back the
300  *      ATA shadow register contents.
301  *
302  *      LOCKING:
303  *      caller.
304  */
305
306 static unsigned int ata_pio_devchk(struct ata_port *ap,
307                                    unsigned int device)
308 {
309         struct ata_ioports *ioaddr = &ap->ioaddr;
310         u8 nsect, lbal;
311
312         ap->ops->dev_select(ap, device);
313
314         outb(0x55, ioaddr->nsect_addr);
315         outb(0xaa, ioaddr->lbal_addr);
316
317         outb(0xaa, ioaddr->nsect_addr);
318         outb(0x55, ioaddr->lbal_addr);
319
320         outb(0x55, ioaddr->nsect_addr);
321         outb(0xaa, ioaddr->lbal_addr);
322
323         nsect = inb(ioaddr->nsect_addr);
324         lbal = inb(ioaddr->lbal_addr);
325
326         if ((nsect == 0x55) && (lbal == 0xaa))
327                 return 1;       /* we found a device */
328
329         return 0;               /* nothing found */
330 }
331
332 /**
333  *      ata_mmio_devchk - PATA device presence detection
334  *      @ap: ATA channel to examine
335  *      @device: Device to examine (starting at zero)
336  *
337  *      This technique was originally described in
338  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
339  *      later found its way into the ATA/ATAPI spec.
340  *
341  *      Write a pattern to the ATA shadow registers,
342  *      and if a device is present, it will respond by
343  *      correctly storing and echoing back the
344  *      ATA shadow register contents.
345  *
346  *      LOCKING:
347  *      caller.
348  */
349
350 static unsigned int ata_mmio_devchk(struct ata_port *ap,
351                                     unsigned int device)
352 {
353         struct ata_ioports *ioaddr = &ap->ioaddr;
354         u8 nsect, lbal;
355
356         ap->ops->dev_select(ap, device);
357
358         writeb(0x55, (void __iomem *) ioaddr->nsect_addr);
359         writeb(0xaa, (void __iomem *) ioaddr->lbal_addr);
360
361         writeb(0xaa, (void __iomem *) ioaddr->nsect_addr);
362         writeb(0x55, (void __iomem *) ioaddr->lbal_addr);
363
364         writeb(0x55, (void __iomem *) ioaddr->nsect_addr);
365         writeb(0xaa, (void __iomem *) ioaddr->lbal_addr);
366
367         nsect = readb((void __iomem *) ioaddr->nsect_addr);
368         lbal = readb((void __iomem *) ioaddr->lbal_addr);
369
370         if ((nsect == 0x55) && (lbal == 0xaa))
371                 return 1;       /* we found a device */
372
373         return 0;               /* nothing found */
374 }
375
376 /**
377  *      ata_devchk - PATA device presence detection
378  *      @ap: ATA channel to examine
379  *      @device: Device to examine (starting at zero)
380  *
381  *      Dispatch ATA device presence detection, depending
382  *      on whether we are using PIO or MMIO to talk to the
383  *      ATA shadow registers.
384  *
385  *      LOCKING:
386  *      caller.
387  */
388
389 static unsigned int ata_devchk(struct ata_port *ap,
390                                     unsigned int device)
391 {
392         if (ap->flags & ATA_FLAG_MMIO)
393                 return ata_mmio_devchk(ap, device);
394         return ata_pio_devchk(ap, device);
395 }
396
397 /**
398  *      ata_dev_classify - determine device type based on ATA-spec signature
399  *      @tf: ATA taskfile register set for device to be identified
400  *
401  *      Determine from taskfile register contents whether a device is
402  *      ATA or ATAPI, as per "Signature and persistence" section
403  *      of ATA/PI spec (volume 1, sect 5.14).
404  *
405  *      LOCKING:
406  *      None.
407  *
408  *      RETURNS:
409  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, or %ATA_DEV_UNKNOWN
410  *      the event of failure.
411  */
412
413 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
414 {
415         /* Apple's open source Darwin code hints that some devices only
416          * put a proper signature into the LBA mid/high registers,
417          * So, we only check those.  It's sufficient for uniqueness.
418          */
419
420         if (((tf->lbam == 0) && (tf->lbah == 0)) ||
421             ((tf->lbam == 0x3c) && (tf->lbah == 0xc3))) {
422                 DPRINTK("found ATA device by sig\n");
423                 return ATA_DEV_ATA;
424         }
425
426         if (((tf->lbam == 0x14) && (tf->lbah == 0xeb)) ||
427             ((tf->lbam == 0x69) && (tf->lbah == 0x96))) {
428                 DPRINTK("found ATAPI device by sig\n");
429                 return ATA_DEV_ATAPI;
430         }
431
432         DPRINTK("unknown device\n");
433         return ATA_DEV_UNKNOWN;
434 }
435
436 /**
437  *      ata_dev_try_classify - Parse returned ATA device signature
438  *      @ap: ATA channel to examine
439  *      @device: Device to examine (starting at zero)
440  *      @r_err: Value of error register on completion
441  *
442  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
443  *      an ATA/ATAPI-defined set of values is placed in the ATA
444  *      shadow registers, indicating the results of device detection
445  *      and diagnostics.
446  *
447  *      Select the ATA device, and read the values from the ATA shadow
448  *      registers.  Then parse according to the Error register value,
449  *      and the spec-defined values examined by ata_dev_classify().
450  *
451  *      LOCKING:
452  *      caller.
453  *
454  *      RETURNS:
455  *      Device type - %ATA_DEV_ATA, %ATA_DEV_ATAPI or %ATA_DEV_NONE.
456  */
457
458 static unsigned int
459 ata_dev_try_classify(struct ata_port *ap, unsigned int device, u8 *r_err)
460 {
461         struct ata_taskfile tf;
462         unsigned int class;
463         u8 err;
464
465         ap->ops->dev_select(ap, device);
466
467         memset(&tf, 0, sizeof(tf));
468
469         ap->ops->tf_read(ap, &tf);
470         err = tf.feature;
471         if (r_err)
472                 *r_err = err;
473
474         /* see if device passed diags */
475         if (err == 1)
476                 /* do nothing */ ;
477         else if ((device == 0) && (err == 0x81))
478                 /* do nothing */ ;
479         else
480                 return ATA_DEV_NONE;
481
482         /* determine if device is ATA or ATAPI */
483         class = ata_dev_classify(&tf);
484
485         if (class == ATA_DEV_UNKNOWN)
486                 return ATA_DEV_NONE;
487         if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
488                 return ATA_DEV_NONE;
489         return class;
490 }
491
492 /**
493  *      ata_id_string - Convert IDENTIFY DEVICE page into string
494  *      @id: IDENTIFY DEVICE results we will examine
495  *      @s: string into which data is output
496  *      @ofs: offset into identify device page
497  *      @len: length of string to return. must be an even number.
498  *
499  *      The strings in the IDENTIFY DEVICE page are broken up into
500  *      16-bit chunks.  Run through the string, and output each
501  *      8-bit chunk linearly, regardless of platform.
502  *
503  *      LOCKING:
504  *      caller.
505  */
506
507 void ata_id_string(const u16 *id, unsigned char *s,
508                    unsigned int ofs, unsigned int len)
509 {
510         unsigned int c;
511
512         while (len > 0) {
513                 c = id[ofs] >> 8;
514                 *s = c;
515                 s++;
516
517                 c = id[ofs] & 0xff;
518                 *s = c;
519                 s++;
520
521                 ofs++;
522                 len -= 2;
523         }
524 }
525
526 /**
527  *      ata_id_c_string - Convert IDENTIFY DEVICE page into C string
528  *      @id: IDENTIFY DEVICE results we will examine
529  *      @s: string into which data is output
530  *      @ofs: offset into identify device page
531  *      @len: length of string to return. must be an odd number.
532  *
533  *      This function is identical to ata_id_string except that it
534  *      trims trailing spaces and terminates the resulting string with
535  *      null.  @len must be actual maximum length (even number) + 1.
536  *
537  *      LOCKING:
538  *      caller.
539  */
540 void ata_id_c_string(const u16 *id, unsigned char *s,
541                      unsigned int ofs, unsigned int len)
542 {
543         unsigned char *p;
544
545         WARN_ON(!(len & 1));
546
547         ata_id_string(id, s, ofs, len - 1);
548
549         p = s + strnlen(s, len - 1);
550         while (p > s && p[-1] == ' ')
551                 p--;
552         *p = '\0';
553 }
554
555 static u64 ata_id_n_sectors(const u16 *id)
556 {
557         if (ata_id_has_lba(id)) {
558                 if (ata_id_has_lba48(id))
559                         return ata_id_u64(id, 100);
560                 else
561                         return ata_id_u32(id, 60);
562         } else {
563                 if (ata_id_current_chs_valid(id))
564                         return ata_id_u32(id, 57);
565                 else
566                         return id[1] * id[3] * id[6];
567         }
568 }
569
570 /**
571  *      ata_noop_dev_select - Select device 0/1 on ATA bus
572  *      @ap: ATA channel to manipulate
573  *      @device: ATA device (numbered from zero) to select
574  *
575  *      This function performs no actual function.
576  *
577  *      May be used as the dev_select() entry in ata_port_operations.
578  *
579  *      LOCKING:
580  *      caller.
581  */
582 void ata_noop_dev_select (struct ata_port *ap, unsigned int device)
583 {
584 }
585
586
587 /**
588  *      ata_std_dev_select - Select device 0/1 on ATA bus
589  *      @ap: ATA channel to manipulate
590  *      @device: ATA device (numbered from zero) to select
591  *
592  *      Use the method defined in the ATA specification to
593  *      make either device 0, or device 1, active on the
594  *      ATA channel.  Works with both PIO and MMIO.
595  *
596  *      May be used as the dev_select() entry in ata_port_operations.
597  *
598  *      LOCKING:
599  *      caller.
600  */
601
602 void ata_std_dev_select (struct ata_port *ap, unsigned int device)
603 {
604         u8 tmp;
605
606         if (device == 0)
607                 tmp = ATA_DEVICE_OBS;
608         else
609                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
610
611         if (ap->flags & ATA_FLAG_MMIO) {
612                 writeb(tmp, (void __iomem *) ap->ioaddr.device_addr);
613         } else {
614                 outb(tmp, ap->ioaddr.device_addr);
615         }
616         ata_pause(ap);          /* needed; also flushes, for mmio */
617 }
618
619 /**
620  *      ata_dev_select - Select device 0/1 on ATA bus
621  *      @ap: ATA channel to manipulate
622  *      @device: ATA device (numbered from zero) to select
623  *      @wait: non-zero to wait for Status register BSY bit to clear
624  *      @can_sleep: non-zero if context allows sleeping
625  *
626  *      Use the method defined in the ATA specification to
627  *      make either device 0, or device 1, active on the
628  *      ATA channel.
629  *
630  *      This is a high-level version of ata_std_dev_select(),
631  *      which additionally provides the services of inserting
632  *      the proper pauses and status polling, where needed.
633  *
634  *      LOCKING:
635  *      caller.
636  */
637
638 void ata_dev_select(struct ata_port *ap, unsigned int device,
639                            unsigned int wait, unsigned int can_sleep)
640 {
641         VPRINTK("ENTER, ata%u: device %u, wait %u\n",
642                 ap->id, device, wait);
643
644         if (wait)
645                 ata_wait_idle(ap);
646
647         ap->ops->dev_select(ap, device);
648
649         if (wait) {
650                 if (can_sleep && ap->device[device].class == ATA_DEV_ATAPI)
651                         msleep(150);
652                 ata_wait_idle(ap);
653         }
654 }
655
656 /**
657  *      ata_dump_id - IDENTIFY DEVICE info debugging output
658  *      @id: IDENTIFY DEVICE page to dump
659  *
660  *      Dump selected 16-bit words from the given IDENTIFY DEVICE
661  *      page.
662  *
663  *      LOCKING:
664  *      caller.
665  */
666
667 static inline void ata_dump_id(const u16 *id)
668 {
669         DPRINTK("49==0x%04x  "
670                 "53==0x%04x  "
671                 "63==0x%04x  "
672                 "64==0x%04x  "
673                 "75==0x%04x  \n",
674                 id[49],
675                 id[53],
676                 id[63],
677                 id[64],
678                 id[75]);
679         DPRINTK("80==0x%04x  "
680                 "81==0x%04x  "
681                 "82==0x%04x  "
682                 "83==0x%04x  "
683                 "84==0x%04x  \n",
684                 id[80],
685                 id[81],
686                 id[82],
687                 id[83],
688                 id[84]);
689         DPRINTK("88==0x%04x  "
690                 "93==0x%04x\n",
691                 id[88],
692                 id[93]);
693 }
694
695 /*
696  *      Compute the PIO modes available for this device. This is not as
697  *      trivial as it seems if we must consider early devices correctly.
698  *
699  *      FIXME: pre IDE drive timing (do we care ?). 
700  */
701
702 static unsigned int ata_pio_modes(const struct ata_device *adev)
703 {
704         u16 modes;
705
706         /* Usual case. Word 53 indicates word 64 is valid */
707         if (adev->id[ATA_ID_FIELD_VALID] & (1 << 1)) {
708                 modes = adev->id[ATA_ID_PIO_MODES] & 0x03;
709                 modes <<= 3;
710                 modes |= 0x7;
711                 return modes;
712         }
713
714         /* If word 64 isn't valid then Word 51 high byte holds the PIO timing
715            number for the maximum. Turn it into a mask and return it */
716         modes = (2 << ((adev->id[ATA_ID_OLD_PIO_MODES] >> 8) & 0xFF)) - 1 ;
717         return modes;
718         /* But wait.. there's more. Design your standards by committee and
719            you too can get a free iordy field to process. However its the 
720            speeds not the modes that are supported... Note drivers using the
721            timing API will get this right anyway */
722 }
723
724 static inline void
725 ata_queue_packet_task(struct ata_port *ap)
726 {
727         if (!(ap->flags & ATA_FLAG_FLUSH_PIO_TASK))
728                 queue_work(ata_wq, &ap->packet_task);
729 }
730
731 static inline void
732 ata_queue_pio_task(struct ata_port *ap)
733 {
734         if (!(ap->flags & ATA_FLAG_FLUSH_PIO_TASK))
735                 queue_work(ata_wq, &ap->pio_task);
736 }
737
738 static inline void
739 ata_queue_delayed_pio_task(struct ata_port *ap, unsigned long delay)
740 {
741         if (!(ap->flags & ATA_FLAG_FLUSH_PIO_TASK))
742                 queue_delayed_work(ata_wq, &ap->pio_task, delay);
743 }
744
745 /**
746  *      ata_flush_pio_tasks - Flush pio_task and packet_task
747  *      @ap: the target ata_port
748  *
749  *      After this function completes, pio_task and packet_task are
750  *      guranteed not to be running or scheduled.
751  *
752  *      LOCKING:
753  *      Kernel thread context (may sleep)
754  */
755
756 static void ata_flush_pio_tasks(struct ata_port *ap)
757 {
758         int tmp = 0;
759         unsigned long flags;
760
761         DPRINTK("ENTER\n");
762
763         spin_lock_irqsave(&ap->host_set->lock, flags);
764         ap->flags |= ATA_FLAG_FLUSH_PIO_TASK;
765         spin_unlock_irqrestore(&ap->host_set->lock, flags);
766
767         DPRINTK("flush #1\n");
768         flush_workqueue(ata_wq);
769
770         /*
771          * At this point, if a task is running, it's guaranteed to see
772          * the FLUSH flag; thus, it will never queue pio tasks again.
773          * Cancel and flush.
774          */
775         tmp |= cancel_delayed_work(&ap->pio_task);
776         tmp |= cancel_delayed_work(&ap->packet_task);
777         if (!tmp) {
778                 DPRINTK("flush #2\n");
779                 flush_workqueue(ata_wq);
780         }
781
782         spin_lock_irqsave(&ap->host_set->lock, flags);
783         ap->flags &= ~ATA_FLAG_FLUSH_PIO_TASK;
784         spin_unlock_irqrestore(&ap->host_set->lock, flags);
785
786         DPRINTK("EXIT\n");
787 }
788
789 void ata_qc_complete_internal(struct ata_queued_cmd *qc)
790 {
791         struct completion *waiting = qc->private_data;
792
793         qc->ap->ops->tf_read(qc->ap, &qc->tf);
794         complete(waiting);
795 }
796
797 /**
798  *      ata_exec_internal - execute libata internal command
799  *      @ap: Port to which the command is sent
800  *      @dev: Device to which the command is sent
801  *      @tf: Taskfile registers for the command and the result
802  *      @dma_dir: Data tranfer direction of the command
803  *      @buf: Data buffer of the command
804  *      @buflen: Length of data buffer
805  *
806  *      Executes libata internal command with timeout.  @tf contains
807  *      command on entry and result on return.  Timeout and error
808  *      conditions are reported via return value.  No recovery action
809  *      is taken after a command times out.  It's caller's duty to
810  *      clean up after timeout.
811  *
812  *      LOCKING:
813  *      None.  Should be called with kernel context, might sleep.
814  */
815
816 static unsigned
817 ata_exec_internal(struct ata_port *ap, struct ata_device *dev,
818                   struct ata_taskfile *tf,
819                   int dma_dir, void *buf, unsigned int buflen)
820 {
821         u8 command = tf->command;
822         struct ata_queued_cmd *qc;
823         DECLARE_COMPLETION(wait);
824         unsigned long flags;
825         unsigned int err_mask;
826
827         spin_lock_irqsave(&ap->host_set->lock, flags);
828
829         qc = ata_qc_new_init(ap, dev);
830         BUG_ON(qc == NULL);
831
832         qc->tf = *tf;
833         qc->dma_dir = dma_dir;
834         if (dma_dir != DMA_NONE) {
835                 ata_sg_init_one(qc, buf, buflen);
836                 qc->nsect = buflen / ATA_SECT_SIZE;
837         }
838
839         qc->private_data = &wait;
840         qc->complete_fn = ata_qc_complete_internal;
841
842         qc->err_mask = ata_qc_issue(qc);
843         if (qc->err_mask)
844                 ata_qc_complete(qc);
845
846         spin_unlock_irqrestore(&ap->host_set->lock, flags);
847
848         if (!wait_for_completion_timeout(&wait, ATA_TMOUT_INTERNAL)) {
849                 spin_lock_irqsave(&ap->host_set->lock, flags);
850
851                 /* We're racing with irq here.  If we lose, the
852                  * following test prevents us from completing the qc
853                  * again.  If completion irq occurs after here but
854                  * before the caller cleans up, it will result in a
855                  * spurious interrupt.  We can live with that.
856                  */
857                 if (qc->flags & ATA_QCFLAG_ACTIVE) {
858                         qc->err_mask = AC_ERR_TIMEOUT;
859                         ata_qc_complete(qc);
860                         printk(KERN_WARNING "ata%u: qc timeout (cmd 0x%x)\n",
861                                ap->id, command);
862                 }
863
864                 spin_unlock_irqrestore(&ap->host_set->lock, flags);
865         }
866
867         *tf = qc->tf;
868         err_mask = qc->err_mask;
869
870         ata_qc_free(qc);
871
872         return err_mask;
873 }
874
875 /**
876  *      ata_pio_need_iordy      -       check if iordy needed
877  *      @adev: ATA device
878  *
879  *      Check if the current speed of the device requires IORDY. Used
880  *      by various controllers for chip configuration.
881  */
882
883 unsigned int ata_pio_need_iordy(const struct ata_device *adev)
884 {
885         int pio;
886         int speed = adev->pio_mode - XFER_PIO_0;
887
888         if (speed < 2)
889                 return 0;
890         if (speed > 2)
891                 return 1;
892                 
893         /* If we have no drive specific rule, then PIO 2 is non IORDY */
894
895         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE */
896                 pio = adev->id[ATA_ID_EIDE_PIO];
897                 /* Is the speed faster than the drive allows non IORDY ? */
898                 if (pio) {
899                         /* This is cycle times not frequency - watch the logic! */
900                         if (pio > 240)  /* PIO2 is 240nS per cycle */
901                                 return 1;
902                         return 0;
903                 }
904         }
905         return 0;
906 }
907
908 /**
909  *      ata_dev_read_id - Read ID data from the specified device
910  *      @ap: port on which target device resides
911  *      @dev: target device
912  *      @p_class: pointer to class of the target device (may be changed)
913  *      @post_reset: is this read ID post-reset?
914  *      @p_id: read IDENTIFY page (newly allocated)
915  *
916  *      Read ID data from the specified device.  ATA_CMD_ID_ATA is
917  *      performed on ATA devices and ATA_CMD_ID_ATAPI on ATAPI
918  *      devices.  This function also takes care of EDD signature
919  *      misreporting (to be removed once EDD support is gone) and
920  *      issues ATA_CMD_INIT_DEV_PARAMS for pre-ATA4 drives.
921  *
922  *      LOCKING:
923  *      Kernel thread context (may sleep)
924  *
925  *      RETURNS:
926  *      0 on success, -errno otherwise.
927  */
928 static int ata_dev_read_id(struct ata_port *ap, struct ata_device *dev,
929                            unsigned int *p_class, int post_reset, u16 **p_id)
930 {
931         unsigned int class = *p_class;
932         unsigned int using_edd;
933         struct ata_taskfile tf;
934         unsigned int err_mask = 0;
935         u16 *id;
936         const char *reason;
937         int rc;
938
939         DPRINTK("ENTER, host %u, dev %u\n", ap->id, dev->devno);
940
941         if (ap->ops->probe_reset ||
942             ap->flags & (ATA_FLAG_SRST | ATA_FLAG_SATA_RESET))
943                 using_edd = 0;
944         else
945                 using_edd = 1;
946
947         ata_dev_select(ap, dev->devno, 1, 1); /* select device 0/1 */
948
949         id = kmalloc(sizeof(id[0]) * ATA_ID_WORDS, GFP_KERNEL);
950         if (id == NULL) {
951                 rc = -ENOMEM;
952                 reason = "out of memory";
953                 goto err_out;
954         }
955
956  retry:
957         ata_tf_init(ap, &tf, dev->devno);
958
959         switch (class) {
960         case ATA_DEV_ATA:
961                 tf.command = ATA_CMD_ID_ATA;
962                 break;
963         case ATA_DEV_ATAPI:
964                 tf.command = ATA_CMD_ID_ATAPI;
965                 break;
966         default:
967                 rc = -ENODEV;
968                 reason = "unsupported class";
969                 goto err_out;
970         }
971
972         tf.protocol = ATA_PROT_PIO;
973
974         err_mask = ata_exec_internal(ap, dev, &tf, DMA_FROM_DEVICE,
975                                      id, sizeof(id[0]) * ATA_ID_WORDS);
976
977         if (err_mask) {
978                 rc = -EIO;
979                 reason = "I/O error";
980
981                 if (err_mask & ~AC_ERR_DEV)
982                         goto err_out;
983
984                 /*
985                  * arg!  EDD works for all test cases, but seems to return
986                  * the ATA signature for some ATAPI devices.  Until the
987                  * reason for this is found and fixed, we fix up the mess
988                  * here.  If IDENTIFY DEVICE returns command aborted
989                  * (as ATAPI devices do), then we issue an
990                  * IDENTIFY PACKET DEVICE.
991                  *
992                  * ATA software reset (SRST, the default) does not appear
993                  * to have this problem.
994                  */
995                 if ((using_edd) && (class == ATA_DEV_ATA)) {
996                         u8 err = tf.feature;
997                         if (err & ATA_ABORTED) {
998                                 class = ATA_DEV_ATAPI;
999                                 goto retry;
1000                         }
1001                 }
1002                 goto err_out;
1003         }
1004
1005         swap_buf_le16(id, ATA_ID_WORDS);
1006
1007         /* print device capabilities */
1008         printk(KERN_DEBUG "ata%u: dev %u cfg "
1009                "49:%04x 82:%04x 83:%04x 84:%04x 85:%04x 86:%04x 87:%04x 88:%04x\n",
1010                ap->id, dev->devno,
1011                id[49], id[82], id[83], id[84], id[85], id[86], id[87], id[88]);
1012
1013         /* sanity check */
1014         if ((class == ATA_DEV_ATA) != ata_id_is_ata(id)) {
1015                 rc = -EINVAL;
1016                 reason = "device reports illegal type";
1017                 goto err_out;
1018         }
1019
1020         if (post_reset && class == ATA_DEV_ATA) {
1021                 /*
1022                  * The exact sequence expected by certain pre-ATA4 drives is:
1023                  * SRST RESET
1024                  * IDENTIFY
1025                  * INITIALIZE DEVICE PARAMETERS
1026                  * anything else..
1027                  * Some drives were very specific about that exact sequence.
1028                  */
1029                 if (ata_id_major_version(id) < 4 || !ata_id_has_lba(id)) {
1030                         err_mask = ata_dev_init_params(ap, dev);
1031                         if (err_mask) {
1032                                 rc = -EIO;
1033                                 reason = "INIT_DEV_PARAMS failed";
1034                                 goto err_out;
1035                         }
1036
1037                         /* current CHS translation info (id[53-58]) might be
1038                          * changed. reread the identify device info.
1039                          */
1040                         post_reset = 0;
1041                         goto retry;
1042                 }
1043         }
1044
1045         *p_class = class;
1046         *p_id = id;
1047         return 0;
1048
1049  err_out:
1050         printk(KERN_WARNING "ata%u: dev %u failed to IDENTIFY (%s)\n",
1051                ap->id, dev->devno, reason);
1052         kfree(id);
1053         return rc;
1054 }
1055
1056 static inline u8 ata_dev_knobble(const struct ata_port *ap,
1057                                  struct ata_device *dev)
1058 {
1059         return ((ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(dev->id)));
1060 }
1061
1062 /**
1063  *      ata_dev_configure - Configure the specified ATA/ATAPI device
1064  *      @ap: Port on which target device resides
1065  *      @dev: Target device to configure
1066  *
1067  *      Configure @dev according to @dev->id.  Generic and low-level
1068  *      driver specific fixups are also applied.
1069  *
1070  *      LOCKING:
1071  *      Kernel thread context (may sleep)
1072  *
1073  *      RETURNS:
1074  *      0 on success, -errno otherwise
1075  */
1076 static int ata_dev_configure(struct ata_port *ap, struct ata_device *dev)
1077 {
1078         unsigned long xfer_modes;
1079         int i, rc;
1080
1081         if (!ata_dev_present(dev)) {
1082                 DPRINTK("ENTER/EXIT (host %u, dev %u) -- nodev\n",
1083                         ap->id, dev->devno);
1084                 return 0;
1085         }
1086
1087         DPRINTK("ENTER, host %u, dev %u\n", ap->id, dev->devno);
1088
1089         /*
1090          * common ATA, ATAPI feature tests
1091          */
1092
1093         /* we require DMA support (bits 8 of word 49) */
1094         if (!ata_id_has_dma(dev->id)) {
1095                 printk(KERN_DEBUG "ata%u: no dma\n", ap->id);
1096                 rc = -EINVAL;
1097                 goto err_out_nosup;
1098         }
1099
1100         /* quick-n-dirty find max transfer mode; for printk only */
1101         xfer_modes = dev->id[ATA_ID_UDMA_MODES];
1102         if (!xfer_modes)
1103                 xfer_modes = (dev->id[ATA_ID_MWDMA_MODES]) << ATA_SHIFT_MWDMA;
1104         if (!xfer_modes)
1105                 xfer_modes = ata_pio_modes(dev);
1106
1107         ata_dump_id(dev->id);
1108
1109         /* ATA-specific feature tests */
1110         if (dev->class == ATA_DEV_ATA) {
1111                 dev->n_sectors = ata_id_n_sectors(dev->id);
1112
1113                 if (ata_id_has_lba(dev->id)) {
1114                         dev->flags |= ATA_DFLAG_LBA;
1115
1116                         if (ata_id_has_lba48(dev->id))
1117                                 dev->flags |= ATA_DFLAG_LBA48;
1118
1119                         /* print device info to dmesg */
1120                         printk(KERN_INFO "ata%u: dev %u ATA-%d, max %s, %Lu sectors:%s\n",
1121                                ap->id, dev->devno,
1122                                ata_id_major_version(dev->id),
1123                                ata_mode_string(xfer_modes),
1124                                (unsigned long long)dev->n_sectors,
1125                                dev->flags & ATA_DFLAG_LBA48 ? " LBA48" : " LBA");
1126                 } else {
1127                         /* CHS */
1128
1129                         /* Default translation */
1130                         dev->cylinders  = dev->id[1];
1131                         dev->heads      = dev->id[3];
1132                         dev->sectors    = dev->id[6];
1133
1134                         if (ata_id_current_chs_valid(dev->id)) {
1135                                 /* Current CHS translation is valid. */
1136                                 dev->cylinders = dev->id[54];
1137                                 dev->heads     = dev->id[55];
1138                                 dev->sectors   = dev->id[56];
1139                         }
1140
1141                         /* print device info to dmesg */
1142                         printk(KERN_INFO "ata%u: dev %u ATA-%d, max %s, %Lu sectors: CHS %d/%d/%d\n",
1143                                ap->id, dev->devno,
1144                                ata_id_major_version(dev->id),
1145                                ata_mode_string(xfer_modes),
1146                                (unsigned long long)dev->n_sectors,
1147                                (int)dev->cylinders, (int)dev->heads, (int)dev->sectors);
1148
1149                 }
1150
1151                 dev->cdb_len = 16;
1152         }
1153
1154         /* ATAPI-specific feature tests */
1155         else if (dev->class == ATA_DEV_ATAPI) {
1156                 rc = atapi_cdb_len(dev->id);
1157                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
1158                         printk(KERN_WARNING "ata%u: unsupported CDB len\n", ap->id);
1159                         rc = -EINVAL;
1160                         goto err_out_nosup;
1161                 }
1162                 dev->cdb_len = (unsigned int) rc;
1163
1164                 /* print device info to dmesg */
1165                 printk(KERN_INFO "ata%u: dev %u ATAPI, max %s\n",
1166                        ap->id, dev->devno,
1167                        ata_mode_string(xfer_modes));
1168         }
1169
1170         ap->host->max_cmd_len = 0;
1171         for (i = 0; i < ATA_MAX_DEVICES; i++)
1172                 ap->host->max_cmd_len = max_t(unsigned int,
1173                                               ap->host->max_cmd_len,
1174                                               ap->device[i].cdb_len);
1175
1176         /* limit bridge transfers to udma5, 200 sectors */
1177         if (ata_dev_knobble(ap, dev)) {
1178                 printk(KERN_INFO "ata%u(%u): applying bridge limits\n",
1179                        ap->id, dev->devno);
1180                 ap->udma_mask &= ATA_UDMA5;
1181                 dev->max_sectors = ATA_MAX_SECTORS;
1182         }
1183
1184         if (ap->ops->dev_config)
1185                 ap->ops->dev_config(ap, dev);
1186
1187         DPRINTK("EXIT, drv_stat = 0x%x\n", ata_chk_status(ap));
1188         return 0;
1189
1190 err_out_nosup:
1191         printk(KERN_WARNING "ata%u: dev %u not supported, ignoring\n",
1192                ap->id, dev->devno);
1193         DPRINTK("EXIT, err\n");
1194         return rc;
1195 }
1196
1197 /**
1198  *      ata_bus_probe - Reset and probe ATA bus
1199  *      @ap: Bus to probe
1200  *
1201  *      Master ATA bus probing function.  Initiates a hardware-dependent
1202  *      bus reset, then attempts to identify any devices found on
1203  *      the bus.
1204  *
1205  *      LOCKING:
1206  *      PCI/etc. bus probe sem.
1207  *
1208  *      RETURNS:
1209  *      Zero on success, non-zero on error.
1210  */
1211
1212 static int ata_bus_probe(struct ata_port *ap)
1213 {
1214         unsigned int i, found = 0;
1215
1216         if (ap->ops->probe_reset) {
1217                 unsigned int classes[ATA_MAX_DEVICES];
1218                 int rc;
1219
1220                 ata_port_probe(ap);
1221
1222                 rc = ap->ops->probe_reset(ap, classes);
1223                 if (rc == 0) {
1224                         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1225                                 if (classes[i] == ATA_DEV_UNKNOWN)
1226                                         classes[i] = ATA_DEV_NONE;
1227                                 ap->device[i].class = classes[i];
1228                         }
1229                 } else {
1230                         printk(KERN_ERR "ata%u: probe reset failed, "
1231                                "disabling port\n", ap->id);
1232                         ata_port_disable(ap);
1233                 }
1234         } else
1235                 ap->ops->phy_reset(ap);
1236
1237         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1238                 goto err_out;
1239
1240         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1241                 struct ata_device *dev = &ap->device[i];
1242
1243                 if (!ata_dev_present(dev))
1244                         continue;
1245
1246                 WARN_ON(dev->id != NULL);
1247                 if (ata_dev_read_id(ap, dev, &dev->class, 1, &dev->id)) {
1248                         dev->class = ATA_DEV_NONE;
1249                         continue;
1250                 }
1251
1252                 if (ata_dev_configure(ap, dev)) {
1253                         dev->class++;   /* disable device */
1254                         continue;
1255                 }
1256
1257                 found = 1;
1258         }
1259
1260         if ((!found) || (ap->flags & ATA_FLAG_PORT_DISABLED))
1261                 goto err_out_disable;
1262
1263         ata_set_mode(ap);
1264         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1265                 goto err_out_disable;
1266
1267         return 0;
1268
1269 err_out_disable:
1270         ap->ops->port_disable(ap);
1271 err_out:
1272         return -1;
1273 }
1274
1275 /**
1276  *      ata_port_probe - Mark port as enabled
1277  *      @ap: Port for which we indicate enablement
1278  *
1279  *      Modify @ap data structure such that the system
1280  *      thinks that the entire port is enabled.
1281  *
1282  *      LOCKING: host_set lock, or some other form of
1283  *      serialization.
1284  */
1285
1286 void ata_port_probe(struct ata_port *ap)
1287 {
1288         ap->flags &= ~ATA_FLAG_PORT_DISABLED;
1289 }
1290
1291 /**
1292  *      sata_print_link_status - Print SATA link status
1293  *      @ap: SATA port to printk link status about
1294  *
1295  *      This function prints link speed and status of a SATA link.
1296  *
1297  *      LOCKING:
1298  *      None.
1299  */
1300 static void sata_print_link_status(struct ata_port *ap)
1301 {
1302         u32 sstatus, tmp;
1303         const char *speed;
1304
1305         if (!ap->ops->scr_read)
1306                 return;
1307
1308         sstatus = scr_read(ap, SCR_STATUS);
1309
1310         if (sata_dev_present(ap)) {
1311                 tmp = (sstatus >> 4) & 0xf;
1312                 if (tmp & (1 << 0))
1313                         speed = "1.5";
1314                 else if (tmp & (1 << 1))
1315                         speed = "3.0";
1316                 else
1317                         speed = "<unknown>";
1318                 printk(KERN_INFO "ata%u: SATA link up %s Gbps (SStatus %X)\n",
1319                        ap->id, speed, sstatus);
1320         } else {
1321                 printk(KERN_INFO "ata%u: SATA link down (SStatus %X)\n",
1322                        ap->id, sstatus);
1323         }
1324 }
1325
1326 /**
1327  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
1328  *      @ap: SATA port associated with target SATA PHY.
1329  *
1330  *      This function issues commands to standard SATA Sxxx
1331  *      PHY registers, to wake up the phy (and device), and
1332  *      clear any reset condition.
1333  *
1334  *      LOCKING:
1335  *      PCI/etc. bus probe sem.
1336  *
1337  */
1338 void __sata_phy_reset(struct ata_port *ap)
1339 {
1340         u32 sstatus;
1341         unsigned long timeout = jiffies + (HZ * 5);
1342
1343         if (ap->flags & ATA_FLAG_SATA_RESET) {
1344                 /* issue phy wake/reset */
1345                 scr_write_flush(ap, SCR_CONTROL, 0x301);
1346                 /* Couldn't find anything in SATA I/II specs, but
1347                  * AHCI-1.1 10.4.2 says at least 1 ms. */
1348                 mdelay(1);
1349         }
1350         scr_write_flush(ap, SCR_CONTROL, 0x300); /* phy wake/clear reset */
1351
1352         /* wait for phy to become ready, if necessary */
1353         do {
1354                 msleep(200);
1355                 sstatus = scr_read(ap, SCR_STATUS);
1356                 if ((sstatus & 0xf) != 1)
1357                         break;
1358         } while (time_before(jiffies, timeout));
1359
1360         /* print link status */
1361         sata_print_link_status(ap);
1362
1363         /* TODO: phy layer with polling, timeouts, etc. */
1364         if (sata_dev_present(ap))
1365                 ata_port_probe(ap);
1366         else
1367                 ata_port_disable(ap);
1368
1369         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1370                 return;
1371
1372         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
1373                 ata_port_disable(ap);
1374                 return;
1375         }
1376
1377         ap->cbl = ATA_CBL_SATA;
1378 }
1379
1380 /**
1381  *      sata_phy_reset - Reset SATA bus.
1382  *      @ap: SATA port associated with target SATA PHY.
1383  *
1384  *      This function resets the SATA bus, and then probes
1385  *      the bus for devices.
1386  *
1387  *      LOCKING:
1388  *      PCI/etc. bus probe sem.
1389  *
1390  */
1391 void sata_phy_reset(struct ata_port *ap)
1392 {
1393         __sata_phy_reset(ap);
1394         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1395                 return;
1396         ata_bus_reset(ap);
1397 }
1398
1399 /**
1400  *      ata_port_disable - Disable port.
1401  *      @ap: Port to be disabled.
1402  *
1403  *      Modify @ap data structure such that the system
1404  *      thinks that the entire port is disabled, and should
1405  *      never attempt to probe or communicate with devices
1406  *      on this port.
1407  *
1408  *      LOCKING: host_set lock, or some other form of
1409  *      serialization.
1410  */
1411
1412 void ata_port_disable(struct ata_port *ap)
1413 {
1414         ap->device[0].class = ATA_DEV_NONE;
1415         ap->device[1].class = ATA_DEV_NONE;
1416         ap->flags |= ATA_FLAG_PORT_DISABLED;
1417 }
1418
1419 /*
1420  * This mode timing computation functionality is ported over from
1421  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
1422  */
1423 /*
1424  * PIO 0-5, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
1425  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
1426  * for PIO 5, which is a nonstandard extension and UDMA6, which
1427  * is currently supported only by Maxtor drives. 
1428  */
1429
1430 static const struct ata_timing ata_timing[] = {
1431
1432         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
1433         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
1434         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
1435         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
1436
1437         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
1438         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
1439         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
1440
1441 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
1442                                           
1443         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
1444         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
1445         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
1446                                           
1447         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
1448         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
1449         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
1450
1451 /*      { XFER_PIO_5,     20,  50,  30, 100,  50,  30, 100,   0 }, */
1452         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
1453         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
1454
1455         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
1456         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
1457         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
1458
1459 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
1460
1461         { 0xFF }
1462 };
1463
1464 #define ENOUGH(v,unit)          (((v)-1)/(unit)+1)
1465 #define EZ(v,unit)              ((v)?ENOUGH(v,unit):0)
1466
1467 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
1468 {
1469         q->setup   = EZ(t->setup   * 1000,  T);
1470         q->act8b   = EZ(t->act8b   * 1000,  T);
1471         q->rec8b   = EZ(t->rec8b   * 1000,  T);
1472         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
1473         q->active  = EZ(t->active  * 1000,  T);
1474         q->recover = EZ(t->recover * 1000,  T);
1475         q->cycle   = EZ(t->cycle   * 1000,  T);
1476         q->udma    = EZ(t->udma    * 1000, UT);
1477 }
1478
1479 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
1480                       struct ata_timing *m, unsigned int what)
1481 {
1482         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
1483         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
1484         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
1485         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
1486         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
1487         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
1488         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
1489         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
1490 }
1491
1492 static const struct ata_timing* ata_timing_find_mode(unsigned short speed)
1493 {
1494         const struct ata_timing *t;
1495
1496         for (t = ata_timing; t->mode != speed; t++)
1497                 if (t->mode == 0xFF)
1498                         return NULL;
1499         return t; 
1500 }
1501
1502 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
1503                        struct ata_timing *t, int T, int UT)
1504 {
1505         const struct ata_timing *s;
1506         struct ata_timing p;
1507
1508         /*
1509          * Find the mode. 
1510          */
1511
1512         if (!(s = ata_timing_find_mode(speed)))
1513                 return -EINVAL;
1514
1515         memcpy(t, s, sizeof(*s));
1516
1517         /*
1518          * If the drive is an EIDE drive, it can tell us it needs extended
1519          * PIO/MW_DMA cycle timing.
1520          */
1521
1522         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
1523                 memset(&p, 0, sizeof(p));
1524                 if(speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
1525                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
1526                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
1527                 } else if(speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
1528                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
1529                 }
1530                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
1531         }
1532
1533         /*
1534          * Convert the timing to bus clock counts.
1535          */
1536
1537         ata_timing_quantize(t, t, T, UT);
1538
1539         /*
1540          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY,
1541          * S.M.A.R.T * and some other commands. We have to ensure that the
1542          * DMA cycle timing is slower/equal than the fastest PIO timing.
1543          */
1544
1545         if (speed > XFER_PIO_4) {
1546                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
1547                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
1548         }
1549
1550         /*
1551          * Lengthen active & recovery time so that cycle time is correct.
1552          */
1553
1554         if (t->act8b + t->rec8b < t->cyc8b) {
1555                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
1556                 t->rec8b = t->cyc8b - t->act8b;
1557         }
1558
1559         if (t->active + t->recover < t->cycle) {
1560                 t->active += (t->cycle - (t->active + t->recover)) / 2;
1561                 t->recover = t->cycle - t->active;
1562         }
1563
1564         return 0;
1565 }
1566
1567 static const struct {
1568         unsigned int shift;
1569         u8 base;
1570 } xfer_mode_classes[] = {
1571         { ATA_SHIFT_UDMA,       XFER_UDMA_0 },
1572         { ATA_SHIFT_MWDMA,      XFER_MW_DMA_0 },
1573         { ATA_SHIFT_PIO,        XFER_PIO_0 },
1574 };
1575
1576 static u8 base_from_shift(unsigned int shift)
1577 {
1578         int i;
1579
1580         for (i = 0; i < ARRAY_SIZE(xfer_mode_classes); i++)
1581                 if (xfer_mode_classes[i].shift == shift)
1582                         return xfer_mode_classes[i].base;
1583
1584         return 0xff;
1585 }
1586
1587 static void ata_dev_set_mode(struct ata_port *ap, struct ata_device *dev)
1588 {
1589         int ofs, idx;
1590         u8 base;
1591
1592         if (!ata_dev_present(dev) || (ap->flags & ATA_FLAG_PORT_DISABLED))
1593                 return;
1594
1595         if (dev->xfer_shift == ATA_SHIFT_PIO)
1596                 dev->flags |= ATA_DFLAG_PIO;
1597
1598         ata_dev_set_xfermode(ap, dev);
1599
1600         base = base_from_shift(dev->xfer_shift);
1601         ofs = dev->xfer_mode - base;
1602         idx = ofs + dev->xfer_shift;
1603         WARN_ON(idx >= ARRAY_SIZE(xfer_mode_str));
1604
1605         DPRINTK("idx=%d xfer_shift=%u, xfer_mode=0x%x, base=0x%x, offset=%d\n",
1606                 idx, dev->xfer_shift, (int)dev->xfer_mode, (int)base, ofs);
1607
1608         printk(KERN_INFO "ata%u: dev %u configured for %s\n",
1609                 ap->id, dev->devno, xfer_mode_str[idx]);
1610 }
1611
1612 static int ata_host_set_pio(struct ata_port *ap)
1613 {
1614         unsigned int mask;
1615         int x, i;
1616         u8 base, xfer_mode;
1617
1618         mask = ata_get_mode_mask(ap, ATA_SHIFT_PIO);
1619         x = fgb(mask);
1620         if (x < 0) {
1621                 printk(KERN_WARNING "ata%u: no PIO support\n", ap->id);
1622                 return -1;
1623         }
1624
1625         base = base_from_shift(ATA_SHIFT_PIO);
1626         xfer_mode = base + x;
1627
1628         DPRINTK("base 0x%x xfer_mode 0x%x mask 0x%x x %d\n",
1629                 (int)base, (int)xfer_mode, mask, x);
1630
1631         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1632                 struct ata_device *dev = &ap->device[i];
1633                 if (ata_dev_present(dev)) {
1634                         dev->pio_mode = xfer_mode;
1635                         dev->xfer_mode = xfer_mode;
1636                         dev->xfer_shift = ATA_SHIFT_PIO;
1637                         if (ap->ops->set_piomode)
1638                                 ap->ops->set_piomode(ap, dev);
1639                 }
1640         }
1641
1642         return 0;
1643 }
1644
1645 static void ata_host_set_dma(struct ata_port *ap, u8 xfer_mode,
1646                             unsigned int xfer_shift)
1647 {
1648         int i;
1649
1650         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1651                 struct ata_device *dev = &ap->device[i];
1652                 if (ata_dev_present(dev)) {
1653                         dev->dma_mode = xfer_mode;
1654                         dev->xfer_mode = xfer_mode;
1655                         dev->xfer_shift = xfer_shift;
1656                         if (ap->ops->set_dmamode)
1657                                 ap->ops->set_dmamode(ap, dev);
1658                 }
1659         }
1660 }
1661
1662 /**
1663  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
1664  *      @ap: port on which timings will be programmed
1665  *
1666  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).
1667  *
1668  *      LOCKING:
1669  *      PCI/etc. bus probe sem.
1670  */
1671 static void ata_set_mode(struct ata_port *ap)
1672 {
1673         unsigned int xfer_shift;
1674         u8 xfer_mode;
1675         int rc;
1676
1677         /* step 1: always set host PIO timings */
1678         rc = ata_host_set_pio(ap);
1679         if (rc)
1680                 goto err_out;
1681
1682         /* step 2: choose the best data xfer mode */
1683         xfer_mode = xfer_shift = 0;
1684         rc = ata_choose_xfer_mode(ap, &xfer_mode, &xfer_shift);
1685         if (rc)
1686                 goto err_out;
1687
1688         /* step 3: if that xfer mode isn't PIO, set host DMA timings */
1689         if (xfer_shift != ATA_SHIFT_PIO)
1690                 ata_host_set_dma(ap, xfer_mode, xfer_shift);
1691
1692         /* step 4: update devices' xfer mode */
1693         ata_dev_set_mode(ap, &ap->device[0]);
1694         ata_dev_set_mode(ap, &ap->device[1]);
1695
1696         if (ap->flags & ATA_FLAG_PORT_DISABLED)
1697                 return;
1698
1699         if (ap->ops->post_set_mode)
1700                 ap->ops->post_set_mode(ap);
1701
1702         return;
1703
1704 err_out:
1705         ata_port_disable(ap);
1706 }
1707
1708 /**
1709  *      ata_tf_to_host - issue ATA taskfile to host controller
1710  *      @ap: port to which command is being issued
1711  *      @tf: ATA taskfile register set
1712  *
1713  *      Issues ATA taskfile register set to ATA host controller,
1714  *      with proper synchronization with interrupt handler and
1715  *      other threads.
1716  *
1717  *      LOCKING:
1718  *      spin_lock_irqsave(host_set lock)
1719  */
1720
1721 static inline void ata_tf_to_host(struct ata_port *ap,
1722                                   const struct ata_taskfile *tf)
1723 {
1724         ap->ops->tf_load(ap, tf);
1725         ap->ops->exec_command(ap, tf);
1726 }
1727
1728 /**
1729  *      ata_busy_sleep - sleep until BSY clears, or timeout
1730  *      @ap: port containing status register to be polled
1731  *      @tmout_pat: impatience timeout
1732  *      @tmout: overall timeout
1733  *
1734  *      Sleep until ATA Status register bit BSY clears,
1735  *      or a timeout occurs.
1736  *
1737  *      LOCKING: None.
1738  */
1739
1740 unsigned int ata_busy_sleep (struct ata_port *ap,
1741                              unsigned long tmout_pat, unsigned long tmout)
1742 {
1743         unsigned long timer_start, timeout;
1744         u8 status;
1745
1746         status = ata_busy_wait(ap, ATA_BUSY, 300);
1747         timer_start = jiffies;
1748         timeout = timer_start + tmout_pat;
1749         while ((status & ATA_BUSY) && (time_before(jiffies, timeout))) {
1750                 msleep(50);
1751                 status = ata_busy_wait(ap, ATA_BUSY, 3);
1752         }
1753
1754         if (status & ATA_BUSY)
1755                 printk(KERN_WARNING "ata%u is slow to respond, "
1756                        "please be patient\n", ap->id);
1757
1758         timeout = timer_start + tmout;
1759         while ((status & ATA_BUSY) && (time_before(jiffies, timeout))) {
1760                 msleep(50);
1761                 status = ata_chk_status(ap);
1762         }
1763
1764         if (status & ATA_BUSY) {
1765                 printk(KERN_ERR "ata%u failed to respond (%lu secs)\n",
1766                        ap->id, tmout / HZ);
1767                 return 1;
1768         }
1769
1770         return 0;
1771 }
1772
1773 static void ata_bus_post_reset(struct ata_port *ap, unsigned int devmask)
1774 {
1775         struct ata_ioports *ioaddr = &ap->ioaddr;
1776         unsigned int dev0 = devmask & (1 << 0);
1777         unsigned int dev1 = devmask & (1 << 1);
1778         unsigned long timeout;
1779
1780         /* if device 0 was found in ata_devchk, wait for its
1781          * BSY bit to clear
1782          */
1783         if (dev0)
1784                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
1785
1786         /* if device 1 was found in ata_devchk, wait for
1787          * register access, then wait for BSY to clear
1788          */
1789         timeout = jiffies + ATA_TMOUT_BOOT;
1790         while (dev1) {
1791                 u8 nsect, lbal;
1792
1793                 ap->ops->dev_select(ap, 1);
1794                 if (ap->flags & ATA_FLAG_MMIO) {
1795                         nsect = readb((void __iomem *) ioaddr->nsect_addr);
1796                         lbal = readb((void __iomem *) ioaddr->lbal_addr);
1797                 } else {
1798                         nsect = inb(ioaddr->nsect_addr);
1799                         lbal = inb(ioaddr->lbal_addr);
1800                 }
1801                 if ((nsect == 1) && (lbal == 1))
1802                         break;
1803                 if (time_after(jiffies, timeout)) {
1804                         dev1 = 0;
1805                         break;
1806                 }
1807                 msleep(50);     /* give drive a breather */
1808         }
1809         if (dev1)
1810                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
1811
1812         /* is all this really necessary? */
1813         ap->ops->dev_select(ap, 0);
1814         if (dev1)
1815                 ap->ops->dev_select(ap, 1);
1816         if (dev0)
1817                 ap->ops->dev_select(ap, 0);
1818 }
1819
1820 /**
1821  *      ata_bus_edd - Issue EXECUTE DEVICE DIAGNOSTIC command.
1822  *      @ap: Port to reset and probe
1823  *
1824  *      Use the EXECUTE DEVICE DIAGNOSTIC command to reset and
1825  *      probe the bus.  Not often used these days.
1826  *
1827  *      LOCKING:
1828  *      PCI/etc. bus probe sem.
1829  *      Obtains host_set lock.
1830  *
1831  */
1832
1833 static unsigned int ata_bus_edd(struct ata_port *ap)
1834 {
1835         struct ata_taskfile tf;
1836         unsigned long flags;
1837
1838         /* set up execute-device-diag (bus reset) taskfile */
1839         /* also, take interrupts to a known state (disabled) */
1840         DPRINTK("execute-device-diag\n");
1841         ata_tf_init(ap, &tf, 0);
1842         tf.ctl |= ATA_NIEN;
1843         tf.command = ATA_CMD_EDD;
1844         tf.protocol = ATA_PROT_NODATA;
1845
1846         /* do bus reset */
1847         spin_lock_irqsave(&ap->host_set->lock, flags);
1848         ata_tf_to_host(ap, &tf);
1849         spin_unlock_irqrestore(&ap->host_set->lock, flags);
1850
1851         /* spec says at least 2ms.  but who knows with those
1852          * crazy ATAPI devices...
1853          */
1854         msleep(150);
1855
1856         return ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
1857 }
1858
1859 static unsigned int ata_bus_softreset(struct ata_port *ap,
1860                                       unsigned int devmask)
1861 {
1862         struct ata_ioports *ioaddr = &ap->ioaddr;
1863
1864         DPRINTK("ata%u: bus reset via SRST\n", ap->id);
1865
1866         /* software reset.  causes dev0 to be selected */
1867         if (ap->flags & ATA_FLAG_MMIO) {
1868                 writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
1869                 udelay(20);     /* FIXME: flush */
1870                 writeb(ap->ctl | ATA_SRST, (void __iomem *) ioaddr->ctl_addr);
1871                 udelay(20);     /* FIXME: flush */
1872                 writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
1873         } else {
1874                 outb(ap->ctl, ioaddr->ctl_addr);
1875                 udelay(10);
1876                 outb(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
1877                 udelay(10);
1878                 outb(ap->ctl, ioaddr->ctl_addr);
1879         }
1880
1881         /* spec mandates ">= 2ms" before checking status.
1882          * We wait 150ms, because that was the magic delay used for
1883          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
1884          * between when the ATA command register is written, and then
1885          * status is checked.  Because waiting for "a while" before
1886          * checking status is fine, post SRST, we perform this magic
1887          * delay here as well.
1888          */
1889         msleep(150);
1890
1891         ata_bus_post_reset(ap, devmask);
1892
1893         return 0;
1894 }
1895
1896 /**
1897  *      ata_bus_reset - reset host port and associated ATA channel
1898  *      @ap: port to reset
1899  *
1900  *      This is typically the first time we actually start issuing
1901  *      commands to the ATA channel.  We wait for BSY to clear, then
1902  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
1903  *      result.  Determine what devices, if any, are on the channel
1904  *      by looking at the device 0/1 error register.  Look at the signature
1905  *      stored in each device's taskfile registers, to determine if
1906  *      the device is ATA or ATAPI.
1907  *
1908  *      LOCKING:
1909  *      PCI/etc. bus probe sem.
1910  *      Obtains host_set lock.
1911  *
1912  *      SIDE EFFECTS:
1913  *      Sets ATA_FLAG_PORT_DISABLED if bus reset fails.
1914  */
1915
1916 void ata_bus_reset(struct ata_port *ap)
1917 {
1918         struct ata_ioports *ioaddr = &ap->ioaddr;
1919         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
1920         u8 err;
1921         unsigned int dev0, dev1 = 0, rc = 0, devmask = 0;
1922
1923         DPRINTK("ENTER, host %u, port %u\n", ap->id, ap->port_no);
1924
1925         /* determine if device 0/1 are present */
1926         if (ap->flags & ATA_FLAG_SATA_RESET)
1927                 dev0 = 1;
1928         else {
1929                 dev0 = ata_devchk(ap, 0);
1930                 if (slave_possible)
1931                         dev1 = ata_devchk(ap, 1);
1932         }
1933
1934         if (dev0)
1935                 devmask |= (1 << 0);
1936         if (dev1)
1937                 devmask |= (1 << 1);
1938
1939         /* select device 0 again */
1940         ap->ops->dev_select(ap, 0);
1941
1942         /* issue bus reset */
1943         if (ap->flags & ATA_FLAG_SRST)
1944                 rc = ata_bus_softreset(ap, devmask);
1945         else if ((ap->flags & ATA_FLAG_SATA_RESET) == 0) {
1946                 /* set up device control */
1947                 if (ap->flags & ATA_FLAG_MMIO)
1948                         writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
1949                 else
1950                         outb(ap->ctl, ioaddr->ctl_addr);
1951                 rc = ata_bus_edd(ap);
1952         }
1953
1954         if (rc)
1955                 goto err_out;
1956
1957         /*
1958          * determine by signature whether we have ATA or ATAPI devices
1959          */
1960         ap->device[0].class = ata_dev_try_classify(ap, 0, &err);
1961         if ((slave_possible) && (err != 0x81))
1962                 ap->device[1].class = ata_dev_try_classify(ap, 1, &err);
1963
1964         /* re-enable interrupts */
1965         if (ap->ioaddr.ctl_addr)        /* FIXME: hack. create a hook instead */
1966                 ata_irq_on(ap);
1967
1968         /* is double-select really necessary? */
1969         if (ap->device[1].class != ATA_DEV_NONE)
1970                 ap->ops->dev_select(ap, 1);
1971         if (ap->device[0].class != ATA_DEV_NONE)
1972                 ap->ops->dev_select(ap, 0);
1973
1974         /* if no devices were detected, disable this port */
1975         if ((ap->device[0].class == ATA_DEV_NONE) &&
1976             (ap->device[1].class == ATA_DEV_NONE))
1977                 goto err_out;
1978
1979         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
1980                 /* set up device control for ATA_FLAG_SATA_RESET */
1981                 if (ap->flags & ATA_FLAG_MMIO)
1982                         writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
1983                 else
1984                         outb(ap->ctl, ioaddr->ctl_addr);
1985         }
1986
1987         DPRINTK("EXIT\n");
1988         return;
1989
1990 err_out:
1991         printk(KERN_ERR "ata%u: disabling port\n", ap->id);
1992         ap->ops->port_disable(ap);
1993
1994         DPRINTK("EXIT\n");
1995 }
1996
1997 static int sata_phy_resume(struct ata_port *ap)
1998 {
1999         unsigned long timeout = jiffies + (HZ * 5);
2000         u32 sstatus;
2001
2002         scr_write_flush(ap, SCR_CONTROL, 0x300);
2003
2004         /* Wait for phy to become ready, if necessary. */
2005         do {
2006                 msleep(200);
2007                 sstatus = scr_read(ap, SCR_STATUS);
2008                 if ((sstatus & 0xf) != 1)
2009                         return 0;
2010         } while (time_before(jiffies, timeout));
2011
2012         return -1;
2013 }
2014
2015 /**
2016  *      ata_std_probeinit - initialize probing
2017  *      @ap: port to be probed
2018  *
2019  *      @ap is about to be probed.  Initialize it.  This function is
2020  *      to be used as standard callback for ata_drive_probe_reset().
2021  *
2022  *      NOTE!!! Do not use this function as probeinit if a low level
2023  *      driver implements only hardreset.  Just pass NULL as probeinit
2024  *      in that case.  Using this function is probably okay but doing
2025  *      so makes reset sequence different from the original
2026  *      ->phy_reset implementation and Jeff nervous.  :-P
2027  */
2028 extern void ata_std_probeinit(struct ata_port *ap)
2029 {
2030         if (ap->flags & ATA_FLAG_SATA && ap->ops->scr_read) {
2031                 sata_phy_resume(ap);
2032                 if (sata_dev_present(ap))
2033                         ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2034         }
2035 }
2036
2037 /**
2038  *      ata_std_softreset - reset host port via ATA SRST
2039  *      @ap: port to reset
2040  *      @verbose: fail verbosely
2041  *      @classes: resulting classes of attached devices
2042  *
2043  *      Reset host port using ATA SRST.  This function is to be used
2044  *      as standard callback for ata_drive_*_reset() functions.
2045  *
2046  *      LOCKING:
2047  *      Kernel thread context (may sleep)
2048  *
2049  *      RETURNS:
2050  *      0 on success, -errno otherwise.
2051  */
2052 int ata_std_softreset(struct ata_port *ap, int verbose, unsigned int *classes)
2053 {
2054         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
2055         unsigned int devmask = 0, err_mask;
2056         u8 err;
2057
2058         DPRINTK("ENTER\n");
2059
2060         if (ap->ops->scr_read && !sata_dev_present(ap)) {
2061                 classes[0] = ATA_DEV_NONE;
2062                 goto out;
2063         }
2064
2065         /* determine if device 0/1 are present */
2066         if (ata_devchk(ap, 0))
2067                 devmask |= (1 << 0);
2068         if (slave_possible && ata_devchk(ap, 1))
2069                 devmask |= (1 << 1);
2070
2071         /* select device 0 again */
2072         ap->ops->dev_select(ap, 0);
2073
2074         /* issue bus reset */
2075         DPRINTK("about to softreset, devmask=%x\n", devmask);
2076         err_mask = ata_bus_softreset(ap, devmask);
2077         if (err_mask) {
2078                 if (verbose)
2079                         printk(KERN_ERR "ata%u: SRST failed (err_mask=0x%x)\n",
2080                                ap->id, err_mask);
2081                 else
2082                         DPRINTK("EXIT, softreset failed (err_mask=0x%x)\n",
2083                                 err_mask);
2084                 return -EIO;
2085         }
2086
2087         /* determine by signature whether we have ATA or ATAPI devices */
2088         classes[0] = ata_dev_try_classify(ap, 0, &err);
2089         if (slave_possible && err != 0x81)
2090                 classes[1] = ata_dev_try_classify(ap, 1, &err);
2091
2092  out:
2093         DPRINTK("EXIT, classes[0]=%u [1]=%u\n", classes[0], classes[1]);
2094         return 0;
2095 }
2096
2097 /**
2098  *      sata_std_hardreset - reset host port via SATA phy reset
2099  *      @ap: port to reset
2100  *      @verbose: fail verbosely
2101  *      @class: resulting class of attached device
2102  *
2103  *      SATA phy-reset host port using DET bits of SControl register.
2104  *      This function is to be used as standard callback for
2105  *      ata_drive_*_reset().
2106  *
2107  *      LOCKING:
2108  *      Kernel thread context (may sleep)
2109  *
2110  *      RETURNS:
2111  *      0 on success, -errno otherwise.
2112  */
2113 int sata_std_hardreset(struct ata_port *ap, int verbose, unsigned int *class)
2114 {
2115         DPRINTK("ENTER\n");
2116
2117         /* Issue phy wake/reset */
2118         scr_write_flush(ap, SCR_CONTROL, 0x301);
2119
2120         /*
2121          * Couldn't find anything in SATA I/II specs, but AHCI-1.1
2122          * 10.4.2 says at least 1 ms.
2123          */
2124         msleep(1);
2125
2126         /* Bring phy back */
2127         sata_phy_resume(ap);
2128
2129         /* TODO: phy layer with polling, timeouts, etc. */
2130         if (!sata_dev_present(ap)) {
2131                 *class = ATA_DEV_NONE;
2132                 DPRINTK("EXIT, link offline\n");
2133                 return 0;
2134         }
2135
2136         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
2137                 if (verbose)
2138                         printk(KERN_ERR "ata%u: COMRESET failed "
2139                                "(device not ready)\n", ap->id);
2140                 else
2141                         DPRINTK("EXIT, device not ready\n");
2142                 return -EIO;
2143         }
2144
2145         ap->ops->dev_select(ap, 0);     /* probably unnecessary */
2146
2147         *class = ata_dev_try_classify(ap, 0, NULL);
2148
2149         DPRINTK("EXIT, class=%u\n", *class);
2150         return 0;
2151 }
2152
2153 /**
2154  *      ata_std_postreset - standard postreset callback
2155  *      @ap: the target ata_port
2156  *      @classes: classes of attached devices
2157  *
2158  *      This function is invoked after a successful reset.  Note that
2159  *      the device might have been reset more than once using
2160  *      different reset methods before postreset is invoked.
2161  *
2162  *      This function is to be used as standard callback for
2163  *      ata_drive_*_reset().
2164  *
2165  *      LOCKING:
2166  *      Kernel thread context (may sleep)
2167  */
2168 void ata_std_postreset(struct ata_port *ap, unsigned int *classes)
2169 {
2170         DPRINTK("ENTER\n");
2171
2172         /* set cable type if it isn't already set */
2173         if (ap->cbl == ATA_CBL_NONE && ap->flags & ATA_FLAG_SATA)
2174                 ap->cbl = ATA_CBL_SATA;
2175
2176         /* print link status */
2177         if (ap->cbl == ATA_CBL_SATA)
2178                 sata_print_link_status(ap);
2179
2180         /* re-enable interrupts */
2181         if (ap->ioaddr.ctl_addr)        /* FIXME: hack. create a hook instead */
2182                 ata_irq_on(ap);
2183
2184         /* is double-select really necessary? */
2185         if (classes[0] != ATA_DEV_NONE)
2186                 ap->ops->dev_select(ap, 1);
2187         if (classes[1] != ATA_DEV_NONE)
2188                 ap->ops->dev_select(ap, 0);
2189
2190         /* bail out if no device is present */
2191         if (classes[0] == ATA_DEV_NONE && classes[1] == ATA_DEV_NONE) {
2192                 DPRINTK("EXIT, no device\n");
2193                 return;
2194         }
2195
2196         /* set up device control */
2197         if (ap->ioaddr.ctl_addr) {
2198                 if (ap->flags & ATA_FLAG_MMIO)
2199                         writeb(ap->ctl, (void __iomem *) ap->ioaddr.ctl_addr);
2200                 else
2201                         outb(ap->ctl, ap->ioaddr.ctl_addr);
2202         }
2203
2204         DPRINTK("EXIT\n");
2205 }
2206
2207 /**
2208  *      ata_std_probe_reset - standard probe reset method
2209  *      @ap: prot to perform probe-reset
2210  *      @classes: resulting classes of attached devices
2211  *
2212  *      The stock off-the-shelf ->probe_reset method.
2213  *
2214  *      LOCKING:
2215  *      Kernel thread context (may sleep)
2216  *
2217  *      RETURNS:
2218  *      0 on success, -errno otherwise.
2219  */
2220 int ata_std_probe_reset(struct ata_port *ap, unsigned int *classes)
2221 {
2222         ata_reset_fn_t hardreset;
2223
2224         hardreset = NULL;
2225         if (ap->flags & ATA_FLAG_SATA && ap->ops->scr_read)
2226                 hardreset = sata_std_hardreset;
2227
2228         return ata_drive_probe_reset(ap, ata_std_probeinit,
2229                                      ata_std_softreset, hardreset,
2230                                      ata_std_postreset, classes);
2231 }
2232
2233 static int do_probe_reset(struct ata_port *ap, ata_reset_fn_t reset,
2234                           ata_postreset_fn_t postreset,
2235                           unsigned int *classes)
2236 {
2237         int i, rc;
2238
2239         for (i = 0; i < ATA_MAX_DEVICES; i++)
2240                 classes[i] = ATA_DEV_UNKNOWN;
2241
2242         rc = reset(ap, 0, classes);
2243         if (rc)
2244                 return rc;
2245
2246         /* If any class isn't ATA_DEV_UNKNOWN, consider classification
2247          * is complete and convert all ATA_DEV_UNKNOWN to
2248          * ATA_DEV_NONE.
2249          */
2250         for (i = 0; i < ATA_MAX_DEVICES; i++)
2251                 if (classes[i] != ATA_DEV_UNKNOWN)
2252                         break;
2253
2254         if (i < ATA_MAX_DEVICES)
2255                 for (i = 0; i < ATA_MAX_DEVICES; i++)
2256                         if (classes[i] == ATA_DEV_UNKNOWN)
2257                                 classes[i] = ATA_DEV_NONE;
2258
2259         if (postreset)
2260                 postreset(ap, classes);
2261
2262         return classes[0] != ATA_DEV_UNKNOWN ? 0 : -ENODEV;
2263 }
2264
2265 /**
2266  *      ata_drive_probe_reset - Perform probe reset with given methods
2267  *      @ap: port to reset
2268  *      @probeinit: probeinit method (can be NULL)
2269  *      @softreset: softreset method (can be NULL)
2270  *      @hardreset: hardreset method (can be NULL)
2271  *      @postreset: postreset method (can be NULL)
2272  *      @classes: resulting classes of attached devices
2273  *
2274  *      Reset the specified port and classify attached devices using
2275  *      given methods.  This function prefers softreset but tries all
2276  *      possible reset sequences to reset and classify devices.  This
2277  *      function is intended to be used for constructing ->probe_reset
2278  *      callback by low level drivers.
2279  *
2280  *      Reset methods should follow the following rules.
2281  *
2282  *      - Return 0 on sucess, -errno on failure.
2283  *      - If classification is supported, fill classes[] with
2284  *        recognized class codes.
2285  *      - If classification is not supported, leave classes[] alone.
2286  *      - If verbose is non-zero, print error message on failure;
2287  *        otherwise, shut up.
2288  *
2289  *      LOCKING:
2290  *      Kernel thread context (may sleep)
2291  *
2292  *      RETURNS:
2293  *      0 on success, -EINVAL if no reset method is avaliable, -ENODEV
2294  *      if classification fails, and any error code from reset
2295  *      methods.
2296  */
2297 int ata_drive_probe_reset(struct ata_port *ap, ata_probeinit_fn_t probeinit,
2298                           ata_reset_fn_t softreset, ata_reset_fn_t hardreset,
2299                           ata_postreset_fn_t postreset, unsigned int *classes)
2300 {
2301         int rc = -EINVAL;
2302
2303         if (probeinit)
2304                 probeinit(ap);
2305
2306         if (softreset) {
2307                 rc = do_probe_reset(ap, softreset, postreset, classes);
2308                 if (rc == 0)
2309                         return 0;
2310         }
2311
2312         if (!hardreset)
2313                 return rc;
2314
2315         rc = do_probe_reset(ap, hardreset, postreset, classes);
2316         if (rc == 0 || rc != -ENODEV)
2317                 return rc;
2318
2319         if (softreset)
2320                 rc = do_probe_reset(ap, softreset, postreset, classes);
2321
2322         return rc;
2323 }
2324
2325 static void ata_pr_blacklisted(const struct ata_port *ap,
2326                                const struct ata_device *dev)
2327 {
2328         printk(KERN_WARNING "ata%u: dev %u is on DMA blacklist, disabling DMA\n",
2329                 ap->id, dev->devno);
2330 }
2331
2332 static const char * const ata_dma_blacklist [] = {
2333         "WDC AC11000H",
2334         "WDC AC22100H",
2335         "WDC AC32500H",
2336         "WDC AC33100H",
2337         "WDC AC31600H",
2338         "WDC AC32100H",
2339         "WDC AC23200L",
2340         "Compaq CRD-8241B",
2341         "CRD-8400B",
2342         "CRD-8480B",
2343         "CRD-8482B",
2344         "CRD-84",
2345         "SanDisk SDP3B",
2346         "SanDisk SDP3B-64",
2347         "SANYO CD-ROM CRD",
2348         "HITACHI CDR-8",
2349         "HITACHI CDR-8335",
2350         "HITACHI CDR-8435",
2351         "Toshiba CD-ROM XM-6202B",
2352         "TOSHIBA CD-ROM XM-1702BC",
2353         "CD-532E-A",
2354         "E-IDE CD-ROM CR-840",
2355         "CD-ROM Drive/F5A",
2356         "WPI CDD-820",
2357         "SAMSUNG CD-ROM SC-148C",
2358         "SAMSUNG CD-ROM SC",
2359         "SanDisk SDP3B-64",
2360         "ATAPI CD-ROM DRIVE 40X MAXIMUM",
2361         "_NEC DV5800A",
2362 };
2363
2364 static int ata_dma_blacklisted(const struct ata_device *dev)
2365 {
2366         unsigned char model_num[41];
2367         int i;
2368
2369         ata_id_c_string(dev->id, model_num, ATA_ID_PROD_OFS, sizeof(model_num));
2370
2371         for (i = 0; i < ARRAY_SIZE(ata_dma_blacklist); i++)
2372                 if (!strcmp(ata_dma_blacklist[i], model_num))
2373                         return 1;
2374
2375         return 0;
2376 }
2377
2378 static unsigned int ata_get_mode_mask(const struct ata_port *ap, int shift)
2379 {
2380         const struct ata_device *master, *slave;
2381         unsigned int mask;
2382
2383         master = &ap->device[0];
2384         slave = &ap->device[1];
2385
2386         WARN_ON(!ata_dev_present(master) && !ata_dev_present(slave));
2387
2388         if (shift == ATA_SHIFT_UDMA) {
2389                 mask = ap->udma_mask;
2390                 if (ata_dev_present(master)) {
2391                         mask &= (master->id[ATA_ID_UDMA_MODES] & 0xff);
2392                         if (ata_dma_blacklisted(master)) {
2393                                 mask = 0;
2394                                 ata_pr_blacklisted(ap, master);
2395                         }
2396                 }
2397                 if (ata_dev_present(slave)) {
2398                         mask &= (slave->id[ATA_ID_UDMA_MODES] & 0xff);
2399                         if (ata_dma_blacklisted(slave)) {
2400                                 mask = 0;
2401                                 ata_pr_blacklisted(ap, slave);
2402                         }
2403                 }
2404         }
2405         else if (shift == ATA_SHIFT_MWDMA) {
2406                 mask = ap->mwdma_mask;
2407                 if (ata_dev_present(master)) {
2408                         mask &= (master->id[ATA_ID_MWDMA_MODES] & 0x07);
2409                         if (ata_dma_blacklisted(master)) {
2410                                 mask = 0;
2411                                 ata_pr_blacklisted(ap, master);
2412                         }
2413                 }
2414                 if (ata_dev_present(slave)) {
2415                         mask &= (slave->id[ATA_ID_MWDMA_MODES] & 0x07);
2416                         if (ata_dma_blacklisted(slave)) {
2417                                 mask = 0;
2418                                 ata_pr_blacklisted(ap, slave);
2419                         }
2420                 }
2421         }
2422         else if (shift == ATA_SHIFT_PIO) {
2423                 mask = ap->pio_mask;
2424                 if (ata_dev_present(master)) {
2425                         /* spec doesn't return explicit support for
2426                          * PIO0-2, so we fake it
2427                          */
2428                         u16 tmp_mode = master->id[ATA_ID_PIO_MODES] & 0x03;
2429                         tmp_mode <<= 3;
2430                         tmp_mode |= 0x7;
2431                         mask &= tmp_mode;
2432                 }
2433                 if (ata_dev_present(slave)) {
2434                         /* spec doesn't return explicit support for
2435                          * PIO0-2, so we fake it
2436                          */
2437                         u16 tmp_mode = slave->id[ATA_ID_PIO_MODES] & 0x03;
2438                         tmp_mode <<= 3;
2439                         tmp_mode |= 0x7;
2440                         mask &= tmp_mode;
2441                 }
2442         }
2443         else {
2444                 mask = 0xffffffff; /* shut up compiler warning */
2445                 BUG();
2446         }
2447
2448         return mask;
2449 }
2450
2451 /* find greatest bit */
2452 static int fgb(u32 bitmap)
2453 {
2454         unsigned int i;
2455         int x = -1;
2456
2457         for (i = 0; i < 32; i++)
2458                 if (bitmap & (1 << i))
2459                         x = i;
2460
2461         return x;
2462 }
2463
2464 /**
2465  *      ata_choose_xfer_mode - attempt to find best transfer mode
2466  *      @ap: Port for which an xfer mode will be selected
2467  *      @xfer_mode_out: (output) SET FEATURES - XFER MODE code
2468  *      @xfer_shift_out: (output) bit shift that selects this mode
2469  *
2470  *      Based on host and device capabilities, determine the
2471  *      maximum transfer mode that is amenable to all.
2472  *
2473  *      LOCKING:
2474  *      PCI/etc. bus probe sem.
2475  *
2476  *      RETURNS:
2477  *      Zero on success, negative on error.
2478  */
2479
2480 static int ata_choose_xfer_mode(const struct ata_port *ap,
2481                                 u8 *xfer_mode_out,
2482                                 unsigned int *xfer_shift_out)
2483 {
2484         unsigned int mask, shift;
2485         int x, i;
2486
2487         for (i = 0; i < ARRAY_SIZE(xfer_mode_classes); i++) {
2488                 shift = xfer_mode_classes[i].shift;
2489                 mask = ata_get_mode_mask(ap, shift);
2490
2491                 x = fgb(mask);
2492                 if (x >= 0) {
2493                         *xfer_mode_out = xfer_mode_classes[i].base + x;
2494                         *xfer_shift_out = shift;
2495                         return 0;
2496                 }
2497         }
2498
2499         return -1;
2500 }
2501
2502 /**
2503  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
2504  *      @ap: Port associated with device @dev
2505  *      @dev: Device to which command will be sent
2506  *
2507  *      Issue SET FEATURES - XFER MODE command to device @dev
2508  *      on port @ap.
2509  *
2510  *      LOCKING:
2511  *      PCI/etc. bus probe sem.
2512  */
2513
2514 static void ata_dev_set_xfermode(struct ata_port *ap, struct ata_device *dev)
2515 {
2516         struct ata_taskfile tf;
2517
2518         /* set up set-features taskfile */
2519         DPRINTK("set features - xfer mode\n");
2520
2521         ata_tf_init(ap, &tf, dev->devno);
2522         tf.command = ATA_CMD_SET_FEATURES;
2523         tf.feature = SETFEATURES_XFER;
2524         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
2525         tf.protocol = ATA_PROT_NODATA;
2526         tf.nsect = dev->xfer_mode;
2527
2528         if (ata_exec_internal(ap, dev, &tf, DMA_NONE, NULL, 0)) {
2529                 printk(KERN_ERR "ata%u: failed to set xfermode, disabled\n",
2530                        ap->id);
2531                 ata_port_disable(ap);
2532         }
2533
2534         DPRINTK("EXIT\n");
2535 }
2536
2537 /**
2538  *      ata_dev_init_params - Issue INIT DEV PARAMS command
2539  *      @ap: Port associated with device @dev
2540  *      @dev: Device to which command will be sent
2541  *
2542  *      LOCKING:
2543  *      Kernel thread context (may sleep)
2544  *
2545  *      RETURNS:
2546  *      0 on success, AC_ERR_* mask otherwise.
2547  */
2548
2549 static unsigned int ata_dev_init_params(struct ata_port *ap,
2550                                         struct ata_device *dev)
2551 {
2552         struct ata_taskfile tf;
2553         unsigned int err_mask;
2554         u16 sectors = dev->id[6];
2555         u16 heads   = dev->id[3];
2556
2557         /* Number of sectors per track 1-255. Number of heads 1-16 */
2558         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
2559                 return 0;
2560
2561         /* set up init dev params taskfile */
2562         DPRINTK("init dev params \n");
2563
2564         ata_tf_init(ap, &tf, dev->devno);
2565         tf.command = ATA_CMD_INIT_DEV_PARAMS;
2566         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
2567         tf.protocol = ATA_PROT_NODATA;
2568         tf.nsect = sectors;
2569         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
2570
2571         err_mask = ata_exec_internal(ap, dev, &tf, DMA_NONE, NULL, 0);
2572
2573         DPRINTK("EXIT, err_mask=%x\n", err_mask);
2574         return err_mask;
2575 }
2576
2577 /**
2578  *      ata_sg_clean - Unmap DMA memory associated with command
2579  *      @qc: Command containing DMA memory to be released
2580  *
2581  *      Unmap all mapped DMA memory associated with this command.
2582  *
2583  *      LOCKING:
2584  *      spin_lock_irqsave(host_set lock)
2585  */
2586
2587 static void ata_sg_clean(struct ata_queued_cmd *qc)
2588 {
2589         struct ata_port *ap = qc->ap;
2590         struct scatterlist *sg = qc->__sg;
2591         int dir = qc->dma_dir;
2592         void *pad_buf = NULL;
2593
2594         WARN_ON(!(qc->flags & ATA_QCFLAG_DMAMAP));
2595         WARN_ON(sg == NULL);
2596
2597         if (qc->flags & ATA_QCFLAG_SINGLE)
2598                 WARN_ON(qc->n_elem > 1);
2599
2600         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
2601
2602         /* if we padded the buffer out to 32-bit bound, and data
2603          * xfer direction is from-device, we must copy from the
2604          * pad buffer back into the supplied buffer
2605          */
2606         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
2607                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
2608
2609         if (qc->flags & ATA_QCFLAG_SG) {
2610                 if (qc->n_elem)
2611                         dma_unmap_sg(ap->host_set->dev, sg, qc->n_elem, dir);
2612                 /* restore last sg */
2613                 sg[qc->orig_n_elem - 1].length += qc->pad_len;
2614                 if (pad_buf) {
2615                         struct scatterlist *psg = &qc->pad_sgent;
2616                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
2617                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
2618                         kunmap_atomic(addr, KM_IRQ0);
2619                 }
2620         } else {
2621                 if (qc->n_elem)
2622                         dma_unmap_single(ap->host_set->dev,
2623                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
2624                                 dir);
2625                 /* restore sg */
2626                 sg->length += qc->pad_len;
2627                 if (pad_buf)
2628                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
2629                                pad_buf, qc->pad_len);
2630         }
2631
2632         qc->flags &= ~ATA_QCFLAG_DMAMAP;
2633         qc->__sg = NULL;
2634 }
2635
2636 /**
2637  *      ata_fill_sg - Fill PCI IDE PRD table
2638  *      @qc: Metadata associated with taskfile to be transferred
2639  *
2640  *      Fill PCI IDE PRD (scatter-gather) table with segments
2641  *      associated with the current disk command.
2642  *
2643  *      LOCKING:
2644  *      spin_lock_irqsave(host_set lock)
2645  *
2646  */
2647 static void ata_fill_sg(struct ata_queued_cmd *qc)
2648 {
2649         struct ata_port *ap = qc->ap;
2650         struct scatterlist *sg;
2651         unsigned int idx;
2652
2653         WARN_ON(qc->__sg == NULL);
2654         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
2655
2656         idx = 0;
2657         ata_for_each_sg(sg, qc) {
2658                 u32 addr, offset;
2659                 u32 sg_len, len;
2660
2661                 /* determine if physical DMA addr spans 64K boundary.
2662                  * Note h/w doesn't support 64-bit, so we unconditionally
2663                  * truncate dma_addr_t to u32.
2664                  */
2665                 addr = (u32) sg_dma_address(sg);
2666                 sg_len = sg_dma_len(sg);
2667
2668                 while (sg_len) {
2669                         offset = addr & 0xffff;
2670                         len = sg_len;
2671                         if ((offset + sg_len) > 0x10000)
2672                                 len = 0x10000 - offset;
2673
2674                         ap->prd[idx].addr = cpu_to_le32(addr);
2675                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
2676                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
2677
2678                         idx++;
2679                         sg_len -= len;
2680                         addr += len;
2681                 }
2682         }
2683
2684         if (idx)
2685                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
2686 }
2687 /**
2688  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
2689  *      @qc: Metadata associated with taskfile to check
2690  *
2691  *      Allow low-level driver to filter ATA PACKET commands, returning
2692  *      a status indicating whether or not it is OK to use DMA for the
2693  *      supplied PACKET command.
2694  *
2695  *      LOCKING:
2696  *      spin_lock_irqsave(host_set lock)
2697  *
2698  *      RETURNS: 0 when ATAPI DMA can be used
2699  *               nonzero otherwise
2700  */
2701 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
2702 {
2703         struct ata_port *ap = qc->ap;
2704         int rc = 0; /* Assume ATAPI DMA is OK by default */
2705
2706         if (ap->ops->check_atapi_dma)
2707                 rc = ap->ops->check_atapi_dma(qc);
2708
2709         return rc;
2710 }
2711 /**
2712  *      ata_qc_prep - Prepare taskfile for submission
2713  *      @qc: Metadata associated with taskfile to be prepared
2714  *
2715  *      Prepare ATA taskfile for submission.
2716  *
2717  *      LOCKING:
2718  *      spin_lock_irqsave(host_set lock)
2719  */
2720 void ata_qc_prep(struct ata_queued_cmd *qc)
2721 {
2722         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
2723                 return;
2724
2725         ata_fill_sg(qc);
2726 }
2727
2728 /**
2729  *      ata_sg_init_one - Associate command with memory buffer
2730  *      @qc: Command to be associated
2731  *      @buf: Memory buffer
2732  *      @buflen: Length of memory buffer, in bytes.
2733  *
2734  *      Initialize the data-related elements of queued_cmd @qc
2735  *      to point to a single memory buffer, @buf of byte length @buflen.
2736  *
2737  *      LOCKING:
2738  *      spin_lock_irqsave(host_set lock)
2739  */
2740
2741 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
2742 {
2743         struct scatterlist *sg;
2744
2745         qc->flags |= ATA_QCFLAG_SINGLE;
2746
2747         memset(&qc->sgent, 0, sizeof(qc->sgent));
2748         qc->__sg = &qc->sgent;
2749         qc->n_elem = 1;
2750         qc->orig_n_elem = 1;
2751         qc->buf_virt = buf;
2752
2753         sg = qc->__sg;
2754         sg_init_one(sg, buf, buflen);
2755 }
2756
2757 /**
2758  *      ata_sg_init - Associate command with scatter-gather table.
2759  *      @qc: Command to be associated
2760  *      @sg: Scatter-gather table.
2761  *      @n_elem: Number of elements in s/g table.
2762  *
2763  *      Initialize the data-related elements of queued_cmd @qc
2764  *      to point to a scatter-gather table @sg, containing @n_elem
2765  *      elements.
2766  *
2767  *      LOCKING:
2768  *      spin_lock_irqsave(host_set lock)
2769  */
2770
2771 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
2772                  unsigned int n_elem)
2773 {
2774         qc->flags |= ATA_QCFLAG_SG;
2775         qc->__sg = sg;
2776         qc->n_elem = n_elem;
2777         qc->orig_n_elem = n_elem;
2778 }
2779
2780 /**
2781  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
2782  *      @qc: Command with memory buffer to be mapped.
2783  *
2784  *      DMA-map the memory buffer associated with queued_cmd @qc.
2785  *
2786  *      LOCKING:
2787  *      spin_lock_irqsave(host_set lock)
2788  *
2789  *      RETURNS:
2790  *      Zero on success, negative on error.
2791  */
2792
2793 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
2794 {
2795         struct ata_port *ap = qc->ap;
2796         int dir = qc->dma_dir;
2797         struct scatterlist *sg = qc->__sg;
2798         dma_addr_t dma_address;
2799         int trim_sg = 0;
2800
2801         /* we must lengthen transfers to end on a 32-bit boundary */
2802         qc->pad_len = sg->length & 3;
2803         if (qc->pad_len) {
2804                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
2805                 struct scatterlist *psg = &qc->pad_sgent;
2806
2807                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
2808
2809                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
2810
2811                 if (qc->tf.flags & ATA_TFLAG_WRITE)
2812                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
2813                                qc->pad_len);
2814
2815                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
2816                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
2817                 /* trim sg */
2818                 sg->length -= qc->pad_len;
2819                 if (sg->length == 0)
2820                         trim_sg = 1;
2821
2822                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
2823                         sg->length, qc->pad_len);
2824         }
2825
2826         if (trim_sg) {
2827                 qc->n_elem--;
2828                 goto skip_map;
2829         }
2830
2831         dma_address = dma_map_single(ap->host_set->dev, qc->buf_virt,
2832                                      sg->length, dir);
2833         if (dma_mapping_error(dma_address)) {
2834                 /* restore sg */
2835                 sg->length += qc->pad_len;
2836                 return -1;
2837         }
2838
2839         sg_dma_address(sg) = dma_address;
2840         sg_dma_len(sg) = sg->length;
2841
2842 skip_map:
2843         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
2844                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
2845
2846         return 0;
2847 }
2848
2849 /**
2850  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
2851  *      @qc: Command with scatter-gather table to be mapped.
2852  *
2853  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
2854  *
2855  *      LOCKING:
2856  *      spin_lock_irqsave(host_set lock)
2857  *
2858  *      RETURNS:
2859  *      Zero on success, negative on error.
2860  *
2861  */
2862
2863 static int ata_sg_setup(struct ata_queued_cmd *qc)
2864 {
2865         struct ata_port *ap = qc->ap;
2866         struct scatterlist *sg = qc->__sg;
2867         struct scatterlist *lsg = &sg[qc->n_elem - 1];
2868         int n_elem, pre_n_elem, dir, trim_sg = 0;
2869
2870         VPRINTK("ENTER, ata%u\n", ap->id);
2871         WARN_ON(!(qc->flags & ATA_QCFLAG_SG));
2872
2873         /* we must lengthen transfers to end on a 32-bit boundary */
2874         qc->pad_len = lsg->length & 3;
2875         if (qc->pad_len) {
2876                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
2877                 struct scatterlist *psg = &qc->pad_sgent;
2878                 unsigned int offset;
2879
2880                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
2881
2882                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
2883
2884                 /*
2885                  * psg->page/offset are used to copy to-be-written
2886                  * data in this function or read data in ata_sg_clean.
2887                  */
2888                 offset = lsg->offset + lsg->length - qc->pad_len;
2889                 psg->page = nth_page(lsg->page, offset >> PAGE_SHIFT);
2890                 psg->offset = offset_in_page(offset);
2891
2892                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
2893                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
2894                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
2895                         kunmap_atomic(addr, KM_IRQ0);
2896                 }
2897
2898                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
2899                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
2900                 /* trim last sg */
2901                 lsg->length -= qc->pad_len;
2902                 if (lsg->length == 0)
2903                         trim_sg = 1;
2904
2905                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
2906                         qc->n_elem - 1, lsg->length, qc->pad_len);
2907         }
2908
2909         pre_n_elem = qc->n_elem;
2910         if (trim_sg && pre_n_elem)
2911                 pre_n_elem--;
2912
2913         if (!pre_n_elem) {
2914                 n_elem = 0;
2915                 goto skip_map;
2916         }
2917
2918         dir = qc->dma_dir;
2919         n_elem = dma_map_sg(ap->host_set->dev, sg, pre_n_elem, dir);
2920         if (n_elem < 1) {
2921                 /* restore last sg */
2922                 lsg->length += qc->pad_len;
2923                 return -1;
2924         }
2925
2926         DPRINTK("%d sg elements mapped\n", n_elem);
2927
2928 skip_map:
2929         qc->n_elem = n_elem;
2930
2931         return 0;
2932 }
2933
2934 /**
2935  *      ata_poll_qc_complete - turn irq back on and finish qc
2936  *      @qc: Command to complete
2937  *      @err_mask: ATA status register content
2938  *
2939  *      LOCKING:
2940  *      None.  (grabs host lock)
2941  */
2942
2943 void ata_poll_qc_complete(struct ata_queued_cmd *qc)
2944 {
2945         struct ata_port *ap = qc->ap;
2946         unsigned long flags;
2947
2948         spin_lock_irqsave(&ap->host_set->lock, flags);
2949         ap->flags &= ~ATA_FLAG_NOINTR;
2950         ata_irq_on(ap);
2951         ata_qc_complete(qc);
2952         spin_unlock_irqrestore(&ap->host_set->lock, flags);
2953 }
2954
2955 /**
2956  *      ata_pio_poll - poll using PIO, depending on current state
2957  *      @ap: the target ata_port
2958  *
2959  *      LOCKING:
2960  *      None.  (executing in kernel thread context)
2961  *
2962  *      RETURNS:
2963  *      timeout value to use
2964  */
2965
2966 static unsigned long ata_pio_poll(struct ata_port *ap)
2967 {
2968         struct ata_queued_cmd *qc;
2969         u8 status;
2970         unsigned int poll_state = HSM_ST_UNKNOWN;
2971         unsigned int reg_state = HSM_ST_UNKNOWN;
2972
2973         qc = ata_qc_from_tag(ap, ap->active_tag);
2974         WARN_ON(qc == NULL);
2975
2976         switch (ap->hsm_task_state) {
2977         case HSM_ST:
2978         case HSM_ST_POLL:
2979                 poll_state = HSM_ST_POLL;
2980                 reg_state = HSM_ST;
2981                 break;
2982         case HSM_ST_LAST:
2983         case HSM_ST_LAST_POLL:
2984                 poll_state = HSM_ST_LAST_POLL;
2985                 reg_state = HSM_ST_LAST;
2986                 break;
2987         default:
2988                 BUG();
2989                 break;
2990         }
2991
2992         status = ata_chk_status(ap);
2993         if (status & ATA_BUSY) {
2994                 if (time_after(jiffies, ap->pio_task_timeout)) {
2995                         qc->err_mask |= AC_ERR_TIMEOUT;
2996                         ap->hsm_task_state = HSM_ST_TMOUT;
2997                         return 0;
2998                 }
2999                 ap->hsm_task_state = poll_state;
3000                 return ATA_SHORT_PAUSE;
3001         }
3002
3003         ap->hsm_task_state = reg_state;
3004         return 0;
3005 }
3006
3007 /**
3008  *      ata_pio_complete - check if drive is busy or idle
3009  *      @ap: the target ata_port
3010  *
3011  *      LOCKING:
3012  *      None.  (executing in kernel thread context)
3013  *
3014  *      RETURNS:
3015  *      Non-zero if qc completed, zero otherwise.
3016  */
3017
3018 static int ata_pio_complete (struct ata_port *ap)
3019 {
3020         struct ata_queued_cmd *qc;
3021         u8 drv_stat;
3022
3023         /*
3024          * This is purely heuristic.  This is a fast path.  Sometimes when
3025          * we enter, BSY will be cleared in a chk-status or two.  If not,
3026          * the drive is probably seeking or something.  Snooze for a couple
3027          * msecs, then chk-status again.  If still busy, fall back to
3028          * HSM_ST_POLL state.
3029          */
3030         drv_stat = ata_busy_wait(ap, ATA_BUSY, 10);
3031         if (drv_stat & ATA_BUSY) {
3032                 msleep(2);
3033                 drv_stat = ata_busy_wait(ap, ATA_BUSY, 10);
3034                 if (drv_stat & ATA_BUSY) {
3035                         ap->hsm_task_state = HSM_ST_LAST_POLL;
3036                         ap->pio_task_timeout = jiffies + ATA_TMOUT_PIO;
3037                         return 0;
3038                 }
3039         }
3040
3041         qc = ata_qc_from_tag(ap, ap->active_tag);
3042         WARN_ON(qc == NULL);
3043
3044         drv_stat = ata_wait_idle(ap);
3045         if (!ata_ok(drv_stat)) {
3046                 qc->err_mask |= __ac_err_mask(drv_stat);
3047                 ap->hsm_task_state = HSM_ST_ERR;
3048                 return 0;
3049         }
3050
3051         ap->hsm_task_state = HSM_ST_IDLE;
3052
3053         WARN_ON(qc->err_mask);
3054         ata_poll_qc_complete(qc);
3055
3056         /* another command may start at this point */
3057
3058         return 1;
3059 }
3060
3061
3062 /**
3063  *      swap_buf_le16 - swap halves of 16-bit words in place
3064  *      @buf:  Buffer to swap
3065  *      @buf_words:  Number of 16-bit words in buffer.
3066  *
3067  *      Swap halves of 16-bit words if needed to convert from
3068  *      little-endian byte order to native cpu byte order, or
3069  *      vice-versa.
3070  *
3071  *      LOCKING:
3072  *      Inherited from caller.
3073  */
3074 void swap_buf_le16(u16 *buf, unsigned int buf_words)
3075 {
3076 #ifdef __BIG_ENDIAN
3077         unsigned int i;
3078
3079         for (i = 0; i < buf_words; i++)
3080                 buf[i] = le16_to_cpu(buf[i]);
3081 #endif /* __BIG_ENDIAN */
3082 }
3083
3084 /**
3085  *      ata_mmio_data_xfer - Transfer data by MMIO
3086  *      @ap: port to read/write
3087  *      @buf: data buffer
3088  *      @buflen: buffer length
3089  *      @write_data: read/write
3090  *
3091  *      Transfer data from/to the device data register by MMIO.
3092  *
3093  *      LOCKING:
3094  *      Inherited from caller.
3095  */
3096
3097 static void ata_mmio_data_xfer(struct ata_port *ap, unsigned char *buf,
3098                                unsigned int buflen, int write_data)
3099 {
3100         unsigned int i;
3101         unsigned int words = buflen >> 1;
3102         u16 *buf16 = (u16 *) buf;
3103         void __iomem *mmio = (void __iomem *)ap->ioaddr.data_addr;
3104
3105         /* Transfer multiple of 2 bytes */
3106         if (write_data) {
3107                 for (i = 0; i < words; i++)
3108                         writew(le16_to_cpu(buf16[i]), mmio);
3109         } else {
3110                 for (i = 0; i < words; i++)
3111                         buf16[i] = cpu_to_le16(readw(mmio));
3112         }
3113
3114         /* Transfer trailing 1 byte, if any. */
3115         if (unlikely(buflen & 0x01)) {
3116                 u16 align_buf[1] = { 0 };
3117                 unsigned char *trailing_buf = buf + buflen - 1;
3118
3119                 if (write_data) {
3120                         memcpy(align_buf, trailing_buf, 1);
3121                         writew(le16_to_cpu(align_buf[0]), mmio);
3122                 } else {
3123                         align_buf[0] = cpu_to_le16(readw(mmio));
3124                         memcpy(trailing_buf, align_buf, 1);
3125                 }
3126         }
3127 }
3128
3129 /**
3130  *      ata_pio_data_xfer - Transfer data by PIO
3131  *      @ap: port to read/write
3132  *      @buf: data buffer
3133  *      @buflen: buffer length
3134  *      @write_data: read/write
3135  *
3136  *      Transfer data from/to the device data register by PIO.
3137  *
3138  *      LOCKING:
3139  *      Inherited from caller.
3140  */
3141
3142 static void ata_pio_data_xfer(struct ata_port *ap, unsigned char *buf,
3143                               unsigned int buflen, int write_data)
3144 {
3145         unsigned int words = buflen >> 1;
3146
3147         /* Transfer multiple of 2 bytes */
3148         if (write_data)
3149                 outsw(ap->ioaddr.data_addr, buf, words);
3150         else
3151                 insw(ap->ioaddr.data_addr, buf, words);
3152
3153         /* Transfer trailing 1 byte, if any. */
3154         if (unlikely(buflen & 0x01)) {
3155                 u16 align_buf[1] = { 0 };
3156                 unsigned char *trailing_buf = buf + buflen - 1;
3157
3158                 if (write_data) {
3159                         memcpy(align_buf, trailing_buf, 1);
3160                         outw(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
3161                 } else {
3162                         align_buf[0] = cpu_to_le16(inw(ap->ioaddr.data_addr));
3163                         memcpy(trailing_buf, align_buf, 1);
3164                 }
3165         }
3166 }
3167
3168 /**
3169  *      ata_data_xfer - Transfer data from/to the data register.
3170  *      @ap: port to read/write
3171  *      @buf: data buffer
3172  *      @buflen: buffer length
3173  *      @do_write: read/write
3174  *
3175  *      Transfer data from/to the device data register.
3176  *
3177  *      LOCKING:
3178  *      Inherited from caller.
3179  */
3180
3181 static void ata_data_xfer(struct ata_port *ap, unsigned char *buf,
3182                           unsigned int buflen, int do_write)
3183 {
3184         /* Make the crap hardware pay the costs not the good stuff */
3185         if (unlikely(ap->flags & ATA_FLAG_IRQ_MASK)) {
3186                 unsigned long flags;
3187                 local_irq_save(flags);
3188                 if (ap->flags & ATA_FLAG_MMIO)
3189                         ata_mmio_data_xfer(ap, buf, buflen, do_write);
3190                 else
3191                         ata_pio_data_xfer(ap, buf, buflen, do_write);
3192                 local_irq_restore(flags);
3193         } else {
3194                 if (ap->flags & ATA_FLAG_MMIO)
3195                         ata_mmio_data_xfer(ap, buf, buflen, do_write);
3196                 else
3197                         ata_pio_data_xfer(ap, buf, buflen, do_write);
3198         }
3199 }
3200
3201 /**
3202  *      ata_pio_sector - Transfer ATA_SECT_SIZE (512 bytes) of data.
3203  *      @qc: Command on going
3204  *
3205  *      Transfer ATA_SECT_SIZE of data from/to the ATA device.
3206  *
3207  *      LOCKING:
3208  *      Inherited from caller.
3209  */
3210
3211 static void ata_pio_sector(struct ata_queued_cmd *qc)
3212 {
3213         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
3214         struct scatterlist *sg = qc->__sg;
3215         struct ata_port *ap = qc->ap;
3216         struct page *page;
3217         unsigned int offset;
3218         unsigned char *buf;
3219
3220         if (qc->cursect == (qc->nsect - 1))
3221                 ap->hsm_task_state = HSM_ST_LAST;
3222
3223         page = sg[qc->cursg].page;
3224         offset = sg[qc->cursg].offset + qc->cursg_ofs * ATA_SECT_SIZE;
3225
3226         /* get the current page and offset */
3227         page = nth_page(page, (offset >> PAGE_SHIFT));
3228         offset %= PAGE_SIZE;
3229
3230         buf = kmap(page) + offset;
3231
3232         qc->cursect++;
3233         qc->cursg_ofs++;
3234
3235         if ((qc->cursg_ofs * ATA_SECT_SIZE) == (&sg[qc->cursg])->length) {
3236                 qc->cursg++;
3237                 qc->cursg_ofs = 0;
3238         }
3239
3240         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
3241
3242         /* do the actual data transfer */
3243         do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
3244         ata_data_xfer(ap, buf, ATA_SECT_SIZE, do_write);
3245
3246         kunmap(page);
3247 }
3248
3249 /**
3250  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
3251  *      @qc: Command on going
3252  *      @bytes: number of bytes
3253  *
3254  *      Transfer Transfer data from/to the ATAPI device.
3255  *
3256  *      LOCKING:
3257  *      Inherited from caller.
3258  *
3259  */
3260
3261 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
3262 {
3263         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
3264         struct scatterlist *sg = qc->__sg;
3265         struct ata_port *ap = qc->ap;
3266         struct page *page;
3267         unsigned char *buf;
3268         unsigned int offset, count;
3269
3270         if (qc->curbytes + bytes >= qc->nbytes)
3271                 ap->hsm_task_state = HSM_ST_LAST;
3272
3273 next_sg:
3274         if (unlikely(qc->cursg >= qc->n_elem)) {
3275                 /*
3276                  * The end of qc->sg is reached and the device expects
3277                  * more data to transfer. In order not to overrun qc->sg
3278                  * and fulfill length specified in the byte count register,
3279                  *    - for read case, discard trailing data from the device
3280                  *    - for write case, padding zero data to the device
3281                  */
3282                 u16 pad_buf[1] = { 0 };
3283                 unsigned int words = bytes >> 1;
3284                 unsigned int i;
3285
3286                 if (words) /* warning if bytes > 1 */
3287                         printk(KERN_WARNING "ata%u: %u bytes trailing data\n",
3288                                ap->id, bytes);
3289
3290                 for (i = 0; i < words; i++)
3291                         ata_data_xfer(ap, (unsigned char*)pad_buf, 2, do_write);
3292
3293                 ap->hsm_task_state = HSM_ST_LAST;
3294                 return;
3295         }
3296
3297         sg = &qc->__sg[qc->cursg];
3298
3299         page = sg->page;
3300         offset = sg->offset + qc->cursg_ofs;
3301
3302         /* get the current page and offset */
3303         page = nth_page(page, (offset >> PAGE_SHIFT));
3304         offset %= PAGE_SIZE;
3305
3306         /* don't overrun current sg */
3307         count = min(sg->length - qc->cursg_ofs, bytes);
3308
3309         /* don't cross page boundaries */
3310         count = min(count, (unsigned int)PAGE_SIZE - offset);
3311
3312         buf = kmap(page) + offset;
3313
3314         bytes -= count;
3315         qc->curbytes += count;
3316         qc->cursg_ofs += count;
3317
3318         if (qc->cursg_ofs == sg->length) {
3319                 qc->cursg++;
3320                 qc->cursg_ofs = 0;
3321         }
3322
3323         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
3324
3325         /* do the actual data transfer */
3326         ata_data_xfer(ap, buf, count, do_write);
3327
3328         kunmap(page);
3329
3330         if (bytes)
3331                 goto next_sg;
3332 }
3333
3334 /**
3335  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
3336  *      @qc: Command on going
3337  *
3338  *      Transfer Transfer data from/to the ATAPI device.
3339  *
3340  *      LOCKING:
3341  *      Inherited from caller.
3342  */
3343
3344 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
3345 {
3346         struct ata_port *ap = qc->ap;
3347         struct ata_device *dev = qc->dev;
3348         unsigned int ireason, bc_lo, bc_hi, bytes;
3349         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
3350
3351         ap->ops->tf_read(ap, &qc->tf);
3352         ireason = qc->tf.nsect;
3353         bc_lo = qc->tf.lbam;
3354         bc_hi = qc->tf.lbah;
3355         bytes = (bc_hi << 8) | bc_lo;
3356
3357         /* shall be cleared to zero, indicating xfer of data */
3358         if (ireason & (1 << 0))
3359                 goto err_out;
3360
3361         /* make sure transfer direction matches expected */
3362         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
3363         if (do_write != i_write)
3364                 goto err_out;
3365
3366         __atapi_pio_bytes(qc, bytes);
3367
3368         return;
3369
3370 err_out:
3371         printk(KERN_INFO "ata%u: dev %u: ATAPI check failed\n",
3372               ap->id, dev->devno);
3373         qc->err_mask |= AC_ERR_HSM;
3374         ap->hsm_task_state = HSM_ST_ERR;
3375 }
3376
3377 /**
3378  *      ata_pio_block - start PIO on a block
3379  *      @ap: the target ata_port
3380  *
3381  *      LOCKING:
3382  *      None.  (executing in kernel thread context)
3383  */
3384
3385 static void ata_pio_block(struct ata_port *ap)
3386 {
3387         struct ata_queued_cmd *qc;
3388         u8 status;
3389
3390         /*
3391          * This is purely heuristic.  This is a fast path.
3392          * Sometimes when we enter, BSY will be cleared in
3393          * a chk-status or two.  If not, the drive is probably seeking
3394          * or something.  Snooze for a couple msecs, then
3395          * chk-status again.  If still busy, fall back to
3396          * HSM_ST_POLL state.
3397          */
3398         status = ata_busy_wait(ap, ATA_BUSY, 5);
3399         if (status & ATA_BUSY) {
3400                 msleep(2);