1a3495c676c046771cfb7b8ed08d06234dbc9668
[linux-2.6.git] / drivers / net / sfc / tenxpress.c
1 /****************************************************************************
2  * Driver for Solarflare Solarstorm network controllers and boards
3  * Copyright 2007-2008 Solarflare Communications Inc.
4  *
5  * This program is free software; you can redistribute it and/or modify it
6  * under the terms of the GNU General Public License version 2 as published
7  * by the Free Software Foundation, incorporated herein by reference.
8  */
9
10 #include <linux/delay.h>
11 #include <linux/rtnetlink.h>
12 #include <linux/seq_file.h>
13 #include "efx.h"
14 #include "mdio_10g.h"
15 #include "falcon.h"
16 #include "phy.h"
17 #include "falcon_hwdefs.h"
18 #include "boards.h"
19 #include "workarounds.h"
20 #include "selftest.h"
21
22 /* We expect these MMDs to be in the package.  SFT9001 also has a
23  * clause 22 extension MMD, but since it doesn't have all the generic
24  * MMD registers it is pointless to include it here.
25  */
26 #define TENXPRESS_REQUIRED_DEVS (MDIO_DEVS_PMAPMD       | \
27                                  MDIO_DEVS_PCS          | \
28                                  MDIO_DEVS_PHYXS        | \
29                                  MDIO_DEVS_AN)
30
31 #define SFX7101_LOOPBACKS ((1 << LOOPBACK_PHYXS) |      \
32                            (1 << LOOPBACK_PCS) |        \
33                            (1 << LOOPBACK_PMAPMD) |     \
34                            (1 << LOOPBACK_NETWORK))
35
36 #define SFT9001_LOOPBACKS ((1 << LOOPBACK_GPHY) |       \
37                            (1 << LOOPBACK_PHYXS) |      \
38                            (1 << LOOPBACK_PCS) |        \
39                            (1 << LOOPBACK_PMAPMD) |     \
40                            (1 << LOOPBACK_NETWORK))
41
42 /* We complain if we fail to see the link partner as 10G capable this many
43  * times in a row (must be > 1 as sampling the autoneg. registers is racy)
44  */
45 #define MAX_BAD_LP_TRIES        (5)
46
47 /* Extended control register */
48 #define PMA_PMD_XCONTROL_REG    49152
49 #define PMA_PMD_EXT_GMII_EN_LBN 1
50 #define PMA_PMD_EXT_GMII_EN_WIDTH 1
51 #define PMA_PMD_EXT_CLK_OUT_LBN 2
52 #define PMA_PMD_EXT_CLK_OUT_WIDTH 1
53 #define PMA_PMD_LNPGA_POWERDOWN_LBN 8   /* SFX7101 only */
54 #define PMA_PMD_LNPGA_POWERDOWN_WIDTH 1
55 #define PMA_PMD_EXT_CLK312_LBN  8       /* SFT9001 only */
56 #define PMA_PMD_EXT_CLK312_WIDTH 1
57 #define PMA_PMD_EXT_LPOWER_LBN  12
58 #define PMA_PMD_EXT_LPOWER_WIDTH 1
59 #define PMA_PMD_EXT_ROBUST_LBN  14
60 #define PMA_PMD_EXT_ROBUST_WIDTH 1
61 #define PMA_PMD_EXT_SSR_LBN     15
62 #define PMA_PMD_EXT_SSR_WIDTH   1
63
64 /* extended status register */
65 #define PMA_PMD_XSTATUS_REG     49153
66 #define PMA_PMD_XSTAT_MDIX_LBN  14
67 #define PMA_PMD_XSTAT_FLP_LBN   (12)
68
69 /* LED control register */
70 #define PMA_PMD_LED_CTRL_REG    49159
71 #define PMA_PMA_LED_ACTIVITY_LBN        (3)
72
73 /* LED function override register */
74 #define PMA_PMD_LED_OVERR_REG   49161
75 /* Bit positions for different LEDs (there are more but not wired on SFE4001)*/
76 #define PMA_PMD_LED_LINK_LBN    (0)
77 #define PMA_PMD_LED_SPEED_LBN   (2)
78 #define PMA_PMD_LED_TX_LBN      (4)
79 #define PMA_PMD_LED_RX_LBN      (6)
80 /* Override settings */
81 #define PMA_PMD_LED_AUTO        (0)     /* H/W control */
82 #define PMA_PMD_LED_ON          (1)
83 #define PMA_PMD_LED_OFF         (2)
84 #define PMA_PMD_LED_FLASH       (3)
85 #define PMA_PMD_LED_MASK        3
86 /* All LEDs under hardware control */
87 #define PMA_PMD_LED_FULL_AUTO   (0)
88 /* Green and Amber under hardware control, Red off */
89 #define PMA_PMD_LED_DEFAULT     (PMA_PMD_LED_OFF << PMA_PMD_LED_RX_LBN)
90
91 #define PMA_PMD_SPEED_ENABLE_REG 49192
92 #define PMA_PMD_100TX_ADV_LBN    1
93 #define PMA_PMD_100TX_ADV_WIDTH  1
94 #define PMA_PMD_1000T_ADV_LBN    2
95 #define PMA_PMD_1000T_ADV_WIDTH  1
96 #define PMA_PMD_10000T_ADV_LBN   3
97 #define PMA_PMD_10000T_ADV_WIDTH 1
98 #define PMA_PMD_SPEED_LBN        4
99 #define PMA_PMD_SPEED_WIDTH      4
100
101 /* Cable diagnostics - SFT9001 only */
102 #define PMA_PMD_CDIAG_CTRL_REG  49213
103 #define CDIAG_CTRL_IMMED_LBN    15
104 #define CDIAG_CTRL_BRK_LINK_LBN 12
105 #define CDIAG_CTRL_IN_PROG_LBN  11
106 #define CDIAG_CTRL_LEN_UNIT_LBN 10
107 #define CDIAG_CTRL_LEN_METRES   1
108 #define PMA_PMD_CDIAG_RES_REG   49174
109 #define CDIAG_RES_A_LBN         12
110 #define CDIAG_RES_B_LBN         8
111 #define CDIAG_RES_C_LBN         4
112 #define CDIAG_RES_D_LBN         0
113 #define CDIAG_RES_WIDTH         4
114 #define CDIAG_RES_OPEN          2
115 #define CDIAG_RES_OK            1
116 #define CDIAG_RES_INVALID       0
117 /* Set of 4 registers for pairs A-D */
118 #define PMA_PMD_CDIAG_LEN_REG   49175
119
120 /* Serdes control registers - SFT9001 only */
121 #define PMA_PMD_CSERDES_CTRL_REG 64258
122 /* Set the 156.25 MHz output to 312.5 MHz to drive Falcon's XMAC */
123 #define PMA_PMD_CSERDES_DEFAULT 0x000f
124
125 /* Misc register defines - SFX7101 only */
126 #define PCS_CLOCK_CTRL_REG      55297
127 #define PLL312_RST_N_LBN 2
128
129 #define PCS_SOFT_RST2_REG       55302
130 #define SERDES_RST_N_LBN 13
131 #define XGXS_RST_N_LBN 12
132
133 #define PCS_TEST_SELECT_REG     55303   /* PRM 10.5.8 */
134 #define CLK312_EN_LBN 3
135
136 /* PHYXS registers */
137 #define PHYXS_XCONTROL_REG      49152
138 #define PHYXS_RESET_LBN         15
139 #define PHYXS_RESET_WIDTH       1
140
141 #define PHYXS_TEST1         (49162)
142 #define LOOPBACK_NEAR_LBN   (8)
143 #define LOOPBACK_NEAR_WIDTH (1)
144
145 /* Boot status register */
146 #define PCS_BOOT_STATUS_REG             53248
147 #define PCS_BOOT_FATAL_ERROR_LBN        0
148 #define PCS_BOOT_PROGRESS_LBN           1
149 #define PCS_BOOT_PROGRESS_WIDTH         2
150 #define PCS_BOOT_PROGRESS_INIT          0
151 #define PCS_BOOT_PROGRESS_WAIT_MDIO     1
152 #define PCS_BOOT_PROGRESS_CHECKSUM      2
153 #define PCS_BOOT_PROGRESS_JUMP          3
154 #define PCS_BOOT_DOWNLOAD_WAIT_LBN      3
155 #define PCS_BOOT_CODE_STARTED_LBN       4
156
157 /* 100M/1G PHY registers */
158 #define GPHY_XCONTROL_REG       49152
159 #define GPHY_ISOLATE_LBN        10
160 #define GPHY_ISOLATE_WIDTH      1
161 #define GPHY_DUPLEX_LBN         8
162 #define GPHY_DUPLEX_WIDTH       1
163 #define GPHY_LOOPBACK_NEAR_LBN  14
164 #define GPHY_LOOPBACK_NEAR_WIDTH 1
165
166 #define C22EXT_STATUS_REG       49153
167 #define C22EXT_STATUS_LINK_LBN  2
168 #define C22EXT_STATUS_LINK_WIDTH 1
169
170 #define C22EXT_MSTSLV_CTRL                      49161
171 #define C22EXT_MSTSLV_CTRL_ADV_1000_HD_LBN      8
172 #define C22EXT_MSTSLV_CTRL_ADV_1000_FD_LBN      9
173
174 #define C22EXT_MSTSLV_STATUS                    49162
175 #define C22EXT_MSTSLV_STATUS_LP_1000_HD_LBN     10
176 #define C22EXT_MSTSLV_STATUS_LP_1000_FD_LBN     11
177
178 /* Time to wait between powering down the LNPGA and turning off the power
179  * rails */
180 #define LNPGA_PDOWN_WAIT        (HZ / 5)
181
182 struct tenxpress_phy_data {
183         enum efx_loopback_mode loopback_mode;
184         enum efx_phy_mode phy_mode;
185         int bad_lp_tries;
186 };
187
188 static ssize_t show_phy_short_reach(struct device *dev,
189                                     struct device_attribute *attr, char *buf)
190 {
191         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
192         int reg;
193
194         reg = efx_mdio_read(efx, MDIO_MMD_PMAPMD, MDIO_PMA_10GBT_TXPWR);
195         return sprintf(buf, "%d\n", !!(reg & MDIO_PMA_10GBT_TXPWR_SHORT));
196 }
197
198 static ssize_t set_phy_short_reach(struct device *dev,
199                                    struct device_attribute *attr,
200                                    const char *buf, size_t count)
201 {
202         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
203
204         rtnl_lock();
205         efx_mdio_set_flag(efx, MDIO_MMD_PMAPMD, MDIO_PMA_10GBT_TXPWR,
206                           MDIO_PMA_10GBT_TXPWR_SHORT,
207                           count != 0 && *buf != '0');
208         efx_reconfigure_port(efx);
209         rtnl_unlock();
210
211         return count;
212 }
213
214 static DEVICE_ATTR(phy_short_reach, 0644, show_phy_short_reach,
215                    set_phy_short_reach);
216
217 int sft9001_wait_boot(struct efx_nic *efx)
218 {
219         unsigned long timeout = jiffies + HZ + 1;
220         int boot_stat;
221
222         for (;;) {
223                 boot_stat = efx_mdio_read(efx, MDIO_MMD_PCS,
224                                           PCS_BOOT_STATUS_REG);
225                 if (boot_stat >= 0) {
226                         EFX_LOG(efx, "PHY boot status = %#x\n", boot_stat);
227                         switch (boot_stat &
228                                 ((1 << PCS_BOOT_FATAL_ERROR_LBN) |
229                                  (3 << PCS_BOOT_PROGRESS_LBN) |
230                                  (1 << PCS_BOOT_DOWNLOAD_WAIT_LBN) |
231                                  (1 << PCS_BOOT_CODE_STARTED_LBN))) {
232                         case ((1 << PCS_BOOT_FATAL_ERROR_LBN) |
233                               (PCS_BOOT_PROGRESS_CHECKSUM <<
234                                PCS_BOOT_PROGRESS_LBN)):
235                         case ((1 << PCS_BOOT_FATAL_ERROR_LBN) |
236                               (PCS_BOOT_PROGRESS_INIT <<
237                                PCS_BOOT_PROGRESS_LBN) |
238                               (1 << PCS_BOOT_DOWNLOAD_WAIT_LBN)):
239                                 return -EINVAL;
240                         case ((PCS_BOOT_PROGRESS_WAIT_MDIO <<
241                                PCS_BOOT_PROGRESS_LBN) |
242                               (1 << PCS_BOOT_DOWNLOAD_WAIT_LBN)):
243                                 return (efx->phy_mode & PHY_MODE_SPECIAL) ?
244                                         0 : -EIO;
245                         case ((PCS_BOOT_PROGRESS_JUMP <<
246                                PCS_BOOT_PROGRESS_LBN) |
247                               (1 << PCS_BOOT_CODE_STARTED_LBN)):
248                         case ((PCS_BOOT_PROGRESS_JUMP <<
249                                PCS_BOOT_PROGRESS_LBN) |
250                               (1 << PCS_BOOT_DOWNLOAD_WAIT_LBN) |
251                               (1 << PCS_BOOT_CODE_STARTED_LBN)):
252                                 return (efx->phy_mode & PHY_MODE_SPECIAL) ?
253                                         -EIO : 0;
254                         default:
255                                 if (boot_stat & (1 << PCS_BOOT_FATAL_ERROR_LBN))
256                                         return -EIO;
257                                 break;
258                         }
259                 }
260
261                 if (time_after_eq(jiffies, timeout))
262                         return -ETIMEDOUT;
263
264                 msleep(50);
265         }
266 }
267
268 static int tenxpress_init(struct efx_nic *efx)
269 {
270         int reg;
271
272         if (efx->phy_type == PHY_TYPE_SFX7101) {
273                 /* Enable 312.5 MHz clock */
274                 efx_mdio_write(efx, MDIO_MMD_PCS, PCS_TEST_SELECT_REG,
275                                1 << CLK312_EN_LBN);
276         } else {
277                 /* Enable 312.5 MHz clock and GMII */
278                 reg = efx_mdio_read(efx, MDIO_MMD_PMAPMD, PMA_PMD_XCONTROL_REG);
279                 reg |= ((1 << PMA_PMD_EXT_GMII_EN_LBN) |
280                         (1 << PMA_PMD_EXT_CLK_OUT_LBN) |
281                         (1 << PMA_PMD_EXT_CLK312_LBN) |
282                         (1 << PMA_PMD_EXT_ROBUST_LBN));
283
284                 efx_mdio_write(efx, MDIO_MMD_PMAPMD, PMA_PMD_XCONTROL_REG, reg);
285                 efx_mdio_set_flag(efx, MDIO_MMD_C22EXT,
286                               GPHY_XCONTROL_REG, 1 << GPHY_ISOLATE_LBN,
287                               false);
288         }
289
290         /* Set the LEDs up as: Green = Link, Amber = Link/Act, Red = Off */
291         if (efx->phy_type == PHY_TYPE_SFX7101) {
292                 efx_mdio_set_flag(efx, MDIO_MMD_PMAPMD, PMA_PMD_LED_CTRL_REG,
293                                   1 << PMA_PMA_LED_ACTIVITY_LBN, true);
294                 efx_mdio_write(efx, MDIO_MMD_PMAPMD, PMA_PMD_LED_OVERR_REG,
295                                PMA_PMD_LED_DEFAULT);
296         }
297
298         return 0;
299 }
300
301 static int tenxpress_phy_init(struct efx_nic *efx)
302 {
303         struct tenxpress_phy_data *phy_data;
304         u16 old_adv, adv;
305         int rc = 0;
306
307         phy_data = kzalloc(sizeof(*phy_data), GFP_KERNEL);
308         if (!phy_data)
309                 return -ENOMEM;
310         efx->phy_data = phy_data;
311         phy_data->phy_mode = efx->phy_mode;
312
313         if (!(efx->phy_mode & PHY_MODE_SPECIAL)) {
314                 if (efx->phy_type == PHY_TYPE_SFT9001A) {
315                         int reg;
316                         reg = efx_mdio_read(efx, MDIO_MMD_PMAPMD,
317                                             PMA_PMD_XCONTROL_REG);
318                         reg |= (1 << PMA_PMD_EXT_SSR_LBN);
319                         efx_mdio_write(efx, MDIO_MMD_PMAPMD,
320                                        PMA_PMD_XCONTROL_REG, reg);
321                         mdelay(200);
322                 }
323
324                 rc = efx_mdio_wait_reset_mmds(efx, TENXPRESS_REQUIRED_DEVS);
325                 if (rc < 0)
326                         goto fail;
327
328                 rc = efx_mdio_check_mmds(efx, TENXPRESS_REQUIRED_DEVS, 0);
329                 if (rc < 0)
330                         goto fail;
331         }
332
333         rc = tenxpress_init(efx);
334         if (rc < 0)
335                 goto fail;
336
337         /* Set pause advertising */
338         old_adv = efx_mdio_read(efx, MDIO_MMD_AN, MDIO_AN_ADVERTISE);
339         adv = ((old_adv & ~(ADVERTISE_PAUSE_CAP | ADVERTISE_PAUSE_ASYM)) |
340                mii_advertise_flowctrl(efx->wanted_fc));
341         if (adv != old_adv) {
342                 efx_mdio_write(efx, MDIO_MMD_AN, MDIO_AN_ADVERTISE, adv);
343                 mdio45_nway_restart(&efx->mdio);
344         }
345
346         if (efx->phy_type == PHY_TYPE_SFT9001B) {
347                 rc = device_create_file(&efx->pci_dev->dev,
348                                         &dev_attr_phy_short_reach);
349                 if (rc)
350                         goto fail;
351         }
352
353         schedule_timeout_uninterruptible(HZ / 5); /* 200ms */
354
355         /* Let XGXS and SerDes out of reset */
356         falcon_reset_xaui(efx);
357
358         return 0;
359
360  fail:
361         kfree(efx->phy_data);
362         efx->phy_data = NULL;
363         return rc;
364 }
365
366 /* Perform a "special software reset" on the PHY. The caller is
367  * responsible for saving and restoring the PHY hardware registers
368  * properly, and masking/unmasking LASI */
369 static int tenxpress_special_reset(struct efx_nic *efx)
370 {
371         int rc, reg;
372
373         /* The XGMAC clock is driven from the SFC7101/SFT9001 312MHz clock, so
374          * a special software reset can glitch the XGMAC sufficiently for stats
375          * requests to fail. */
376         efx_stats_disable(efx);
377
378         /* Initiate reset */
379         reg = efx_mdio_read(efx, MDIO_MMD_PMAPMD, PMA_PMD_XCONTROL_REG);
380         reg |= (1 << PMA_PMD_EXT_SSR_LBN);
381         efx_mdio_write(efx, MDIO_MMD_PMAPMD, PMA_PMD_XCONTROL_REG, reg);
382
383         mdelay(200);
384
385         /* Wait for the blocks to come out of reset */
386         rc = efx_mdio_wait_reset_mmds(efx, TENXPRESS_REQUIRED_DEVS);
387         if (rc < 0)
388                 goto out;
389
390         /* Try and reconfigure the device */
391         rc = tenxpress_init(efx);
392         if (rc < 0)
393                 goto out;
394
395         /* Wait for the XGXS state machine to churn */
396         mdelay(10);
397 out:
398         efx_stats_enable(efx);
399         return rc;
400 }
401
402 static void sfx7101_check_bad_lp(struct efx_nic *efx, bool link_ok)
403 {
404         struct tenxpress_phy_data *pd = efx->phy_data;
405         bool bad_lp;
406         int reg;
407
408         if (link_ok) {
409                 bad_lp = false;
410         } else {
411                 /* Check that AN has started but not completed. */
412                 reg = efx_mdio_read(efx, MDIO_MMD_AN, MDIO_STAT1);
413                 if (!(reg & MDIO_AN_STAT1_LPABLE))
414                         return; /* LP status is unknown */
415                 bad_lp = !(reg & MDIO_AN_STAT1_COMPLETE);
416                 if (bad_lp)
417                         pd->bad_lp_tries++;
418         }
419
420         /* Nothing to do if all is well and was previously so. */
421         if (!pd->bad_lp_tries)
422                 return;
423
424         /* Use the RX (red) LED as an error indicator once we've seen AN
425          * failure several times in a row, and also log a message. */
426         if (!bad_lp || pd->bad_lp_tries == MAX_BAD_LP_TRIES) {
427                 reg = efx_mdio_read(efx, MDIO_MMD_PMAPMD,
428                                     PMA_PMD_LED_OVERR_REG);
429                 reg &= ~(PMA_PMD_LED_MASK << PMA_PMD_LED_RX_LBN);
430                 if (!bad_lp) {
431                         reg |= PMA_PMD_LED_OFF << PMA_PMD_LED_RX_LBN;
432                 } else {
433                         reg |= PMA_PMD_LED_FLASH << PMA_PMD_LED_RX_LBN;
434                         EFX_ERR(efx, "appears to be plugged into a port"
435                                 " that is not 10GBASE-T capable. The PHY"
436                                 " supports 10GBASE-T ONLY, so no link can"
437                                 " be established\n");
438                 }
439                 efx_mdio_write(efx, MDIO_MMD_PMAPMD,
440                                PMA_PMD_LED_OVERR_REG, reg);
441                 pd->bad_lp_tries = bad_lp;
442         }
443 }
444
445 static bool sfx7101_link_ok(struct efx_nic *efx)
446 {
447         return efx_mdio_links_ok(efx,
448                                  MDIO_DEVS_PMAPMD |
449                                  MDIO_DEVS_PCS |
450                                  MDIO_DEVS_PHYXS);
451 }
452
453 static bool sft9001_link_ok(struct efx_nic *efx, struct ethtool_cmd *ecmd)
454 {
455         u32 reg;
456
457         if (efx_phy_mode_disabled(efx->phy_mode))
458                 return false;
459         else if (efx->loopback_mode == LOOPBACK_GPHY)
460                 return true;
461         else if (efx->loopback_mode)
462                 return efx_mdio_links_ok(efx,
463                                          MDIO_DEVS_PMAPMD |
464                                          MDIO_DEVS_PHYXS);
465
466         /* We must use the same definition of link state as LASI,
467          * otherwise we can miss a link state transition
468          */
469         if (ecmd->speed == 10000) {
470                 reg = efx_mdio_read(efx, MDIO_MMD_PCS, MDIO_PCS_10GBRT_STAT1);
471                 return reg & MDIO_PCS_10GBRT_STAT1_BLKLK;
472         } else {
473                 reg = efx_mdio_read(efx, MDIO_MMD_C22EXT, C22EXT_STATUS_REG);
474                 return reg & (1 << C22EXT_STATUS_LINK_LBN);
475         }
476 }
477
478 static void tenxpress_ext_loopback(struct efx_nic *efx)
479 {
480         efx_mdio_set_flag(efx, MDIO_MMD_PHYXS, PHYXS_TEST1,
481                           1 << LOOPBACK_NEAR_LBN,
482                           efx->loopback_mode == LOOPBACK_PHYXS);
483         if (efx->phy_type != PHY_TYPE_SFX7101)
484                 efx_mdio_set_flag(efx, MDIO_MMD_C22EXT, GPHY_XCONTROL_REG,
485                                   1 << GPHY_LOOPBACK_NEAR_LBN,
486                                   efx->loopback_mode == LOOPBACK_GPHY);
487 }
488
489 static void tenxpress_low_power(struct efx_nic *efx)
490 {
491         if (efx->phy_type == PHY_TYPE_SFX7101)
492                 efx_mdio_set_mmds_lpower(
493                         efx, !!(efx->phy_mode & PHY_MODE_LOW_POWER),
494                         TENXPRESS_REQUIRED_DEVS);
495         else
496                 efx_mdio_set_flag(
497                         efx, MDIO_MMD_PMAPMD, PMA_PMD_XCONTROL_REG,
498                         1 << PMA_PMD_EXT_LPOWER_LBN,
499                         !!(efx->phy_mode & PHY_MODE_LOW_POWER));
500 }
501
502 static void tenxpress_phy_reconfigure(struct efx_nic *efx)
503 {
504         struct tenxpress_phy_data *phy_data = efx->phy_data;
505         struct ethtool_cmd ecmd;
506         bool phy_mode_change, loop_reset;
507
508         if (efx->phy_mode & (PHY_MODE_OFF | PHY_MODE_SPECIAL)) {
509                 phy_data->phy_mode = efx->phy_mode;
510                 return;
511         }
512
513         tenxpress_low_power(efx);
514
515         phy_mode_change = (efx->phy_mode == PHY_MODE_NORMAL &&
516                            phy_data->phy_mode != PHY_MODE_NORMAL);
517         loop_reset = (LOOPBACK_OUT_OF(phy_data, efx, efx->phy_op->loopbacks) ||
518                       LOOPBACK_CHANGED(phy_data, efx, 1 << LOOPBACK_GPHY));
519
520         if (loop_reset || phy_mode_change) {
521                 int rc;
522
523                 efx->phy_op->get_settings(efx, &ecmd);
524
525                 if (loop_reset || phy_mode_change) {
526                         tenxpress_special_reset(efx);
527
528                         /* Reset XAUI if we were in 10G, and are staying
529                          * in 10G. If we're moving into and out of 10G
530                          * then xaui will be reset anyway */
531                         if (EFX_IS10G(efx))
532                                 falcon_reset_xaui(efx);
533                 }
534
535                 rc = efx->phy_op->set_settings(efx, &ecmd);
536                 WARN_ON(rc);
537         }
538
539         efx_mdio_transmit_disable(efx);
540         efx_mdio_phy_reconfigure(efx);
541         tenxpress_ext_loopback(efx);
542
543         phy_data->loopback_mode = efx->loopback_mode;
544         phy_data->phy_mode = efx->phy_mode;
545
546         if (efx->phy_type == PHY_TYPE_SFX7101) {
547                 efx->link_speed = 10000;
548                 efx->link_fd = true;
549                 efx->link_up = sfx7101_link_ok(efx);
550         } else {
551                 efx->phy_op->get_settings(efx, &ecmd);
552                 efx->link_speed = ecmd.speed;
553                 efx->link_fd = ecmd.duplex == DUPLEX_FULL;
554                 efx->link_up = sft9001_link_ok(efx, &ecmd);
555         }
556         efx->link_fc = efx_mdio_get_pause(efx);
557 }
558
559 /* Poll PHY for interrupt */
560 static void tenxpress_phy_poll(struct efx_nic *efx)
561 {
562         struct tenxpress_phy_data *phy_data = efx->phy_data;
563         bool change = false;
564
565         if (efx->phy_type == PHY_TYPE_SFX7101) {
566                 bool link_ok = sfx7101_link_ok(efx);
567                 if (link_ok != efx->link_up) {
568                         change = true;
569                 } else {
570                         unsigned int link_fc = efx_mdio_get_pause(efx);
571                         if (link_fc != efx->link_fc)
572                                 change = true;
573                 }
574                 sfx7101_check_bad_lp(efx, link_ok);
575         } else if (efx->loopback_mode) {
576                 bool link_ok = sft9001_link_ok(efx, NULL);
577                 if (link_ok != efx->link_up)
578                         change = true;
579         } else {
580                 int status = efx_mdio_read(efx, MDIO_MMD_PMAPMD,
581                                            MDIO_PMA_LASI_STAT);
582                 if (status & MDIO_PMA_LASI_LSALARM)
583                         change = true;
584         }
585
586         if (change)
587                 falcon_sim_phy_event(efx);
588
589         if (phy_data->phy_mode != PHY_MODE_NORMAL)
590                 return;
591 }
592
593 static void tenxpress_phy_fini(struct efx_nic *efx)
594 {
595         int reg;
596
597         if (efx->phy_type == PHY_TYPE_SFT9001B)
598                 device_remove_file(&efx->pci_dev->dev,
599                                    &dev_attr_phy_short_reach);
600
601         if (efx->phy_type == PHY_TYPE_SFX7101) {
602                 /* Power down the LNPGA */
603                 reg = (1 << PMA_PMD_LNPGA_POWERDOWN_LBN);
604                 efx_mdio_write(efx, MDIO_MMD_PMAPMD, PMA_PMD_XCONTROL_REG, reg);
605
606                 /* Waiting here ensures that the board fini, which can turn
607                  * off the power to the PHY, won't get run until the LNPGA
608                  * powerdown has been given long enough to complete. */
609                 schedule_timeout_uninterruptible(LNPGA_PDOWN_WAIT); /* 200 ms */
610         }
611
612         kfree(efx->phy_data);
613         efx->phy_data = NULL;
614 }
615
616
617 /* Set the RX and TX LEDs and Link LED flashing. The other LEDs
618  * (which probably aren't wired anyway) are left in AUTO mode */
619 void tenxpress_phy_blink(struct efx_nic *efx, bool blink)
620 {
621         int reg;
622
623         if (blink)
624                 reg = (PMA_PMD_LED_FLASH << PMA_PMD_LED_TX_LBN) |
625                         (PMA_PMD_LED_FLASH << PMA_PMD_LED_RX_LBN) |
626                         (PMA_PMD_LED_FLASH << PMA_PMD_LED_LINK_LBN);
627         else
628                 reg = PMA_PMD_LED_DEFAULT;
629
630         efx_mdio_write(efx, MDIO_MMD_PMAPMD, PMA_PMD_LED_OVERR_REG, reg);
631 }
632
633 static const char *const sfx7101_test_names[] = {
634         "bist"
635 };
636
637 static int
638 sfx7101_run_tests(struct efx_nic *efx, int *results, unsigned flags)
639 {
640         int rc;
641
642         if (!(flags & ETH_TEST_FL_OFFLINE))
643                 return 0;
644
645         /* BIST is automatically run after a special software reset */
646         rc = tenxpress_special_reset(efx);
647         results[0] = rc ? -1 : 1;
648         return rc;
649 }
650
651 static const char *const sft9001_test_names[] = {
652         "bist",
653         "cable.pairA.status",
654         "cable.pairB.status",
655         "cable.pairC.status",
656         "cable.pairD.status",
657         "cable.pairA.length",
658         "cable.pairB.length",
659         "cable.pairC.length",
660         "cable.pairD.length",
661 };
662
663 static int sft9001_run_tests(struct efx_nic *efx, int *results, unsigned flags)
664 {
665         struct ethtool_cmd ecmd;
666         int rc = 0, rc2, i, ctrl_reg, res_reg;
667
668         if (flags & ETH_TEST_FL_OFFLINE)
669                 efx->phy_op->get_settings(efx, &ecmd);
670
671         /* Initialise cable diagnostic results to unknown failure */
672         for (i = 1; i < 9; ++i)
673                 results[i] = -1;
674
675         /* Run cable diagnostics; wait up to 5 seconds for them to complete.
676          * A cable fault is not a self-test failure, but a timeout is. */
677         ctrl_reg = ((1 << CDIAG_CTRL_IMMED_LBN) |
678                     (CDIAG_CTRL_LEN_METRES << CDIAG_CTRL_LEN_UNIT_LBN));
679         if (flags & ETH_TEST_FL_OFFLINE) {
680                 /* Break the link in order to run full diagnostics.  We
681                  * must reset the PHY to resume normal service. */
682                 ctrl_reg |= (1 << CDIAG_CTRL_BRK_LINK_LBN);
683         }
684         efx_mdio_write(efx, MDIO_MMD_PMAPMD, PMA_PMD_CDIAG_CTRL_REG,
685                        ctrl_reg);
686         i = 0;
687         while (efx_mdio_read(efx, MDIO_MMD_PMAPMD, PMA_PMD_CDIAG_CTRL_REG) &
688                (1 << CDIAG_CTRL_IN_PROG_LBN)) {
689                 if (++i == 50) {
690                         rc = -ETIMEDOUT;
691                         goto out;
692                 }
693                 msleep(100);
694         }
695         res_reg = efx_mdio_read(efx, MDIO_MMD_PMAPMD, PMA_PMD_CDIAG_RES_REG);
696         for (i = 0; i < 4; i++) {
697                 int pair_res =
698                         (res_reg >> (CDIAG_RES_A_LBN - i * CDIAG_RES_WIDTH))
699                         & ((1 << CDIAG_RES_WIDTH) - 1);
700                 int len_reg = efx_mdio_read(efx, MDIO_MMD_PMAPMD,
701                                             PMA_PMD_CDIAG_LEN_REG + i);
702                 if (pair_res == CDIAG_RES_OK)
703                         results[1 + i] = 1;
704                 else if (pair_res == CDIAG_RES_INVALID)
705                         results[1 + i] = -1;
706                 else
707                         results[1 + i] = -pair_res;
708                 if (pair_res != CDIAG_RES_INVALID &&
709                     pair_res != CDIAG_RES_OPEN &&
710                     len_reg != 0xffff)
711                         results[5 + i] = len_reg;
712         }
713
714 out:
715         if (flags & ETH_TEST_FL_OFFLINE) {
716                 /* Reset, running the BIST and then resuming normal service. */
717                 rc2 = tenxpress_special_reset(efx);
718                 results[0] = rc2 ? -1 : 1;
719                 if (!rc)
720                         rc = rc2;
721
722                 rc2 = efx->phy_op->set_settings(efx, &ecmd);
723                 if (!rc)
724                         rc = rc2;
725         }
726
727         return rc;
728 }
729
730 static void
731 tenxpress_get_settings(struct efx_nic *efx, struct ethtool_cmd *ecmd)
732 {
733         u32 adv = 0, lpa = 0;
734         int reg;
735
736         if (efx->phy_type != PHY_TYPE_SFX7101) {
737                 reg = efx_mdio_read(efx, MDIO_MMD_C22EXT, C22EXT_MSTSLV_CTRL);
738                 if (reg & (1 << C22EXT_MSTSLV_CTRL_ADV_1000_FD_LBN))
739                         adv |= ADVERTISED_1000baseT_Full;
740                 reg = efx_mdio_read(efx, MDIO_MMD_C22EXT, C22EXT_MSTSLV_STATUS);
741                 if (reg & (1 << C22EXT_MSTSLV_STATUS_LP_1000_HD_LBN))
742                         lpa |= ADVERTISED_1000baseT_Half;
743                 if (reg & (1 << C22EXT_MSTSLV_STATUS_LP_1000_FD_LBN))
744                         lpa |= ADVERTISED_1000baseT_Full;
745         }
746         reg = efx_mdio_read(efx, MDIO_MMD_AN, MDIO_AN_10GBT_CTRL);
747         if (reg & MDIO_AN_10GBT_CTRL_ADV10G)
748                 adv |= ADVERTISED_10000baseT_Full;
749         reg = efx_mdio_read(efx, MDIO_MMD_AN, MDIO_AN_10GBT_STAT);
750         if (reg & MDIO_AN_10GBT_STAT_LP10G)
751                 lpa |= ADVERTISED_10000baseT_Full;
752
753         mdio45_ethtool_gset_npage(&efx->mdio, ecmd, adv, lpa);
754
755         if (efx->phy_type != PHY_TYPE_SFX7101) {
756                 ecmd->supported |= (SUPPORTED_100baseT_Full |
757                                     SUPPORTED_1000baseT_Full);
758                 if (ecmd->speed != SPEED_10000) {
759                         ecmd->eth_tp_mdix =
760                                 (efx_mdio_read(efx, MDIO_MMD_PMAPMD,
761                                                PMA_PMD_XSTATUS_REG) &
762                                  (1 << PMA_PMD_XSTAT_MDIX_LBN))
763                                 ? ETH_TP_MDI_X : ETH_TP_MDI;
764                 }
765         }
766
767         /* In loopback, the PHY automatically brings up the correct interface,
768          * but doesn't advertise the correct speed. So override it */
769         if (efx->loopback_mode == LOOPBACK_GPHY)
770                 ecmd->speed = SPEED_1000;
771         else if (LOOPBACK_MASK(efx) & efx->phy_op->loopbacks)
772                 ecmd->speed = SPEED_10000;
773 }
774
775 static int tenxpress_set_settings(struct efx_nic *efx, struct ethtool_cmd *ecmd)
776 {
777         if (!ecmd->autoneg)
778                 return -EINVAL;
779
780         return efx_mdio_set_settings(efx, ecmd);
781 }
782
783 static void sfx7101_set_npage_adv(struct efx_nic *efx, u32 advertising)
784 {
785         efx_mdio_set_flag(efx, MDIO_MMD_AN, MDIO_AN_10GBT_CTRL,
786                           MDIO_AN_10GBT_CTRL_ADV10G,
787                           advertising & ADVERTISED_10000baseT_Full);
788 }
789
790 static void sft9001_set_npage_adv(struct efx_nic *efx, u32 advertising)
791 {
792         efx_mdio_set_flag(efx, MDIO_MMD_C22EXT, C22EXT_MSTSLV_CTRL,
793                           1 << C22EXT_MSTSLV_CTRL_ADV_1000_FD_LBN,
794                           advertising & ADVERTISED_1000baseT_Full);
795         efx_mdio_set_flag(efx, MDIO_MMD_AN, MDIO_AN_10GBT_CTRL,
796                           MDIO_AN_10GBT_CTRL_ADV10G,
797                           advertising & ADVERTISED_10000baseT_Full);
798 }
799
800 struct efx_phy_operations falcon_sfx7101_phy_ops = {
801         .macs             = EFX_XMAC,
802         .init             = tenxpress_phy_init,
803         .reconfigure      = tenxpress_phy_reconfigure,
804         .poll             = tenxpress_phy_poll,
805         .fini             = tenxpress_phy_fini,
806         .clear_interrupt  = efx_port_dummy_op_void,
807         .get_settings     = tenxpress_get_settings,
808         .set_settings     = tenxpress_set_settings,
809         .set_npage_adv    = sfx7101_set_npage_adv,
810         .num_tests        = ARRAY_SIZE(sfx7101_test_names),
811         .test_names       = sfx7101_test_names,
812         .run_tests        = sfx7101_run_tests,
813         .mmds             = TENXPRESS_REQUIRED_DEVS,
814         .loopbacks        = SFX7101_LOOPBACKS,
815 };
816
817 struct efx_phy_operations falcon_sft9001_phy_ops = {
818         .macs             = EFX_GMAC | EFX_XMAC,
819         .init             = tenxpress_phy_init,
820         .reconfigure      = tenxpress_phy_reconfigure,
821         .poll             = tenxpress_phy_poll,
822         .fini             = tenxpress_phy_fini,
823         .clear_interrupt  = efx_port_dummy_op_void,
824         .get_settings     = tenxpress_get_settings,
825         .set_settings     = tenxpress_set_settings,
826         .set_npage_adv    = sft9001_set_npage_adv,
827         .num_tests        = ARRAY_SIZE(sft9001_test_names),
828         .test_names       = sft9001_test_names,
829         .run_tests        = sft9001_run_tests,
830         .mmds             = TENXPRESS_REQUIRED_DEVS,
831         .loopbacks        = SFT9001_LOOPBACKS,
832 };