c6555edba55ddf043dc3cce1de1e81b46eef8a80
[linux-2.6.git] / drivers / net / pasemi_mac.h
1 /*
2  * Copyright (C) 2006 PA Semi, Inc
3  *
4  * Driver for the PA6T-1682M onchip 1G/10G Ethernet MACs, soft state and
5  * hardware register layouts.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307 USA
19  */
20
21 #ifndef PASEMI_MAC_H
22 #define PASEMI_MAC_H
23
24 #include <linux/ethtool.h>
25 #include <linux/netdevice.h>
26 #include <linux/spinlock.h>
27 #include <linux/phy.h>
28
29 struct pasemi_mac_txring {
30         struct pasemi_dmachan chan; /* Must be first */
31         spinlock_t       lock;
32         unsigned int     size;
33         unsigned int     next_to_fill;
34         unsigned int     next_to_clean;
35         struct pasemi_mac_buffer *ring_info;
36         struct pasemi_mac *mac; /* Needed in intr handler */
37         struct timer_list clean_timer;
38 };
39
40 struct pasemi_mac_rxring {
41         struct pasemi_dmachan chan; /* Must be first */
42         spinlock_t       lock;
43         u64             *buffers;       /* RX interface buffer ring */
44         dma_addr_t       buf_dma;
45         unsigned int     size;
46         unsigned int     next_to_fill;
47         unsigned int     next_to_clean;
48         struct pasemi_mac_buffer *ring_info;
49         struct pasemi_mac *mac; /* Needed in intr handler */
50 };
51
52 struct pasemi_mac {
53         struct net_device *netdev;
54         struct pci_dev *pdev;
55         struct pci_dev *dma_pdev;
56         struct pci_dev *iob_pdev;
57         struct phy_device *phydev;
58         struct napi_struct napi;
59
60         u8              type;
61 #define MAC_TYPE_GMAC   1
62 #define MAC_TYPE_XAUI   2
63         u32     dma_if;
64
65         u8              mac_addr[6];
66
67         struct timer_list       rxtimer;
68
69         struct pasemi_mac_txring *tx;
70         struct pasemi_mac_rxring *rx;
71         char            tx_irq_name[10];                /* "eth%d tx" */
72         char            rx_irq_name[10];                /* "eth%d rx" */
73         int     link;
74         int     speed;
75         int     duplex;
76
77         unsigned int    msg_enable;
78         char    phy_id[BUS_ID_SIZE];
79 };
80
81 /* Software status descriptor (ring_info) */
82 struct pasemi_mac_buffer {
83         struct sk_buff *skb;
84         dma_addr_t      dma;
85 };
86
87
88 /* PCI register offsets and formats */
89
90
91 /* MAC CFG register offsets */
92 enum {
93         PAS_MAC_CFG_PCFG = 0x80,
94         PAS_MAC_CFG_TXP = 0x98,
95         PAS_MAC_IPC_CHNL = 0x208,
96 };
97
98 /* MAC CFG register fields */
99 #define PAS_MAC_CFG_PCFG_PE             0x80000000
100 #define PAS_MAC_CFG_PCFG_CE             0x40000000
101 #define PAS_MAC_CFG_PCFG_BU             0x20000000
102 #define PAS_MAC_CFG_PCFG_TT             0x10000000
103 #define PAS_MAC_CFG_PCFG_TSR_M          0x0c000000
104 #define PAS_MAC_CFG_PCFG_TSR_10M        0x00000000
105 #define PAS_MAC_CFG_PCFG_TSR_100M       0x04000000
106 #define PAS_MAC_CFG_PCFG_TSR_1G         0x08000000
107 #define PAS_MAC_CFG_PCFG_TSR_10G        0x0c000000
108 #define PAS_MAC_CFG_PCFG_T24            0x02000000
109 #define PAS_MAC_CFG_PCFG_PR             0x01000000
110 #define PAS_MAC_CFG_PCFG_CRO_M          0x00ff0000
111 #define PAS_MAC_CFG_PCFG_CRO_S  16
112 #define PAS_MAC_CFG_PCFG_IPO_M          0x0000ff00
113 #define PAS_MAC_CFG_PCFG_IPO_S  8
114 #define PAS_MAC_CFG_PCFG_S1             0x00000080
115 #define PAS_MAC_CFG_PCFG_IO_M           0x00000060
116 #define PAS_MAC_CFG_PCFG_IO_MAC         0x00000000
117 #define PAS_MAC_CFG_PCFG_IO_OFF         0x00000020
118 #define PAS_MAC_CFG_PCFG_IO_IND_ETH     0x00000040
119 #define PAS_MAC_CFG_PCFG_IO_IND_IP      0x00000060
120 #define PAS_MAC_CFG_PCFG_LP             0x00000010
121 #define PAS_MAC_CFG_PCFG_TS             0x00000008
122 #define PAS_MAC_CFG_PCFG_HD             0x00000004
123 #define PAS_MAC_CFG_PCFG_SPD_M          0x00000003
124 #define PAS_MAC_CFG_PCFG_SPD_10M        0x00000000
125 #define PAS_MAC_CFG_PCFG_SPD_100M       0x00000001
126 #define PAS_MAC_CFG_PCFG_SPD_1G         0x00000002
127 #define PAS_MAC_CFG_PCFG_SPD_10G        0x00000003
128 #define PAS_MAC_CFG_TXP_FCF             0x01000000
129 #define PAS_MAC_CFG_TXP_FCE             0x00800000
130 #define PAS_MAC_CFG_TXP_FC              0x00400000
131 #define PAS_MAC_CFG_TXP_FPC_M           0x00300000
132 #define PAS_MAC_CFG_TXP_FPC_S           20
133 #define PAS_MAC_CFG_TXP_FPC(x)          (((x) << PAS_MAC_CFG_TXP_FPC_S) & \
134                                          PAS_MAC_CFG_TXP_FPC_M)
135 #define PAS_MAC_CFG_TXP_RT              0x00080000
136 #define PAS_MAC_CFG_TXP_BL              0x00040000
137 #define PAS_MAC_CFG_TXP_SL_M            0x00030000
138 #define PAS_MAC_CFG_TXP_SL_S            16
139 #define PAS_MAC_CFG_TXP_SL(x)           (((x) << PAS_MAC_CFG_TXP_SL_S) & \
140                                          PAS_MAC_CFG_TXP_SL_M)
141 #define PAS_MAC_CFG_TXP_COB_M           0x0000f000
142 #define PAS_MAC_CFG_TXP_COB_S           12
143 #define PAS_MAC_CFG_TXP_COB(x)          (((x) << PAS_MAC_CFG_TXP_COB_S) & \
144                                          PAS_MAC_CFG_TXP_COB_M)
145 #define PAS_MAC_CFG_TXP_TIFT_M          0x00000f00
146 #define PAS_MAC_CFG_TXP_TIFT_S          8
147 #define PAS_MAC_CFG_TXP_TIFT(x)         (((x) << PAS_MAC_CFG_TXP_TIFT_S) & \
148                                          PAS_MAC_CFG_TXP_TIFT_M)
149 #define PAS_MAC_CFG_TXP_TIFG_M          0x000000ff
150 #define PAS_MAC_CFG_TXP_TIFG_S          0
151 #define PAS_MAC_CFG_TXP_TIFG(x)         (((x) << PAS_MAC_CFG_TXP_TIFG_S) & \
152                                          PAS_MAC_CFG_TXP_TIFG_M)
153
154 #define PAS_MAC_IPC_CHNL_DCHNO_M        0x003f0000
155 #define PAS_MAC_IPC_CHNL_DCHNO_S        16
156 #define PAS_MAC_IPC_CHNL_DCHNO(x)       (((x) << PAS_MAC_IPC_CHNL_DCHNO_S) & \
157                                          PAS_MAC_IPC_CHNL_DCHNO_M)
158 #define PAS_MAC_IPC_CHNL_BCH_M          0x0000003f
159 #define PAS_MAC_IPC_CHNL_BCH_S          0
160 #define PAS_MAC_IPC_CHNL_BCH(x)         (((x) << PAS_MAC_IPC_CHNL_BCH_S) & \
161                                          PAS_MAC_IPC_CHNL_BCH_M)
162
163 #endif /* PASEMI_MAC_H */