84b83299b8bec7642c931ebf65177393860517e8
[linux-2.6.git] / drivers / media / dvb / ttpci / av7110_hw.h
1 #ifndef _AV7110_HW_H_
2 #define _AV7110_HW_H_
3
4 #include "av7110.h"
5
6 /* DEBI transfer mode defs */
7
8 #define DEBINOSWAP 0x000e0000
9 #define DEBISWAB   0x001e0000
10 #define DEBISWAP   0x002e0000
11
12 #define ARM_WAIT_FREE  (HZ)
13 #define ARM_WAIT_SHAKE (HZ/5)
14 #define ARM_WAIT_OSD (HZ)
15
16
17 enum av7110_bootstate
18 {
19         BOOTSTATE_BUFFER_EMPTY  = 0,
20         BOOTSTATE_BUFFER_FULL   = 1,
21         BOOTSTATE_BOOT_COMPLETE = 2
22 };
23
24 enum av7110_type_rec_play_format
25 {       RP_None,
26         AudioPES,
27         AudioMp2,
28         AudioPCM,
29         VideoPES,
30         AV_PES
31 };
32
33 enum av7110_osd_palette_type
34 {
35         NoPalet =  0,      /* No palette */
36         Pal1Bit =  2,      /* 2 colors for 1 Bit Palette    */
37         Pal2Bit =  4,      /* 4 colors for 2 bit palette    */
38         Pal4Bit =  16,     /* 16 colors for 4 bit palette   */
39         Pal8Bit =  256     /* 256 colors for 16 bit palette */
40 };
41
42 /* switch defines */
43 #define SB_GPIO 3
44 #define SB_OFF  SAA7146_GPIO_OUTLO  /* SlowBlank off (TV-Mode) */
45 #define SB_ON   SAA7146_GPIO_INPUT  /* SlowBlank on  (AV-Mode) */
46 #define SB_WIDE SAA7146_GPIO_OUTHI  /* SlowBlank 6V  (16/9-Mode) (not implemented) */
47
48 #define FB_GPIO 1
49 #define FB_OFF  SAA7146_GPIO_LO     /* FastBlank off (CVBS-Mode) */
50 #define FB_ON   SAA7146_GPIO_OUTHI  /* FastBlank on  (RGB-Mode) */
51 #define FB_LOOP SAA7146_GPIO_INPUT  /* FastBlank loop-through (PC graphics ???) */
52
53 enum av7110_video_output_mode
54 {
55         NO_OUT       = 0,               /* disable analog output */
56         CVBS_RGB_OUT = 1,
57         CVBS_YC_OUT  = 2,
58         YC_OUT       = 3
59 };
60
61 /* firmware internal msg q status: */
62 #define GPMQFull        0x0001          /* Main Message Queue Full */
63 #define GPMQOver        0x0002          /* Main Message Queue Overflow */
64 #define HPQFull         0x0004          /* High Priority Msg Queue Full */
65 #define HPQOver         0x0008
66 #define OSDQFull        0x0010          /* OSD Queue Full */
67 #define OSDQOver        0x0020
68 #define GPMQBusy        0x0040          /* Queue not empty, FW >= 261d */
69 #define HPQBusy         0x0080
70 #define OSDQBusy        0x0100
71
72 /* hw section filter flags */
73 #define SECTION_EIT             0x01
74 #define SECTION_SINGLE          0x00
75 #define SECTION_CYCLE           0x02
76 #define SECTION_CONTINUOS       0x04
77 #define SECTION_MODE            0x06
78 #define SECTION_IPMPE           0x0C    /* size up to 4k */
79 #define SECTION_HIGH_SPEED      0x1C    /* larger buffer */
80 #define DATA_PIPING_FLAG        0x20    /* for Data Piping Filter */
81
82 #define PBUFSIZE_NONE 0x0000
83 #define PBUFSIZE_1P   0x0100
84 #define PBUFSIZE_2P   0x0200
85 #define PBUFSIZE_1K   0x0300
86 #define PBUFSIZE_2K   0x0400
87 #define PBUFSIZE_4K   0x0500
88 #define PBUFSIZE_8K   0x0600
89 #define PBUFSIZE_16K  0x0700
90 #define PBUFSIZE_32K  0x0800
91
92
93 /* firmware command codes */
94 enum av7110_osd_command {
95         WCreate,
96         WDestroy,
97         WMoveD,
98         WMoveA,
99         WHide,
100         WTop,
101         DBox,
102         DLine,
103         DText,
104         Set_Font,
105         SetColor,
106         SetBlend,
107         SetWBlend,
108         SetCBlend,
109         SetNonBlend,
110         LoadBmp,
111         BlitBmp,
112         ReleaseBmp,
113         SetWTrans,
114         SetWNoTrans,
115         Set_Palette
116 };
117
118 enum av7110_pid_command {
119         MultiPID,
120         VideoPID,
121         AudioPID,
122         InitFilt,
123         FiltError,
124         NewVersion,
125         CacheError,
126         AddPIDFilter,
127         DelPIDFilter,
128         Scan,
129         SetDescr,
130         SetIR,
131         FlushTSQueue
132 };
133
134 enum av7110_mpeg_command {
135         SelAudChannels
136 };
137
138 enum av7110_audio_command {
139         AudioDAC,
140         CabADAC,
141         ON22K,
142         OFF22K,
143         MainSwitch,
144         ADSwitch,
145         SendDiSEqC,
146         SetRegister,
147         SpdifSwitch
148 };
149
150 enum av7110_request_command {
151         AudioState,
152         AudioBuffState,
153         VideoState1,
154         VideoState2,
155         VideoState3,
156         CrashCounter,
157         ReqVersion,
158         ReqVCXO,
159         ReqRegister,
160         ReqSecFilterError,
161         ReqSTC
162 };
163
164 enum av7110_encoder_command {
165         SetVidMode,
166         SetTestMode,
167         LoadVidCode,
168         SetMonitorType,
169         SetPanScanType,
170         SetFreezeMode,
171         SetWSSConfig
172 };
173
174 enum av7110_rec_play_state {
175         __Record,
176         __Stop,
177         __Play,
178         __Pause,
179         __Slow,
180         __FF_IP,
181         __Scan_I,
182         __Continue
183 };
184
185 enum av7110_fw_cmd_misc {
186         AV7110_FW_VIDEO_ZOOM = 1,
187         AV7110_FW_VIDEO_COMMAND,
188         AV7110_FW_AUDIO_COMMAND
189 };
190
191 enum av7110_command_type {
192         COMTYPE_NOCOM,
193         COMTYPE_PIDFILTER,
194         COMTYPE_MPEGDECODER,
195         COMTYPE_OSD,
196         COMTYPE_BMP,
197         COMTYPE_ENCODER,
198         COMTYPE_AUDIODAC,
199         COMTYPE_REQUEST,
200         COMTYPE_SYSTEM,
201         COMTYPE_REC_PLAY,
202         COMTYPE_COMMON_IF,
203         COMTYPE_PID_FILTER,
204         COMTYPE_PES,
205         COMTYPE_TS,
206         COMTYPE_VIDEO,
207         COMTYPE_AUDIO,
208         COMTYPE_CI_LL,
209         COMTYPE_MISC = 0x80
210 };
211
212 #define VID_NONE_PREF           0x00    /* No aspect ration processing preferred */
213 #define VID_PAN_SCAN_PREF       0x01    /* Pan and Scan Display preferred */
214 #define VID_VERT_COMP_PREF      0x02    /* Vertical compression display preferred */
215 #define VID_VC_AND_PS_PREF      0x03    /* PanScan and vertical Compression if allowed */
216 #define VID_CENTRE_CUT_PREF     0x05    /* PanScan with zero vector */
217
218 /* MPEG video decoder commands */
219 #define VIDEO_CMD_STOP          0x000e
220 #define VIDEO_CMD_PLAY          0x000d
221 #define VIDEO_CMD_FREEZE        0x0102
222 #define VIDEO_CMD_FFWD          0x0016
223 #define VIDEO_CMD_SLOW          0x0022
224
225 /* MPEG audio decoder commands */
226 #define AUDIO_CMD_MUTE          0x0001
227 #define AUDIO_CMD_UNMUTE        0x0002
228 #define AUDIO_CMD_PCM16         0x0010
229 #define AUDIO_CMD_STEREO        0x0080
230 #define AUDIO_CMD_MONO_L        0x0100
231 #define AUDIO_CMD_MONO_R        0x0200
232 #define AUDIO_CMD_SYNC_OFF      0x000e
233 #define AUDIO_CMD_SYNC_ON       0x000f
234
235 /* firmware data interface codes */
236 #define DATA_NONE                0x00
237 #define DATA_FSECTION            0x01
238 #define DATA_IPMPE               0x02
239 #define DATA_MPEG_RECORD         0x03
240 #define DATA_DEBUG_MESSAGE       0x04
241 #define DATA_COMMON_INTERFACE    0x05
242 #define DATA_MPEG_PLAY           0x06
243 #define DATA_BMP_LOAD            0x07
244 #define DATA_IRCOMMAND           0x08
245 #define DATA_PIPING              0x09
246 #define DATA_STREAMING           0x0a
247 #define DATA_CI_GET              0x0b
248 #define DATA_CI_PUT              0x0c
249 #define DATA_MPEG_VIDEO_EVENT    0x0d
250
251 #define DATA_PES_RECORD          0x10
252 #define DATA_PES_PLAY            0x11
253 #define DATA_TS_RECORD           0x12
254 #define DATA_TS_PLAY             0x13
255
256 /* ancient CI command codes, only two are actually still used
257  * by the link level CI firmware */
258 #define CI_CMD_ERROR             0x00
259 #define CI_CMD_ACK               0x01
260 #define CI_CMD_SYSTEM_READY      0x02
261 #define CI_CMD_KEYPRESS          0x03
262 #define CI_CMD_ON_TUNED          0x04
263 #define CI_CMD_ON_SWITCH_PROGRAM 0x05
264 #define CI_CMD_SECTION_ARRIVED   0x06
265 #define CI_CMD_SECTION_TIMEOUT   0x07
266 #define CI_CMD_TIME              0x08
267 #define CI_CMD_ENTER_MENU        0x09
268 #define CI_CMD_FAST_PSI          0x0a
269 #define CI_CMD_GET_SLOT_INFO     0x0b
270
271 #define CI_MSG_NONE              0x00
272 #define CI_MSG_CI_INFO           0x01
273 #define CI_MSG_MENU              0x02
274 #define CI_MSG_LIST              0x03
275 #define CI_MSG_TEXT              0x04
276 #define CI_MSG_REQUEST_INPUT     0x05
277 #define CI_MSG_INPUT_COMPLETE    0x06
278 #define CI_MSG_LIST_MORE         0x07
279 #define CI_MSG_MENU_MORE         0x08
280 #define CI_MSG_CLOSE_MMI_IMM     0x09
281 #define CI_MSG_SECTION_REQUEST   0x0a
282 #define CI_MSG_CLOSE_FILTER      0x0b
283 #define CI_PSI_COMPLETE          0x0c
284 #define CI_MODULE_READY          0x0d
285 #define CI_SWITCH_PRG_REPLY      0x0e
286 #define CI_MSG_TEXT_MORE         0x0f
287
288 #define CI_MSG_CA_PMT            0xe0
289 #define CI_MSG_ERROR             0xf0
290
291
292 /* base address of the dual ported RAM which serves as communication
293  * area between PCI bus and av7110,
294  * as seen by the DEBI bus of the saa7146 */
295 #define DPRAM_BASE 0x4000
296
297 /* boot protocol area */
298 #define BOOT_STATE      (DPRAM_BASE + 0x3F8)
299 #define BOOT_SIZE       (DPRAM_BASE + 0x3FA)
300 #define BOOT_BASE       (DPRAM_BASE + 0x3FC)
301 #define BOOT_BLOCK      (DPRAM_BASE + 0x400)
302 #define BOOT_MAX_SIZE   0xc00
303
304 /* firmware command protocol area */
305 #define IRQ_STATE       (DPRAM_BASE + 0x0F4)
306 #define IRQ_STATE_EXT   (DPRAM_BASE + 0x0F6)
307 #define MSGSTATE        (DPRAM_BASE + 0x0F8)
308 #define FILT_STATE      (DPRAM_BASE + 0x0FA)
309 #define COMMAND         (DPRAM_BASE + 0x0FC)
310 #define COM_BUFF        (DPRAM_BASE + 0x100)
311 #define COM_BUFF_SIZE   0x20
312
313 /* various data buffers */
314 #define BUFF1_BASE      (DPRAM_BASE + 0x120)
315 #define BUFF1_SIZE      0xE0
316
317 #define DATA_BUFF0_BASE (DPRAM_BASE + 0x200)
318 #define DATA_BUFF0_SIZE 0x0800
319
320 #define DATA_BUFF1_BASE (DATA_BUFF0_BASE+DATA_BUFF0_SIZE)
321 #define DATA_BUFF1_SIZE 0x0800
322
323 #define DATA_BUFF2_BASE (DATA_BUFF1_BASE+DATA_BUFF1_SIZE)
324 #define DATA_BUFF2_SIZE 0x0800
325
326 #define DATA_BUFF3_BASE (DATA_BUFF2_BASE+DATA_BUFF2_SIZE)
327 #define DATA_BUFF3_SIZE 0x0400
328
329 #define Reserved        (DPRAM_BASE + 0x1E00)
330 #define Reserved_SIZE   0x1C0
331
332
333 /* firmware status area */
334 #define STATUS_BASE     (DPRAM_BASE + 0x1FC0)
335 #define STATUS_SCR      (STATUS_BASE + 0x00)
336 #define STATUS_MODES    (STATUS_BASE + 0x04)
337 #define STATUS_LOOPS    (STATUS_BASE + 0x08)
338
339 #define STATUS_MPEG_WIDTH     (STATUS_BASE + 0x0C)
340 /* ((aspect_ratio & 0xf) << 12) | (height & 0xfff) */
341 #define STATUS_MPEG_HEIGHT_AR (STATUS_BASE + 0x0E)
342
343 /* firmware data protocol area */
344 #define RX_TYPE         (DPRAM_BASE + 0x1FE8)
345 #define RX_LEN          (DPRAM_BASE + 0x1FEA)
346 #define TX_TYPE         (DPRAM_BASE + 0x1FEC)
347 #define TX_LEN          (DPRAM_BASE + 0x1FEE)
348
349 #define RX_BUFF         (DPRAM_BASE + 0x1FF4)
350 #define TX_BUFF         (DPRAM_BASE + 0x1FF6)
351
352 #define HANDSHAKE_REG   (DPRAM_BASE + 0x1FF8)
353 #define COM_IF_LOCK     (DPRAM_BASE + 0x1FFA)
354
355 #define IRQ_RX          (DPRAM_BASE + 0x1FFC)
356 #define IRQ_TX          (DPRAM_BASE + 0x1FFE)
357
358 /* used by boot protocol to load firmware into av7110 DRAM */
359 #define DRAM_START_CODE         0x2e000404
360 #define DRAM_MAX_CODE_SIZE      0x00100000
361
362 /* saa7146 gpio lines */
363 #define RESET_LINE              2
364 #define DEBI_DONE_LINE          1
365 #define ARM_IRQ_LINE            0
366
367
368
369 extern int av7110_bootarm(struct av7110 *av7110);
370 extern int av7110_firmversion(struct av7110 *av7110);
371 #define FW_CI_LL_SUPPORT(arm_app) ((arm_app) & 0x80000000)
372 #define FW_4M_SDRAM(arm_app)      ((arm_app) & 0x40000000)
373 #define FW_VERSION(arm_app)       ((arm_app) & 0x0000FFFF)
374
375 extern int av7110_wait_msgstate(struct av7110 *av7110, u16 flags);
376 extern int av7110_fw_cmd(struct av7110 *av7110, int type, int com, int num, ...);
377 extern int av7110_fw_request(struct av7110 *av7110, u16 *request_buf,
378                              int request_buf_len, u16 *reply_buf, int reply_buf_len);
379
380
381 /* DEBI (saa7146 data extension bus interface) access */
382 extern int av7110_debiwrite(struct av7110 *av7110, u32 config,
383                             int addr, u32 val, int count);
384 extern u32 av7110_debiread(struct av7110 *av7110, u32 config,
385                            int addr, int count);
386
387
388 /* DEBI during interrupt */
389 /* single word writes */
390 static inline void iwdebi(struct av7110 *av7110, u32 config, int addr, u32 val, int count)
391 {
392         av7110_debiwrite(av7110, config, addr, val, count);
393 }
394
395 /* buffer writes */
396 static inline void mwdebi(struct av7110 *av7110, u32 config, int addr, char *val, int count)
397 {
398         memcpy(av7110->debi_virt, val, count);
399         av7110_debiwrite(av7110, config, addr, 0, count);
400 }
401
402 static inline u32 irdebi(struct av7110 *av7110, u32 config, int addr, u32 val, int count)
403 {
404         u32 res;
405
406         res=av7110_debiread(av7110, config, addr, count);
407         if (count<=4)
408                 memcpy(av7110->debi_virt, (char *) &res, count);
409         return res;
410 }
411
412 /* DEBI outside interrupts, only for count <= 4! */
413 static inline void wdebi(struct av7110 *av7110, u32 config, int addr, u32 val, int count)
414 {
415         unsigned long flags;
416
417         spin_lock_irqsave(&av7110->debilock, flags);
418         av7110_debiwrite(av7110, config, addr, val, count);
419         spin_unlock_irqrestore(&av7110->debilock, flags);
420 }
421
422 static inline u32 rdebi(struct av7110 *av7110, u32 config, int addr, u32 val, int count)
423 {
424         unsigned long flags;
425         u32 res;
426
427         spin_lock_irqsave(&av7110->debilock, flags);
428         res=av7110_debiread(av7110, config, addr, count);
429         spin_unlock_irqrestore(&av7110->debilock, flags);
430         return res;
431 }
432
433 /* handle mailbox registers of the dual ported RAM */
434 static inline void ARM_ResetMailBox(struct av7110 *av7110)
435 {
436         unsigned long flags;
437
438         spin_lock_irqsave(&av7110->debilock, flags);
439         av7110_debiread(av7110, DEBINOSWAP, IRQ_RX, 2);
440         av7110_debiwrite(av7110, DEBINOSWAP, IRQ_RX, 0, 2);
441         spin_unlock_irqrestore(&av7110->debilock, flags);
442 }
443
444 static inline void ARM_ClearMailBox(struct av7110 *av7110)
445 {
446         iwdebi(av7110, DEBINOSWAP, IRQ_RX, 0, 2);
447 }
448
449 static inline void ARM_ClearIrq(struct av7110 *av7110)
450 {
451         irdebi(av7110, DEBINOSWAP, IRQ_RX, 0, 2);
452 }
453
454 /****************************************************************************
455  * Firmware commands
456  ****************************************************************************/
457
458 static inline int SendDAC(struct av7110 *av7110, u8 addr, u8 data)
459 {
460         return av7110_fw_cmd(av7110, COMTYPE_AUDIODAC, AudioDAC, 2, addr, data);
461 }
462
463 static inline int av7710_set_video_mode(struct av7110 *av7110, int mode)
464 {
465         return av7110_fw_cmd(av7110, COMTYPE_ENCODER, SetVidMode, 1, mode);
466 }
467
468 static inline int vidcom(struct av7110 *av7110, u32 com, u32 arg)
469 {
470         return av7110_fw_cmd(av7110, COMTYPE_MISC, AV7110_FW_VIDEO_COMMAND, 4,
471                              (com>>16), (com&0xffff),
472                              (arg>>16), (arg&0xffff));
473 }
474
475 static inline int audcom(struct av7110 *av7110, u32 com)
476 {
477         return av7110_fw_cmd(av7110, COMTYPE_MISC, AV7110_FW_AUDIO_COMMAND, 2,
478                              (com>>16), (com&0xffff));
479 }
480
481 static inline int Set22K(struct av7110 *av7110, int state)
482 {
483         return av7110_fw_cmd(av7110, COMTYPE_AUDIODAC, (state ? ON22K : OFF22K), 0);
484 }
485
486
487 extern int av7110_diseqc_send(struct av7110 *av7110, int len, u8 *msg, unsigned long burst);
488
489
490 #ifdef CONFIG_DVB_AV7110_OSD
491 extern int av7110_osd_cmd(struct av7110 *av7110, osd_cmd_t *dc);
492 extern int av7110_osd_capability(struct av7110 *av7110, osd_cap_t *cap);
493 #endif /* CONFIG_DVB_AV7110_OSD */
494
495
496
497 #endif /* _AV7110_HW_H_ */