]> nv-tegra.nvidia Code Review - linux-2.6.git/blob - arch/x86/kernel/apic_64.c
Merge branch 'bkl-removal' into next
[linux-2.6.git] / arch / x86 / kernel / apic_64.c
1 /*
2  *      Local APIC handling, local APIC timers
3  *
4  *      (c) 1999, 2000 Ingo Molnar <mingo@redhat.com>
5  *
6  *      Fixes
7  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs;
8  *                                      thanks to Eric Gilmore
9  *                                      and Rolf G. Tews
10  *                                      for testing these extensively.
11  *      Maciej W. Rozycki       :       Various updates and fixes.
12  *      Mikael Pettersson       :       Power Management for UP-APIC.
13  *      Pavel Machek and
14  *      Mikael Pettersson       :       PM converted to driver model.
15  */
16
17 #include <linux/init.h>
18
19 #include <linux/mm.h>
20 #include <linux/delay.h>
21 #include <linux/bootmem.h>
22 #include <linux/interrupt.h>
23 #include <linux/mc146818rtc.h>
24 #include <linux/kernel_stat.h>
25 #include <linux/sysdev.h>
26 #include <linux/ioport.h>
27 #include <linux/clockchips.h>
28 #include <linux/acpi_pmtmr.h>
29 #include <linux/module.h>
30
31 #include <asm/atomic.h>
32 #include <asm/smp.h>
33 #include <asm/mtrr.h>
34 #include <asm/mpspec.h>
35 #include <asm/hpet.h>
36 #include <asm/pgalloc.h>
37 #include <asm/nmi.h>
38 #include <asm/idle.h>
39 #include <asm/proto.h>
40 #include <asm/timex.h>
41 #include <asm/apic.h>
42
43 #include <mach_ipi.h>
44 #include <mach_apic.h>
45
46 static int disable_apic_timer __cpuinitdata;
47 static int apic_calibrate_pmtmr __initdata;
48 int disable_apic;
49
50 /* Local APIC timer works in C2 */
51 int local_apic_timer_c2_ok;
52 EXPORT_SYMBOL_GPL(local_apic_timer_c2_ok);
53
54 /*
55  * Debug level, exported for io_apic.c
56  */
57 int apic_verbosity;
58
59 /* Have we found an MP table */
60 int smp_found_config;
61
62 static struct resource lapic_resource = {
63         .name = "Local APIC",
64         .flags = IORESOURCE_MEM | IORESOURCE_BUSY,
65 };
66
67 static unsigned int calibration_result;
68
69 static int lapic_next_event(unsigned long delta,
70                             struct clock_event_device *evt);
71 static void lapic_timer_setup(enum clock_event_mode mode,
72                               struct clock_event_device *evt);
73 static void lapic_timer_broadcast(cpumask_t mask);
74 static void apic_pm_activate(void);
75
76 static struct clock_event_device lapic_clockevent = {
77         .name           = "lapic",
78         .features       = CLOCK_EVT_FEAT_PERIODIC | CLOCK_EVT_FEAT_ONESHOT
79                         | CLOCK_EVT_FEAT_C3STOP | CLOCK_EVT_FEAT_DUMMY,
80         .shift          = 32,
81         .set_mode       = lapic_timer_setup,
82         .set_next_event = lapic_next_event,
83         .broadcast      = lapic_timer_broadcast,
84         .rating         = 100,
85         .irq            = -1,
86 };
87 static DEFINE_PER_CPU(struct clock_event_device, lapic_events);
88
89 static unsigned long apic_phys;
90
91 unsigned long mp_lapic_addr;
92
93 unsigned int __cpuinitdata maxcpus = NR_CPUS;
94 /*
95  * Get the LAPIC version
96  */
97 static inline int lapic_get_version(void)
98 {
99         return GET_APIC_VERSION(apic_read(APIC_LVR));
100 }
101
102 /*
103  * Check, if the APIC is integrated or a seperate chip
104  */
105 static inline int lapic_is_integrated(void)
106 {
107         return 1;
108 }
109
110 /*
111  * Check, whether this is a modern or a first generation APIC
112  */
113 static int modern_apic(void)
114 {
115         /* AMD systems use old APIC versions, so check the CPU */
116         if (boot_cpu_data.x86_vendor == X86_VENDOR_AMD &&
117             boot_cpu_data.x86 >= 0xf)
118                 return 1;
119         return lapic_get_version() >= 0x14;
120 }
121
122 void apic_wait_icr_idle(void)
123 {
124         while (apic_read(APIC_ICR) & APIC_ICR_BUSY)
125                 cpu_relax();
126 }
127
128 u32 safe_apic_wait_icr_idle(void)
129 {
130         u32 send_status;
131         int timeout;
132
133         timeout = 0;
134         do {
135                 send_status = apic_read(APIC_ICR) & APIC_ICR_BUSY;
136                 if (!send_status)
137                         break;
138                 udelay(100);
139         } while (timeout++ < 1000);
140
141         return send_status;
142 }
143
144 /**
145  * enable_NMI_through_LVT0 - enable NMI through local vector table 0
146  */
147 void __cpuinit enable_NMI_through_LVT0(void)
148 {
149         unsigned int v;
150
151         /* unmask and set to NMI */
152         v = APIC_DM_NMI;
153         apic_write(APIC_LVT0, v);
154 }
155
156 /**
157  * lapic_get_maxlvt - get the maximum number of local vector table entries
158  */
159 int lapic_get_maxlvt(void)
160 {
161         unsigned int v, maxlvt;
162
163         v = apic_read(APIC_LVR);
164         maxlvt = GET_APIC_MAXLVT(v);
165         return maxlvt;
166 }
167
168 /*
169  * This function sets up the local APIC timer, with a timeout of
170  * 'clocks' APIC bus clock. During calibration we actually call
171  * this function twice on the boot CPU, once with a bogus timeout
172  * value, second time for real. The other (noncalibrating) CPUs
173  * call this function only once, with the real, calibrated value.
174  *
175  * We do reads before writes even if unnecessary, to get around the
176  * P5 APIC double write bug.
177  */
178
179 static void __setup_APIC_LVTT(unsigned int clocks, int oneshot, int irqen)
180 {
181         unsigned int lvtt_value, tmp_value;
182
183         lvtt_value = LOCAL_TIMER_VECTOR;
184         if (!oneshot)
185                 lvtt_value |= APIC_LVT_TIMER_PERIODIC;
186         if (!irqen)
187                 lvtt_value |= APIC_LVT_MASKED;
188
189         apic_write(APIC_LVTT, lvtt_value);
190
191         /*
192          * Divide PICLK by 16
193          */
194         tmp_value = apic_read(APIC_TDCR);
195         apic_write(APIC_TDCR, (tmp_value
196                                 & ~(APIC_TDR_DIV_1 | APIC_TDR_DIV_TMBASE))
197                                 | APIC_TDR_DIV_16);
198
199         if (!oneshot)
200                 apic_write(APIC_TMICT, clocks);
201 }
202
203 /*
204  * Setup extended LVT, AMD specific (K8, family 10h)
205  *
206  * Vector mappings are hard coded. On K8 only offset 0 (APIC500) and
207  * MCE interrupts are supported. Thus MCE offset must be set to 0.
208  */
209
210 #define APIC_EILVT_LVTOFF_MCE 0
211 #define APIC_EILVT_LVTOFF_IBS 1
212
213 static void setup_APIC_eilvt(u8 lvt_off, u8 vector, u8 msg_type, u8 mask)
214 {
215         unsigned long reg = (lvt_off << 4) + APIC_EILVT0;
216         unsigned int  v   = (mask << 16) | (msg_type << 8) | vector;
217
218         apic_write(reg, v);
219 }
220
221 u8 setup_APIC_eilvt_mce(u8 vector, u8 msg_type, u8 mask)
222 {
223         setup_APIC_eilvt(APIC_EILVT_LVTOFF_MCE, vector, msg_type, mask);
224         return APIC_EILVT_LVTOFF_MCE;
225 }
226
227 u8 setup_APIC_eilvt_ibs(u8 vector, u8 msg_type, u8 mask)
228 {
229         setup_APIC_eilvt(APIC_EILVT_LVTOFF_IBS, vector, msg_type, mask);
230         return APIC_EILVT_LVTOFF_IBS;
231 }
232
233 /*
234  * Program the next event, relative to now
235  */
236 static int lapic_next_event(unsigned long delta,
237                             struct clock_event_device *evt)
238 {
239         apic_write(APIC_TMICT, delta);
240         return 0;
241 }
242
243 /*
244  * Setup the lapic timer in periodic or oneshot mode
245  */
246 static void lapic_timer_setup(enum clock_event_mode mode,
247                               struct clock_event_device *evt)
248 {
249         unsigned long flags;
250         unsigned int v;
251
252         /* Lapic used as dummy for broadcast ? */
253         if (evt->features & CLOCK_EVT_FEAT_DUMMY)
254                 return;
255
256         local_irq_save(flags);
257
258         switch (mode) {
259         case CLOCK_EVT_MODE_PERIODIC:
260         case CLOCK_EVT_MODE_ONESHOT:
261                 __setup_APIC_LVTT(calibration_result,
262                                   mode != CLOCK_EVT_MODE_PERIODIC, 1);
263                 break;
264         case CLOCK_EVT_MODE_UNUSED:
265         case CLOCK_EVT_MODE_SHUTDOWN:
266                 v = apic_read(APIC_LVTT);
267                 v |= (APIC_LVT_MASKED | LOCAL_TIMER_VECTOR);
268                 apic_write(APIC_LVTT, v);
269                 break;
270         case CLOCK_EVT_MODE_RESUME:
271                 /* Nothing to do here */
272                 break;
273         }
274
275         local_irq_restore(flags);
276 }
277
278 /*
279  * Local APIC timer broadcast function
280  */
281 static void lapic_timer_broadcast(cpumask_t mask)
282 {
283 #ifdef CONFIG_SMP
284         send_IPI_mask(mask, LOCAL_TIMER_VECTOR);
285 #endif
286 }
287
288 /*
289  * Setup the local APIC timer for this CPU. Copy the initilized values
290  * of the boot CPU and register the clock event in the framework.
291  */
292 static void setup_APIC_timer(void)
293 {
294         struct clock_event_device *levt = &__get_cpu_var(lapic_events);
295
296         memcpy(levt, &lapic_clockevent, sizeof(*levt));
297         levt->cpumask = cpumask_of_cpu(smp_processor_id());
298
299         clockevents_register_device(levt);
300 }
301
302 /*
303  * In this function we calibrate APIC bus clocks to the external
304  * timer. Unfortunately we cannot use jiffies and the timer irq
305  * to calibrate, since some later bootup code depends on getting
306  * the first irq? Ugh.
307  *
308  * We want to do the calibration only once since we
309  * want to have local timer irqs syncron. CPUs connected
310  * by the same APIC bus have the very same bus frequency.
311  * And we want to have irqs off anyways, no accidental
312  * APIC irq that way.
313  */
314
315 #define TICK_COUNT 100000000
316
317 static void __init calibrate_APIC_clock(void)
318 {
319         unsigned apic, apic_start;
320         unsigned long tsc, tsc_start;
321         int result;
322
323         local_irq_disable();
324
325         /*
326          * Put whatever arbitrary (but long enough) timeout
327          * value into the APIC clock, we just want to get the
328          * counter running for calibration.
329          *
330          * No interrupt enable !
331          */
332         __setup_APIC_LVTT(250000000, 0, 0);
333
334         apic_start = apic_read(APIC_TMCCT);
335 #ifdef CONFIG_X86_PM_TIMER
336         if (apic_calibrate_pmtmr && pmtmr_ioport) {
337                 pmtimer_wait(5000);  /* 5ms wait */
338                 apic = apic_read(APIC_TMCCT);
339                 result = (apic_start - apic) * 1000L / 5;
340         } else
341 #endif
342         {
343                 rdtscll(tsc_start);
344
345                 do {
346                         apic = apic_read(APIC_TMCCT);
347                         rdtscll(tsc);
348                 } while ((tsc - tsc_start) < TICK_COUNT &&
349                                 (apic_start - apic) < TICK_COUNT);
350
351                 result = (apic_start - apic) * 1000L * tsc_khz /
352                                         (tsc - tsc_start);
353         }
354
355         local_irq_enable();
356
357         printk(KERN_DEBUG "APIC timer calibration result %d\n", result);
358
359         printk(KERN_INFO "Detected %d.%03d MHz APIC timer.\n",
360                 result / 1000 / 1000, result / 1000 % 1000);
361
362         /* Calculate the scaled math multiplication factor */
363         lapic_clockevent.mult = div_sc(result, NSEC_PER_SEC,
364                                        lapic_clockevent.shift);
365         lapic_clockevent.max_delta_ns =
366                 clockevent_delta2ns(0x7FFFFF, &lapic_clockevent);
367         lapic_clockevent.min_delta_ns =
368                 clockevent_delta2ns(0xF, &lapic_clockevent);
369
370         calibration_result = result / HZ;
371 }
372
373 /*
374  * Setup the boot APIC
375  *
376  * Calibrate and verify the result.
377  */
378 void __init setup_boot_APIC_clock(void)
379 {
380         /*
381          * The local apic timer can be disabled via the kernel commandline.
382          * Register the lapic timer as a dummy clock event source on SMP
383          * systems, so the broadcast mechanism is used. On UP systems simply
384          * ignore it.
385          */
386         if (disable_apic_timer) {
387                 printk(KERN_INFO "Disabling APIC timer\n");
388                 /* No broadcast on UP ! */
389                 if (num_possible_cpus() > 1) {
390                         lapic_clockevent.mult = 1;
391                         setup_APIC_timer();
392                 }
393                 return;
394         }
395
396         printk(KERN_INFO "Using local APIC timer interrupts.\n");
397         calibrate_APIC_clock();
398
399         /*
400          * Do a sanity check on the APIC calibration result
401          */
402         if (calibration_result < (1000000 / HZ)) {
403                 printk(KERN_WARNING
404                        "APIC frequency too slow, disabling apic timer\n");
405                 /* No broadcast on UP ! */
406                 if (num_possible_cpus() > 1)
407                         setup_APIC_timer();
408                 return;
409         }
410
411         /*
412          * If nmi_watchdog is set to IO_APIC, we need the
413          * PIT/HPET going.  Otherwise register lapic as a dummy
414          * device.
415          */
416         if (nmi_watchdog != NMI_IO_APIC)
417                 lapic_clockevent.features &= ~CLOCK_EVT_FEAT_DUMMY;
418         else
419                 printk(KERN_WARNING "APIC timer registered as dummy,"
420                         " due to nmi_watchdog=%d!\n", nmi_watchdog);
421
422         setup_APIC_timer();
423 }
424
425 void __cpuinit setup_secondary_APIC_clock(void)
426 {
427         setup_APIC_timer();
428 }
429
430 /*
431  * The guts of the apic timer interrupt
432  */
433 static void local_apic_timer_interrupt(void)
434 {
435         int cpu = smp_processor_id();
436         struct clock_event_device *evt = &per_cpu(lapic_events, cpu);
437
438         /*
439          * Normally we should not be here till LAPIC has been initialized but
440          * in some cases like kdump, its possible that there is a pending LAPIC
441          * timer interrupt from previous kernel's context and is delivered in
442          * new kernel the moment interrupts are enabled.
443          *
444          * Interrupts are enabled early and LAPIC is setup much later, hence
445          * its possible that when we get here evt->event_handler is NULL.
446          * Check for event_handler being NULL and discard the interrupt as
447          * spurious.
448          */
449         if (!evt->event_handler) {
450                 printk(KERN_WARNING
451                        "Spurious LAPIC timer interrupt on cpu %d\n", cpu);
452                 /* Switch it off */
453                 lapic_timer_setup(CLOCK_EVT_MODE_SHUTDOWN, evt);
454                 return;
455         }
456
457         /*
458          * the NMI deadlock-detector uses this.
459          */
460         add_pda(apic_timer_irqs, 1);
461
462         evt->event_handler(evt);
463 }
464
465 /*
466  * Local APIC timer interrupt. This is the most natural way for doing
467  * local interrupts, but local timer interrupts can be emulated by
468  * broadcast interrupts too. [in case the hw doesn't support APIC timers]
469  *
470  * [ if a single-CPU system runs an SMP kernel then we call the local
471  *   interrupt as well. Thus we cannot inline the local irq ... ]
472  */
473 void smp_apic_timer_interrupt(struct pt_regs *regs)
474 {
475         struct pt_regs *old_regs = set_irq_regs(regs);
476
477         /*
478          * NOTE! We'd better ACK the irq immediately,
479          * because timer handling can be slow.
480          */
481         ack_APIC_irq();
482         /*
483          * update_process_times() expects us to have done irq_enter().
484          * Besides, if we don't timer interrupts ignore the global
485          * interrupt lock, which is the WrongThing (tm) to do.
486          */
487         exit_idle();
488         irq_enter();
489         local_apic_timer_interrupt();
490         irq_exit();
491         set_irq_regs(old_regs);
492 }
493
494 int setup_profiling_timer(unsigned int multiplier)
495 {
496         return -EINVAL;
497 }
498
499
500 /*
501  * Local APIC start and shutdown
502  */
503
504 /**
505  * clear_local_APIC - shutdown the local APIC
506  *
507  * This is called, when a CPU is disabled and before rebooting, so the state of
508  * the local APIC has no dangling leftovers. Also used to cleanout any BIOS
509  * leftovers during boot.
510  */
511 void clear_local_APIC(void)
512 {
513         int maxlvt;
514         u32 v;
515
516         /* APIC hasn't been mapped yet */
517         if (!apic_phys)
518                 return;
519
520         maxlvt = lapic_get_maxlvt();
521         /*
522          * Masking an LVT entry can trigger a local APIC error
523          * if the vector is zero. Mask LVTERR first to prevent this.
524          */
525         if (maxlvt >= 3) {
526                 v = ERROR_APIC_VECTOR; /* any non-zero vector will do */
527                 apic_write(APIC_LVTERR, v | APIC_LVT_MASKED);
528         }
529         /*
530          * Careful: we have to set masks only first to deassert
531          * any level-triggered sources.
532          */
533         v = apic_read(APIC_LVTT);
534         apic_write(APIC_LVTT, v | APIC_LVT_MASKED);
535         v = apic_read(APIC_LVT0);
536         apic_write(APIC_LVT0, v | APIC_LVT_MASKED);
537         v = apic_read(APIC_LVT1);
538         apic_write(APIC_LVT1, v | APIC_LVT_MASKED);
539         if (maxlvt >= 4) {
540                 v = apic_read(APIC_LVTPC);
541                 apic_write(APIC_LVTPC, v | APIC_LVT_MASKED);
542         }
543
544         /*
545          * Clean APIC state for other OSs:
546          */
547         apic_write(APIC_LVTT, APIC_LVT_MASKED);
548         apic_write(APIC_LVT0, APIC_LVT_MASKED);
549         apic_write(APIC_LVT1, APIC_LVT_MASKED);
550         if (maxlvt >= 3)
551                 apic_write(APIC_LVTERR, APIC_LVT_MASKED);
552         if (maxlvt >= 4)
553                 apic_write(APIC_LVTPC, APIC_LVT_MASKED);
554         apic_write(APIC_ESR, 0);
555         apic_read(APIC_ESR);
556 }
557
558 /**
559  * disable_local_APIC - clear and disable the local APIC
560  */
561 void disable_local_APIC(void)
562 {
563         unsigned int value;
564
565         clear_local_APIC();
566
567         /*
568          * Disable APIC (implies clearing of registers
569          * for 82489DX!).
570          */
571         value = apic_read(APIC_SPIV);
572         value &= ~APIC_SPIV_APIC_ENABLED;
573         apic_write(APIC_SPIV, value);
574 }
575
576 void lapic_shutdown(void)
577 {
578         unsigned long flags;
579
580         if (!cpu_has_apic)
581                 return;
582
583         local_irq_save(flags);
584
585         disable_local_APIC();
586
587         local_irq_restore(flags);
588 }
589
590 /*
591  * This is to verify that we're looking at a real local APIC.
592  * Check these against your board if the CPUs aren't getting
593  * started for no apparent reason.
594  */
595 int __init verify_local_APIC(void)
596 {
597         unsigned int reg0, reg1;
598
599         /*
600          * The version register is read-only in a real APIC.
601          */
602         reg0 = apic_read(APIC_LVR);
603         apic_printk(APIC_DEBUG, "Getting VERSION: %x\n", reg0);
604         apic_write(APIC_LVR, reg0 ^ APIC_LVR_MASK);
605         reg1 = apic_read(APIC_LVR);
606         apic_printk(APIC_DEBUG, "Getting VERSION: %x\n", reg1);
607
608         /*
609          * The two version reads above should print the same
610          * numbers.  If the second one is different, then we
611          * poke at a non-APIC.
612          */
613         if (reg1 != reg0)
614                 return 0;
615
616         /*
617          * Check if the version looks reasonably.
618          */
619         reg1 = GET_APIC_VERSION(reg0);
620         if (reg1 == 0x00 || reg1 == 0xff)
621                 return 0;
622         reg1 = lapic_get_maxlvt();
623         if (reg1 < 0x02 || reg1 == 0xff)
624                 return 0;
625
626         /*
627          * The ID register is read/write in a real APIC.
628          */
629         reg0 = read_apic_id();
630         apic_printk(APIC_DEBUG, "Getting ID: %x\n", reg0);
631         apic_write(APIC_ID, reg0 ^ APIC_ID_MASK);
632         reg1 = read_apic_id();
633         apic_printk(APIC_DEBUG, "Getting ID: %x\n", reg1);
634         apic_write(APIC_ID, reg0);
635         if (reg1 != (reg0 ^ APIC_ID_MASK))
636                 return 0;
637
638         /*
639          * The next two are just to see if we have sane values.
640          * They're only really relevant if we're in Virtual Wire
641          * compatibility mode, but most boxes are anymore.
642          */
643         reg0 = apic_read(APIC_LVT0);
644         apic_printk(APIC_DEBUG, "Getting LVT0: %x\n", reg0);
645         reg1 = apic_read(APIC_LVT1);
646         apic_printk(APIC_DEBUG, "Getting LVT1: %x\n", reg1);
647
648         return 1;
649 }
650
651 /**
652  * sync_Arb_IDs - synchronize APIC bus arbitration IDs
653  */
654 void __init sync_Arb_IDs(void)
655 {
656         /* Unsupported on P4 - see Intel Dev. Manual Vol. 3, Ch. 8.6.1 */
657         if (modern_apic())
658                 return;
659
660         /*
661          * Wait for idle.
662          */
663         apic_wait_icr_idle();
664
665         apic_printk(APIC_DEBUG, "Synchronizing Arb IDs.\n");
666         apic_write(APIC_ICR, APIC_DEST_ALLINC | APIC_INT_LEVELTRIG
667                                 | APIC_DM_INIT);
668 }
669
670 /*
671  * An initial setup of the virtual wire mode.
672  */
673 void __init init_bsp_APIC(void)
674 {
675         unsigned int value;
676
677         /*
678          * Don't do the setup now if we have a SMP BIOS as the
679          * through-I/O-APIC virtual wire mode might be active.
680          */
681         if (smp_found_config || !cpu_has_apic)
682                 return;
683
684         value = apic_read(APIC_LVR);
685
686         /*
687          * Do not trust the local APIC being empty at bootup.
688          */
689         clear_local_APIC();
690
691         /*
692          * Enable APIC.
693          */
694         value = apic_read(APIC_SPIV);
695         value &= ~APIC_VECTOR_MASK;
696         value |= APIC_SPIV_APIC_ENABLED;
697         value |= APIC_SPIV_FOCUS_DISABLED;
698         value |= SPURIOUS_APIC_VECTOR;
699         apic_write(APIC_SPIV, value);
700
701         /*
702          * Set up the virtual wire mode.
703          */
704         apic_write(APIC_LVT0, APIC_DM_EXTINT);
705         value = APIC_DM_NMI;
706         apic_write(APIC_LVT1, value);
707 }
708
709 /**
710  * setup_local_APIC - setup the local APIC
711  */
712 void __cpuinit setup_local_APIC(void)
713 {
714         unsigned int value;
715         int i, j;
716
717         preempt_disable();
718         value = apic_read(APIC_LVR);
719
720         BUILD_BUG_ON((SPURIOUS_APIC_VECTOR & 0x0f) != 0x0f);
721
722         /*
723          * Double-check whether this APIC is really registered.
724          * This is meaningless in clustered apic mode, so we skip it.
725          */
726         if (!apic_id_registered())
727                 BUG();
728
729         /*
730          * Intel recommends to set DFR, LDR and TPR before enabling
731          * an APIC.  See e.g. "AP-388 82489DX User's Manual" (Intel
732          * document number 292116).  So here it goes...
733          */
734         init_apic_ldr();
735
736         /*
737          * Set Task Priority to 'accept all'. We never change this
738          * later on.
739          */
740         value = apic_read(APIC_TASKPRI);
741         value &= ~APIC_TPRI_MASK;
742         apic_write(APIC_TASKPRI, value);
743
744         /*
745          * After a crash, we no longer service the interrupts and a pending
746          * interrupt from previous kernel might still have ISR bit set.
747          *
748          * Most probably by now CPU has serviced that pending interrupt and
749          * it might not have done the ack_APIC_irq() because it thought,
750          * interrupt came from i8259 as ExtInt. LAPIC did not get EOI so it
751          * does not clear the ISR bit and cpu thinks it has already serivced
752          * the interrupt. Hence a vector might get locked. It was noticed
753          * for timer irq (vector 0x31). Issue an extra EOI to clear ISR.
754          */
755         for (i = APIC_ISR_NR - 1; i >= 0; i--) {
756                 value = apic_read(APIC_ISR + i*0x10);
757                 for (j = 31; j >= 0; j--) {
758                         if (value & (1<<j))
759                                 ack_APIC_irq();
760                 }
761         }
762
763         /*
764          * Now that we are all set up, enable the APIC
765          */
766         value = apic_read(APIC_SPIV);
767         value &= ~APIC_VECTOR_MASK;
768         /*
769          * Enable APIC
770          */
771         value |= APIC_SPIV_APIC_ENABLED;
772
773         /* We always use processor focus */
774
775         /*
776          * Set spurious IRQ vector
777          */
778         value |= SPURIOUS_APIC_VECTOR;
779         apic_write(APIC_SPIV, value);
780
781         /*
782          * Set up LVT0, LVT1:
783          *
784          * set up through-local-APIC on the BP's LINT0. This is not
785          * strictly necessary in pure symmetric-IO mode, but sometimes
786          * we delegate interrupts to the 8259A.
787          */
788         /*
789          * TODO: set up through-local-APIC from through-I/O-APIC? --macro
790          */
791         value = apic_read(APIC_LVT0) & APIC_LVT_MASKED;
792         if (!smp_processor_id() && !value) {
793                 value = APIC_DM_EXTINT;
794                 apic_printk(APIC_VERBOSE, "enabled ExtINT on CPU#%d\n",
795                             smp_processor_id());
796         } else {
797                 value = APIC_DM_EXTINT | APIC_LVT_MASKED;
798                 apic_printk(APIC_VERBOSE, "masked ExtINT on CPU#%d\n",
799                             smp_processor_id());
800         }
801         apic_write(APIC_LVT0, value);
802
803         /*
804          * only the BP should see the LINT1 NMI signal, obviously.
805          */
806         if (!smp_processor_id())
807                 value = APIC_DM_NMI;
808         else
809                 value = APIC_DM_NMI | APIC_LVT_MASKED;
810         apic_write(APIC_LVT1, value);
811         preempt_enable();
812 }
813
814 static void __cpuinit lapic_setup_esr(void)
815 {
816         unsigned maxlvt = lapic_get_maxlvt();
817
818         apic_write(APIC_LVTERR, ERROR_APIC_VECTOR);
819         /*
820          * spec says clear errors after enabling vector.
821          */
822         if (maxlvt > 3)
823                 apic_write(APIC_ESR, 0);
824 }
825
826 void __cpuinit end_local_APIC_setup(void)
827 {
828         lapic_setup_esr();
829         setup_apic_nmi_watchdog(NULL);
830         apic_pm_activate();
831 }
832
833 /*
834  * Detect and enable local APICs on non-SMP boards.
835  * Original code written by Keir Fraser.
836  * On AMD64 we trust the BIOS - if it says no APIC it is likely
837  * not correctly set up (usually the APIC timer won't work etc.)
838  */
839 static int __init detect_init_APIC(void)
840 {
841         if (!cpu_has_apic) {
842                 printk(KERN_INFO "No local APIC present\n");
843                 return -1;
844         }
845
846         mp_lapic_addr = APIC_DEFAULT_PHYS_BASE;
847         boot_cpu_physical_apicid = 0;
848         return 0;
849 }
850
851 void __init early_init_lapic_mapping(void)
852 {
853         unsigned long phys_addr;
854
855         /*
856          * If no local APIC can be found then go out
857          * : it means there is no mpatable and MADT
858          */
859         if (!smp_found_config)
860                 return;
861
862         phys_addr = mp_lapic_addr;
863
864         set_fixmap_nocache(FIX_APIC_BASE, phys_addr);
865         apic_printk(APIC_VERBOSE, "mapped APIC to %16lx (%16lx)\n",
866                     APIC_BASE, phys_addr);
867
868         /*
869          * Fetch the APIC ID of the BSP in case we have a
870          * default configuration (or the MP table is broken).
871          */
872         boot_cpu_physical_apicid = GET_APIC_ID(read_apic_id());
873 }
874
875 /**
876  * init_apic_mappings - initialize APIC mappings
877  */
878 void __init init_apic_mappings(void)
879 {
880         /*
881          * If no local APIC can be found then set up a fake all
882          * zeroes page to simulate the local APIC and another
883          * one for the IO-APIC.
884          */
885         if (!smp_found_config && detect_init_APIC()) {
886                 apic_phys = (unsigned long) alloc_bootmem_pages(PAGE_SIZE);
887                 apic_phys = __pa(apic_phys);
888         } else
889                 apic_phys = mp_lapic_addr;
890
891         set_fixmap_nocache(FIX_APIC_BASE, apic_phys);
892         apic_printk(APIC_VERBOSE, "mapped APIC to %16lx (%16lx)\n",
893                                 APIC_BASE, apic_phys);
894
895         /*
896          * Fetch the APIC ID of the BSP in case we have a
897          * default configuration (or the MP table is broken).
898          */
899         boot_cpu_physical_apicid = GET_APIC_ID(read_apic_id());
900 }
901
902 /*
903  * This initializes the IO-APIC and APIC hardware if this is
904  * a UP kernel.
905  */
906 int __init APIC_init_uniprocessor(void)
907 {
908         if (disable_apic) {
909                 printk(KERN_INFO "Apic disabled\n");
910                 return -1;
911         }
912         if (!cpu_has_apic) {
913                 disable_apic = 1;
914                 printk(KERN_INFO "Apic disabled by BIOS\n");
915                 return -1;
916         }
917
918         verify_local_APIC();
919
920         connect_bsp_APIC();
921
922         physid_set_mask_of_physid(boot_cpu_physical_apicid, &phys_cpu_present_map);
923         apic_write(APIC_ID, SET_APIC_ID(boot_cpu_physical_apicid));
924
925         setup_local_APIC();
926
927         /*
928          * Now enable IO-APICs, actually call clear_IO_APIC
929          * We need clear_IO_APIC before enabling vector on BP
930          */
931         if (!skip_ioapic_setup && nr_ioapics)
932                 enable_IO_APIC();
933
934         if (!smp_found_config || skip_ioapic_setup || !nr_ioapics)
935                 localise_nmi_watchdog();
936         end_local_APIC_setup();
937
938         if (smp_found_config && !skip_ioapic_setup && nr_ioapics)
939                 setup_IO_APIC();
940         else
941                 nr_ioapics = 0;
942         setup_boot_APIC_clock();
943         check_nmi_watchdog();
944         return 0;
945 }
946
947 /*
948  * Local APIC interrupts
949  */
950
951 /*
952  * This interrupt should _never_ happen with our APIC/SMP architecture
953  */
954 asmlinkage void smp_spurious_interrupt(void)
955 {
956         unsigned int v;
957         exit_idle();
958         irq_enter();
959         /*
960          * Check if this really is a spurious interrupt and ACK it
961          * if it is a vectored one.  Just in case...
962          * Spurious interrupts should not be ACKed.
963          */
964         v = apic_read(APIC_ISR + ((SPURIOUS_APIC_VECTOR & ~0x1f) >> 1));
965         if (v & (1 << (SPURIOUS_APIC_VECTOR & 0x1f)))
966                 ack_APIC_irq();
967
968         add_pda(irq_spurious_count, 1);
969         irq_exit();
970 }
971
972 /*
973  * This interrupt should never happen with our APIC/SMP architecture
974  */
975 asmlinkage void smp_error_interrupt(void)
976 {
977         unsigned int v, v1;
978
979         exit_idle();
980         irq_enter();
981         /* First tickle the hardware, only then report what went on. -- REW */
982         v = apic_read(APIC_ESR);
983         apic_write(APIC_ESR, 0);
984         v1 = apic_read(APIC_ESR);
985         ack_APIC_irq();
986         atomic_inc(&irq_err_count);
987
988         /* Here is what the APIC error bits mean:
989            0: Send CS error
990            1: Receive CS error
991            2: Send accept error
992            3: Receive accept error
993            4: Reserved
994            5: Send illegal vector
995            6: Received illegal vector
996            7: Illegal register address
997         */
998         printk(KERN_DEBUG "APIC error on CPU%d: %02x(%02x)\n",
999                 smp_processor_id(), v , v1);
1000         irq_exit();
1001 }
1002
1003 /**
1004  *  * connect_bsp_APIC - attach the APIC to the interrupt system
1005  *   */
1006 void __init connect_bsp_APIC(void)
1007 {
1008         enable_apic_mode();
1009 }
1010
1011 void disconnect_bsp_APIC(int virt_wire_setup)
1012 {
1013         /* Go back to Virtual Wire compatibility mode */
1014         unsigned long value;
1015
1016         /* For the spurious interrupt use vector F, and enable it */
1017         value = apic_read(APIC_SPIV);
1018         value &= ~APIC_VECTOR_MASK;
1019         value |= APIC_SPIV_APIC_ENABLED;
1020         value |= 0xf;
1021         apic_write(APIC_SPIV, value);
1022
1023         if (!virt_wire_setup) {
1024                 /*
1025                  * For LVT0 make it edge triggered, active high,
1026                  * external and enabled
1027                  */
1028                 value = apic_read(APIC_LVT0);
1029                 value &= ~(APIC_MODE_MASK | APIC_SEND_PENDING |
1030                         APIC_INPUT_POLARITY | APIC_LVT_REMOTE_IRR |
1031                         APIC_LVT_LEVEL_TRIGGER | APIC_LVT_MASKED);
1032                 value |= APIC_LVT_REMOTE_IRR | APIC_SEND_PENDING;
1033                 value = SET_APIC_DELIVERY_MODE(value, APIC_MODE_EXTINT);
1034                 apic_write(APIC_LVT0, value);
1035         } else {
1036                 /* Disable LVT0 */
1037                 apic_write(APIC_LVT0, APIC_LVT_MASKED);
1038         }
1039
1040         /* For LVT1 make it edge triggered, active high, nmi and enabled */
1041         value = apic_read(APIC_LVT1);
1042         value &= ~(APIC_MODE_MASK | APIC_SEND_PENDING |
1043                         APIC_INPUT_POLARITY | APIC_LVT_REMOTE_IRR |
1044                         APIC_LVT_LEVEL_TRIGGER | APIC_LVT_MASKED);
1045         value |= APIC_LVT_REMOTE_IRR | APIC_SEND_PENDING;
1046         value = SET_APIC_DELIVERY_MODE(value, APIC_MODE_NMI);
1047         apic_write(APIC_LVT1, value);
1048 }
1049
1050 void __cpuinit generic_processor_info(int apicid, int version)
1051 {
1052         int cpu;
1053         cpumask_t tmp_map;
1054
1055         if (num_processors >= NR_CPUS) {
1056                 printk(KERN_WARNING "WARNING: NR_CPUS limit of %i reached."
1057                        " Processor ignored.\n", NR_CPUS);
1058                 return;
1059         }
1060
1061         if (num_processors >= maxcpus) {
1062                 printk(KERN_WARNING "WARNING: maxcpus limit of %i reached."
1063                        " Processor ignored.\n", maxcpus);
1064                 return;
1065         }
1066
1067         num_processors++;
1068         cpus_complement(tmp_map, cpu_present_map);
1069         cpu = first_cpu(tmp_map);
1070
1071         physid_set(apicid, phys_cpu_present_map);
1072         if (apicid == boot_cpu_physical_apicid) {
1073                 /*
1074                  * x86_bios_cpu_apicid is required to have processors listed
1075                  * in same order as logical cpu numbers. Hence the first
1076                  * entry is BSP, and so on.
1077                  */
1078                 cpu = 0;
1079         }
1080         if (apicid > max_physical_apicid)
1081                 max_physical_apicid = apicid;
1082
1083         /* are we being called early in kernel startup? */
1084         if (early_per_cpu_ptr(x86_cpu_to_apicid)) {
1085                 u16 *cpu_to_apicid = early_per_cpu_ptr(x86_cpu_to_apicid);
1086                 u16 *bios_cpu_apicid = early_per_cpu_ptr(x86_bios_cpu_apicid);
1087
1088                 cpu_to_apicid[cpu] = apicid;
1089                 bios_cpu_apicid[cpu] = apicid;
1090         } else {
1091                 per_cpu(x86_cpu_to_apicid, cpu) = apicid;
1092                 per_cpu(x86_bios_cpu_apicid, cpu) = apicid;
1093         }
1094
1095         cpu_set(cpu, cpu_possible_map);
1096         cpu_set(cpu, cpu_present_map);
1097 }
1098
1099 /*
1100  * Power management
1101  */
1102 #ifdef CONFIG_PM
1103
1104 static struct {
1105         /* 'active' is true if the local APIC was enabled by us and
1106            not the BIOS; this signifies that we are also responsible
1107            for disabling it before entering apm/acpi suspend */
1108         int active;
1109         /* r/w apic fields */
1110         unsigned int apic_id;
1111         unsigned int apic_taskpri;
1112         unsigned int apic_ldr;
1113         unsigned int apic_dfr;
1114         unsigned int apic_spiv;
1115         unsigned int apic_lvtt;
1116         unsigned int apic_lvtpc;
1117         unsigned int apic_lvt0;
1118         unsigned int apic_lvt1;
1119         unsigned int apic_lvterr;
1120         unsigned int apic_tmict;
1121         unsigned int apic_tdcr;
1122         unsigned int apic_thmr;
1123 } apic_pm_state;
1124
1125 static int lapic_suspend(struct sys_device *dev, pm_message_t state)
1126 {
1127         unsigned long flags;
1128         int maxlvt;
1129
1130         if (!apic_pm_state.active)
1131                 return 0;
1132
1133         maxlvt = lapic_get_maxlvt();
1134
1135         apic_pm_state.apic_id = read_apic_id();
1136         apic_pm_state.apic_taskpri = apic_read(APIC_TASKPRI);
1137         apic_pm_state.apic_ldr = apic_read(APIC_LDR);
1138         apic_pm_state.apic_dfr = apic_read(APIC_DFR);
1139         apic_pm_state.apic_spiv = apic_read(APIC_SPIV);
1140         apic_pm_state.apic_lvtt = apic_read(APIC_LVTT);
1141         if (maxlvt >= 4)
1142                 apic_pm_state.apic_lvtpc = apic_read(APIC_LVTPC);
1143         apic_pm_state.apic_lvt0 = apic_read(APIC_LVT0);
1144         apic_pm_state.apic_lvt1 = apic_read(APIC_LVT1);
1145         apic_pm_state.apic_lvterr = apic_read(APIC_LVTERR);
1146         apic_pm_state.apic_tmict = apic_read(APIC_TMICT);
1147         apic_pm_state.apic_tdcr = apic_read(APIC_TDCR);
1148 #ifdef CONFIG_X86_MCE_INTEL
1149         if (maxlvt >= 5)
1150                 apic_pm_state.apic_thmr = apic_read(APIC_LVTTHMR);
1151 #endif
1152         local_irq_save(flags);
1153         disable_local_APIC();
1154         local_irq_restore(flags);
1155         return 0;
1156 }
1157
1158 static int lapic_resume(struct sys_device *dev)
1159 {
1160         unsigned int l, h;
1161         unsigned long flags;
1162         int maxlvt;
1163
1164         if (!apic_pm_state.active)
1165                 return 0;
1166
1167         maxlvt = lapic_get_maxlvt();
1168
1169         local_irq_save(flags);
1170         rdmsr(MSR_IA32_APICBASE, l, h);
1171         l &= ~MSR_IA32_APICBASE_BASE;
1172         l |= MSR_IA32_APICBASE_ENABLE | mp_lapic_addr;
1173         wrmsr(MSR_IA32_APICBASE, l, h);
1174         apic_write(APIC_LVTERR, ERROR_APIC_VECTOR | APIC_LVT_MASKED);
1175         apic_write(APIC_ID, apic_pm_state.apic_id);
1176         apic_write(APIC_DFR, apic_pm_state.apic_dfr);
1177         apic_write(APIC_LDR, apic_pm_state.apic_ldr);
1178         apic_write(APIC_TASKPRI, apic_pm_state.apic_taskpri);
1179         apic_write(APIC_SPIV, apic_pm_state.apic_spiv);
1180         apic_write(APIC_LVT0, apic_pm_state.apic_lvt0);
1181         apic_write(APIC_LVT1, apic_pm_state.apic_lvt1);
1182 #ifdef CONFIG_X86_MCE_INTEL
1183         if (maxlvt >= 5)
1184                 apic_write(APIC_LVTTHMR, apic_pm_state.apic_thmr);
1185 #endif
1186         if (maxlvt >= 4)
1187                 apic_write(APIC_LVTPC, apic_pm_state.apic_lvtpc);
1188         apic_write(APIC_LVTT, apic_pm_state.apic_lvtt);
1189         apic_write(APIC_TDCR, apic_pm_state.apic_tdcr);
1190         apic_write(APIC_TMICT, apic_pm_state.apic_tmict);
1191         apic_write(APIC_ESR, 0);
1192         apic_read(APIC_ESR);
1193         apic_write(APIC_LVTERR, apic_pm_state.apic_lvterr);
1194         apic_write(APIC_ESR, 0);
1195         apic_read(APIC_ESR);
1196         local_irq_restore(flags);
1197         return 0;
1198 }
1199
1200 static struct sysdev_class lapic_sysclass = {
1201         .name           = "lapic",
1202         .resume         = lapic_resume,
1203         .suspend        = lapic_suspend,
1204 };
1205
1206 static struct sys_device device_lapic = {
1207         .id     = 0,
1208         .cls    = &lapic_sysclass,
1209 };
1210
1211 static void __cpuinit apic_pm_activate(void)
1212 {
1213         apic_pm_state.active = 1;
1214 }
1215
1216 static int __init init_lapic_sysfs(void)
1217 {
1218         int error;
1219
1220         if (!cpu_has_apic)
1221                 return 0;
1222         /* XXX: remove suspend/resume procs if !apic_pm_state.active? */
1223
1224         error = sysdev_class_register(&lapic_sysclass);
1225         if (!error)
1226                 error = sysdev_register(&device_lapic);
1227         return error;
1228 }
1229 device_initcall(init_lapic_sysfs);
1230
1231 #else   /* CONFIG_PM */
1232
1233 static void apic_pm_activate(void) { }
1234
1235 #endif  /* CONFIG_PM */
1236
1237 /*
1238  * apic_is_clustered_box() -- Check if we can expect good TSC
1239  *
1240  * Thus far, the major user of this is IBM's Summit2 series:
1241  *
1242  * Clustered boxes may have unsynced TSC problems if they are
1243  * multi-chassis. Use available data to take a good guess.
1244  * If in doubt, go HPET.
1245  */
1246 __cpuinit int apic_is_clustered_box(void)
1247 {
1248         int i, clusters, zeros;
1249         unsigned id;
1250         u16 *bios_cpu_apicid;
1251         DECLARE_BITMAP(clustermap, NUM_APIC_CLUSTERS);
1252
1253         /*
1254          * there is not this kind of box with AMD CPU yet.
1255          * Some AMD box with quadcore cpu and 8 sockets apicid
1256          * will be [4, 0x23] or [8, 0x27] could be thought to
1257          * vsmp box still need checking...
1258          */
1259         if ((boot_cpu_data.x86_vendor == X86_VENDOR_AMD) && !is_vsmp_box())
1260                 return 0;
1261
1262         bios_cpu_apicid = early_per_cpu_ptr(x86_bios_cpu_apicid);
1263         bitmap_zero(clustermap, NUM_APIC_CLUSTERS);
1264
1265         for (i = 0; i < NR_CPUS; i++) {
1266                 /* are we being called early in kernel startup? */
1267                 if (bios_cpu_apicid) {
1268                         id = bios_cpu_apicid[i];
1269                 }
1270                 else if (i < nr_cpu_ids) {
1271                         if (cpu_present(i))
1272                                 id = per_cpu(x86_bios_cpu_apicid, i);
1273                         else
1274                                 continue;
1275                 }
1276                 else
1277                         break;
1278
1279                 if (id != BAD_APICID)
1280                         __set_bit(APIC_CLUSTERID(id), clustermap);
1281         }
1282
1283         /* Problem:  Partially populated chassis may not have CPUs in some of
1284          * the APIC clusters they have been allocated.  Only present CPUs have
1285          * x86_bios_cpu_apicid entries, thus causing zeroes in the bitmap.
1286          * Since clusters are allocated sequentially, count zeros only if
1287          * they are bounded by ones.
1288          */
1289         clusters = 0;
1290         zeros = 0;
1291         for (i = 0; i < NUM_APIC_CLUSTERS; i++) {
1292                 if (test_bit(i, clustermap)) {
1293                         clusters += 1 + zeros;
1294                         zeros = 0;
1295                 } else
1296                         ++zeros;
1297         }
1298
1299         /* ScaleMP vSMPowered boxes have one cluster per board and TSCs are
1300          * not guaranteed to be synced between boards
1301          */
1302         if (is_vsmp_box() && clusters > 1)
1303                 return 1;
1304
1305         /*
1306          * If clusters > 2, then should be multi-chassis.
1307          * May have to revisit this when multi-core + hyperthreaded CPUs come
1308          * out, but AFAIK this will work even for them.
1309          */
1310         return (clusters > 2);
1311 }
1312
1313 /*
1314  * APIC command line parameters
1315  */
1316 static int __init apic_set_verbosity(char *str)
1317 {
1318         if (str == NULL)  {
1319                 skip_ioapic_setup = 0;
1320                 ioapic_force = 1;
1321                 return 0;
1322         }
1323         if (strcmp("debug", str) == 0)
1324                 apic_verbosity = APIC_DEBUG;
1325         else if (strcmp("verbose", str) == 0)
1326                 apic_verbosity = APIC_VERBOSE;
1327         else {
1328                 printk(KERN_WARNING "APIC Verbosity level %s not recognised"
1329                                 " use apic=verbose or apic=debug\n", str);
1330                 return -EINVAL;
1331         }
1332
1333         return 0;
1334 }
1335 early_param("apic", apic_set_verbosity);
1336
1337 static __init int setup_disableapic(char *str)
1338 {
1339         disable_apic = 1;
1340         clear_cpu_cap(&boot_cpu_data, X86_FEATURE_APIC);
1341         return 0;
1342 }
1343 early_param("disableapic", setup_disableapic);
1344
1345 /* same as disableapic, for compatibility */
1346 static __init int setup_nolapic(char *str)
1347 {
1348         return setup_disableapic(str);
1349 }
1350 early_param("nolapic", setup_nolapic);
1351
1352 static int __init parse_lapic_timer_c2_ok(char *arg)
1353 {
1354         local_apic_timer_c2_ok = 1;
1355         return 0;
1356 }
1357 early_param("lapic_timer_c2_ok", parse_lapic_timer_c2_ok);
1358
1359 static __init int setup_noapictimer(char *str)
1360 {
1361         if (str[0] != ' ' && str[0] != 0)
1362                 return 0;
1363         disable_apic_timer = 1;
1364         return 1;
1365 }
1366 __setup("noapictimer", setup_noapictimer);
1367
1368 static __init int setup_apicpmtimer(char *s)
1369 {
1370         apic_calibrate_pmtmr = 1;
1371         notsc_setup(NULL);
1372         return 0;
1373 }
1374 __setup("apicpmtimer", setup_apicpmtimer);
1375
1376 static int __init lapic_insert_resource(void)
1377 {
1378         if (!apic_phys)
1379                 return -1;
1380
1381         /* Put local APIC into the resource map. */
1382         lapic_resource.start = apic_phys;
1383         lapic_resource.end = lapic_resource.start + PAGE_SIZE - 1;
1384         insert_resource(&iomem_resource, &lapic_resource);
1385
1386         return 0;
1387 }
1388
1389 /*
1390  * need call insert after e820_reserve_resources()
1391  * that is using request_resource
1392  */
1393 late_initcall(lapic_insert_resource);