]> nv-tegra.nvidia Code Review - linux-3.10.git/blob - include/asm-ppc/mpc85xx.h
[PATCH] ppc32: add 440ep support
[linux-3.10.git] / include / asm-ppc / mpc85xx.h
1 /*
2  * include/asm-ppc/mpc85xx.h
3  *
4  * MPC85xx definitions
5  *
6  * Maintainer: Kumar Gala <kumar.gala@freescale.com>
7  *
8  * Copyright 2004 Freescale Semiconductor, Inc
9  *
10  * This program is free software; you can redistribute  it and/or modify it
11  * under  the terms of  the GNU General  Public License as published by the
12  * Free Software Foundation;  either version 2 of the  License, or (at your
13  * option) any later version.
14  */
15
16 #ifdef __KERNEL__
17 #ifndef __ASM_MPC85xx_H__
18 #define __ASM_MPC85xx_H__
19
20 #include <linux/config.h>
21 #include <asm/mmu.h>
22
23 #ifdef CONFIG_85xx
24
25 #ifdef CONFIG_MPC8540_ADS
26 #include <platforms/85xx/mpc8540_ads.h>
27 #endif
28 #if defined(CONFIG_MPC8555_CDS) || defined(CONFIG_MPC8548_CDS)
29 #include <platforms/85xx/mpc8555_cds.h>
30 #endif
31 #ifdef CONFIG_MPC8560_ADS
32 #include <platforms/85xx/mpc8560_ads.h>
33 #endif
34 #ifdef CONFIG_SBC8560
35 #include <platforms/85xx/sbc8560.h>
36 #endif
37 #ifdef CONFIG_STX_GP3
38 #include <platforms/85xx/stx_gp3.h>
39 #endif
40
41 #define _IO_BASE        isa_io_base
42 #define _ISA_MEM_BASE   isa_mem_base
43 #ifdef CONFIG_PCI
44 #define PCI_DRAM_OFFSET pci_dram_offset
45 #else
46 #define PCI_DRAM_OFFSET 0
47 #endif
48
49 /*
50  * The "residual" board information structure the boot loader passes
51  * into the kernel.
52  */
53 extern unsigned char __res[];
54
55 /* Offset from CCSRBAR */
56 #define MPC85xx_CPM_OFFSET      (0x80000)
57 #define MPC85xx_CPM_SIZE        (0x40000)
58 #define MPC85xx_DMA_OFFSET      (0x21000)
59 #define MPC85xx_DMA_SIZE        (0x01000)
60 #define MPC85xx_DMA0_OFFSET     (0x21100)
61 #define MPC85xx_DMA0_SIZE       (0x00080)
62 #define MPC85xx_DMA1_OFFSET     (0x21180)
63 #define MPC85xx_DMA1_SIZE       (0x00080)
64 #define MPC85xx_DMA2_OFFSET     (0x21200)
65 #define MPC85xx_DMA2_SIZE       (0x00080)
66 #define MPC85xx_DMA3_OFFSET     (0x21280)
67 #define MPC85xx_DMA3_SIZE       (0x00080)
68 #define MPC85xx_ENET1_OFFSET    (0x24000)
69 #define MPC85xx_ENET1_SIZE      (0x01000)
70 #define MPC85xx_ENET2_OFFSET    (0x25000)
71 #define MPC85xx_ENET2_SIZE      (0x01000)
72 #define MPC85xx_ENET3_OFFSET    (0x26000)
73 #define MPC85xx_ENET3_SIZE      (0x01000)
74 #define MPC85xx_GUTS_OFFSET     (0xe0000)
75 #define MPC85xx_GUTS_SIZE       (0x01000)
76 #define MPC85xx_IIC1_OFFSET     (0x03000)
77 #define MPC85xx_IIC1_SIZE       (0x00100)
78 #define MPC85xx_OPENPIC_OFFSET  (0x40000)
79 #define MPC85xx_OPENPIC_SIZE    (0x40000)
80 #define MPC85xx_PCI1_OFFSET     (0x08000)
81 #define MPC85xx_PCI1_SIZE       (0x01000)
82 #define MPC85xx_PCI2_OFFSET     (0x09000)
83 #define MPC85xx_PCI2_SIZE       (0x01000)
84 #define MPC85xx_PERFMON_OFFSET  (0xe1000)
85 #define MPC85xx_PERFMON_SIZE    (0x01000)
86 #define MPC85xx_SEC2_OFFSET     (0x30000)
87 #define MPC85xx_SEC2_SIZE       (0x10000)
88 #define MPC85xx_UART0_OFFSET    (0x04500)
89 #define MPC85xx_UART0_SIZE      (0x00100)
90 #define MPC85xx_UART1_OFFSET    (0x04600)
91 #define MPC85xx_UART1_SIZE      (0x00100)
92
93 #define MPC85xx_CCSRBAR_SIZE    (1024*1024)
94
95 /* Let modules/drivers get at CCSRBAR */
96 extern phys_addr_t get_ccsrbar(void);
97
98 #ifdef MODULE
99 #define CCSRBAR get_ccsrbar()
100 #else
101 #define CCSRBAR BOARD_CCSRBAR
102 #endif
103
104 enum ppc_sys_devices {
105         MPC85xx_TSEC1,
106         MPC85xx_TSEC2,
107         MPC85xx_FEC,
108         MPC85xx_IIC1,
109         MPC85xx_DMA0,
110         MPC85xx_DMA1,
111         MPC85xx_DMA2,
112         MPC85xx_DMA3,
113         MPC85xx_DUART,
114         MPC85xx_PERFMON,
115         MPC85xx_SEC2,
116         MPC85xx_CPM_SPI,
117         MPC85xx_CPM_I2C,
118         MPC85xx_CPM_USB,
119         MPC85xx_CPM_SCC1,
120         MPC85xx_CPM_SCC2,
121         MPC85xx_CPM_SCC3,
122         MPC85xx_CPM_SCC4,
123         MPC85xx_CPM_FCC1,
124         MPC85xx_CPM_FCC2,
125         MPC85xx_CPM_FCC3,
126         MPC85xx_CPM_MCC1,
127         MPC85xx_CPM_MCC2,
128         MPC85xx_CPM_SMC1,
129         MPC85xx_CPM_SMC2,
130         MPC85xx_eTSEC1,
131         MPC85xx_eTSEC2,
132         MPC85xx_eTSEC3,
133         MPC85xx_eTSEC4,
134         MPC85xx_IIC2,
135 };
136
137 /* Internal interrupts are all Level Sensitive, and Positive Polarity */
138 #define MPC85XX_INTERNAL_IRQ_SENSES \
139         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  0 */       \
140         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  1 */       \
141         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  2 */       \
142         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  3 */       \
143         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  4 */       \
144         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  5 */       \
145         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  6 */       \
146         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  7 */       \
147         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  8 */       \
148         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal  9 */       \
149         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 10 */       \
150         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 11 */       \
151         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 12 */       \
152         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 13 */       \
153         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 14 */       \
154         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 15 */       \
155         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 16 */       \
156         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 17 */       \
157         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 18 */       \
158         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 19 */       \
159         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 20 */       \
160         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 21 */       \
161         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 22 */       \
162         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 23 */       \
163         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 24 */       \
164         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 25 */       \
165         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 26 */       \
166         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 27 */       \
167         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 28 */       \
168         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 29 */       \
169         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 30 */       \
170         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 31 */       \
171         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 32 */       \
172         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 33 */       \
173         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 34 */       \
174         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 35 */       \
175         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 36 */       \
176         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 37 */       \
177         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 38 */       \
178         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 39 */       \
179         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 40 */       \
180         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 41 */       \
181         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 42 */       \
182         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 43 */       \
183         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 44 */       \
184         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 45 */       \
185         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE),      /* Internal 46 */       \
186         (IRQ_SENSE_LEVEL | IRQ_POLARITY_POSITIVE)       /* Internal 47 */
187
188 #endif /* CONFIG_85xx */
189 #endif /* __ASM_MPC85xx_H__ */
190 #endif /* __KERNEL__ */