02ca69918d7c0992a943f7d7d856149f0145a9a3
[linux-3.10.git] / arch / sh / kernel / time.c
1 /*
2  *  arch/sh/kernel/time.c
3  *
4  *  Copyright (C) 1999  Tetsuya Okada & Niibe Yutaka
5  *  Copyright (C) 2000  Philipp Rumpf <prumpf@tux.org>
6  *  Copyright (C) 2002, 2003, 2004  Paul Mundt
7  *  Copyright (C) 2002  M. R. Brown  <mrbrown@linux-sh.org>
8  *
9  *  Some code taken from i386 version.
10  *    Copyright (C) 1991, 1992, 1995  Linus Torvalds
11  */
12
13 #include <linux/config.h>
14 #include <linux/errno.h>
15 #include <linux/module.h>
16 #include <linux/sched.h>
17 #include <linux/kernel.h>
18 #include <linux/param.h>
19 #include <linux/string.h>
20 #include <linux/mm.h>
21 #include <linux/interrupt.h>
22 #include <linux/time.h>
23 #include <linux/delay.h>
24 #include <linux/init.h>
25 #include <linux/smp.h>
26 #include <linux/profile.h>
27
28 #include <asm/processor.h>
29 #include <asm/uaccess.h>
30 #include <asm/io.h>
31 #include <asm/irq.h>
32 #include <asm/delay.h>
33 #include <asm/machvec.h>
34 #include <asm/rtc.h>
35 #include <asm/freq.h>
36 #include <asm/cpu/timer.h>
37 #ifdef CONFIG_SH_KGDB
38 #include <asm/kgdb.h>
39 #endif
40
41 #include <linux/timex.h>
42 #include <linux/irq.h>
43
44 #define TMU_TOCR_INIT   0x00
45 #define TMU0_TCR_INIT   0x0020
46 #define TMU_TSTR_INIT   1
47
48 #define TMU0_TCR_CALIB  0x0000
49
50 #ifdef CONFIG_CPU_SUBTYPE_ST40STB1
51 #define CLOCKGEN_MEMCLKCR 0xbb040038
52 #define MEMCLKCR_RATIO_MASK 0x7
53 #endif /* CONFIG_CPU_SUBTYPE_ST40STB1 */
54
55 extern unsigned long wall_jiffies;
56 #define TICK_SIZE (tick_nsec / 1000)
57 DEFINE_SPINLOCK(tmu0_lock);
58
59 u64 jiffies_64 = INITIAL_JIFFIES;
60
61 EXPORT_SYMBOL(jiffies_64);
62
63 /* XXX: Can we initialize this in a routine somewhere?  Dreamcast doesn't want
64  * these routines anywhere... */
65 #ifdef CONFIG_SH_RTC
66 void (*rtc_get_time)(struct timespec *) = sh_rtc_gettimeofday;
67 int (*rtc_set_time)(const time_t) = sh_rtc_settimeofday;
68 #else
69 void (*rtc_get_time)(struct timespec *);
70 int (*rtc_set_time)(const time_t);
71 #endif
72
73 #if defined(CONFIG_CPU_SUBTYPE_SH7300)
74 static int md_table[] = { 1, 2, 3, 4, 6, 8, 12 };
75 #endif
76 #if defined(CONFIG_CPU_SH3)
77 static int stc_multipliers[] = { 1, 2, 3, 4, 6, 1, 1, 1 };
78 static int stc_values[]      = { 0, 1, 4, 2, 5, 0, 0, 0 };
79 #define bfc_divisors stc_multipliers
80 #define bfc_values stc_values
81 static int ifc_divisors[]    = { 1, 2, 3, 4, 1, 1, 1, 1 };
82 static int ifc_values[]      = { 0, 1, 4, 2, 0, 0, 0, 0 };
83 static int pfc_divisors[]    = { 1, 2, 3, 4, 6, 1, 1, 1 };
84 static int pfc_values[]      = { 0, 1, 4, 2, 5, 0, 0, 0 };
85 #elif defined(CONFIG_CPU_SH4)
86 #if defined(CONFIG_CPU_SUBTYPE_SH73180)
87 static int ifc_divisors[] = { 1, 2, 3, 4, 6, 8, 12, 16 };
88 static int ifc_values[] = { 0, 1, 2, 3, 4, 5, 6, 7 };
89 #define bfc_divisors ifc_divisors       /* Same */
90 #define bfc_values ifc_values
91 #define pfc_divisors ifc_divisors       /* Same */
92 #define pfc_values ifc_values
93 #else
94 static int ifc_divisors[] = { 1, 2, 3, 4, 6, 8, 1, 1 };
95 static int ifc_values[]   = { 0, 1, 2, 3, 0, 4, 0, 5 };
96 #define bfc_divisors ifc_divisors       /* Same */
97 #define bfc_values ifc_values
98 static int pfc_divisors[] = { 2, 3, 4, 6, 8, 2, 2, 2 };
99 static int pfc_values[]   = { 0, 0, 1, 2, 0, 3, 0, 4 };
100 #endif
101 #else
102 #error "Unknown ifc/bfc/pfc/stc values for this processor"
103 #endif
104
105 /*
106  * Scheduler clock - returns current time in nanosec units.
107  */
108 unsigned long long sched_clock(void)
109 {
110         return (unsigned long long)jiffies * (1000000000 / HZ);
111 }
112
113 static unsigned long do_gettimeoffset(void)
114 {
115         int count;
116         unsigned long flags;
117
118         static int count_p = 0x7fffffff;    /* for the first call after boot */
119         static unsigned long jiffies_p = 0;
120
121         /*
122          * cache volatile jiffies temporarily; we have IRQs turned off.
123          */
124         unsigned long jiffies_t;
125
126         spin_lock_irqsave(&tmu0_lock, flags);
127         /* timer count may underflow right here */
128         count = ctrl_inl(TMU0_TCNT);    /* read the latched count */
129
130         jiffies_t = jiffies;
131
132         /*
133          * avoiding timer inconsistencies (they are rare, but they happen)...
134          * there is one kind of problem that must be avoided here:
135          *  1. the timer counter underflows
136          */
137
138         if( jiffies_t == jiffies_p ) {
139                 if( count > count_p ) {
140                         /* the nutcase */
141
142                         if(ctrl_inw(TMU0_TCR) & 0x100) { /* Check UNF bit */
143                                 /*
144                                  * We cannot detect lost timer interrupts ...
145                                  * well, that's why we call them lost, don't we? :)
146                                  * [hmm, on the Pentium and Alpha we can ... sort of]
147                                  */
148                                 count -= LATCH;
149                         } else {
150                                 printk("do_slow_gettimeoffset(): hardware timer problem?\n");
151                         }
152                 }
153         } else
154                 jiffies_p = jiffies_t;
155
156         count_p = count;
157         spin_unlock_irqrestore(&tmu0_lock, flags);
158
159         count = ((LATCH-1) - count) * TICK_SIZE;
160         count = (count + LATCH/2) / LATCH;
161
162         return count;
163 }
164
165 void do_gettimeofday(struct timeval *tv)
166 {
167         unsigned long seq;
168         unsigned long usec, sec;
169         unsigned long lost;
170
171         do {
172                 seq = read_seqbegin(&xtime_lock);
173                 usec = do_gettimeoffset();
174
175                 lost = jiffies - wall_jiffies;
176                 if (lost)
177                         usec += lost * (1000000 / HZ);
178
179                 sec = xtime.tv_sec;
180                 usec += xtime.tv_nsec / 1000;
181         } while (read_seqretry(&xtime_lock, seq));
182
183         while (usec >= 1000000) {
184                 usec -= 1000000;
185                 sec++;
186         }
187
188         tv->tv_sec = sec;
189         tv->tv_usec = usec;
190 }
191
192 EXPORT_SYMBOL(do_gettimeofday);
193
194 int do_settimeofday(struct timespec *tv)
195 {
196         time_t wtm_sec, sec = tv->tv_sec;
197         long wtm_nsec, nsec = tv->tv_nsec;
198
199         if ((unsigned long)tv->tv_nsec >= NSEC_PER_SEC)
200                 return -EINVAL;
201
202         write_seqlock_irq(&xtime_lock);
203         /*
204          * This is revolting. We need to set "xtime" correctly. However, the
205          * value in this location is the value at the most recent update of
206          * wall time.  Discover what correction gettimeofday() would have
207          * made, and then undo it!
208          */
209         nsec -= 1000 * (do_gettimeoffset() +
210                                 (jiffies - wall_jiffies) * (1000000 / HZ));
211
212         wtm_sec  = wall_to_monotonic.tv_sec + (xtime.tv_sec - sec);
213         wtm_nsec = wall_to_monotonic.tv_nsec + (xtime.tv_nsec - nsec);
214
215         set_normalized_timespec(&xtime, sec, nsec);
216         set_normalized_timespec(&wall_to_monotonic, wtm_sec, wtm_nsec);
217
218         ntp_clear();
219         write_sequnlock_irq(&xtime_lock);
220         clock_was_set();
221
222         return 0;
223 }
224
225 EXPORT_SYMBOL(do_settimeofday);
226
227 /* last time the RTC clock got updated */
228 static long last_rtc_update;
229
230 /*
231  * timer_interrupt() needs to keep up the real-time clock,
232  * as well as call the "do_timer()" routine every clocktick
233  */
234 static inline void do_timer_interrupt(int irq, struct pt_regs *regs)
235 {
236         do_timer(regs);
237 #ifndef CONFIG_SMP
238         update_process_times(user_mode(regs));
239 #endif
240         profile_tick(CPU_PROFILING, regs);
241
242 #ifdef CONFIG_HEARTBEAT
243         if (sh_mv.mv_heartbeat != NULL)
244                 sh_mv.mv_heartbeat();
245 #endif
246
247         /*
248          * If we have an externally synchronized Linux clock, then update
249          * RTC clock accordingly every ~11 minutes. Set_rtc_mmss() has to be
250          * called as close as possible to 500 ms before the new second starts.
251          */
252         if (ntp_synced() &&
253             xtime.tv_sec > last_rtc_update + 660 &&
254             (xtime.tv_nsec / 1000) >= 500000 - ((unsigned) TICK_SIZE) / 2 &&
255             (xtime.tv_nsec / 1000) <= 500000 + ((unsigned) TICK_SIZE) / 2) {
256                 if (rtc_set_time(xtime.tv_sec) == 0)
257                         last_rtc_update = xtime.tv_sec;
258                 else
259                         last_rtc_update = xtime.tv_sec - 600; /* do it again in 60 s */
260         }
261 }
262
263 /*
264  * This is the same as the above, except we _also_ save the current
265  * Time Stamp Counter value at the time of the timer interrupt, so that
266  * we later on can estimate the time of day more exactly.
267  */
268 static irqreturn_t timer_interrupt(int irq, void *dev_id, struct pt_regs *regs)
269 {
270         unsigned long timer_status;
271
272         /* Clear UNF bit */
273         timer_status = ctrl_inw(TMU0_TCR);
274         timer_status &= ~0x100;
275         ctrl_outw(timer_status, TMU0_TCR);
276
277         /*
278          * Here we are in the timer irq handler. We just have irqs locally
279          * disabled but we don't know if the timer_bh is running on the other
280          * CPU. We need to avoid to SMP race with it. NOTE: we don' t need
281          * the irq version of write_lock because as just said we have irq
282          * locally disabled. -arca
283          */
284         write_seqlock(&xtime_lock);
285         do_timer_interrupt(irq, regs);
286         write_sequnlock(&xtime_lock);
287
288         return IRQ_HANDLED;
289 }
290
291 /*
292  * Hah!  We'll see if this works (switching from usecs to nsecs).
293  */
294 static unsigned int __init get_timer_frequency(void)
295 {
296         u32 freq;
297         struct timespec ts1, ts2;
298         unsigned long diff_nsec;
299         unsigned long factor;
300
301         /* Setup the timer:  We don't want to generate interrupts, just
302          * have it count down at its natural rate.
303          */
304         ctrl_outb(0, TMU_TSTR);
305 #if !defined(CONFIG_CPU_SUBTYPE_SH7300)
306         ctrl_outb(TMU_TOCR_INIT, TMU_TOCR);
307 #endif
308         ctrl_outw(TMU0_TCR_CALIB, TMU0_TCR);
309         ctrl_outl(0xffffffff, TMU0_TCOR);
310         ctrl_outl(0xffffffff, TMU0_TCNT);
311
312         rtc_get_time(&ts2);
313
314         do {
315                 rtc_get_time(&ts1);
316         } while (ts1.tv_nsec == ts2.tv_nsec && ts1.tv_sec == ts2.tv_sec);
317
318         /* actually start the timer */
319         ctrl_outb(TMU_TSTR_INIT, TMU_TSTR);
320
321         do {
322                 rtc_get_time(&ts2);
323         } while (ts1.tv_nsec == ts2.tv_nsec && ts1.tv_sec == ts2.tv_sec);
324
325         freq = 0xffffffff - ctrl_inl(TMU0_TCNT);
326         if (ts2.tv_nsec < ts1.tv_nsec) {
327                 ts2.tv_nsec += 1000000000;
328                 ts2.tv_sec--;
329         }
330
331         diff_nsec = (ts2.tv_sec - ts1.tv_sec) * 1000000000 + (ts2.tv_nsec - ts1.tv_nsec);
332
333         /* this should work well if the RTC has a precision of n Hz, where
334          * n is an integer.  I don't think we have to worry about the other
335          * cases. */
336         factor = (1000000000 + diff_nsec/2) / diff_nsec;
337
338         if (factor * diff_nsec > 1100000000 ||
339             factor * diff_nsec <  900000000)
340                 panic("weird RTC (diff_nsec %ld)", diff_nsec);
341
342         return freq * factor;
343 }
344
345 void (*board_time_init)(void);
346 void (*board_timer_setup)(struct irqaction *irq);
347
348 static unsigned int sh_pclk_freq __initdata = CONFIG_SH_PCLK_FREQ;
349
350 static int __init sh_pclk_setup(char *str)
351 {
352         unsigned int freq;
353
354         if (get_option(&str, &freq))
355                 sh_pclk_freq = freq;
356
357         return 1;
358 }
359 __setup("sh_pclk=", sh_pclk_setup);
360
361 static struct irqaction irq0  = { timer_interrupt, SA_INTERRUPT, CPU_MASK_NONE, "timer", NULL, NULL};
362
363 void get_current_frequency_divisors(unsigned int *ifc, unsigned int *bfc, unsigned int *pfc)
364 {
365         unsigned int frqcr = ctrl_inw(FRQCR);
366
367 #if defined(CONFIG_CPU_SH3)
368 #if defined(CONFIG_CPU_SUBTYPE_SH7300)
369         *ifc = md_table[((frqcr & 0x0070) >> 4)];
370         *bfc = md_table[((frqcr & 0x0700) >> 8)];
371         *pfc = md_table[frqcr & 0x0007];
372 #elif defined(CONFIG_CPU_SUBTYPE_SH7705)
373         *bfc = stc_multipliers[(frqcr & 0x0300) >> 8];
374         *ifc = ifc_divisors[(frqcr & 0x0030) >> 4];
375         *pfc = pfc_divisors[frqcr & 0x0003];
376 #else
377         unsigned int tmp;
378
379         tmp  = (frqcr & 0x8000) >> 13;
380         tmp |= (frqcr & 0x0030) >>  4;
381         *bfc = stc_multipliers[tmp];
382         tmp  = (frqcr & 0x4000)  >> 12;
383         tmp |= (frqcr & 0x000c) >> 2;
384         *ifc = ifc_divisors[tmp];
385         tmp  = (frqcr & 0x2000) >> 11;
386         tmp |= frqcr & 0x0003;
387         *pfc = pfc_divisors[tmp];
388 #endif
389 #elif defined(CONFIG_CPU_SH4)
390 #if defined(CONFIG_CPU_SUBTYPE_SH73180)
391         *ifc = ifc_divisors[(frqcr>> 20) & 0x0007];
392         *bfc = bfc_divisors[(frqcr>> 12) & 0x0007];
393         *pfc = pfc_divisors[frqcr & 0x0007];
394 #else
395         *ifc = ifc_divisors[(frqcr >> 6) & 0x0007];
396         *bfc = bfc_divisors[(frqcr >> 3) & 0x0007];
397         *pfc = pfc_divisors[frqcr & 0x0007];
398 #endif
399 #endif
400 }
401
402 /*
403  * This bit of ugliness builds up accessor routines to get at both
404  * the divisors and the physical values.
405  */
406 #define _FREQ_TABLE(x) \
407         unsigned int get_##x##_divisor(unsigned int value)      \
408                 { return x##_divisors[value]; }                 \
409                                                                 \
410         unsigned int get_##x##_value(unsigned int divisor)      \
411                 { return x##_values[(divisor - 1)]; }
412
413 _FREQ_TABLE(ifc);
414 _FREQ_TABLE(bfc);
415 _FREQ_TABLE(pfc);
416
417 #ifdef CONFIG_CPU_SUBTYPE_ST40STB1
418
419 /*
420  * The ST40 divisors are totally different so we set the cpu data
421  * clocks using a different algorithm
422  *
423  * I've just plugged this from the 2.4 code
424  *      - Alex Bennee <kernel-hacker@bennee.com>
425  */
426 #define CCN_PVR_CHIP_SHIFT 24
427 #define CCN_PVR_CHIP_MASK  0xff
428 #define CCN_PVR_CHIP_ST40STB1 0x4
429
430
431 struct frqcr_data {
432         unsigned short frqcr;
433
434         struct {
435                 unsigned char multiplier;
436                 unsigned char divisor;
437         } factor[3];
438 };
439
440 static struct frqcr_data st40_frqcr_table[] = {
441         { 0x000, {{1,1}, {1,1}, {1,2}}},
442         { 0x002, {{1,1}, {1,1}, {1,4}}},
443         { 0x004, {{1,1}, {1,1}, {1,8}}},
444         { 0x008, {{1,1}, {1,2}, {1,2}}},
445         { 0x00A, {{1,1}, {1,2}, {1,4}}},
446         { 0x00C, {{1,1}, {1,2}, {1,8}}},
447         { 0x011, {{1,1}, {2,3}, {1,6}}},
448         { 0x013, {{1,1}, {2,3}, {1,3}}},
449         { 0x01A, {{1,1}, {1,2}, {1,4}}},
450         { 0x01C, {{1,1}, {1,2}, {1,8}}},
451         { 0x023, {{1,1}, {2,3}, {1,3}}},
452         { 0x02C, {{1,1}, {1,2}, {1,8}}},
453         { 0x048, {{1,2}, {1,2}, {1,4}}},
454         { 0x04A, {{1,2}, {1,2}, {1,6}}},
455         { 0x04C, {{1,2}, {1,2}, {1,8}}},
456         { 0x05A, {{1,2}, {1,3}, {1,6}}},
457         { 0x05C, {{1,2}, {1,3}, {1,6}}},
458         { 0x063, {{1,2}, {1,4}, {1,4}}},
459         { 0x06C, {{1,2}, {1,4}, {1,8}}},
460         { 0x091, {{1,3}, {1,3}, {1,6}}},
461         { 0x093, {{1,3}, {1,3}, {1,6}}},
462         { 0x0A3, {{1,3}, {1,6}, {1,6}}},
463         { 0x0DA, {{1,4}, {1,4}, {1,8}}},
464         { 0x0DC, {{1,4}, {1,4}, {1,8}}},
465         { 0x0EC, {{1,4}, {1,8}, {1,8}}},
466         { 0x123, {{1,4}, {1,4}, {1,8}}},
467         { 0x16C, {{1,4}, {1,8}, {1,8}}},
468 };
469
470 struct memclk_data {
471         unsigned char multiplier;
472         unsigned char divisor;
473 };
474
475 static struct memclk_data st40_memclk_table[8] = {
476         {1,1},  // 000
477         {1,2},  // 001
478         {1,3},  // 010
479         {2,3},  // 011
480         {1,4},  // 100
481         {1,6},  // 101
482         {1,8},  // 110
483         {1,8}   // 111
484 };
485
486 static void st40_specific_time_init(unsigned int module_clock, unsigned short frqcr)
487 {
488         unsigned int cpu_clock, master_clock, bus_clock, memory_clock;
489         struct frqcr_data *d;
490         int a;
491         unsigned long memclkcr;
492         struct memclk_data *e;
493
494         for (a = 0; a < ARRAY_SIZE(st40_frqcr_table); a++) {
495                 d = &st40_frqcr_table[a];
496
497                 if (d->frqcr == (frqcr & 0x1ff))
498                         break;
499         }
500
501         if (a == ARRAY_SIZE(st40_frqcr_table)) {
502                 d = st40_frqcr_table;
503
504                 printk("ERROR: Unrecognised FRQCR value (0x%x), "
505                        "using default multipliers\n", frqcr);
506         }
507
508         memclkcr = ctrl_inl(CLOCKGEN_MEMCLKCR);
509         e = &st40_memclk_table[memclkcr & MEMCLKCR_RATIO_MASK];
510
511         printk(KERN_INFO "Clock multipliers: CPU: %d/%d Bus: %d/%d "
512                "Mem: %d/%d Periph: %d/%d\n",
513                d->factor[0].multiplier, d->factor[0].divisor,
514                d->factor[1].multiplier, d->factor[1].divisor,
515                e->multiplier,           e->divisor,
516                d->factor[2].multiplier, d->factor[2].divisor);
517
518         master_clock = module_clock * d->factor[2].divisor
519                                     / d->factor[2].multiplier;
520         bus_clock    = master_clock * d->factor[1].multiplier
521                                     / d->factor[1].divisor;
522         memory_clock = master_clock * e->multiplier
523                                     / e->divisor;
524         cpu_clock    = master_clock * d->factor[0].multiplier
525                                     / d->factor[0].divisor;
526
527         current_cpu_data.cpu_clock    = cpu_clock;
528         current_cpu_data.master_clock = master_clock;
529         current_cpu_data.bus_clock    = bus_clock;
530         current_cpu_data.memory_clock = memory_clock;
531         current_cpu_data.module_clock = module_clock;
532 }
533 #endif
534
535 void __init time_init(void)
536 {
537         unsigned int timer_freq = 0;
538         unsigned int ifc, pfc, bfc;
539         unsigned long interval;
540 #ifdef CONFIG_CPU_SUBTYPE_ST40STB1
541         unsigned long pvr;
542         unsigned short frqcr;
543 #endif
544
545         if (board_time_init)
546                 board_time_init();
547
548         /*
549          * If we don't have an RTC (such as with the SH7300), don't attempt to
550          * probe the timer frequency. Rely on an either hardcoded peripheral
551          * clock value, or on the sh_pclk command line option. Note that we
552          * still need to have CONFIG_SH_PCLK_FREQ set in order for things like
553          * CLOCK_TICK_RATE to be sane.
554          */
555         current_cpu_data.module_clock = sh_pclk_freq;
556
557 #ifdef CONFIG_SH_PCLK_CALC
558         /* XXX: Switch this over to a more generic test. */
559         {
560                 unsigned int freq;
561
562                 /*
563                  * If we've specified a peripheral clock frequency, and we have
564                  * an RTC, compare it against the autodetected value. Complain
565                  * if there's a mismatch.
566                  */
567                 timer_freq = get_timer_frequency();
568                 freq = timer_freq * 4;
569
570                 if (sh_pclk_freq && (sh_pclk_freq/100*99 > freq || sh_pclk_freq/100*101 < freq)) {
571                         printk(KERN_NOTICE "Calculated peripheral clock value "
572                                "%d differs from sh_pclk value %d, fixing..\n",
573                                freq, sh_pclk_freq);
574                         current_cpu_data.module_clock = freq;
575                 }
576         }
577 #endif
578
579 #ifdef CONFIG_CPU_SUBTYPE_ST40STB1
580         /* XXX: Update ST40 code to use board_time_init() */
581         pvr = ctrl_inl(CCN_PVR);
582         frqcr = ctrl_inw(FRQCR);
583         printk("time.c ST40 Probe: PVR %08lx, FRQCR %04hx\n", pvr, frqcr);
584
585         if (((pvr >> CCN_PVR_CHIP_SHIFT) & CCN_PVR_CHIP_MASK) == CCN_PVR_CHIP_ST40STB1)
586                 st40_specific_time_init(current_cpu_data.module_clock, frqcr);
587         else
588 #endif
589                 get_current_frequency_divisors(&ifc, &bfc, &pfc);
590
591         if (rtc_get_time) {
592                 rtc_get_time(&xtime);
593         } else {
594                 xtime.tv_sec = mktime(2000, 1, 1, 0, 0, 0);
595                 xtime.tv_nsec = 0;
596         }
597
598         set_normalized_timespec(&wall_to_monotonic,
599                                 -xtime.tv_sec, -xtime.tv_nsec);
600
601         if (board_timer_setup) {
602                 board_timer_setup(&irq0);
603         } else {
604                 setup_irq(TIMER_IRQ, &irq0);
605         }
606
607         /*
608          * for ST40 chips the current_cpu_data should already be set
609          * so not having valid pfc/bfc/ifc shouldn't be a problem
610          */
611         if (!current_cpu_data.master_clock)
612                 current_cpu_data.master_clock = current_cpu_data.module_clock * pfc;
613         if (!current_cpu_data.bus_clock)
614                 current_cpu_data.bus_clock = current_cpu_data.master_clock / bfc;
615         if (!current_cpu_data.cpu_clock)
616                 current_cpu_data.cpu_clock = current_cpu_data.master_clock / ifc;
617
618         printk("CPU clock: %d.%02dMHz\n",
619                (current_cpu_data.cpu_clock / 1000000),
620                (current_cpu_data.cpu_clock % 1000000)/10000);
621         printk("Bus clock: %d.%02dMHz\n",
622                (current_cpu_data.bus_clock / 1000000),
623                (current_cpu_data.bus_clock % 1000000)/10000);
624 #ifdef CONFIG_CPU_SUBTYPE_ST40STB1
625         printk("Memory clock: %d.%02dMHz\n",
626                (current_cpu_data.memory_clock / 1000000),
627                (current_cpu_data.memory_clock % 1000000)/10000);
628 #endif
629         printk("Module clock: %d.%02dMHz\n",
630                (current_cpu_data.module_clock / 1000000),
631                (current_cpu_data.module_clock % 1000000)/10000);
632
633         interval = (current_cpu_data.module_clock/4 + HZ/2) / HZ;
634
635         printk("Interval = %ld\n", interval);
636
637         /* Start TMU0 */
638         ctrl_outb(0, TMU_TSTR);
639 #if !defined(CONFIG_CPU_SUBTYPE_SH7300)
640         ctrl_outb(TMU_TOCR_INIT, TMU_TOCR);
641 #endif
642         ctrl_outw(TMU0_TCR_INIT, TMU0_TCR);
643         ctrl_outl(interval, TMU0_TCOR);
644         ctrl_outl(interval, TMU0_TCNT);
645         ctrl_outb(TMU_TSTR_INIT, TMU_TSTR);
646
647 #if defined(CONFIG_SH_KGDB)
648         /*
649          * Set up kgdb as requested. We do it here because the serial
650          * init uses the timer vars we just set up for figuring baud.
651          */
652         kgdb_init();
653 #endif
654 }