x86: page.h: make pte_t a union to always include
[linux-2.6.git] / include / asm-x86 / paravirt.h
1 #ifndef __ASM_PARAVIRT_H
2 #define __ASM_PARAVIRT_H
3 /* Various instructions on x86 need to be replaced for
4  * para-virtualization: those hooks are defined here. */
5
6 #ifdef CONFIG_PARAVIRT
7 #include <asm/page.h>
8 #include <asm/asm.h>
9
10 /* Bitmask of what can be clobbered: usually at least eax. */
11 #define CLBR_NONE 0
12 #define CLBR_EAX  (1 << 0)
13 #define CLBR_ECX  (1 << 1)
14 #define CLBR_EDX  (1 << 2)
15
16 #ifdef CONFIG_X86_64
17 #define CLBR_RSI  (1 << 3)
18 #define CLBR_RDI  (1 << 4)
19 #define CLBR_R8   (1 << 5)
20 #define CLBR_R9   (1 << 6)
21 #define CLBR_R10  (1 << 7)
22 #define CLBR_R11  (1 << 8)
23 #define CLBR_ANY  ((1 << 9) - 1)
24 #include <asm/desc_defs.h>
25 #else
26 /* CLBR_ANY should match all regs platform has. For i386, that's just it */
27 #define CLBR_ANY  ((1 << 3) - 1)
28 #endif /* X86_64 */
29
30 #ifndef __ASSEMBLY__
31 #include <linux/types.h>
32 #include <linux/cpumask.h>
33 #include <asm/kmap_types.h>
34 #include <asm/desc_defs.h>
35
36 struct page;
37 struct thread_struct;
38 struct desc_ptr;
39 struct tss_struct;
40 struct mm_struct;
41 struct desc_struct;
42
43 /* general info */
44 struct pv_info {
45         unsigned int kernel_rpl;
46         int shared_kernel_pmd;
47         int paravirt_enabled;
48         const char *name;
49 };
50
51 struct pv_init_ops {
52         /*
53          * Patch may replace one of the defined code sequences with
54          * arbitrary code, subject to the same register constraints.
55          * This generally means the code is not free to clobber any
56          * registers other than EAX.  The patch function should return
57          * the number of bytes of code generated, as we nop pad the
58          * rest in generic code.
59          */
60         unsigned (*patch)(u8 type, u16 clobber, void *insnbuf,
61                           unsigned long addr, unsigned len);
62
63         /* Basic arch-specific setup */
64         void (*arch_setup)(void);
65         char *(*memory_setup)(void);
66         void (*post_allocator_init)(void);
67
68         /* Print a banner to identify the environment */
69         void (*banner)(void);
70 };
71
72
73 struct pv_lazy_ops {
74         /* Set deferred update mode, used for batching operations. */
75         void (*enter)(void);
76         void (*leave)(void);
77 };
78
79 struct pv_time_ops {
80         void (*time_init)(void);
81
82         /* Set and set time of day */
83         unsigned long (*get_wallclock)(void);
84         int (*set_wallclock)(unsigned long);
85
86         unsigned long long (*sched_clock)(void);
87         unsigned long (*get_cpu_khz)(void);
88 };
89
90 struct pv_cpu_ops {
91         /* hooks for various privileged instructions */
92         unsigned long (*get_debugreg)(int regno);
93         void (*set_debugreg)(int regno, unsigned long value);
94
95         void (*clts)(void);
96
97         unsigned long (*read_cr0)(void);
98         void (*write_cr0)(unsigned long);
99
100         unsigned long (*read_cr4_safe)(void);
101         unsigned long (*read_cr4)(void);
102         void (*write_cr4)(unsigned long);
103
104         /* Segment descriptor handling */
105         void (*load_tr_desc)(void);
106         void (*load_gdt)(const struct desc_ptr *);
107         void (*load_idt)(const struct desc_ptr *);
108         void (*store_gdt)(struct desc_ptr *);
109         void (*store_idt)(struct desc_ptr *);
110         void (*set_ldt)(const void *desc, unsigned entries);
111         unsigned long (*store_tr)(void);
112         void (*load_tls)(struct thread_struct *t, unsigned int cpu);
113         void (*write_ldt_entry)(struct desc_struct *ldt, int entrynum,
114                                 const void *desc);
115         void (*write_gdt_entry)(struct desc_struct *,
116                                 int entrynum, const void *desc, int size);
117         void (*write_idt_entry)(gate_desc *,
118                                 int entrynum, const gate_desc *gate);
119         void (*load_sp0)(struct tss_struct *tss, struct thread_struct *t);
120
121         void (*set_iopl_mask)(unsigned mask);
122
123         void (*wbinvd)(void);
124         void (*io_delay)(void);
125
126         /* cpuid emulation, mostly so that caps bits can be disabled */
127         void (*cpuid)(unsigned int *eax, unsigned int *ebx,
128                       unsigned int *ecx, unsigned int *edx);
129
130         /* MSR, PMC and TSR operations.
131            err = 0/-EFAULT.  wrmsr returns 0/-EFAULT. */
132         u64 (*read_msr)(unsigned int msr, int *err);
133         int (*write_msr)(unsigned int msr, unsigned low, unsigned high);
134
135         u64 (*read_tsc)(void);
136         u64 (*read_pmc)(int counter);
137         unsigned long long (*read_tscp)(unsigned int *aux);
138
139         /* These two are jmp to, not actually called. */
140         void (*irq_enable_syscall_ret)(void);
141         void (*iret)(void);
142
143         void (*swapgs)(void);
144
145         struct pv_lazy_ops lazy_mode;
146 };
147
148 struct pv_irq_ops {
149         void (*init_IRQ)(void);
150
151         /*
152          * Get/set interrupt state.  save_fl and restore_fl are only
153          * expected to use X86_EFLAGS_IF; all other bits
154          * returned from save_fl are undefined, and may be ignored by
155          * restore_fl.
156          */
157         unsigned long (*save_fl)(void);
158         void (*restore_fl)(unsigned long);
159         void (*irq_disable)(void);
160         void (*irq_enable)(void);
161         void (*safe_halt)(void);
162         void (*halt)(void);
163 };
164
165 struct pv_apic_ops {
166 #ifdef CONFIG_X86_LOCAL_APIC
167         /*
168          * Direct APIC operations, principally for VMI.  Ideally
169          * these shouldn't be in this interface.
170          */
171         void (*apic_write)(unsigned long reg, u32 v);
172         void (*apic_write_atomic)(unsigned long reg, u32 v);
173         u32 (*apic_read)(unsigned long reg);
174         void (*setup_boot_clock)(void);
175         void (*setup_secondary_clock)(void);
176
177         void (*startup_ipi_hook)(int phys_apicid,
178                                  unsigned long start_eip,
179                                  unsigned long start_esp);
180 #endif
181 };
182
183 struct pv_mmu_ops {
184         /*
185          * Called before/after init_mm pagetable setup. setup_start
186          * may reset %cr3, and may pre-install parts of the pagetable;
187          * pagetable setup is expected to preserve any existing
188          * mapping.
189          */
190         void (*pagetable_setup_start)(pgd_t *pgd_base);
191         void (*pagetable_setup_done)(pgd_t *pgd_base);
192
193         unsigned long (*read_cr2)(void);
194         void (*write_cr2)(unsigned long);
195
196         unsigned long (*read_cr3)(void);
197         void (*write_cr3)(unsigned long);
198
199         /*
200          * Hooks for intercepting the creation/use/destruction of an
201          * mm_struct.
202          */
203         void (*activate_mm)(struct mm_struct *prev,
204                             struct mm_struct *next);
205         void (*dup_mmap)(struct mm_struct *oldmm,
206                          struct mm_struct *mm);
207         void (*exit_mmap)(struct mm_struct *mm);
208
209
210         /* TLB operations */
211         void (*flush_tlb_user)(void);
212         void (*flush_tlb_kernel)(void);
213         void (*flush_tlb_single)(unsigned long addr);
214         void (*flush_tlb_others)(const cpumask_t *cpus, struct mm_struct *mm,
215                                  unsigned long va);
216
217         /* Hooks for allocating/releasing pagetable pages */
218         void (*alloc_pt)(struct mm_struct *mm, u32 pfn);
219         void (*alloc_pd)(u32 pfn);
220         void (*alloc_pd_clone)(u32 pfn, u32 clonepfn, u32 start, u32 count);
221         void (*release_pt)(u32 pfn);
222         void (*release_pd)(u32 pfn);
223
224         /* Pagetable manipulation functions */
225         void (*set_pte)(pte_t *ptep, pte_t pteval);
226         void (*set_pte_at)(struct mm_struct *mm, unsigned long addr,
227                            pte_t *ptep, pte_t pteval);
228         void (*set_pmd)(pmd_t *pmdp, pmd_t pmdval);
229         void (*pte_update)(struct mm_struct *mm, unsigned long addr, pte_t *ptep);
230         void (*pte_update_defer)(struct mm_struct *mm,
231                                  unsigned long addr, pte_t *ptep);
232
233 #ifdef CONFIG_X86_PAE
234         void (*set_pte_atomic)(pte_t *ptep, pte_t pteval);
235         void (*set_pte_present)(struct mm_struct *mm, unsigned long addr,
236                                 pte_t *ptep, pte_t pte);
237         void (*set_pud)(pud_t *pudp, pud_t pudval);
238         void (*pte_clear)(struct mm_struct *mm, unsigned long addr, pte_t *ptep);
239         void (*pmd_clear)(pmd_t *pmdp);
240
241         unsigned long long (*pte_val)(pte_t);
242         unsigned long long (*pmd_val)(pmd_t);
243         unsigned long long (*pgd_val)(pgd_t);
244
245         pte_t (*make_pte)(unsigned long long pte);
246         pmd_t (*make_pmd)(unsigned long long pmd);
247         pgd_t (*make_pgd)(unsigned long long pgd);
248 #else
249         unsigned long (*pte_val)(pte_t);
250         unsigned long (*pgd_val)(pgd_t);
251
252         pte_t (*make_pte)(unsigned long pte);
253         pgd_t (*make_pgd)(unsigned long pgd);
254 #endif
255
256 #ifdef CONFIG_HIGHPTE
257         void *(*kmap_atomic_pte)(struct page *page, enum km_type type);
258 #endif
259
260         struct pv_lazy_ops lazy_mode;
261 };
262
263 /* This contains all the paravirt structures: we get a convenient
264  * number for each function using the offset which we use to indicate
265  * what to patch. */
266 struct paravirt_patch_template
267 {
268         struct pv_init_ops pv_init_ops;
269         struct pv_time_ops pv_time_ops;
270         struct pv_cpu_ops pv_cpu_ops;
271         struct pv_irq_ops pv_irq_ops;
272         struct pv_apic_ops pv_apic_ops;
273         struct pv_mmu_ops pv_mmu_ops;
274 };
275
276 extern struct pv_info pv_info;
277 extern struct pv_init_ops pv_init_ops;
278 extern struct pv_time_ops pv_time_ops;
279 extern struct pv_cpu_ops pv_cpu_ops;
280 extern struct pv_irq_ops pv_irq_ops;
281 extern struct pv_apic_ops pv_apic_ops;
282 extern struct pv_mmu_ops pv_mmu_ops;
283
284 #define PARAVIRT_PATCH(x)                                       \
285         (offsetof(struct paravirt_patch_template, x) / sizeof(void *))
286
287 #define paravirt_type(op)                               \
288         [paravirt_typenum] "i" (PARAVIRT_PATCH(op)),    \
289         [paravirt_opptr] "m" (op)
290 #define paravirt_clobber(clobber)               \
291         [paravirt_clobber] "i" (clobber)
292
293 /*
294  * Generate some code, and mark it as patchable by the
295  * apply_paravirt() alternate instruction patcher.
296  */
297 #define _paravirt_alt(insn_string, type, clobber)       \
298         "771:\n\t" insn_string "\n" "772:\n"            \
299         ".pushsection .parainstructions,\"a\"\n"        \
300         _ASM_ALIGN "\n"                                 \
301         _ASM_PTR " 771b\n"                              \
302         "  .byte " type "\n"                            \
303         "  .byte 772b-771b\n"                           \
304         "  .short " clobber "\n"                        \
305         ".popsection\n"
306
307 /* Generate patchable code, with the default asm parameters. */
308 #define paravirt_alt(insn_string)                                       \
309         _paravirt_alt(insn_string, "%c[paravirt_typenum]", "%c[paravirt_clobber]")
310
311 /* Simple instruction patching code. */
312 #define DEF_NATIVE(ops, name, code)                                     \
313         extern const char start_##ops##_##name[], end_##ops##_##name[]; \
314         asm("start_" #ops "_" #name ": " code "; end_" #ops "_" #name ":")
315
316 unsigned paravirt_patch_nop(void);
317 unsigned paravirt_patch_ignore(unsigned len);
318 unsigned paravirt_patch_call(void *insnbuf,
319                              const void *target, u16 tgt_clobbers,
320                              unsigned long addr, u16 site_clobbers,
321                              unsigned len);
322 unsigned paravirt_patch_jmp(void *insnbuf, const void *target,
323                             unsigned long addr, unsigned len);
324 unsigned paravirt_patch_default(u8 type, u16 clobbers, void *insnbuf,
325                                 unsigned long addr, unsigned len);
326
327 unsigned paravirt_patch_insns(void *insnbuf, unsigned len,
328                               const char *start, const char *end);
329
330 unsigned native_patch(u8 type, u16 clobbers, void *ibuf,
331                       unsigned long addr, unsigned len);
332
333 int paravirt_disable_iospace(void);
334
335 /*
336  * This generates an indirect call based on the operation type number.
337  * The type number, computed in PARAVIRT_PATCH, is derived from the
338  * offset into the paravirt_patch_template structure, and can therefore be
339  * freely converted back into a structure offset.
340  */
341 #define PARAVIRT_CALL   "call *%[paravirt_opptr];"
342
343 /*
344  * These macros are intended to wrap calls through one of the paravirt
345  * ops structs, so that they can be later identified and patched at
346  * runtime.
347  *
348  * Normally, a call to a pv_op function is a simple indirect call:
349  * (pv_op_struct.operations)(args...).
350  *
351  * Unfortunately, this is a relatively slow operation for modern CPUs,
352  * because it cannot necessarily determine what the destination
353  * address is.  In this case, the address is a runtime constant, so at
354  * the very least we can patch the call to e a simple direct call, or
355  * ideally, patch an inline implementation into the callsite.  (Direct
356  * calls are essentially free, because the call and return addresses
357  * are completely predictable.)
358  *
359  * For i386, these macros rely on the standard gcc "regparm(3)" calling
360  * convention, in which the first three arguments are placed in %eax,
361  * %edx, %ecx (in that order), and the remaining arguments are placed
362  * on the stack.  All caller-save registers (eax,edx,ecx) are expected
363  * to be modified (either clobbered or used for return values).
364  * X86_64, on the other hand, already specifies a register-based calling
365  * conventions, returning at %rax, with parameteres going on %rdi, %rsi,
366  * %rdx, and %rcx. Note that for this reason, x86_64 does not need any
367  * special handling for dealing with 4 arguments, unlike i386.
368  * However, x86_64 also have to clobber all caller saved registers, which
369  * unfortunately, are quite a bit (r8 - r11)
370  *
371  * The call instruction itself is marked by placing its start address
372  * and size into the .parainstructions section, so that
373  * apply_paravirt() in arch/i386/kernel/alternative.c can do the
374  * appropriate patching under the control of the backend pv_init_ops
375  * implementation.
376  *
377  * Unfortunately there's no way to get gcc to generate the args setup
378  * for the call, and then allow the call itself to be generated by an
379  * inline asm.  Because of this, we must do the complete arg setup and
380  * return value handling from within these macros.  This is fairly
381  * cumbersome.
382  *
383  * There are 5 sets of PVOP_* macros for dealing with 0-4 arguments.
384  * It could be extended to more arguments, but there would be little
385  * to be gained from that.  For each number of arguments, there are
386  * the two VCALL and CALL variants for void and non-void functions.
387  *
388  * When there is a return value, the invoker of the macro must specify
389  * the return type.  The macro then uses sizeof() on that type to
390  * determine whether its a 32 or 64 bit value, and places the return
391  * in the right register(s) (just %eax for 32-bit, and %edx:%eax for
392  * 64-bit). For x86_64 machines, it just returns at %rax regardless of
393  * the return value size.
394  *
395  * 64-bit arguments are passed as a pair of adjacent 32-bit arguments
396  * i386 also passes 64-bit arguments as a pair of adjacent 32-bit arguments
397  * in low,high order
398  *
399  * Small structures are passed and returned in registers.  The macro
400  * calling convention can't directly deal with this, so the wrapper
401  * functions must do this.
402  *
403  * These PVOP_* macros are only defined within this header.  This
404  * means that all uses must be wrapped in inline functions.  This also
405  * makes sure the incoming and outgoing types are always correct.
406  */
407 #ifdef CONFIG_X86_32
408 #define PVOP_VCALL_ARGS                 unsigned long __eax, __edx, __ecx
409 #define PVOP_CALL_ARGS                  PVOP_VCALL_ARGS
410 #define PVOP_VCALL_CLOBBERS             "=a" (__eax), "=d" (__edx),     \
411                                         "=c" (__ecx)
412 #define PVOP_CALL_CLOBBERS              PVOP_VCALL_CLOBBERS
413 #define EXTRA_CLOBBERS
414 #define VEXTRA_CLOBBERS
415 #else
416 #define PVOP_VCALL_ARGS         unsigned long __edi, __esi, __edx, __ecx
417 #define PVOP_CALL_ARGS          PVOP_VCALL_ARGS, __eax
418 #define PVOP_VCALL_CLOBBERS     "=D" (__edi),                           \
419                                 "=S" (__esi), "=d" (__edx),             \
420                                 "=c" (__ecx)
421
422 #define PVOP_CALL_CLOBBERS      PVOP_VCALL_CLOBBERS, "=a" (__eax)
423
424 #define EXTRA_CLOBBERS   , "r8", "r9", "r10", "r11"
425 #define VEXTRA_CLOBBERS  , "rax", "r8", "r9", "r10", "r11"
426 #endif
427
428 #define __PVOP_CALL(rettype, op, pre, post, ...)                        \
429         ({                                                              \
430                 rettype __ret;                                          \
431                 PVOP_CALL_ARGS;                                 \
432                 /* This is 32-bit specific, but is okay in 64-bit */    \
433                 /* since this condition will never hold */              \
434                 if (sizeof(rettype) > sizeof(unsigned long)) {          \
435                         asm volatile(pre                                \
436                                      paravirt_alt(PARAVIRT_CALL)        \
437                                      post                               \
438                                      : PVOP_CALL_CLOBBERS               \
439                                      : paravirt_type(op),               \
440                                        paravirt_clobber(CLBR_ANY),      \
441                                        ##__VA_ARGS__                    \
442                                      : "memory", "cc" EXTRA_CLOBBERS);  \
443                         __ret = (rettype)((((u64)__edx) << 32) | __eax); \
444                 } else {                                                \
445                         asm volatile(pre                                \
446                                      paravirt_alt(PARAVIRT_CALL)        \
447                                      post                               \
448                                      : PVOP_CALL_CLOBBERS               \
449                                      : paravirt_type(op),               \
450                                        paravirt_clobber(CLBR_ANY),      \
451                                        ##__VA_ARGS__                    \
452                                      : "memory", "cc" EXTRA_CLOBBERS);  \
453                         __ret = (rettype)__eax;                         \
454                 }                                                       \
455                 __ret;                                                  \
456         })
457 #define __PVOP_VCALL(op, pre, post, ...)                                \
458         ({                                                              \
459                 PVOP_VCALL_ARGS;                                        \
460                 asm volatile(pre                                        \
461                              paravirt_alt(PARAVIRT_CALL)                \
462                              post                                       \
463                              : PVOP_VCALL_CLOBBERS                      \
464                              : paravirt_type(op),                       \
465                                paravirt_clobber(CLBR_ANY),              \
466                                ##__VA_ARGS__                            \
467                              : "memory", "cc" VEXTRA_CLOBBERS);         \
468         })
469
470 #define PVOP_CALL0(rettype, op)                                         \
471         __PVOP_CALL(rettype, op, "", "")
472 #define PVOP_VCALL0(op)                                                 \
473         __PVOP_VCALL(op, "", "")
474
475 #define PVOP_CALL1(rettype, op, arg1)                                   \
476         __PVOP_CALL(rettype, op, "", "", "0" ((unsigned long)(arg1)))
477 #define PVOP_VCALL1(op, arg1)                                           \
478         __PVOP_VCALL(op, "", "", "0" ((unsigned long)(arg1)))
479
480 #define PVOP_CALL2(rettype, op, arg1, arg2)                             \
481         __PVOP_CALL(rettype, op, "", "", "0" ((unsigned long)(arg1)),   \
482         "1" ((unsigned long)(arg2)))
483 #define PVOP_VCALL2(op, arg1, arg2)                                     \
484         __PVOP_VCALL(op, "", "", "0" ((unsigned long)(arg1)),           \
485         "1" ((unsigned long)(arg2)))
486
487 #define PVOP_CALL3(rettype, op, arg1, arg2, arg3)                       \
488         __PVOP_CALL(rettype, op, "", "", "0" ((unsigned long)(arg1)),   \
489         "1"((unsigned long)(arg2)), "2"((unsigned long)(arg3)))
490 #define PVOP_VCALL3(op, arg1, arg2, arg3)                               \
491         __PVOP_VCALL(op, "", "", "0" ((unsigned long)(arg1)),           \
492         "1"((unsigned long)(arg2)), "2"((unsigned long)(arg3)))
493
494 /* This is the only difference in x86_64. We can make it much simpler */
495 #ifdef CONFIG_X86_32
496 #define PVOP_CALL4(rettype, op, arg1, arg2, arg3, arg4)                 \
497         __PVOP_CALL(rettype, op,                                        \
498                     "push %[_arg4];", "lea 4(%%esp),%%esp;",            \
499                     "0" ((u32)(arg1)), "1" ((u32)(arg2)),               \
500                     "2" ((u32)(arg3)), [_arg4] "mr" ((u32)(arg4)))
501 #define PVOP_VCALL4(op, arg1, arg2, arg3, arg4)                         \
502         __PVOP_VCALL(op,                                                \
503                     "push %[_arg4];", "lea 4(%%esp),%%esp;",            \
504                     "0" ((u32)(arg1)), "1" ((u32)(arg2)),               \
505                     "2" ((u32)(arg3)), [_arg4] "mr" ((u32)(arg4)))
506 #else
507 #define PVOP_CALL4(rettype, op, arg1, arg2, arg3, arg4)                 \
508         __PVOP_CALL(rettype, op, "", "", "0" ((unsigned long)(arg1)),   \
509         "1"((unsigned long)(arg2)), "2"((unsigned long)(arg3)),         \
510         "3"((unsigned long)(arg4)))
511 #define PVOP_VCALL4(op, arg1, arg2, arg3, arg4)                         \
512         __PVOP_VCALL(op, "", "", "0" ((unsigned long)(arg1)),           \
513         "1"((unsigned long)(arg2)), "2"((unsigned long)(arg3)),         \
514         "3"((unsigned long)(arg4)))
515 #endif
516
517 static inline int paravirt_enabled(void)
518 {
519         return pv_info.paravirt_enabled;
520 }
521
522 static inline void load_sp0(struct tss_struct *tss,
523                              struct thread_struct *thread)
524 {
525         PVOP_VCALL2(pv_cpu_ops.load_sp0, tss, thread);
526 }
527
528 #define ARCH_SETUP                      pv_init_ops.arch_setup();
529 static inline unsigned long get_wallclock(void)
530 {
531         return PVOP_CALL0(unsigned long, pv_time_ops.get_wallclock);
532 }
533
534 static inline int set_wallclock(unsigned long nowtime)
535 {
536         return PVOP_CALL1(int, pv_time_ops.set_wallclock, nowtime);
537 }
538
539 static inline void (*choose_time_init(void))(void)
540 {
541         return pv_time_ops.time_init;
542 }
543
544 /* The paravirtualized CPUID instruction. */
545 static inline void __cpuid(unsigned int *eax, unsigned int *ebx,
546                            unsigned int *ecx, unsigned int *edx)
547 {
548         PVOP_VCALL4(pv_cpu_ops.cpuid, eax, ebx, ecx, edx);
549 }
550
551 /*
552  * These special macros can be used to get or set a debugging register
553  */
554 static inline unsigned long paravirt_get_debugreg(int reg)
555 {
556         return PVOP_CALL1(unsigned long, pv_cpu_ops.get_debugreg, reg);
557 }
558 #define get_debugreg(var, reg) var = paravirt_get_debugreg(reg)
559 static inline void set_debugreg(unsigned long val, int reg)
560 {
561         PVOP_VCALL2(pv_cpu_ops.set_debugreg, reg, val);
562 }
563
564 static inline void clts(void)
565 {
566         PVOP_VCALL0(pv_cpu_ops.clts);
567 }
568
569 static inline unsigned long read_cr0(void)
570 {
571         return PVOP_CALL0(unsigned long, pv_cpu_ops.read_cr0);
572 }
573
574 static inline void write_cr0(unsigned long x)
575 {
576         PVOP_VCALL1(pv_cpu_ops.write_cr0, x);
577 }
578
579 static inline unsigned long read_cr2(void)
580 {
581         return PVOP_CALL0(unsigned long, pv_mmu_ops.read_cr2);
582 }
583
584 static inline void write_cr2(unsigned long x)
585 {
586         PVOP_VCALL1(pv_mmu_ops.write_cr2, x);
587 }
588
589 static inline unsigned long read_cr3(void)
590 {
591         return PVOP_CALL0(unsigned long, pv_mmu_ops.read_cr3);
592 }
593
594 static inline void write_cr3(unsigned long x)
595 {
596         PVOP_VCALL1(pv_mmu_ops.write_cr3, x);
597 }
598
599 static inline unsigned long read_cr4(void)
600 {
601         return PVOP_CALL0(unsigned long, pv_cpu_ops.read_cr4);
602 }
603 static inline unsigned long read_cr4_safe(void)
604 {
605         return PVOP_CALL0(unsigned long, pv_cpu_ops.read_cr4_safe);
606 }
607
608 static inline void write_cr4(unsigned long x)
609 {
610         PVOP_VCALL1(pv_cpu_ops.write_cr4, x);
611 }
612
613 static inline void raw_safe_halt(void)
614 {
615         PVOP_VCALL0(pv_irq_ops.safe_halt);
616 }
617
618 static inline void halt(void)
619 {
620         PVOP_VCALL0(pv_irq_ops.safe_halt);
621 }
622
623 static inline void wbinvd(void)
624 {
625         PVOP_VCALL0(pv_cpu_ops.wbinvd);
626 }
627
628 #define get_kernel_rpl()  (pv_info.kernel_rpl)
629
630 static inline u64 paravirt_read_msr(unsigned msr, int *err)
631 {
632         return PVOP_CALL2(u64, pv_cpu_ops.read_msr, msr, err);
633 }
634 static inline int paravirt_write_msr(unsigned msr, unsigned low, unsigned high)
635 {
636         return PVOP_CALL3(int, pv_cpu_ops.write_msr, msr, low, high);
637 }
638
639 /* These should all do BUG_ON(_err), but our headers are too tangled. */
640 #define rdmsr(msr,val1,val2) do {               \
641         int _err;                               \
642         u64 _l = paravirt_read_msr(msr, &_err); \
643         val1 = (u32)_l;                         \
644         val2 = _l >> 32;                        \
645 } while(0)
646
647 #define wrmsr(msr,val1,val2) do {               \
648         paravirt_write_msr(msr, val1, val2);    \
649 } while(0)
650
651 #define rdmsrl(msr,val) do {                    \
652         int _err;                               \
653         val = paravirt_read_msr(msr, &_err);    \
654 } while(0)
655
656 #define wrmsrl(msr,val)         wrmsr(msr, (u32)((u64)(val)), ((u64)(val))>>32)
657 #define wrmsr_safe(msr,a,b)     paravirt_write_msr(msr, a, b)
658
659 /* rdmsr with exception handling */
660 #define rdmsr_safe(msr,a,b) ({                  \
661         int _err;                               \
662         u64 _l = paravirt_read_msr(msr, &_err); \
663         (*a) = (u32)_l;                         \
664         (*b) = _l >> 32;                        \
665         _err; })
666
667
668 static inline u64 paravirt_read_tsc(void)
669 {
670         return PVOP_CALL0(u64, pv_cpu_ops.read_tsc);
671 }
672
673 #define rdtscl(low) do {                        \
674         u64 _l = paravirt_read_tsc();           \
675         low = (int)_l;                          \
676 } while(0)
677
678 #define rdtscll(val) (val = paravirt_read_tsc())
679
680 static inline unsigned long long paravirt_sched_clock(void)
681 {
682         return PVOP_CALL0(unsigned long long, pv_time_ops.sched_clock);
683 }
684 #define calculate_cpu_khz() (pv_time_ops.get_cpu_khz())
685
686 static inline unsigned long long paravirt_read_pmc(int counter)
687 {
688         return PVOP_CALL1(u64, pv_cpu_ops.read_pmc, counter);
689 }
690
691 #define rdpmc(counter,low,high) do {            \
692         u64 _l = paravirt_read_pmc(counter);    \
693         low = (u32)_l;                          \
694         high = _l >> 32;                        \
695 } while(0)
696
697 static inline unsigned long long paravirt_rdtscp(unsigned int *aux)
698 {
699         return PVOP_CALL1(u64, pv_cpu_ops.read_tscp, aux);
700 }
701
702 #define rdtscp(low, high, aux)                          \
703 do {                                                    \
704         int __aux;                                      \
705         unsigned long __val = paravirt_rdtscp(&__aux);  \
706         (low) = (u32)__val;                             \
707         (high) = (u32)(__val >> 32);                    \
708         (aux) = __aux;                                  \
709 } while (0)
710
711 #define rdtscpll(val, aux)                              \
712 do {                                                    \
713         unsigned long __aux;                            \
714         val = paravirt_rdtscp(&__aux);                  \
715         (aux) = __aux;                                  \
716 } while (0)
717
718 static inline void load_TR_desc(void)
719 {
720         PVOP_VCALL0(pv_cpu_ops.load_tr_desc);
721 }
722 static inline void load_gdt(const struct desc_ptr *dtr)
723 {
724         PVOP_VCALL1(pv_cpu_ops.load_gdt, dtr);
725 }
726 static inline void load_idt(const struct desc_ptr *dtr)
727 {
728         PVOP_VCALL1(pv_cpu_ops.load_idt, dtr);
729 }
730 static inline void set_ldt(const void *addr, unsigned entries)
731 {
732         PVOP_VCALL2(pv_cpu_ops.set_ldt, addr, entries);
733 }
734 static inline void store_gdt(struct desc_ptr *dtr)
735 {
736         PVOP_VCALL1(pv_cpu_ops.store_gdt, dtr);
737 }
738 static inline void store_idt(struct desc_ptr *dtr)
739 {
740         PVOP_VCALL1(pv_cpu_ops.store_idt, dtr);
741 }
742 static inline unsigned long paravirt_store_tr(void)
743 {
744         return PVOP_CALL0(unsigned long, pv_cpu_ops.store_tr);
745 }
746 #define store_tr(tr)    ((tr) = paravirt_store_tr())
747 static inline void load_TLS(struct thread_struct *t, unsigned cpu)
748 {
749         PVOP_VCALL2(pv_cpu_ops.load_tls, t, cpu);
750 }
751
752 static inline void write_ldt_entry(struct desc_struct *dt, int entry,
753                                    const void *desc)
754 {
755         PVOP_VCALL3(pv_cpu_ops.write_ldt_entry, dt, entry, desc);
756 }
757
758 static inline void write_gdt_entry(struct desc_struct *dt, int entry,
759                                    void *desc, int type)
760 {
761         PVOP_VCALL4(pv_cpu_ops.write_gdt_entry, dt, entry, desc, type);
762 }
763
764 static inline void write_idt_entry(gate_desc *dt, int entry, const gate_desc *g)
765 {
766         PVOP_VCALL3(pv_cpu_ops.write_idt_entry, dt, entry, g);
767 }
768 static inline void set_iopl_mask(unsigned mask)
769 {
770         PVOP_VCALL1(pv_cpu_ops.set_iopl_mask, mask);
771 }
772
773 /* The paravirtualized I/O functions */
774 static inline void slow_down_io(void) {
775         pv_cpu_ops.io_delay();
776 #ifdef REALLY_SLOW_IO
777         pv_cpu_ops.io_delay();
778         pv_cpu_ops.io_delay();
779         pv_cpu_ops.io_delay();
780 #endif
781 }
782
783 #ifdef CONFIG_X86_LOCAL_APIC
784 /*
785  * Basic functions accessing APICs.
786  */
787 static inline void apic_write(unsigned long reg, u32 v)
788 {
789         PVOP_VCALL2(pv_apic_ops.apic_write, reg, v);
790 }
791
792 static inline void apic_write_atomic(unsigned long reg, u32 v)
793 {
794         PVOP_VCALL2(pv_apic_ops.apic_write_atomic, reg, v);
795 }
796
797 static inline u32 apic_read(unsigned long reg)
798 {
799         return PVOP_CALL1(unsigned long, pv_apic_ops.apic_read, reg);
800 }
801
802 static inline void setup_boot_clock(void)
803 {
804         PVOP_VCALL0(pv_apic_ops.setup_boot_clock);
805 }
806
807 static inline void setup_secondary_clock(void)
808 {
809         PVOP_VCALL0(pv_apic_ops.setup_secondary_clock);
810 }
811 #endif
812
813 static inline void paravirt_post_allocator_init(void)
814 {
815         if (pv_init_ops.post_allocator_init)
816                 (*pv_init_ops.post_allocator_init)();
817 }
818
819 static inline void paravirt_pagetable_setup_start(pgd_t *base)
820 {
821         (*pv_mmu_ops.pagetable_setup_start)(base);
822 }
823
824 static inline void paravirt_pagetable_setup_done(pgd_t *base)
825 {
826         (*pv_mmu_ops.pagetable_setup_done)(base);
827 }
828
829 #ifdef CONFIG_SMP
830 static inline void startup_ipi_hook(int phys_apicid, unsigned long start_eip,
831                                     unsigned long start_esp)
832 {
833         PVOP_VCALL3(pv_apic_ops.startup_ipi_hook,
834                     phys_apicid, start_eip, start_esp);
835 }
836 #endif
837
838 static inline void paravirt_activate_mm(struct mm_struct *prev,
839                                         struct mm_struct *next)
840 {
841         PVOP_VCALL2(pv_mmu_ops.activate_mm, prev, next);
842 }
843
844 static inline void arch_dup_mmap(struct mm_struct *oldmm,
845                                  struct mm_struct *mm)
846 {
847         PVOP_VCALL2(pv_mmu_ops.dup_mmap, oldmm, mm);
848 }
849
850 static inline void arch_exit_mmap(struct mm_struct *mm)
851 {
852         PVOP_VCALL1(pv_mmu_ops.exit_mmap, mm);
853 }
854
855 static inline void __flush_tlb(void)
856 {
857         PVOP_VCALL0(pv_mmu_ops.flush_tlb_user);
858 }
859 static inline void __flush_tlb_global(void)
860 {
861         PVOP_VCALL0(pv_mmu_ops.flush_tlb_kernel);
862 }
863 static inline void __flush_tlb_single(unsigned long addr)
864 {
865         PVOP_VCALL1(pv_mmu_ops.flush_tlb_single, addr);
866 }
867
868 static inline void flush_tlb_others(cpumask_t cpumask, struct mm_struct *mm,
869                                     unsigned long va)
870 {
871         PVOP_VCALL3(pv_mmu_ops.flush_tlb_others, &cpumask, mm, va);
872 }
873
874 static inline void paravirt_alloc_pt(struct mm_struct *mm, unsigned pfn)
875 {
876         PVOP_VCALL2(pv_mmu_ops.alloc_pt, mm, pfn);
877 }
878 static inline void paravirt_release_pt(unsigned pfn)
879 {
880         PVOP_VCALL1(pv_mmu_ops.release_pt, pfn);
881 }
882
883 static inline void paravirt_alloc_pd(unsigned pfn)
884 {
885         PVOP_VCALL1(pv_mmu_ops.alloc_pd, pfn);
886 }
887
888 static inline void paravirt_alloc_pd_clone(unsigned pfn, unsigned clonepfn,
889                                            unsigned start, unsigned count)
890 {
891         PVOP_VCALL4(pv_mmu_ops.alloc_pd_clone, pfn, clonepfn, start, count);
892 }
893 static inline void paravirt_release_pd(unsigned pfn)
894 {
895         PVOP_VCALL1(pv_mmu_ops.release_pd, pfn);
896 }
897
898 #ifdef CONFIG_HIGHPTE
899 static inline void *kmap_atomic_pte(struct page *page, enum km_type type)
900 {
901         unsigned long ret;
902         ret = PVOP_CALL2(unsigned long, pv_mmu_ops.kmap_atomic_pte, page, type);
903         return (void *)ret;
904 }
905 #endif
906
907 static inline void pte_update(struct mm_struct *mm, unsigned long addr,
908                               pte_t *ptep)
909 {
910         PVOP_VCALL3(pv_mmu_ops.pte_update, mm, addr, ptep);
911 }
912
913 static inline void pte_update_defer(struct mm_struct *mm, unsigned long addr,
914                                     pte_t *ptep)
915 {
916         PVOP_VCALL3(pv_mmu_ops.pte_update_defer, mm, addr, ptep);
917 }
918
919 #ifdef CONFIG_X86_PAE
920 static inline pte_t __pte(unsigned long long val)
921 {
922         unsigned long long ret = PVOP_CALL2(unsigned long long,
923                                             pv_mmu_ops.make_pte,
924                                             val, val >> 32);
925         return (pte_t) { .pte = ret };
926 }
927
928 static inline pmd_t __pmd(unsigned long long val)
929 {
930         return (pmd_t) { PVOP_CALL2(unsigned long long, pv_mmu_ops.make_pmd,
931                                     val, val >> 32) };
932 }
933
934 static inline pgd_t __pgd(unsigned long long val)
935 {
936         return (pgd_t) { PVOP_CALL2(unsigned long long, pv_mmu_ops.make_pgd,
937                                     val, val >> 32) };
938 }
939
940 static inline unsigned long long pte_val(pte_t x)
941 {
942         return PVOP_CALL2(unsigned long long, pv_mmu_ops.pte_val,
943                           x.pte_low, x.pte_high);
944 }
945
946 static inline unsigned long long pmd_val(pmd_t x)
947 {
948         return PVOP_CALL2(unsigned long long, pv_mmu_ops.pmd_val,
949                           x.pmd, x.pmd >> 32);
950 }
951
952 static inline unsigned long long pgd_val(pgd_t x)
953 {
954         return PVOP_CALL2(unsigned long long, pv_mmu_ops.pgd_val,
955                           x.pgd, x.pgd >> 32);
956 }
957
958 static inline void set_pte(pte_t *ptep, pte_t pteval)
959 {
960         PVOP_VCALL3(pv_mmu_ops.set_pte, ptep, pteval.pte_low, pteval.pte_high);
961 }
962
963 static inline void set_pte_at(struct mm_struct *mm, unsigned long addr,
964                               pte_t *ptep, pte_t pteval)
965 {
966         /* 5 arg words */
967         pv_mmu_ops.set_pte_at(mm, addr, ptep, pteval);
968 }
969
970 static inline void set_pte_atomic(pte_t *ptep, pte_t pteval)
971 {
972         PVOP_VCALL3(pv_mmu_ops.set_pte_atomic, ptep,
973                     pteval.pte_low, pteval.pte_high);
974 }
975
976 static inline void set_pte_present(struct mm_struct *mm, unsigned long addr,
977                                    pte_t *ptep, pte_t pte)
978 {
979         /* 5 arg words */
980         pv_mmu_ops.set_pte_present(mm, addr, ptep, pte);
981 }
982
983 static inline void set_pmd(pmd_t *pmdp, pmd_t pmdval)
984 {
985         PVOP_VCALL3(pv_mmu_ops.set_pmd, pmdp,
986                     pmdval.pmd, pmdval.pmd >> 32);
987 }
988
989 static inline void set_pud(pud_t *pudp, pud_t pudval)
990 {
991         PVOP_VCALL3(pv_mmu_ops.set_pud, pudp,
992                     pudval.pgd.pgd, pudval.pgd.pgd >> 32);
993 }
994
995 static inline void pte_clear(struct mm_struct *mm, unsigned long addr, pte_t *ptep)
996 {
997         PVOP_VCALL3(pv_mmu_ops.pte_clear, mm, addr, ptep);
998 }
999
1000 static inline void pmd_clear(pmd_t *pmdp)
1001 {
1002         PVOP_VCALL1(pv_mmu_ops.pmd_clear, pmdp);
1003 }
1004
1005 #else  /* !CONFIG_X86_PAE */
1006
1007 static inline pte_t __pte(unsigned long val)
1008 {
1009         return (pte_t) { PVOP_CALL1(unsigned long, pv_mmu_ops.make_pte, val) };
1010 }
1011
1012 static inline pgd_t __pgd(unsigned long val)
1013 {
1014         return (pgd_t) { PVOP_CALL1(unsigned long, pv_mmu_ops.make_pgd, val) };
1015 }
1016
1017 static inline unsigned long pte_val(pte_t x)
1018 {
1019         return PVOP_CALL1(unsigned long, pv_mmu_ops.pte_val, x.pte_low);
1020 }
1021
1022 static inline unsigned long pgd_val(pgd_t x)
1023 {
1024         return PVOP_CALL1(unsigned long, pv_mmu_ops.pgd_val, x.pgd);
1025 }
1026
1027 static inline void set_pte(pte_t *ptep, pte_t pteval)
1028 {
1029         PVOP_VCALL2(pv_mmu_ops.set_pte, ptep, pteval.pte_low);
1030 }
1031
1032 static inline void set_pte_at(struct mm_struct *mm, unsigned long addr,
1033                               pte_t *ptep, pte_t pteval)
1034 {
1035         PVOP_VCALL4(pv_mmu_ops.set_pte_at, mm, addr, ptep, pteval.pte_low);
1036 }
1037
1038 static inline void set_pmd(pmd_t *pmdp, pmd_t pmdval)
1039 {
1040         PVOP_VCALL2(pv_mmu_ops.set_pmd, pmdp, pmdval.pud.pgd.pgd);
1041 }
1042 #endif  /* CONFIG_X86_PAE */
1043
1044 /* Lazy mode for batching updates / context switch */
1045 enum paravirt_lazy_mode {
1046         PARAVIRT_LAZY_NONE,
1047         PARAVIRT_LAZY_MMU,
1048         PARAVIRT_LAZY_CPU,
1049 };
1050
1051 enum paravirt_lazy_mode paravirt_get_lazy_mode(void);
1052 void paravirt_enter_lazy_cpu(void);
1053 void paravirt_leave_lazy_cpu(void);
1054 void paravirt_enter_lazy_mmu(void);
1055 void paravirt_leave_lazy_mmu(void);
1056 void paravirt_leave_lazy(enum paravirt_lazy_mode mode);
1057
1058 #define  __HAVE_ARCH_ENTER_LAZY_CPU_MODE
1059 static inline void arch_enter_lazy_cpu_mode(void)
1060 {
1061         PVOP_VCALL0(pv_cpu_ops.lazy_mode.enter);
1062 }
1063
1064 static inline void arch_leave_lazy_cpu_mode(void)
1065 {
1066         PVOP_VCALL0(pv_cpu_ops.lazy_mode.leave);
1067 }
1068
1069 static inline void arch_flush_lazy_cpu_mode(void)
1070 {
1071         if (unlikely(paravirt_get_lazy_mode() == PARAVIRT_LAZY_CPU)) {
1072                 arch_leave_lazy_cpu_mode();
1073                 arch_enter_lazy_cpu_mode();
1074         }
1075 }
1076
1077
1078 #define  __HAVE_ARCH_ENTER_LAZY_MMU_MODE
1079 static inline void arch_enter_lazy_mmu_mode(void)
1080 {
1081         PVOP_VCALL0(pv_mmu_ops.lazy_mode.enter);
1082 }
1083
1084 static inline void arch_leave_lazy_mmu_mode(void)
1085 {
1086         PVOP_VCALL0(pv_mmu_ops.lazy_mode.leave);
1087 }
1088
1089 static inline void arch_flush_lazy_mmu_mode(void)
1090 {
1091         if (unlikely(paravirt_get_lazy_mode() == PARAVIRT_LAZY_MMU)) {
1092                 arch_leave_lazy_mmu_mode();
1093                 arch_enter_lazy_mmu_mode();
1094         }
1095 }
1096
1097 void _paravirt_nop(void);
1098 #define paravirt_nop    ((void *)_paravirt_nop)
1099
1100 /* These all sit in the .parainstructions section to tell us what to patch. */
1101 struct paravirt_patch_site {
1102         u8 *instr;              /* original instructions */
1103         u8 instrtype;           /* type of this instruction */
1104         u8 len;                 /* length of original instruction */
1105         u16 clobbers;           /* what registers you may clobber */
1106 };
1107
1108 extern struct paravirt_patch_site __parainstructions[],
1109         __parainstructions_end[];
1110
1111 #ifdef CONFIG_X86_32
1112 #define PV_SAVE_REGS "pushl %%ecx; pushl %%edx;"
1113 #define PV_RESTORE_REGS "popl %%edx; popl %%ecx"
1114 #define PV_FLAGS_ARG "0"
1115 #define PV_EXTRA_CLOBBERS
1116 #define PV_VEXTRA_CLOBBERS
1117 #else
1118 /* We save some registers, but all of them, that's too much. We clobber all
1119  * caller saved registers but the argument parameter */
1120 #define PV_SAVE_REGS "pushq %%rdi;"
1121 #define PV_RESTORE_REGS "popq %%rdi;"
1122 #define PV_EXTRA_CLOBBERS EXTRA_CLOBBERS, "rcx" , "rdx"
1123 #define PV_VEXTRA_CLOBBERS EXTRA_CLOBBERS, "rdi", "rcx" , "rdx"
1124 #define PV_FLAGS_ARG "D"
1125 #endif
1126
1127 static inline unsigned long __raw_local_save_flags(void)
1128 {
1129         unsigned long f;
1130
1131         asm volatile(paravirt_alt(PV_SAVE_REGS
1132                                   PARAVIRT_CALL
1133                                   PV_RESTORE_REGS)
1134                      : "=a"(f)
1135                      : paravirt_type(pv_irq_ops.save_fl),
1136                        paravirt_clobber(CLBR_EAX)
1137                      : "memory", "cc" PV_VEXTRA_CLOBBERS);
1138         return f;
1139 }
1140
1141 static inline void raw_local_irq_restore(unsigned long f)
1142 {
1143         asm volatile(paravirt_alt(PV_SAVE_REGS
1144                                   PARAVIRT_CALL
1145                                   PV_RESTORE_REGS)
1146                      : "=a"(f)
1147                      : PV_FLAGS_ARG(f),
1148                        paravirt_type(pv_irq_ops.restore_fl),
1149                        paravirt_clobber(CLBR_EAX)
1150                      : "memory", "cc" PV_EXTRA_CLOBBERS);
1151 }
1152
1153 static inline void raw_local_irq_disable(void)
1154 {
1155         asm volatile(paravirt_alt(PV_SAVE_REGS
1156                                   PARAVIRT_CALL
1157                                   PV_RESTORE_REGS)
1158                      :
1159                      : paravirt_type(pv_irq_ops.irq_disable),
1160                        paravirt_clobber(CLBR_EAX)
1161                      : "memory", "eax", "cc" PV_EXTRA_CLOBBERS);
1162 }
1163
1164 static inline void raw_local_irq_enable(void)
1165 {
1166         asm volatile(paravirt_alt(PV_SAVE_REGS
1167                                   PARAVIRT_CALL
1168                                   PV_RESTORE_REGS)
1169                      :
1170                      : paravirt_type(pv_irq_ops.irq_enable),
1171                        paravirt_clobber(CLBR_EAX)
1172                      : "memory", "eax", "cc" PV_EXTRA_CLOBBERS);
1173 }
1174
1175 static inline unsigned long __raw_local_irq_save(void)
1176 {
1177         unsigned long f;
1178
1179         f = __raw_local_save_flags();
1180         raw_local_irq_disable();
1181         return f;
1182 }
1183
1184 /* Make sure as little as possible of this mess escapes. */
1185 #undef PARAVIRT_CALL
1186 #undef __PVOP_CALL
1187 #undef __PVOP_VCALL
1188 #undef PVOP_VCALL0
1189 #undef PVOP_CALL0
1190 #undef PVOP_VCALL1
1191 #undef PVOP_CALL1
1192 #undef PVOP_VCALL2
1193 #undef PVOP_CALL2
1194 #undef PVOP_VCALL3
1195 #undef PVOP_CALL3
1196 #undef PVOP_VCALL4
1197 #undef PVOP_CALL4
1198
1199 #else  /* __ASSEMBLY__ */
1200
1201 #define _PVSITE(ptype, clobbers, ops, word, algn)       \
1202 771:;                                           \
1203         ops;                                    \
1204 772:;                                           \
1205         .pushsection .parainstructions,"a";     \
1206          .align algn;                           \
1207          word 771b;                             \
1208          .byte ptype;                           \
1209          .byte 772b-771b;                       \
1210          .short clobbers;                       \
1211         .popsection
1212
1213
1214 #ifdef CONFIG_X86_64
1215 #define PV_SAVE_REGS   pushq %rax; pushq %rdi; pushq %rcx; pushq %rdx
1216 #define PV_RESTORE_REGS popq %rdx; popq %rcx; popq %rdi; popq %rax
1217 #define PARA_PATCH(struct, off)        ((PARAVIRT_PATCH_##struct + (off)) / 8)
1218 #define PARA_SITE(ptype, clobbers, ops) _PVSITE(ptype, clobbers, ops, .quad, 8)
1219 #else
1220 #define PV_SAVE_REGS   pushl %eax; pushl %edi; pushl %ecx; pushl %edx
1221 #define PV_RESTORE_REGS popl %edx; popl %ecx; popl %edi; popl %eax
1222 #define PARA_PATCH(struct, off)        ((PARAVIRT_PATCH_##struct + (off)) / 4)
1223 #define PARA_SITE(ptype, clobbers, ops) _PVSITE(ptype, clobbers, ops, .long, 4)
1224 #endif
1225
1226 #define INTERRUPT_RETURN                                                \
1227         PARA_SITE(PARA_PATCH(pv_cpu_ops, PV_CPU_iret), CLBR_NONE,       \
1228                   jmp *%cs:pv_cpu_ops+PV_CPU_iret)
1229
1230 #define DISABLE_INTERRUPTS(clobbers)                                    \
1231         PARA_SITE(PARA_PATCH(pv_irq_ops, PV_IRQ_irq_disable), clobbers, \
1232                   PV_SAVE_REGS;                 \
1233                   call *%cs:pv_irq_ops+PV_IRQ_irq_disable;              \
1234                   PV_RESTORE_REGS;)                     \
1235
1236 #define ENABLE_INTERRUPTS(clobbers)                                     \
1237         PARA_SITE(PARA_PATCH(pv_irq_ops, PV_IRQ_irq_enable), clobbers,  \
1238                   PV_SAVE_REGS;                 \
1239                   call *%cs:pv_irq_ops+PV_IRQ_irq_enable;               \
1240                   PV_RESTORE_REGS;)
1241
1242 #define ENABLE_INTERRUPTS_SYSCALL_RET                                   \
1243         PARA_SITE(PARA_PATCH(pv_cpu_ops, PV_CPU_irq_enable_syscall_ret),\
1244                   CLBR_NONE,                                            \
1245                   jmp *%cs:pv_cpu_ops+PV_CPU_irq_enable_syscall_ret)
1246
1247
1248 #ifdef CONFIG_X86_32
1249 #define GET_CR0_INTO_EAX                        \
1250         push %ecx; push %edx;                   \
1251         call *pv_cpu_ops+PV_CPU_read_cr0;       \
1252         pop %edx; pop %ecx
1253 #else
1254 #define SWAPGS                                                          \
1255         PARA_SITE(PARA_PATCH(pv_cpu_ops, PV_CPU_swapgs), CLBR_NONE,     \
1256                   PV_SAVE_REGS;                                         \
1257                   call *pv_cpu_ops+PV_CPU_swapgs;                       \
1258                   PV_RESTORE_REGS                                       \
1259                  )
1260
1261 #define GET_CR2_INTO_RCX                        \
1262         call *pv_mmu_ops+PV_MMU_read_cr2;       \
1263         movq %rax, %rcx;                        \
1264         xorq %rax, %rax;
1265
1266 #endif
1267
1268 #endif /* __ASSEMBLY__ */
1269 #endif /* CONFIG_PARAVIRT */
1270 #endif  /* __ASM_PARAVIRT_H */