powerpc/pseries: Pass CPPR value to H_XIRR hcall
[linux-2.6.git] / arch / powerpc / platforms / pseries / xics.c
1 /*
2  * arch/powerpc/platforms/pseries/xics.c
3  *
4  * Copyright 2000 IBM Corporation.
5  *
6  *  This program is free software; you can redistribute it and/or
7  *  modify it under the terms of the GNU General Public License
8  *  as published by the Free Software Foundation; either version
9  *  2 of the License, or (at your option) any later version.
10  */
11
12 #include <linux/types.h>
13 #include <linux/threads.h>
14 #include <linux/kernel.h>
15 #include <linux/irq.h>
16 #include <linux/smp.h>
17 #include <linux/interrupt.h>
18 #include <linux/init.h>
19 #include <linux/radix-tree.h>
20 #include <linux/cpu.h>
21 #include <linux/msi.h>
22 #include <linux/of.h>
23 #include <linux/percpu.h>
24
25 #include <asm/firmware.h>
26 #include <asm/io.h>
27 #include <asm/pgtable.h>
28 #include <asm/smp.h>
29 #include <asm/rtas.h>
30 #include <asm/hvcall.h>
31 #include <asm/machdep.h>
32
33 #include "xics.h"
34 #include "plpar_wrappers.h"
35
36 static struct irq_host *xics_host;
37
38 #define XICS_IPI                2
39 #define XICS_IRQ_SPURIOUS       0
40
41 /* Want a priority other than 0.  Various HW issues require this. */
42 #define DEFAULT_PRIORITY        5
43
44 /*
45  * Mark IPIs as higher priority so we can take them inside interrupts that
46  * arent marked IRQF_DISABLED
47  */
48 #define IPI_PRIORITY            4
49
50 /* The least favored priority */
51 #define LOWEST_PRIORITY         0xFF
52
53 /* The number of priorities defined above */
54 #define MAX_NUM_PRIORITIES      3
55
56 static unsigned int default_server = 0xFF;
57 static unsigned int default_distrib_server = 0;
58 static unsigned int interrupt_server_size = 8;
59
60 /* RTAS service tokens */
61 static int ibm_get_xive;
62 static int ibm_set_xive;
63 static int ibm_int_on;
64 static int ibm_int_off;
65
66 struct xics_cppr {
67         unsigned char stack[MAX_NUM_PRIORITIES];
68         int index;
69 };
70
71 static DEFINE_PER_CPU(struct xics_cppr, xics_cppr);
72
73 /* Direct hardware low level accessors */
74
75 /* The part of the interrupt presentation layer that we care about */
76 struct xics_ipl {
77         union {
78                 u32 word;
79                 u8 bytes[4];
80         } xirr_poll;
81         union {
82                 u32 word;
83                 u8 bytes[4];
84         } xirr;
85         u32 dummy;
86         union {
87                 u32 word;
88                 u8 bytes[4];
89         } qirr;
90 };
91
92 static struct xics_ipl __iomem *xics_per_cpu[NR_CPUS];
93
94 static inline unsigned int direct_xirr_info_get(void)
95 {
96         int cpu = smp_processor_id();
97
98         return in_be32(&xics_per_cpu[cpu]->xirr.word);
99 }
100
101 static inline void direct_xirr_info_set(unsigned int value)
102 {
103         int cpu = smp_processor_id();
104
105         out_be32(&xics_per_cpu[cpu]->xirr.word, value);
106 }
107
108 static inline void direct_cppr_info(u8 value)
109 {
110         int cpu = smp_processor_id();
111
112         out_8(&xics_per_cpu[cpu]->xirr.bytes[0], value);
113 }
114
115 static inline void direct_qirr_info(int n_cpu, u8 value)
116 {
117         out_8(&xics_per_cpu[n_cpu]->qirr.bytes[0], value);
118 }
119
120
121 /* LPAR low level accessors */
122
123 static inline unsigned int lpar_xirr_info_get(unsigned char cppr)
124 {
125         unsigned long lpar_rc;
126         unsigned long return_value;
127
128         lpar_rc = plpar_xirr(&return_value, cppr);
129         if (lpar_rc != H_SUCCESS)
130                 panic(" bad return code xirr - rc = %lx\n", lpar_rc);
131         return (unsigned int)return_value;
132 }
133
134 static inline void lpar_xirr_info_set(unsigned int value)
135 {
136         unsigned long lpar_rc;
137
138         lpar_rc = plpar_eoi(value);
139         if (lpar_rc != H_SUCCESS)
140                 panic("bad return code EOI - rc = %ld, value=%x\n", lpar_rc,
141                       value);
142 }
143
144 static inline void lpar_cppr_info(u8 value)
145 {
146         unsigned long lpar_rc;
147
148         lpar_rc = plpar_cppr(value);
149         if (lpar_rc != H_SUCCESS)
150                 panic("bad return code cppr - rc = %lx\n", lpar_rc);
151 }
152
153 static inline void lpar_qirr_info(int n_cpu , u8 value)
154 {
155         unsigned long lpar_rc;
156
157         lpar_rc = plpar_ipi(get_hard_smp_processor_id(n_cpu), value);
158         if (lpar_rc != H_SUCCESS)
159                 panic("bad return code qirr - rc = %lx\n", lpar_rc);
160 }
161
162
163 /* Interface to generic irq subsystem */
164
165 #ifdef CONFIG_SMP
166 static int get_irq_server(unsigned int virq, cpumask_t cpumask,
167                           unsigned int strict_check)
168 {
169         int server;
170         /* For the moment only implement delivery to all cpus or one cpu */
171         cpumask_t tmp = CPU_MASK_NONE;
172
173         if (!distribute_irqs)
174                 return default_server;
175
176         if (!cpus_equal(cpumask, CPU_MASK_ALL)) {
177                 cpus_and(tmp, cpu_online_map, cpumask);
178
179                 server = first_cpu(tmp);
180
181                 if (server < NR_CPUS)
182                         return get_hard_smp_processor_id(server);
183
184                 if (strict_check)
185                         return -1;
186         }
187
188         if (cpus_equal(cpu_online_map, cpu_present_map))
189                 return default_distrib_server;
190
191         return default_server;
192 }
193 #else
194 #define get_irq_server(virq, cpumask, strict_check) (default_server)
195 #endif
196
197 static void xics_unmask_irq(unsigned int virq)
198 {
199         unsigned int irq;
200         int call_status;
201         int server;
202
203         pr_devel("xics: unmask virq %d\n", virq);
204
205         irq = (unsigned int)irq_map[virq].hwirq;
206         pr_devel(" -> map to hwirq 0x%x\n", irq);
207         if (irq == XICS_IPI || irq == XICS_IRQ_SPURIOUS)
208                 return;
209
210         server = get_irq_server(virq, *(irq_to_desc(virq)->affinity), 0);
211
212         call_status = rtas_call(ibm_set_xive, 3, 1, NULL, irq, server,
213                                 DEFAULT_PRIORITY);
214         if (call_status != 0) {
215                 printk(KERN_ERR
216                         "%s: ibm_set_xive irq %u server %x returned %d\n",
217                         __func__, irq, server, call_status);
218                 return;
219         }
220
221         /* Now unmask the interrupt (often a no-op) */
222         call_status = rtas_call(ibm_int_on, 1, 1, NULL, irq);
223         if (call_status != 0) {
224                 printk(KERN_ERR "%s: ibm_int_on irq=%u returned %d\n",
225                         __func__, irq, call_status);
226                 return;
227         }
228 }
229
230 static unsigned int xics_startup(unsigned int virq)
231 {
232         /*
233          * The generic MSI code returns with the interrupt disabled on the
234          * card, using the MSI mask bits. Firmware doesn't appear to unmask
235          * at that level, so we do it here by hand.
236          */
237         if (irq_to_desc(virq)->msi_desc)
238                 unmask_msi_irq(virq);
239
240         /* unmask it */
241         xics_unmask_irq(virq);
242         return 0;
243 }
244
245 static void xics_mask_real_irq(unsigned int irq)
246 {
247         int call_status;
248
249         if (irq == XICS_IPI)
250                 return;
251
252         call_status = rtas_call(ibm_int_off, 1, 1, NULL, irq);
253         if (call_status != 0) {
254                 printk(KERN_ERR "%s: ibm_int_off irq=%u returned %d\n",
255                         __func__, irq, call_status);
256                 return;
257         }
258
259         /* Have to set XIVE to 0xff to be able to remove a slot */
260         call_status = rtas_call(ibm_set_xive, 3, 1, NULL, irq,
261                                 default_server, 0xff);
262         if (call_status != 0) {
263                 printk(KERN_ERR "%s: ibm_set_xive(0xff) irq=%u returned %d\n",
264                         __func__, irq, call_status);
265                 return;
266         }
267 }
268
269 static void xics_mask_irq(unsigned int virq)
270 {
271         unsigned int irq;
272
273         pr_devel("xics: mask virq %d\n", virq);
274
275         irq = (unsigned int)irq_map[virq].hwirq;
276         if (irq == XICS_IPI || irq == XICS_IRQ_SPURIOUS)
277                 return;
278         xics_mask_real_irq(irq);
279 }
280
281 static void xics_mask_unknown_vec(unsigned int vec)
282 {
283         printk(KERN_ERR "Interrupt %u (real) is invalid, disabling it.\n", vec);
284         xics_mask_real_irq(vec);
285 }
286
287 static inline unsigned int xics_xirr_vector(unsigned int xirr)
288 {
289         /*
290          * The top byte is the old cppr, to be restored on EOI.
291          * The remaining 24 bits are the vector.
292          */
293         return xirr & 0x00ffffff;
294 }
295
296 static void push_cppr(unsigned int vec)
297 {
298         struct xics_cppr *os_cppr = &__get_cpu_var(xics_cppr);
299
300         if (WARN_ON(os_cppr->index >= MAX_NUM_PRIORITIES - 1))
301                 return;
302
303         if (vec == XICS_IPI)
304                 os_cppr->stack[++os_cppr->index] = IPI_PRIORITY;
305         else
306                 os_cppr->stack[++os_cppr->index] = DEFAULT_PRIORITY;
307 }
308
309 static unsigned int xics_get_irq_direct(void)
310 {
311         unsigned int xirr = direct_xirr_info_get();
312         unsigned int vec = xics_xirr_vector(xirr);
313         unsigned int irq;
314
315         if (vec == XICS_IRQ_SPURIOUS)
316                 return NO_IRQ;
317
318         irq = irq_radix_revmap_lookup(xics_host, vec);
319         if (likely(irq != NO_IRQ)) {
320                 push_cppr(vec);
321                 return irq;
322         }
323
324         /* We don't have a linux mapping, so have rtas mask it. */
325         xics_mask_unknown_vec(vec);
326
327         /* We might learn about it later, so EOI it */
328         direct_xirr_info_set(xirr);
329         return NO_IRQ;
330 }
331
332 static unsigned int xics_get_irq_lpar(void)
333 {
334         struct xics_cppr *os_cppr = &__get_cpu_var(xics_cppr);
335         unsigned int xirr = lpar_xirr_info_get(os_cppr->stack[os_cppr->index]);
336         unsigned int vec = xics_xirr_vector(xirr);
337         unsigned int irq;
338
339         if (vec == XICS_IRQ_SPURIOUS)
340                 return NO_IRQ;
341
342         irq = irq_radix_revmap_lookup(xics_host, vec);
343         if (likely(irq != NO_IRQ)) {
344                 push_cppr(vec);
345                 return irq;
346         }
347
348         /* We don't have a linux mapping, so have RTAS mask it. */
349         xics_mask_unknown_vec(vec);
350
351         /* We might learn about it later, so EOI it */
352         lpar_xirr_info_set(xirr);
353         return NO_IRQ;
354 }
355
356 static unsigned char pop_cppr(void)
357 {
358         struct xics_cppr *os_cppr = &__get_cpu_var(xics_cppr);
359
360         if (WARN_ON(os_cppr->index < 1))
361                 return LOWEST_PRIORITY;
362
363         return os_cppr->stack[--os_cppr->index];
364 }
365
366 static void xics_eoi_direct(unsigned int virq)
367 {
368         unsigned int irq = (unsigned int)irq_map[virq].hwirq;
369
370         iosync();
371         direct_xirr_info_set((pop_cppr() << 24) | irq);
372 }
373
374 static void xics_eoi_lpar(unsigned int virq)
375 {
376         unsigned int irq = (unsigned int)irq_map[virq].hwirq;
377
378         iosync();
379         lpar_xirr_info_set((pop_cppr() << 24) | irq);
380 }
381
382 static int xics_set_affinity(unsigned int virq, const struct cpumask *cpumask)
383 {
384         unsigned int irq;
385         int status;
386         int xics_status[2];
387         int irq_server;
388
389         irq = (unsigned int)irq_map[virq].hwirq;
390         if (irq == XICS_IPI || irq == XICS_IRQ_SPURIOUS)
391                 return -1;
392
393         status = rtas_call(ibm_get_xive, 1, 3, xics_status, irq);
394
395         if (status) {
396                 printk(KERN_ERR "%s: ibm,get-xive irq=%u returns %d\n",
397                         __func__, irq, status);
398                 return -1;
399         }
400
401         /*
402          * For the moment only implement delivery to all cpus or one cpu.
403          * Get current irq_server for the given irq
404          */
405         irq_server = get_irq_server(virq, *cpumask, 1);
406         if (irq_server == -1) {
407                 char cpulist[128];
408                 cpumask_scnprintf(cpulist, sizeof(cpulist), cpumask);
409                 printk(KERN_WARNING
410                         "%s: No online cpus in the mask %s for irq %d\n",
411                         __func__, cpulist, virq);
412                 return -1;
413         }
414
415         status = rtas_call(ibm_set_xive, 3, 1, NULL,
416                                 irq, irq_server, xics_status[1]);
417
418         if (status) {
419                 printk(KERN_ERR "%s: ibm,set-xive irq=%u returns %d\n",
420                         __func__, irq, status);
421                 return -1;
422         }
423
424         return 0;
425 }
426
427 static struct irq_chip xics_pic_direct = {
428         .name = "XICS",
429         .startup = xics_startup,
430         .mask = xics_mask_irq,
431         .unmask = xics_unmask_irq,
432         .eoi = xics_eoi_direct,
433         .set_affinity = xics_set_affinity
434 };
435
436 static struct irq_chip xics_pic_lpar = {
437         .name = "XICS",
438         .startup = xics_startup,
439         .mask = xics_mask_irq,
440         .unmask = xics_unmask_irq,
441         .eoi = xics_eoi_lpar,
442         .set_affinity = xics_set_affinity
443 };
444
445
446 /* Interface to arch irq controller subsystem layer */
447
448 /* Points to the irq_chip we're actually using */
449 static struct irq_chip *xics_irq_chip;
450
451 static int xics_host_match(struct irq_host *h, struct device_node *node)
452 {
453         /* IBM machines have interrupt parents of various funky types for things
454          * like vdevices, events, etc... The trick we use here is to match
455          * everything here except the legacy 8259 which is compatible "chrp,iic"
456          */
457         return !of_device_is_compatible(node, "chrp,iic");
458 }
459
460 static int xics_host_map(struct irq_host *h, unsigned int virq,
461                          irq_hw_number_t hw)
462 {
463         pr_devel("xics: map virq %d, hwirq 0x%lx\n", virq, hw);
464
465         /* Insert the interrupt mapping into the radix tree for fast lookup */
466         irq_radix_revmap_insert(xics_host, virq, hw);
467
468         irq_to_desc(virq)->status |= IRQ_LEVEL;
469         set_irq_chip_and_handler(virq, xics_irq_chip, handle_fasteoi_irq);
470         return 0;
471 }
472
473 static int xics_host_xlate(struct irq_host *h, struct device_node *ct,
474                            const u32 *intspec, unsigned int intsize,
475                            irq_hw_number_t *out_hwirq, unsigned int *out_flags)
476
477 {
478         /* Current xics implementation translates everything
479          * to level. It is not technically right for MSIs but this
480          * is irrelevant at this point. We might get smarter in the future
481          */
482         *out_hwirq = intspec[0];
483         *out_flags = IRQ_TYPE_LEVEL_LOW;
484
485         return 0;
486 }
487
488 static struct irq_host_ops xics_host_ops = {
489         .match = xics_host_match,
490         .map = xics_host_map,
491         .xlate = xics_host_xlate,
492 };
493
494 static void __init xics_init_host(void)
495 {
496         if (firmware_has_feature(FW_FEATURE_LPAR))
497                 xics_irq_chip = &xics_pic_lpar;
498         else
499                 xics_irq_chip = &xics_pic_direct;
500
501         xics_host = irq_alloc_host(NULL, IRQ_HOST_MAP_TREE, 0, &xics_host_ops,
502                                    XICS_IRQ_SPURIOUS);
503         BUG_ON(xics_host == NULL);
504         irq_set_default_host(xics_host);
505 }
506
507
508 /* Inter-processor interrupt support */
509
510 #ifdef CONFIG_SMP
511 /*
512  * XICS only has a single IPI, so encode the messages per CPU
513  */
514 static DEFINE_PER_CPU_SHARED_ALIGNED(unsigned long, xics_ipi_message);
515
516 static inline void smp_xics_do_message(int cpu, int msg)
517 {
518         unsigned long *tgt = &per_cpu(xics_ipi_message, cpu);
519
520         set_bit(msg, tgt);
521         mb();
522         if (firmware_has_feature(FW_FEATURE_LPAR))
523                 lpar_qirr_info(cpu, IPI_PRIORITY);
524         else
525                 direct_qirr_info(cpu, IPI_PRIORITY);
526 }
527
528 void smp_xics_message_pass(int target, int msg)
529 {
530         unsigned int i;
531
532         if (target < NR_CPUS) {
533                 smp_xics_do_message(target, msg);
534         } else {
535                 for_each_online_cpu(i) {
536                         if (target == MSG_ALL_BUT_SELF
537                             && i == smp_processor_id())
538                                 continue;
539                         smp_xics_do_message(i, msg);
540                 }
541         }
542 }
543
544 static irqreturn_t xics_ipi_dispatch(int cpu)
545 {
546         unsigned long *tgt = &per_cpu(xics_ipi_message, cpu);
547
548         WARN_ON(cpu_is_offline(cpu));
549
550         mb();   /* order mmio clearing qirr */
551         while (*tgt) {
552                 if (test_and_clear_bit(PPC_MSG_CALL_FUNCTION, tgt)) {
553                         smp_message_recv(PPC_MSG_CALL_FUNCTION);
554                 }
555                 if (test_and_clear_bit(PPC_MSG_RESCHEDULE, tgt)) {
556                         smp_message_recv(PPC_MSG_RESCHEDULE);
557                 }
558                 if (test_and_clear_bit(PPC_MSG_CALL_FUNC_SINGLE, tgt)) {
559                         smp_message_recv(PPC_MSG_CALL_FUNC_SINGLE);
560                 }
561 #if defined(CONFIG_DEBUGGER) || defined(CONFIG_KEXEC)
562                 if (test_and_clear_bit(PPC_MSG_DEBUGGER_BREAK, tgt)) {
563                         smp_message_recv(PPC_MSG_DEBUGGER_BREAK);
564                 }
565 #endif
566         }
567         return IRQ_HANDLED;
568 }
569
570 static irqreturn_t xics_ipi_action_direct(int irq, void *dev_id)
571 {
572         int cpu = smp_processor_id();
573
574         direct_qirr_info(cpu, 0xff);
575
576         return xics_ipi_dispatch(cpu);
577 }
578
579 static irqreturn_t xics_ipi_action_lpar(int irq, void *dev_id)
580 {
581         int cpu = smp_processor_id();
582
583         lpar_qirr_info(cpu, 0xff);
584
585         return xics_ipi_dispatch(cpu);
586 }
587
588 static void xics_request_ipi(void)
589 {
590         unsigned int ipi;
591         int rc;
592
593         ipi = irq_create_mapping(xics_host, XICS_IPI);
594         BUG_ON(ipi == NO_IRQ);
595
596         /*
597          * IPIs are marked IRQF_DISABLED as they must run with irqs
598          * disabled
599          */
600         set_irq_handler(ipi, handle_percpu_irq);
601         if (firmware_has_feature(FW_FEATURE_LPAR))
602                 rc = request_irq(ipi, xics_ipi_action_lpar,
603                                 IRQF_DISABLED|IRQF_PERCPU, "IPI", NULL);
604         else
605                 rc = request_irq(ipi, xics_ipi_action_direct,
606                                 IRQF_DISABLED|IRQF_PERCPU, "IPI", NULL);
607         BUG_ON(rc);
608 }
609
610 int __init smp_xics_probe(void)
611 {
612         xics_request_ipi();
613
614         return cpus_weight(cpu_possible_map);
615 }
616
617 #endif /* CONFIG_SMP */
618
619
620 /* Initialization */
621
622 static void xics_update_irq_servers(void)
623 {
624         int i, j;
625         struct device_node *np;
626         u32 ilen;
627         const u32 *ireg;
628         u32 hcpuid;
629
630         /* Find the server numbers for the boot cpu. */
631         np = of_get_cpu_node(boot_cpuid, NULL);
632         BUG_ON(!np);
633
634         ireg = of_get_property(np, "ibm,ppc-interrupt-gserver#s", &ilen);
635         if (!ireg) {
636                 of_node_put(np);
637                 return;
638         }
639
640         i = ilen / sizeof(int);
641         hcpuid = get_hard_smp_processor_id(boot_cpuid);
642
643         /* Global interrupt distribution server is specified in the last
644          * entry of "ibm,ppc-interrupt-gserver#s" property. Get the last
645          * entry fom this property for current boot cpu id and use it as
646          * default distribution server
647          */
648         for (j = 0; j < i; j += 2) {
649                 if (ireg[j] == hcpuid) {
650                         default_server = hcpuid;
651                         default_distrib_server = ireg[j+1];
652                 }
653         }
654
655         of_node_put(np);
656 }
657
658 static void __init xics_map_one_cpu(int hw_id, unsigned long addr,
659                                      unsigned long size)
660 {
661         int i;
662
663         /* This may look gross but it's good enough for now, we don't quite
664          * have a hard -> linux processor id matching.
665          */
666         for_each_possible_cpu(i) {
667                 if (!cpu_present(i))
668                         continue;
669                 if (hw_id == get_hard_smp_processor_id(i)) {
670                         xics_per_cpu[i] = ioremap(addr, size);
671                         return;
672                 }
673         }
674 }
675
676 static void __init xics_init_one_node(struct device_node *np,
677                                       unsigned int *indx)
678 {
679         unsigned int ilen;
680         const u32 *ireg;
681
682         /* This code does the theorically broken assumption that the interrupt
683          * server numbers are the same as the hard CPU numbers.
684          * This happens to be the case so far but we are playing with fire...
685          * should be fixed one of these days. -BenH.
686          */
687         ireg = of_get_property(np, "ibm,interrupt-server-ranges", NULL);
688
689         /* Do that ever happen ? we'll know soon enough... but even good'old
690          * f80 does have that property ..
691          */
692         WARN_ON(ireg == NULL);
693         if (ireg) {
694                 /*
695                  * set node starting index for this node
696                  */
697                 *indx = *ireg;
698         }
699         ireg = of_get_property(np, "reg", &ilen);
700         if (!ireg)
701                 panic("xics_init_IRQ: can't find interrupt reg property");
702
703         while (ilen >= (4 * sizeof(u32))) {
704                 unsigned long addr, size;
705
706                 /* XXX Use proper OF parsing code here !!! */
707                 addr = (unsigned long)*ireg++ << 32;
708                 ilen -= sizeof(u32);
709                 addr |= *ireg++;
710                 ilen -= sizeof(u32);
711                 size = (unsigned long)*ireg++ << 32;
712                 ilen -= sizeof(u32);
713                 size |= *ireg++;
714                 ilen -= sizeof(u32);
715                 xics_map_one_cpu(*indx, addr, size);
716                 (*indx)++;
717         }
718 }
719
720 void __init xics_init_IRQ(void)
721 {
722         struct device_node *np;
723         u32 indx = 0;
724         int found = 0;
725         const u32 *isize;
726
727         ppc64_boot_msg(0x20, "XICS Init");
728
729         ibm_get_xive = rtas_token("ibm,get-xive");
730         ibm_set_xive = rtas_token("ibm,set-xive");
731         ibm_int_on  = rtas_token("ibm,int-on");
732         ibm_int_off = rtas_token("ibm,int-off");
733
734         for_each_node_by_type(np, "PowerPC-External-Interrupt-Presentation") {
735                 found = 1;
736                 if (firmware_has_feature(FW_FEATURE_LPAR)) {
737                         of_node_put(np);
738                         break;
739                         }
740                 xics_init_one_node(np, &indx);
741         }
742         if (found == 0)
743                 return;
744
745         /* get the bit size of server numbers */
746         found = 0;
747
748         for_each_compatible_node(np, NULL, "ibm,ppc-xics") {
749                 isize = of_get_property(np, "ibm,interrupt-server#-size", NULL);
750
751                 if (!isize)
752                         continue;
753
754                 if (!found) {
755                         interrupt_server_size = *isize;
756                         found = 1;
757                 } else if (*isize != interrupt_server_size) {
758                         printk(KERN_WARNING "XICS: "
759                                "mismatched ibm,interrupt-server#-size\n");
760                         interrupt_server_size = max(*isize,
761                                                     interrupt_server_size);
762                 }
763         }
764
765         xics_update_irq_servers();
766         xics_init_host();
767
768         if (firmware_has_feature(FW_FEATURE_LPAR))
769                 ppc_md.get_irq = xics_get_irq_lpar;
770         else
771                 ppc_md.get_irq = xics_get_irq_direct;
772
773         xics_setup_cpu();
774
775         ppc64_boot_msg(0x21, "XICS Done");
776 }
777
778 /* Cpu startup, shutdown, and hotplug */
779
780 static void xics_set_cpu_priority(unsigned char cppr)
781 {
782         struct xics_cppr *os_cppr = &__get_cpu_var(xics_cppr);
783
784         /*
785          * we only really want to set the priority when there's
786          * just one cppr value on the stack
787          */
788         WARN_ON(os_cppr->index != 0);
789
790         os_cppr->stack[0] = cppr;
791
792         if (firmware_has_feature(FW_FEATURE_LPAR))
793                 lpar_cppr_info(cppr);
794         else
795                 direct_cppr_info(cppr);
796         iosync();
797 }
798
799 /* Have the calling processor join or leave the specified global queue */
800 static void xics_set_cpu_giq(unsigned int gserver, unsigned int join)
801 {
802         int index;
803         int status;
804
805         if (!rtas_indicator_present(GLOBAL_INTERRUPT_QUEUE, NULL))
806                 return;
807
808         index = (1UL << interrupt_server_size) - 1 - gserver;
809
810         status = rtas_set_indicator_fast(GLOBAL_INTERRUPT_QUEUE, index, join);
811
812         WARN(status < 0, "set-indicator(%d, %d, %u) returned %d\n",
813              GLOBAL_INTERRUPT_QUEUE, index, join, status);
814 }
815
816 void xics_setup_cpu(void)
817 {
818         xics_set_cpu_priority(LOWEST_PRIORITY);
819
820         xics_set_cpu_giq(default_distrib_server, 1);
821 }
822
823 void xics_teardown_cpu(void)
824 {
825         struct xics_cppr *os_cppr = &__get_cpu_var(xics_cppr);
826         int cpu = smp_processor_id();
827
828         /*
829          * we have to reset the cppr index to 0 because we're
830          * not going to return from the IPI
831          */
832         os_cppr->index = 0;
833         xics_set_cpu_priority(0);
834
835         /* Clear any pending IPI request */
836         if (firmware_has_feature(FW_FEATURE_LPAR))
837                 lpar_qirr_info(cpu, 0xff);
838         else
839                 direct_qirr_info(cpu, 0xff);
840 }
841
842 void xics_kexec_teardown_cpu(int secondary)
843 {
844         xics_teardown_cpu();
845
846         /*
847          * we take the ipi irq but and never return so we
848          * need to EOI the IPI, but want to leave our priority 0
849          *
850          * should we check all the other interrupts too?
851          * should we be flagging idle loop instead?
852          * or creating some task to be scheduled?
853          */
854
855         if (firmware_has_feature(FW_FEATURE_LPAR))
856                 lpar_xirr_info_set((0x00 << 24) | XICS_IPI);
857         else
858                 direct_xirr_info_set((0x00 << 24) | XICS_IPI);
859
860         /*
861          * Some machines need to have at least one cpu in the GIQ,
862          * so leave the master cpu in the group.
863          */
864         if (secondary)
865                 xics_set_cpu_giq(default_distrib_server, 0);
866 }
867
868 #ifdef CONFIG_HOTPLUG_CPU
869
870 /* Interrupts are disabled. */
871 void xics_migrate_irqs_away(void)
872 {
873         int cpu = smp_processor_id(), hw_cpu = hard_smp_processor_id();
874         unsigned int irq, virq;
875
876         /* If we used to be the default server, move to the new "boot_cpuid" */
877         if (hw_cpu == default_server)
878                 xics_update_irq_servers();
879
880         /* Reject any interrupt that was queued to us... */
881         xics_set_cpu_priority(0);
882
883         /* Remove ourselves from the global interrupt queue */
884         xics_set_cpu_giq(default_distrib_server, 0);
885
886         /* Allow IPIs again... */
887         xics_set_cpu_priority(DEFAULT_PRIORITY);
888
889         for_each_irq(virq) {
890                 struct irq_desc *desc;
891                 int xics_status[2];
892                 int status;
893                 unsigned long flags;
894
895                 /* We cant set affinity on ISA interrupts */
896                 if (virq < NUM_ISA_INTERRUPTS)
897                         continue;
898                 if (irq_map[virq].host != xics_host)
899                         continue;
900                 irq = (unsigned int)irq_map[virq].hwirq;
901                 /* We need to get IPIs still. */
902                 if (irq == XICS_IPI || irq == XICS_IRQ_SPURIOUS)
903                         continue;
904                 desc = irq_to_desc(virq);
905
906                 /* We only need to migrate enabled IRQS */
907                 if (desc == NULL || desc->chip == NULL
908                     || desc->action == NULL
909                     || desc->chip->set_affinity == NULL)
910                         continue;
911
912                 raw_spin_lock_irqsave(&desc->lock, flags);
913
914                 status = rtas_call(ibm_get_xive, 1, 3, xics_status, irq);
915                 if (status) {
916                         printk(KERN_ERR "%s: ibm,get-xive irq=%u returns %d\n",
917                                         __func__, irq, status);
918                         goto unlock;
919                 }
920
921                 /*
922                  * We only support delivery to all cpus or to one cpu.
923                  * The irq has to be migrated only in the single cpu
924                  * case.
925                  */
926                 if (xics_status[0] != hw_cpu)
927                         goto unlock;
928
929                 printk(KERN_WARNING "IRQ %u affinity broken off cpu %u\n",
930                        virq, cpu);
931
932                 /* Reset affinity to all cpus */
933                 cpumask_setall(irq_to_desc(virq)->affinity);
934                 desc->chip->set_affinity(virq, cpu_all_mask);
935 unlock:
936                 raw_spin_unlock_irqrestore(&desc->lock, flags);
937         }
938 }
939 #endif