MIPS: Alchemy: move commandline mangling out of common code
[linux-2.6.git] / arch / mips / alchemy / devboards / pb1500 / board_setup.c
1 /*
2  * Copyright 2000, 2008 MontaVista Software Inc.
3  * Author: MontaVista Software, Inc. <source@mvista.com>
4  *
5  *  This program is free software; you can redistribute  it and/or modify it
6  *  under  the terms of  the GNU General  Public License as published by the
7  *  Free Software Foundation;  either version 2 of the  License, or (at your
8  *  option) any later version.
9  *
10  *  THIS  SOFTWARE  IS PROVIDED   ``AS  IS'' AND   ANY  EXPRESS OR IMPLIED
11  *  WARRANTIES,   INCLUDING, BUT NOT  LIMITED  TO, THE IMPLIED WARRANTIES OF
12  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN
13  *  NO  EVENT  SHALL   THE AUTHOR  BE    LIABLE FOR ANY   DIRECT, INDIRECT,
14  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
15  *  NOT LIMITED   TO, PROCUREMENT OF  SUBSTITUTE GOODS  OR SERVICES; LOSS OF
16  *  USE, DATA,  OR PROFITS; OR  BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
17  *  ANY THEORY OF LIABILITY, WHETHER IN  CONTRACT, STRICT LIABILITY, OR TORT
18  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
19  *  THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
20  *
21  *  You should have received a copy of the  GNU General Public License along
22  *  with this program; if not, write  to the Free Software Foundation, Inc.,
23  *  675 Mass Ave, Cambridge, MA 02139, USA.
24  */
25
26 #include <linux/init.h>
27 #include <linux/delay.h>
28
29 #include <asm/mach-au1x00/au1000.h>
30 #include <asm/mach-pb1x00/pb1500.h>
31
32 #include <prom.h>
33
34
35 char irq_tab_alchemy[][5] __initdata = {
36         [12] = { -1, INTA, INTX, INTX, INTX },   /* IDSEL 12 - HPT370   */
37         [13] = { -1, INTA, INTB, INTC, INTD },   /* IDSEL 13 - PCI slot */
38 };
39
40 struct au1xxx_irqmap __initdata au1xxx_irq_map[] = {
41         { AU1500_GPIO_204, INTC_INT_HIGH_LEVEL, 0 },
42         { AU1500_GPIO_201, INTC_INT_LOW_LEVEL, 0 },
43         { AU1500_GPIO_202, INTC_INT_LOW_LEVEL, 0 },
44         { AU1500_GPIO_203, INTC_INT_LOW_LEVEL, 0 },
45         { AU1500_GPIO_205, INTC_INT_LOW_LEVEL, 0 },
46 };
47
48 int __initdata au1xxx_nr_irqs = ARRAY_SIZE(au1xxx_irq_map);
49
50
51 const char *get_system_type(void)
52 {
53         return "Alchemy Pb1500";
54 }
55
56 void board_reset(void)
57 {
58         /* Hit BCSR.RST_VDDI[SOFT_RESET] */
59         au_writel(0x00000000, PB1500_RST_VDDI);
60 }
61
62 void __init board_setup(void)
63 {
64         u32 pin_func;
65         u32 sys_freqctrl, sys_clksrc;
66         char *argptr;
67
68         argptr = prom_getcmdline();
69 #ifdef CONFIG_SERIAL_8250_CONSOLE
70         argptr = strstr(argptr, "console=");
71         if (argptr == NULL) {
72                 argptr = prom_getcmdline();
73                 strcat(argptr, " console=ttyS0,115200");
74         }
75 #endif
76
77 #if defined(CONFIG_SOUND_AU1X00) && !defined(CONFIG_SOC_AU1000)
78         /* au1000 does not support vra, au1500 and au1100 do */
79         strcat(argptr, " au1000_audio=vra");
80         argptr = prom_getcmdline();
81 #endif
82
83         sys_clksrc = sys_freqctrl = pin_func = 0;
84         /* Set AUX clock to 12 MHz * 8 = 96 MHz */
85         au_writel(8, SYS_AUXPLL);
86         au_writel(0, SYS_PINSTATERD);
87         udelay(100);
88
89 #if defined(CONFIG_USB_OHCI_HCD) || defined(CONFIG_USB_OHCI_HCD_MODULE)
90
91         /* GPIO201 is input for PCMCIA card detect */
92         /* GPIO203 is input for PCMCIA interrupt request */
93         au_writel(au_readl(GPIO2_DIR) & ~((1 << 1) | (1 << 3)), GPIO2_DIR);
94
95         /* Zero and disable FREQ2 */
96         sys_freqctrl = au_readl(SYS_FREQCTRL0);
97         sys_freqctrl &= ~0xFFF00000;
98         au_writel(sys_freqctrl, SYS_FREQCTRL0);
99
100         /* zero and disable USBH/USBD clocks */
101         sys_clksrc = au_readl(SYS_CLKSRC);
102         sys_clksrc &= ~(SYS_CS_CUD | SYS_CS_DUD | SYS_CS_MUD_MASK |
103                         SYS_CS_CUH | SYS_CS_DUH | SYS_CS_MUH_MASK);
104         au_writel(sys_clksrc, SYS_CLKSRC);
105
106         sys_freqctrl = au_readl(SYS_FREQCTRL0);
107         sys_freqctrl &= ~0xFFF00000;
108
109         sys_clksrc = au_readl(SYS_CLKSRC);
110         sys_clksrc &= ~(SYS_CS_CUD | SYS_CS_DUD | SYS_CS_MUD_MASK |
111                         SYS_CS_CUH | SYS_CS_DUH | SYS_CS_MUH_MASK);
112
113         /* FREQ2 = aux/2 = 48 MHz */
114         sys_freqctrl |= (0 << SYS_FC_FRDIV2_BIT) | SYS_FC_FE2 | SYS_FC_FS2;
115         au_writel(sys_freqctrl, SYS_FREQCTRL0);
116
117         /*
118          * Route 48MHz FREQ2 into USB Host and/or Device
119          */
120         sys_clksrc |= SYS_CS_MUX_FQ2 << SYS_CS_MUH_BIT;
121         au_writel(sys_clksrc, SYS_CLKSRC);
122
123         pin_func = au_readl(SYS_PINFUNC) & ~SYS_PF_USB;
124         /* 2nd USB port is USB host */
125         pin_func |= SYS_PF_USB;
126         au_writel(pin_func, SYS_PINFUNC);
127 #endif /* defined(CONFIG_USB_OHCI_HCD) || defined(CONFIG_USB_OHCI_HCD_MODULE) */
128
129 #ifdef CONFIG_PCI
130         /* Setup PCI bus controller */
131         au_writel(0, Au1500_PCI_CMEM);
132         au_writel(0x00003fff, Au1500_CFG_BASE);
133 #if defined(__MIPSEB__)
134         au_writel(0xf | (2 << 6) | (1 << 4), Au1500_PCI_CFG);
135 #else
136         au_writel(0xf, Au1500_PCI_CFG);
137 #endif
138         au_writel(0xf0000000, Au1500_PCI_MWMASK_DEV);
139         au_writel(0, Au1500_PCI_MWBASE_REV_CCL);
140         au_writel(0x02a00356, Au1500_PCI_STATCMD);
141         au_writel(0x00003c04, Au1500_PCI_HDRTYPE);
142         au_writel(0x00000008, Au1500_PCI_MBAR);
143         au_sync();
144 #endif
145
146         /* Enable sys bus clock divider when IDLE state or no bus activity. */
147         au_writel(au_readl(SYS_POWERCTRL) | (0x3 << 5), SYS_POWERCTRL);
148
149         /* Enable the RTC if not already enabled */
150         if (!(au_readl(0xac000028) & 0x20)) {
151                 printk(KERN_INFO "enabling clock ...\n");
152                 au_writel((au_readl(0xac000028) | 0x20), 0xac000028);
153         }
154         /* Put the clock in BCD mode */
155         if (au_readl(0xac00002c) & 0x4) { /* reg B */
156                 au_writel(au_readl(0xac00002c) & ~0x4, 0xac00002c);
157                 au_sync();
158         }
159 }