Merge tag 'timer' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc
[linux-2.6.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory" if MMU
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         default DRAM_BASE if !MMU
226         help
227           Please provide the physical address corresponding to the
228           location of main memory in your system.
229
230 config GENERIC_BUG
231         def_bool y
232         depends on BUG
233
234 source "init/Kconfig"
235
236 source "kernel/Kconfig.freezer"
237
238 menu "System Type"
239
240 config MMU
241         bool "MMU-based Paged Memory Management Support"
242         default y
243         help
244           Select if you want MMU-based virtualised addressing space
245           support by paged memory management. If unsure, say 'Y'.
246
247 #
248 # The "ARM system type" choice list is ordered alphabetically by option
249 # text.  Please add new entries in the option alphabetic order.
250 #
251 choice
252         prompt "ARM system type"
253         default ARCH_VERSATILE
254
255 config ARCH_INTEGRATOR
256         bool "ARM Ltd. Integrator family"
257         select ARM_AMBA
258         select ARCH_HAS_CPUFREQ
259         select CLKDEV_LOOKUP
260         select HAVE_MACH_CLKDEV
261         select HAVE_TCM
262         select ICST
263         select GENERIC_CLOCKEVENTS
264         select PLAT_VERSATILE
265         select PLAT_VERSATILE_FPGA_IRQ
266         select NEED_MACH_MEMORY_H
267         help
268           Support for ARM's Integrator platform.
269
270 config ARCH_REALVIEW
271         bool "ARM Ltd. RealView family"
272         select ARM_AMBA
273         select CLKDEV_LOOKUP
274         select HAVE_MACH_CLKDEV
275         select ICST
276         select GENERIC_CLOCKEVENTS
277         select ARCH_WANT_OPTIONAL_GPIOLIB
278         select PLAT_VERSATILE
279         select PLAT_VERSATILE_CLCD
280         select ARM_TIMER_SP804
281         select GPIO_PL061 if GPIOLIB
282         select NEED_MACH_MEMORY_H
283         help
284           This enables support for ARM Ltd RealView boards.
285
286 config ARCH_VERSATILE
287         bool "ARM Ltd. Versatile family"
288         select ARM_AMBA
289         select ARM_VIC
290         select CLKDEV_LOOKUP
291         select HAVE_MACH_CLKDEV
292         select ICST
293         select GENERIC_CLOCKEVENTS
294         select ARCH_WANT_OPTIONAL_GPIOLIB
295         select PLAT_VERSATILE
296         select PLAT_VERSATILE_CLCD
297         select PLAT_VERSATILE_FPGA_IRQ
298         select ARM_TIMER_SP804
299         help
300           This enables support for ARM Ltd Versatile board.
301
302 config ARCH_VEXPRESS
303         bool "ARM Ltd. Versatile Express family"
304         select ARCH_WANT_OPTIONAL_GPIOLIB
305         select ARM_AMBA
306         select ARM_TIMER_SP804
307         select CLKDEV_LOOKUP
308         select HAVE_MACH_CLKDEV
309         select GENERIC_CLOCKEVENTS
310         select HAVE_CLK
311         select HAVE_PATA_PLATFORM
312         select ICST
313         select PLAT_VERSATILE
314         select PLAT_VERSATILE_CLCD
315         help
316           This enables support for the ARM Ltd Versatile Express boards.
317
318 config ARCH_AT91
319         bool "Atmel AT91"
320         select ARCH_REQUIRE_GPIOLIB
321         select HAVE_CLK
322         select CLKDEV_LOOKUP
323         help
324           This enables support for systems based on the Atmel AT91RM9200,
325           AT91SAM9 and AT91CAP9 processors.
326
327 config ARCH_BCMRING
328         bool "Broadcom BCMRING"
329         depends on MMU
330         select CPU_V6
331         select ARM_AMBA
332         select ARM_TIMER_SP804
333         select CLKDEV_LOOKUP
334         select GENERIC_CLOCKEVENTS
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         help
337           Support for Broadcom's BCMRing platform.
338
339 config ARCH_HIGHBANK
340         bool "Calxeda Highbank-based"
341         select ARCH_WANT_OPTIONAL_GPIOLIB
342         select ARM_AMBA
343         select ARM_GIC
344         select ARM_TIMER_SP804
345         select CACHE_L2X0
346         select CLKDEV_LOOKUP
347         select CPU_V7
348         select GENERIC_CLOCKEVENTS
349         select HAVE_ARM_SCU
350         select HAVE_SMP
351         select USE_OF
352         help
353           Support for the Calxeda Highbank SoC based boards.
354
355 config ARCH_CLPS711X
356         bool "Cirrus Logic CLPS711x/EP721x-based"
357         select CPU_ARM720T
358         select ARCH_USES_GETTIMEOFFSET
359         select NEED_MACH_MEMORY_H
360         help
361           Support for Cirrus Logic 711x/721x based boards.
362
363 config ARCH_CNS3XXX
364         bool "Cavium Networks CNS3XXX family"
365         select CPU_V6K
366         select GENERIC_CLOCKEVENTS
367         select ARM_GIC
368         select MIGHT_HAVE_CACHE_L2X0
369         select MIGHT_HAVE_PCI
370         select PCI_DOMAINS if PCI
371         help
372           Support for Cavium Networks CNS3XXX platform.
373
374 config ARCH_GEMINI
375         bool "Cortina Systems Gemini"
376         select CPU_FA526
377         select ARCH_REQUIRE_GPIOLIB
378         select ARCH_USES_GETTIMEOFFSET
379         help
380           Support for the Cortina Systems Gemini family SoCs
381
382 config ARCH_PRIMA2
383         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
384         select CPU_V7
385         select NO_IOPORT
386         select GENERIC_CLOCKEVENTS
387         select CLKDEV_LOOKUP
388         select GENERIC_IRQ_CHIP
389         select MIGHT_HAVE_CACHE_L2X0
390         select USE_OF
391         select ZONE_DMA
392         help
393           Support for CSR SiRFSoC ARM Cortex A9 Platform
394
395 config ARCH_EBSA110
396         bool "EBSA-110"
397         select CPU_SA110
398         select ISA
399         select NO_IOPORT
400         select ARCH_USES_GETTIMEOFFSET
401         select NEED_MACH_MEMORY_H
402         help
403           This is an evaluation board for the StrongARM processor available
404           from Digital. It has limited hardware on-board, including an
405           Ethernet interface, two PCMCIA sockets, two serial ports and a
406           parallel port.
407
408 config ARCH_EP93XX
409         bool "EP93xx-based"
410         select CPU_ARM920T
411         select ARM_AMBA
412         select ARM_VIC
413         select CLKDEV_LOOKUP
414         select ARCH_REQUIRE_GPIOLIB
415         select ARCH_HAS_HOLES_MEMORYMODEL
416         select ARCH_USES_GETTIMEOFFSET
417         select NEED_MACH_MEMORY_H
418         help
419           This enables support for the Cirrus EP93xx series of CPUs.
420
421 config ARCH_FOOTBRIDGE
422         bool "FootBridge"
423         select CPU_SA110
424         select FOOTBRIDGE
425         select GENERIC_CLOCKEVENTS
426         select HAVE_IDE
427         select NEED_MACH_MEMORY_H
428         help
429           Support for systems based on the DC21285 companion chip
430           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
431
432 config ARCH_MXC
433         bool "Freescale MXC/iMX-based"
434         select GENERIC_CLOCKEVENTS
435         select ARCH_REQUIRE_GPIOLIB
436         select CLKDEV_LOOKUP
437         select CLKSRC_MMIO
438         select GENERIC_IRQ_CHIP
439         select HAVE_SCHED_CLOCK
440         select MULTI_IRQ_HANDLER
441         help
442           Support for Freescale MXC/iMX-based family of processors
443
444 config ARCH_MXS
445         bool "Freescale MXS-based"
446         select GENERIC_CLOCKEVENTS
447         select ARCH_REQUIRE_GPIOLIB
448         select CLKDEV_LOOKUP
449         select CLKSRC_MMIO
450         help
451           Support for Freescale MXS-based family of processors
452
453 config ARCH_NETX
454         bool "Hilscher NetX based"
455         select CLKSRC_MMIO
456         select CPU_ARM926T
457         select ARM_VIC
458         select GENERIC_CLOCKEVENTS
459         help
460           This enables support for systems based on the Hilscher NetX Soc
461
462 config ARCH_H720X
463         bool "Hynix HMS720x-based"
464         select CPU_ARM720T
465         select ISA_DMA_API
466         select ARCH_USES_GETTIMEOFFSET
467         help
468           This enables support for systems based on the Hynix HMS720x
469
470 config ARCH_IOP13XX
471         bool "IOP13xx-based"
472         depends on MMU
473         select CPU_XSC3
474         select PLAT_IOP
475         select PCI
476         select ARCH_SUPPORTS_MSI
477         select VMSPLIT_1G
478         select NEED_MACH_MEMORY_H
479         help
480           Support for Intel's IOP13XX (XScale) family of processors.
481
482 config ARCH_IOP32X
483         bool "IOP32x-based"
484         depends on MMU
485         select CPU_XSCALE
486         select PLAT_IOP
487         select PCI
488         select ARCH_REQUIRE_GPIOLIB
489         help
490           Support for Intel's 80219 and IOP32X (XScale) family of
491           processors.
492
493 config ARCH_IOP33X
494         bool "IOP33x-based"
495         depends on MMU
496         select CPU_XSCALE
497         select PLAT_IOP
498         select PCI
499         select ARCH_REQUIRE_GPIOLIB
500         help
501           Support for Intel's IOP33X (XScale) family of processors.
502
503 config ARCH_IXP23XX
504         bool "IXP23XX-based"
505         depends on MMU
506         select CPU_XSC3
507         select PCI
508         select ARCH_USES_GETTIMEOFFSET
509         select NEED_MACH_MEMORY_H
510         help
511           Support for Intel's IXP23xx (XScale) family of processors.
512
513 config ARCH_IXP2000
514         bool "IXP2400/2800-based"
515         depends on MMU
516         select CPU_XSCALE
517         select PCI
518         select ARCH_USES_GETTIMEOFFSET
519         select NEED_MACH_MEMORY_H
520         help
521           Support for Intel's IXP2400/2800 (XScale) family of processors.
522
523 config ARCH_IXP4XX
524         bool "IXP4xx-based"
525         depends on MMU
526         select CLKSRC_MMIO
527         select CPU_XSCALE
528         select GENERIC_GPIO
529         select GENERIC_CLOCKEVENTS
530         select HAVE_SCHED_CLOCK
531         select MIGHT_HAVE_PCI
532         select DMABOUNCE if PCI
533         help
534           Support for Intel's IXP4XX (XScale) family of processors.
535
536 config ARCH_DOVE
537         bool "Marvell Dove"
538         select CPU_V7
539         select PCI
540         select ARCH_REQUIRE_GPIOLIB
541         select GENERIC_CLOCKEVENTS
542         select PLAT_ORION
543         help
544           Support for the Marvell Dove SoC 88AP510
545
546 config ARCH_KIRKWOOD
547         bool "Marvell Kirkwood"
548         select CPU_FEROCEON
549         select PCI
550         select ARCH_REQUIRE_GPIOLIB
551         select GENERIC_CLOCKEVENTS
552         select PLAT_ORION
553         help
554           Support for the following Marvell Kirkwood series SoCs:
555           88F6180, 88F6192 and 88F6281.
556
557 config ARCH_LPC32XX
558         bool "NXP LPC32XX"
559         select CLKSRC_MMIO
560         select CPU_ARM926T
561         select ARCH_REQUIRE_GPIOLIB
562         select HAVE_IDE
563         select ARM_AMBA
564         select USB_ARCH_HAS_OHCI
565         select CLKDEV_LOOKUP
566         select GENERIC_CLOCKEVENTS
567         help
568           Support for the NXP LPC32XX family of processors
569
570 config ARCH_MV78XX0
571         bool "Marvell MV78xx0"
572         select CPU_FEROCEON
573         select PCI
574         select ARCH_REQUIRE_GPIOLIB
575         select GENERIC_CLOCKEVENTS
576         select PLAT_ORION
577         help
578           Support for the following Marvell MV78xx0 series SoCs:
579           MV781x0, MV782x0.
580
581 config ARCH_ORION5X
582         bool "Marvell Orion"
583         depends on MMU
584         select CPU_FEROCEON
585         select PCI
586         select ARCH_REQUIRE_GPIOLIB
587         select GENERIC_CLOCKEVENTS
588         select PLAT_ORION
589         help
590           Support for the following Marvell Orion 5x series SoCs:
591           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
592           Orion-2 (5281), Orion-1-90 (6183).
593
594 config ARCH_MMP
595         bool "Marvell PXA168/910/MMP2"
596         depends on MMU
597         select ARCH_REQUIRE_GPIOLIB
598         select CLKDEV_LOOKUP
599         select GENERIC_CLOCKEVENTS
600         select GPIO_PXA
601         select HAVE_SCHED_CLOCK
602         select TICK_ONESHOT
603         select PLAT_PXA
604         select SPARSE_IRQ
605         select GENERIC_ALLOCATOR
606         help
607           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
608
609 config ARCH_KS8695
610         bool "Micrel/Kendin KS8695"
611         select CPU_ARM922T
612         select ARCH_REQUIRE_GPIOLIB
613         select ARCH_USES_GETTIMEOFFSET
614         select NEED_MACH_MEMORY_H
615         help
616           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
617           System-on-Chip devices.
618
619 config ARCH_W90X900
620         bool "Nuvoton W90X900 CPU"
621         select CPU_ARM926T
622         select ARCH_REQUIRE_GPIOLIB
623         select CLKDEV_LOOKUP
624         select CLKSRC_MMIO
625         select GENERIC_CLOCKEVENTS
626         help
627           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
628           At present, the w90x900 has been renamed nuc900, regarding
629           the ARM series product line, you can login the following
630           link address to know more.
631
632           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
633                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
634
635 config ARCH_TEGRA
636         bool "NVIDIA Tegra"
637         select CLKDEV_LOOKUP
638         select CLKSRC_MMIO
639         select GENERIC_CLOCKEVENTS
640         select GENERIC_GPIO
641         select HAVE_CLK
642         select HAVE_SCHED_CLOCK
643         select HAVE_SMP
644         select MIGHT_HAVE_CACHE_L2X0
645         select ARCH_HAS_CPUFREQ
646         help
647           This enables support for NVIDIA Tegra based systems (Tegra APX,
648           Tegra 6xx and Tegra 2 series).
649
650 config ARCH_PICOXCELL
651         bool "Picochip picoXcell"
652         select ARCH_REQUIRE_GPIOLIB
653         select ARM_PATCH_PHYS_VIRT
654         select ARM_VIC
655         select CPU_V6K
656         select DW_APB_TIMER
657         select GENERIC_CLOCKEVENTS
658         select GENERIC_GPIO
659         select HAVE_SCHED_CLOCK
660         select HAVE_TCM
661         select NO_IOPORT
662         select SPARSE_IRQ
663         select USE_OF
664         help
665           This enables support for systems based on the Picochip picoXcell
666           family of Femtocell devices.  The picoxcell support requires device tree
667           for all boards.
668
669 config ARCH_PNX4008
670         bool "Philips Nexperia PNX4008 Mobile"
671         select CPU_ARM926T
672         select CLKDEV_LOOKUP
673         select ARCH_USES_GETTIMEOFFSET
674         help
675           This enables support for Philips PNX4008 mobile platform.
676
677 config ARCH_PXA
678         bool "PXA2xx/PXA3xx-based"
679         depends on MMU
680         select ARCH_MTD_XIP
681         select ARCH_HAS_CPUFREQ
682         select CLKDEV_LOOKUP
683         select CLKSRC_MMIO
684         select ARCH_REQUIRE_GPIOLIB
685         select GENERIC_CLOCKEVENTS
686         select GPIO_PXA
687         select HAVE_SCHED_CLOCK
688         select TICK_ONESHOT
689         select PLAT_PXA
690         select SPARSE_IRQ
691         select AUTO_ZRELADDR
692         select MULTI_IRQ_HANDLER
693         select ARM_CPU_SUSPEND if PM
694         select HAVE_IDE
695         help
696           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
697
698 config ARCH_MSM
699         bool "Qualcomm MSM"
700         select HAVE_CLK
701         select GENERIC_CLOCKEVENTS
702         select ARCH_REQUIRE_GPIOLIB
703         select CLKDEV_LOOKUP
704         help
705           Support for Qualcomm MSM/QSD based systems.  This runs on the
706           apps processor of the MSM/QSD and depends on a shared memory
707           interface to the modem processor which runs the baseband
708           stack and controls some vital subsystems
709           (clock and power control, etc).
710
711 config ARCH_SHMOBILE
712         bool "Renesas SH-Mobile / R-Mobile"
713         select HAVE_CLK
714         select CLKDEV_LOOKUP
715         select HAVE_MACH_CLKDEV
716         select HAVE_SMP
717         select GENERIC_CLOCKEVENTS
718         select MIGHT_HAVE_CACHE_L2X0
719         select NO_IOPORT
720         select SPARSE_IRQ
721         select MULTI_IRQ_HANDLER
722         select PM_GENERIC_DOMAINS if PM
723         select NEED_MACH_MEMORY_H
724         help
725           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
726
727 config ARCH_RPC
728         bool "RiscPC"
729         select ARCH_ACORN
730         select FIQ
731         select TIMER_ACORN
732         select ARCH_MAY_HAVE_PC_FDC
733         select HAVE_PATA_PLATFORM
734         select ISA_DMA_API
735         select NO_IOPORT
736         select ARCH_SPARSEMEM_ENABLE
737         select ARCH_USES_GETTIMEOFFSET
738         select HAVE_IDE
739         select NEED_MACH_MEMORY_H
740         help
741           On the Acorn Risc-PC, Linux can support the internal IDE disk and
742           CD-ROM interface, serial and parallel port, and the floppy drive.
743
744 config ARCH_SA1100
745         bool "SA1100-based"
746         select CLKSRC_MMIO
747         select CPU_SA1100
748         select ISA
749         select ARCH_SPARSEMEM_ENABLE
750         select ARCH_MTD_XIP
751         select ARCH_HAS_CPUFREQ
752         select CPU_FREQ
753         select GENERIC_CLOCKEVENTS
754         select CLKDEV_LOOKUP
755         select HAVE_SCHED_CLOCK
756         select TICK_ONESHOT
757         select ARCH_REQUIRE_GPIOLIB
758         select HAVE_IDE
759         select NEED_MACH_MEMORY_H
760         help
761           Support for StrongARM 11x0 based boards.
762
763 config ARCH_S3C2410
764         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
765         select GENERIC_GPIO
766         select ARCH_HAS_CPUFREQ
767         select HAVE_CLK
768         select CLKDEV_LOOKUP
769         select ARCH_USES_GETTIMEOFFSET
770         select HAVE_S3C2410_I2C if I2C
771         help
772           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
773           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
774           the Samsung SMDK2410 development board (and derivatives).
775
776           Note, the S3C2416 and the S3C2450 are so close that they even share
777           the same SoC ID code. This means that there is no separate machine
778           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
779
780 config ARCH_S3C64XX
781         bool "Samsung S3C64XX"
782         select PLAT_SAMSUNG
783         select CPU_V6
784         select ARM_VIC
785         select HAVE_CLK
786         select HAVE_TCM
787         select CLKDEV_LOOKUP
788         select NO_IOPORT
789         select ARCH_USES_GETTIMEOFFSET
790         select ARCH_HAS_CPUFREQ
791         select ARCH_REQUIRE_GPIOLIB
792         select SAMSUNG_CLKSRC
793         select SAMSUNG_IRQ_VIC_TIMER
794         select S3C_GPIO_TRACK
795         select S3C_DEV_NAND
796         select USB_ARCH_HAS_OHCI
797         select SAMSUNG_GPIOLIB_4BIT
798         select HAVE_S3C2410_I2C if I2C
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         help
801           Samsung S3C64XX series based systems
802
803 config ARCH_S5P64X0
804         bool "Samsung S5P6440 S5P6450"
805         select CPU_V6
806         select GENERIC_GPIO
807         select HAVE_CLK
808         select CLKDEV_LOOKUP
809         select CLKSRC_MMIO
810         select HAVE_S3C2410_WATCHDOG if WATCHDOG
811         select GENERIC_CLOCKEVENTS
812         select HAVE_SCHED_CLOCK
813         select HAVE_S3C2410_I2C if I2C
814         select HAVE_S3C_RTC if RTC_CLASS
815         help
816           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
817           SMDK6450.
818
819 config ARCH_S5PC100
820         bool "Samsung S5PC100"
821         select GENERIC_GPIO
822         select HAVE_CLK
823         select CLKDEV_LOOKUP
824         select CPU_V7
825         select ARM_L1_CACHE_SHIFT_6
826         select ARCH_USES_GETTIMEOFFSET
827         select HAVE_S3C2410_I2C if I2C
828         select HAVE_S3C_RTC if RTC_CLASS
829         select HAVE_S3C2410_WATCHDOG if WATCHDOG
830         help
831           Samsung S5PC100 series based systems
832
833 config ARCH_S5PV210
834         bool "Samsung S5PV210/S5PC110"
835         select CPU_V7
836         select ARCH_SPARSEMEM_ENABLE
837         select ARCH_HAS_HOLES_MEMORYMODEL
838         select GENERIC_GPIO
839         select HAVE_CLK
840         select CLKDEV_LOOKUP
841         select CLKSRC_MMIO
842         select ARM_L1_CACHE_SHIFT_6
843         select ARCH_HAS_CPUFREQ
844         select GENERIC_CLOCKEVENTS
845         select HAVE_SCHED_CLOCK
846         select HAVE_S3C2410_I2C if I2C
847         select HAVE_S3C_RTC if RTC_CLASS
848         select HAVE_S3C2410_WATCHDOG if WATCHDOG
849         select NEED_MACH_MEMORY_H
850         help
851           Samsung S5PV210/S5PC110 series based systems
852
853 config ARCH_EXYNOS
854         bool "SAMSUNG EXYNOS"
855         select CPU_V7
856         select ARCH_SPARSEMEM_ENABLE
857         select ARCH_HAS_HOLES_MEMORYMODEL
858         select GENERIC_GPIO
859         select HAVE_CLK
860         select CLKDEV_LOOKUP
861         select ARCH_HAS_CPUFREQ
862         select GENERIC_CLOCKEVENTS
863         select HAVE_S3C_RTC if RTC_CLASS
864         select HAVE_S3C2410_I2C if I2C
865         select HAVE_S3C2410_WATCHDOG if WATCHDOG
866         select NEED_MACH_MEMORY_H
867         help
868           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
869
870 config ARCH_SHARK
871         bool "Shark"
872         select CPU_SA110
873         select ISA
874         select ISA_DMA
875         select ZONE_DMA
876         select PCI
877         select ARCH_USES_GETTIMEOFFSET
878         select NEED_MACH_MEMORY_H
879         help
880           Support for the StrongARM based Digital DNARD machine, also known
881           as "Shark" (<http://www.shark-linux.de/shark.html>).
882
883 config ARCH_U300
884         bool "ST-Ericsson U300 Series"
885         depends on MMU
886         select CLKSRC_MMIO
887         select CPU_ARM926T
888         select HAVE_SCHED_CLOCK
889         select HAVE_TCM
890         select ARM_AMBA
891         select ARM_PATCH_PHYS_VIRT
892         select ARM_VIC
893         select GENERIC_CLOCKEVENTS
894         select CLKDEV_LOOKUP
895         select HAVE_MACH_CLKDEV
896         select GENERIC_GPIO
897         select ARCH_REQUIRE_GPIOLIB
898         help
899           Support for ST-Ericsson U300 series mobile platforms.
900
901 config ARCH_U8500
902         bool "ST-Ericsson U8500 Series"
903         select CPU_V7
904         select ARM_AMBA
905         select GENERIC_CLOCKEVENTS
906         select CLKDEV_LOOKUP
907         select ARCH_REQUIRE_GPIOLIB
908         select ARCH_HAS_CPUFREQ
909         select HAVE_SMP
910         select MIGHT_HAVE_CACHE_L2X0
911         help
912           Support for ST-Ericsson's Ux500 architecture
913
914 config ARCH_NOMADIK
915         bool "STMicroelectronics Nomadik"
916         select ARM_AMBA
917         select ARM_VIC
918         select CPU_ARM926T
919         select CLKDEV_LOOKUP
920         select GENERIC_CLOCKEVENTS
921         select MIGHT_HAVE_CACHE_L2X0
922         select ARCH_REQUIRE_GPIOLIB
923         help
924           Support for the Nomadik platform by ST-Ericsson
925
926 config ARCH_DAVINCI
927         bool "TI DaVinci"
928         select GENERIC_CLOCKEVENTS
929         select ARCH_REQUIRE_GPIOLIB
930         select ZONE_DMA
931         select HAVE_IDE
932         select CLKDEV_LOOKUP
933         select GENERIC_ALLOCATOR
934         select GENERIC_IRQ_CHIP
935         select ARCH_HAS_HOLES_MEMORYMODEL
936         help
937           Support for TI's DaVinci platform.
938
939 config ARCH_OMAP
940         bool "TI OMAP"
941         select HAVE_CLK
942         select ARCH_REQUIRE_GPIOLIB
943         select ARCH_HAS_CPUFREQ
944         select CLKSRC_MMIO
945         select GENERIC_CLOCKEVENTS
946         select HAVE_SCHED_CLOCK
947         select ARCH_HAS_HOLES_MEMORYMODEL
948         help
949           Support for TI's OMAP platform (OMAP1/2/3/4).
950
951 config PLAT_SPEAR
952         bool "ST SPEAr"
953         select ARM_AMBA
954         select ARCH_REQUIRE_GPIOLIB
955         select CLKDEV_LOOKUP
956         select CLKSRC_MMIO
957         select GENERIC_CLOCKEVENTS
958         select HAVE_CLK
959         help
960           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
961
962 config ARCH_VT8500
963         bool "VIA/WonderMedia 85xx"
964         select CPU_ARM926T
965         select GENERIC_GPIO
966         select ARCH_HAS_CPUFREQ
967         select GENERIC_CLOCKEVENTS
968         select ARCH_REQUIRE_GPIOLIB
969         select HAVE_PWM
970         help
971           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
972
973 config ARCH_ZYNQ
974         bool "Xilinx Zynq ARM Cortex A9 Platform"
975         select CPU_V7
976         select GENERIC_CLOCKEVENTS
977         select CLKDEV_LOOKUP
978         select ARM_GIC
979         select ARM_AMBA
980         select ICST
981         select MIGHT_HAVE_CACHE_L2X0
982         select USE_OF
983         help
984           Support for Xilinx Zynq ARM Cortex A9 Platform
985 endchoice
986
987 #
988 # This is sorted alphabetically by mach-* pathname.  However, plat-*
989 # Kconfigs may be included either alphabetically (according to the
990 # plat- suffix) or along side the corresponding mach-* source.
991 #
992 source "arch/arm/mach-at91/Kconfig"
993
994 source "arch/arm/mach-bcmring/Kconfig"
995
996 source "arch/arm/mach-clps711x/Kconfig"
997
998 source "arch/arm/mach-cns3xxx/Kconfig"
999
1000 source "arch/arm/mach-davinci/Kconfig"
1001
1002 source "arch/arm/mach-dove/Kconfig"
1003
1004 source "arch/arm/mach-ep93xx/Kconfig"
1005
1006 source "arch/arm/mach-footbridge/Kconfig"
1007
1008 source "arch/arm/mach-gemini/Kconfig"
1009
1010 source "arch/arm/mach-h720x/Kconfig"
1011
1012 source "arch/arm/mach-integrator/Kconfig"
1013
1014 source "arch/arm/mach-iop32x/Kconfig"
1015
1016 source "arch/arm/mach-iop33x/Kconfig"
1017
1018 source "arch/arm/mach-iop13xx/Kconfig"
1019
1020 source "arch/arm/mach-ixp4xx/Kconfig"
1021
1022 source "arch/arm/mach-ixp2000/Kconfig"
1023
1024 source "arch/arm/mach-ixp23xx/Kconfig"
1025
1026 source "arch/arm/mach-kirkwood/Kconfig"
1027
1028 source "arch/arm/mach-ks8695/Kconfig"
1029
1030 source "arch/arm/mach-lpc32xx/Kconfig"
1031
1032 source "arch/arm/mach-msm/Kconfig"
1033
1034 source "arch/arm/mach-mv78xx0/Kconfig"
1035
1036 source "arch/arm/plat-mxc/Kconfig"
1037
1038 source "arch/arm/mach-mxs/Kconfig"
1039
1040 source "arch/arm/mach-netx/Kconfig"
1041
1042 source "arch/arm/mach-nomadik/Kconfig"
1043 source "arch/arm/plat-nomadik/Kconfig"
1044
1045 source "arch/arm/plat-omap/Kconfig"
1046
1047 source "arch/arm/mach-omap1/Kconfig"
1048
1049 source "arch/arm/mach-omap2/Kconfig"
1050
1051 source "arch/arm/mach-orion5x/Kconfig"
1052
1053 source "arch/arm/mach-pxa/Kconfig"
1054 source "arch/arm/plat-pxa/Kconfig"
1055
1056 source "arch/arm/mach-mmp/Kconfig"
1057
1058 source "arch/arm/mach-realview/Kconfig"
1059
1060 source "arch/arm/mach-sa1100/Kconfig"
1061
1062 source "arch/arm/plat-samsung/Kconfig"
1063 source "arch/arm/plat-s3c24xx/Kconfig"
1064 source "arch/arm/plat-s5p/Kconfig"
1065
1066 source "arch/arm/plat-spear/Kconfig"
1067
1068 if ARCH_S3C2410
1069 source "arch/arm/mach-s3c2410/Kconfig"
1070 source "arch/arm/mach-s3c2412/Kconfig"
1071 source "arch/arm/mach-s3c2416/Kconfig"
1072 source "arch/arm/mach-s3c2440/Kconfig"
1073 source "arch/arm/mach-s3c2443/Kconfig"
1074 endif
1075
1076 if ARCH_S3C64XX
1077 source "arch/arm/mach-s3c64xx/Kconfig"
1078 endif
1079
1080 source "arch/arm/mach-s5p64x0/Kconfig"
1081
1082 source "arch/arm/mach-s5pc100/Kconfig"
1083
1084 source "arch/arm/mach-s5pv210/Kconfig"
1085
1086 source "arch/arm/mach-exynos/Kconfig"
1087
1088 source "arch/arm/mach-shmobile/Kconfig"
1089
1090 source "arch/arm/mach-tegra/Kconfig"
1091
1092 source "arch/arm/mach-u300/Kconfig"
1093
1094 source "arch/arm/mach-ux500/Kconfig"
1095
1096 source "arch/arm/mach-versatile/Kconfig"
1097
1098 source "arch/arm/mach-vexpress/Kconfig"
1099 source "arch/arm/plat-versatile/Kconfig"
1100
1101 source "arch/arm/mach-vt8500/Kconfig"
1102
1103 source "arch/arm/mach-w90x900/Kconfig"
1104
1105 # Definitions to make life easier
1106 config ARCH_ACORN
1107         bool
1108
1109 config PLAT_IOP
1110         bool
1111         select GENERIC_CLOCKEVENTS
1112         select HAVE_SCHED_CLOCK
1113
1114 config PLAT_ORION
1115         bool
1116         select CLKSRC_MMIO
1117         select GENERIC_IRQ_CHIP
1118         select HAVE_SCHED_CLOCK
1119
1120 config PLAT_PXA
1121         bool
1122
1123 config PLAT_VERSATILE
1124         bool
1125
1126 config ARM_TIMER_SP804
1127         bool
1128         select CLKSRC_MMIO
1129
1130 source arch/arm/mm/Kconfig
1131
1132 config ARM_NR_BANKS
1133         int
1134         default 16 if ARCH_EP93XX
1135         default 8
1136
1137 config IWMMXT
1138         bool "Enable iWMMXt support"
1139         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1140         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1141         help
1142           Enable support for iWMMXt context switching at run time if
1143           running on a CPU that supports it.
1144
1145 config XSCALE_PMU
1146         bool
1147         depends on CPU_XSCALE
1148         default y
1149
1150 config CPU_HAS_PMU
1151         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1152                    (!ARCH_OMAP3 || OMAP3_EMU)
1153         default y
1154         bool
1155
1156 config MULTI_IRQ_HANDLER
1157         bool
1158         help
1159           Allow each machine to specify it's own IRQ handler at run time.
1160
1161 if !MMU
1162 source "arch/arm/Kconfig-nommu"
1163 endif
1164
1165 config ARM_ERRATA_411920
1166         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1167         depends on CPU_V6 || CPU_V6K
1168         help
1169           Invalidation of the Instruction Cache operation can
1170           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1171           It does not affect the MPCore. This option enables the ARM Ltd.
1172           recommended workaround.
1173
1174 config ARM_ERRATA_430973
1175         bool "ARM errata: Stale prediction on replaced interworking branch"
1176         depends on CPU_V7
1177         help
1178           This option enables the workaround for the 430973 Cortex-A8
1179           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1180           interworking branch is replaced with another code sequence at the
1181           same virtual address, whether due to self-modifying code or virtual
1182           to physical address re-mapping, Cortex-A8 does not recover from the
1183           stale interworking branch prediction. This results in Cortex-A8
1184           executing the new code sequence in the incorrect ARM or Thumb state.
1185           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1186           and also flushes the branch target cache at every context switch.
1187           Note that setting specific bits in the ACTLR register may not be
1188           available in non-secure mode.
1189
1190 config ARM_ERRATA_458693
1191         bool "ARM errata: Processor deadlock when a false hazard is created"
1192         depends on CPU_V7
1193         help
1194           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1195           erratum. For very specific sequences of memory operations, it is
1196           possible for a hazard condition intended for a cache line to instead
1197           be incorrectly associated with a different cache line. This false
1198           hazard might then cause a processor deadlock. The workaround enables
1199           the L1 caching of the NEON accesses and disables the PLD instruction
1200           in the ACTLR register. Note that setting specific bits in the ACTLR
1201           register may not be available in non-secure mode.
1202
1203 config ARM_ERRATA_460075
1204         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1205         depends on CPU_V7
1206         help
1207           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1208           erratum. Any asynchronous access to the L2 cache may encounter a
1209           situation in which recent store transactions to the L2 cache are lost
1210           and overwritten with stale memory contents from external memory. The
1211           workaround disables the write-allocate mode for the L2 cache via the
1212           ACTLR register. Note that setting specific bits in the ACTLR register
1213           may not be available in non-secure mode.
1214
1215 config ARM_ERRATA_742230
1216         bool "ARM errata: DMB operation may be faulty"
1217         depends on CPU_V7 && SMP
1218         help
1219           This option enables the workaround for the 742230 Cortex-A9
1220           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1221           between two write operations may not ensure the correct visibility
1222           ordering of the two writes. This workaround sets a specific bit in
1223           the diagnostic register of the Cortex-A9 which causes the DMB
1224           instruction to behave as a DSB, ensuring the correct behaviour of
1225           the two writes.
1226
1227 config ARM_ERRATA_742231
1228         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1229         depends on CPU_V7 && SMP
1230         help
1231           This option enables the workaround for the 742231 Cortex-A9
1232           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1233           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1234           accessing some data located in the same cache line, may get corrupted
1235           data due to bad handling of the address hazard when the line gets
1236           replaced from one of the CPUs at the same time as another CPU is
1237           accessing it. This workaround sets specific bits in the diagnostic
1238           register of the Cortex-A9 which reduces the linefill issuing
1239           capabilities of the processor.
1240
1241 config PL310_ERRATA_588369
1242         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1243         depends on CACHE_L2X0
1244         help
1245            The PL310 L2 cache controller implements three types of Clean &
1246            Invalidate maintenance operations: by Physical Address
1247            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1248            They are architecturally defined to behave as the execution of a
1249            clean operation followed immediately by an invalidate operation,
1250            both performing to the same memory location. This functionality
1251            is not correctly implemented in PL310 as clean lines are not
1252            invalidated as a result of these operations.
1253
1254 config ARM_ERRATA_720789
1255         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1256         depends on CPU_V7
1257         help
1258           This option enables the workaround for the 720789 Cortex-A9 (prior to
1259           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1260           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1261           As a consequence of this erratum, some TLB entries which should be
1262           invalidated are not, resulting in an incoherency in the system page
1263           tables. The workaround changes the TLB flushing routines to invalidate
1264           entries regardless of the ASID.
1265
1266 config PL310_ERRATA_727915
1267         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1268         depends on CACHE_L2X0
1269         help
1270           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1271           operation (offset 0x7FC). This operation runs in background so that
1272           PL310 can handle normal accesses while it is in progress. Under very
1273           rare circumstances, due to this erratum, write data can be lost when
1274           PL310 treats a cacheable write transaction during a Clean &
1275           Invalidate by Way operation.
1276
1277 config ARM_ERRATA_743622
1278         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1279         depends on CPU_V7
1280         help
1281           This option enables the workaround for the 743622 Cortex-A9
1282           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1283           optimisation in the Cortex-A9 Store Buffer may lead to data
1284           corruption. This workaround sets a specific bit in the diagnostic
1285           register of the Cortex-A9 which disables the Store Buffer
1286           optimisation, preventing the defect from occurring. This has no
1287           visible impact on the overall performance or power consumption of the
1288           processor.
1289
1290 config ARM_ERRATA_751472
1291         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1292         depends on CPU_V7
1293         help
1294           This option enables the workaround for the 751472 Cortex-A9 (prior
1295           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1296           completion of a following broadcasted operation if the second
1297           operation is received by a CPU before the ICIALLUIS has completed,
1298           potentially leading to corrupted entries in the cache or TLB.
1299
1300 config PL310_ERRATA_753970
1301         bool "PL310 errata: cache sync operation may be faulty"
1302         depends on CACHE_PL310
1303         help
1304           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1305
1306           Under some condition the effect of cache sync operation on
1307           the store buffer still remains when the operation completes.
1308           This means that the store buffer is always asked to drain and
1309           this prevents it from merging any further writes. The workaround
1310           is to replace the normal offset of cache sync operation (0x730)
1311           by another offset targeting an unmapped PL310 register 0x740.
1312           This has the same effect as the cache sync operation: store buffer
1313           drain and waiting for all buffers empty.
1314
1315 config ARM_ERRATA_754322
1316         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1317         depends on CPU_V7
1318         help
1319           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1320           r3p*) erratum. A speculative memory access may cause a page table walk
1321           which starts prior to an ASID switch but completes afterwards. This
1322           can populate the micro-TLB with a stale entry which may be hit with
1323           the new ASID. This workaround places two dsb instructions in the mm
1324           switching code so that no page table walks can cross the ASID switch.
1325
1326 config ARM_ERRATA_754327
1327         bool "ARM errata: no automatic Store Buffer drain"
1328         depends on CPU_V7 && SMP
1329         help
1330           This option enables the workaround for the 754327 Cortex-A9 (prior to
1331           r2p0) erratum. The Store Buffer does not have any automatic draining
1332           mechanism and therefore a livelock may occur if an external agent
1333           continuously polls a memory location waiting to observe an update.
1334           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1335           written polling loops from denying visibility of updates to memory.
1336
1337 config ARM_ERRATA_364296
1338         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1339         depends on CPU_V6 && !SMP
1340         help
1341           This options enables the workaround for the 364296 ARM1136
1342           r0p2 erratum (possible cache data corruption with
1343           hit-under-miss enabled). It sets the undocumented bit 31 in
1344           the auxiliary control register and the FI bit in the control
1345           register, thus disabling hit-under-miss without putting the
1346           processor into full low interrupt latency mode. ARM11MPCore
1347           is not affected.
1348
1349 config ARM_ERRATA_764369
1350         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1351         depends on CPU_V7 && SMP
1352         help
1353           This option enables the workaround for erratum 764369
1354           affecting Cortex-A9 MPCore with two or more processors (all
1355           current revisions). Under certain timing circumstances, a data
1356           cache line maintenance operation by MVA targeting an Inner
1357           Shareable memory region may fail to proceed up to either the
1358           Point of Coherency or to the Point of Unification of the
1359           system. This workaround adds a DSB instruction before the
1360           relevant cache maintenance functions and sets a specific bit
1361           in the diagnostic control register of the SCU.
1362
1363 config PL310_ERRATA_769419
1364         bool "PL310 errata: no automatic Store Buffer drain"
1365         depends on CACHE_L2X0
1366         help
1367           On revisions of the PL310 prior to r3p2, the Store Buffer does
1368           not automatically drain. This can cause normal, non-cacheable
1369           writes to be retained when the memory system is idle, leading
1370           to suboptimal I/O performance for drivers using coherent DMA.
1371           This option adds a write barrier to the cpu_idle loop so that,
1372           on systems with an outer cache, the store buffer is drained
1373           explicitly.
1374
1375 endmenu
1376
1377 source "arch/arm/common/Kconfig"
1378
1379 menu "Bus support"
1380
1381 config ARM_AMBA
1382         bool
1383
1384 config ISA
1385         bool
1386         help
1387           Find out whether you have ISA slots on your motherboard.  ISA is the
1388           name of a bus system, i.e. the way the CPU talks to the other stuff
1389           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1390           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1391           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1392
1393 # Select ISA DMA controller support
1394 config ISA_DMA
1395         bool
1396         select ISA_DMA_API
1397
1398 # Select ISA DMA interface
1399 config ISA_DMA_API
1400         bool
1401
1402 config PCI
1403         bool "PCI support" if MIGHT_HAVE_PCI
1404         help
1405           Find out whether you have a PCI motherboard. PCI is the name of a
1406           bus system, i.e. the way the CPU talks to the other stuff inside
1407           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1408           VESA. If you have PCI, say Y, otherwise N.
1409
1410 config PCI_DOMAINS
1411         bool
1412         depends on PCI
1413
1414 config PCI_NANOENGINE
1415         bool "BSE nanoEngine PCI support"
1416         depends on SA1100_NANOENGINE
1417         help
1418           Enable PCI on the BSE nanoEngine board.
1419
1420 config PCI_SYSCALL
1421         def_bool PCI
1422
1423 # Select the host bridge type
1424 config PCI_HOST_VIA82C505
1425         bool
1426         depends on PCI && ARCH_SHARK
1427         default y
1428
1429 config PCI_HOST_ITE8152
1430         bool
1431         depends on PCI && MACH_ARMCORE
1432         default y
1433         select DMABOUNCE
1434
1435 source "drivers/pci/Kconfig"
1436
1437 source "drivers/pcmcia/Kconfig"
1438
1439 endmenu
1440
1441 menu "Kernel Features"
1442
1443 source "kernel/time/Kconfig"
1444
1445 config HAVE_SMP
1446         bool
1447         help
1448           This option should be selected by machines which have an SMP-
1449           capable CPU.
1450
1451           The only effect of this option is to make the SMP-related
1452           options available to the user for configuration.
1453
1454 config SMP
1455         bool "Symmetric Multi-Processing"
1456         depends on CPU_V6K || CPU_V7
1457         depends on GENERIC_CLOCKEVENTS
1458         depends on HAVE_SMP
1459         depends on MMU
1460         select USE_GENERIC_SMP_HELPERS
1461         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1462         help
1463           This enables support for systems with more than one CPU. If you have
1464           a system with only one CPU, like most personal computers, say N. If
1465           you have a system with more than one CPU, say Y.
1466
1467           If you say N here, the kernel will run on single and multiprocessor
1468           machines, but will use only one CPU of a multiprocessor machine. If
1469           you say Y here, the kernel will run on many, but not all, single
1470           processor machines. On a single processor machine, the kernel will
1471           run faster if you say N here.
1472
1473           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1474           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1475           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1476
1477           If you don't know what to do here, say N.
1478
1479 config SMP_ON_UP
1480         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1481         depends on EXPERIMENTAL
1482         depends on SMP && !XIP_KERNEL
1483         default y
1484         help
1485           SMP kernels contain instructions which fail on non-SMP processors.
1486           Enabling this option allows the kernel to modify itself to make
1487           these instructions safe.  Disabling it allows about 1K of space
1488           savings.
1489
1490           If you don't know what to do here, say Y.
1491
1492 config ARM_CPU_TOPOLOGY
1493         bool "Support cpu topology definition"
1494         depends on SMP && CPU_V7
1495         default y
1496         help
1497           Support ARM cpu topology definition. The MPIDR register defines
1498           affinity between processors which is then used to describe the cpu
1499           topology of an ARM System.
1500
1501 config SCHED_MC
1502         bool "Multi-core scheduler support"
1503         depends on ARM_CPU_TOPOLOGY
1504         help
1505           Multi-core scheduler support improves the CPU scheduler's decision
1506           making when dealing with multi-core CPU chips at a cost of slightly
1507           increased overhead in some places. If unsure say N here.
1508
1509 config SCHED_SMT
1510         bool "SMT scheduler support"
1511         depends on ARM_CPU_TOPOLOGY
1512         help
1513           Improves the CPU scheduler's decision making when dealing with
1514           MultiThreading at a cost of slightly increased overhead in some
1515           places. If unsure say N here.
1516
1517 config HAVE_ARM_SCU
1518         bool
1519         help
1520           This option enables support for the ARM system coherency unit
1521
1522 config HAVE_ARM_TWD
1523         bool
1524         depends on SMP
1525         select TICK_ONESHOT
1526         help
1527           This options enables support for the ARM timer and watchdog unit
1528
1529 choice
1530         prompt "Memory split"
1531         default VMSPLIT_3G
1532         help
1533           Select the desired split between kernel and user memory.
1534
1535           If you are not absolutely sure what you are doing, leave this
1536           option alone!
1537
1538         config VMSPLIT_3G
1539                 bool "3G/1G user/kernel split"
1540         config VMSPLIT_2G
1541                 bool "2G/2G user/kernel split"
1542         config VMSPLIT_1G
1543                 bool "1G/3G user/kernel split"
1544 endchoice
1545
1546 config PAGE_OFFSET
1547         hex
1548         default 0x40000000 if VMSPLIT_1G
1549         default 0x80000000 if VMSPLIT_2G
1550         default 0xC0000000
1551
1552 config NR_CPUS
1553         int "Maximum number of CPUs (2-32)"
1554         range 2 32
1555         depends on SMP
1556         default "4"
1557
1558 config HOTPLUG_CPU
1559         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1560         depends on SMP && HOTPLUG && EXPERIMENTAL
1561         help
1562           Say Y here to experiment with turning CPUs off and on.  CPUs
1563           can be controlled through /sys/devices/system/cpu.
1564
1565 config LOCAL_TIMERS
1566         bool "Use local timer interrupts"
1567         depends on SMP
1568         default y
1569         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1570         help
1571           Enable support for local timers on SMP platforms, rather then the
1572           legacy IPI broadcast method.  Local timers allows the system
1573           accounting to be spread across the timer interval, preventing a
1574           "thundering herd" at every timer tick.
1575
1576 config ARCH_NR_GPIO
1577         int
1578         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1579         default 350 if ARCH_U8500
1580         default 0
1581         help
1582           Maximum number of GPIOs in the system.
1583
1584           If unsure, leave the default value.
1585
1586 source kernel/Kconfig.preempt
1587
1588 config HZ
1589         int
1590         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1591                 ARCH_S5PV210 || ARCH_EXYNOS4
1592         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1593         default AT91_TIMER_HZ if ARCH_AT91
1594         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1595         default 100
1596
1597 config THUMB2_KERNEL
1598         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1599         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1600         select AEABI
1601         select ARM_ASM_UNIFIED
1602         select ARM_UNWIND
1603         help
1604           By enabling this option, the kernel will be compiled in
1605           Thumb-2 mode. A compiler/assembler that understand the unified
1606           ARM-Thumb syntax is needed.
1607
1608           If unsure, say N.
1609
1610 config THUMB2_AVOID_R_ARM_THM_JUMP11
1611         bool "Work around buggy Thumb-2 short branch relocations in gas"
1612         depends on THUMB2_KERNEL && MODULES
1613         default y
1614         help
1615           Various binutils versions can resolve Thumb-2 branches to
1616           locally-defined, preemptible global symbols as short-range "b.n"
1617           branch instructions.
1618
1619           This is a problem, because there's no guarantee the final
1620           destination of the symbol, or any candidate locations for a
1621           trampoline, are within range of the branch.  For this reason, the
1622           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1623           relocation in modules at all, and it makes little sense to add
1624           support.
1625
1626           The symptom is that the kernel fails with an "unsupported
1627           relocation" error when loading some modules.
1628
1629           Until fixed tools are available, passing
1630           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1631           code which hits this problem, at the cost of a bit of extra runtime
1632           stack usage in some cases.
1633
1634           The problem is described in more detail at:
1635               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1636
1637           Only Thumb-2 kernels are affected.
1638
1639           Unless you are sure your tools don't have this problem, say Y.
1640
1641 config ARM_ASM_UNIFIED
1642         bool
1643
1644 config AEABI
1645         bool "Use the ARM EABI to compile the kernel"
1646         help
1647           This option allows for the kernel to be compiled using the latest
1648           ARM ABI (aka EABI).  This is only useful if you are using a user
1649           space environment that is also compiled with EABI.
1650
1651           Since there are major incompatibilities between the legacy ABI and
1652           EABI, especially with regard to structure member alignment, this
1653           option also changes the kernel syscall calling convention to
1654           disambiguate both ABIs and allow for backward compatibility support
1655           (selected with CONFIG_OABI_COMPAT).
1656
1657           To use this you need GCC version 4.0.0 or later.
1658
1659 config OABI_COMPAT
1660         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1661         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1662         default y
1663         help
1664           This option preserves the old syscall interface along with the
1665           new (ARM EABI) one. It also provides a compatibility layer to
1666           intercept syscalls that have structure arguments which layout
1667           in memory differs between the legacy ABI and the new ARM EABI
1668           (only for non "thumb" binaries). This option adds a tiny
1669           overhead to all syscalls and produces a slightly larger kernel.
1670           If you know you'll be using only pure EABI user space then you
1671           can say N here. If this option is not selected and you attempt
1672           to execute a legacy ABI binary then the result will be
1673           UNPREDICTABLE (in fact it can be predicted that it won't work
1674           at all). If in doubt say Y.
1675
1676 config ARCH_HAS_HOLES_MEMORYMODEL
1677         bool
1678
1679 config ARCH_SPARSEMEM_ENABLE
1680         bool
1681
1682 config ARCH_SPARSEMEM_DEFAULT
1683         def_bool ARCH_SPARSEMEM_ENABLE
1684
1685 config ARCH_SELECT_MEMORY_MODEL
1686         def_bool ARCH_SPARSEMEM_ENABLE
1687
1688 config HAVE_ARCH_PFN_VALID
1689         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1690
1691 config HIGHMEM
1692         bool "High Memory Support"
1693         depends on MMU
1694         help
1695           The address space of ARM processors is only 4 Gigabytes large
1696           and it has to accommodate user address space, kernel address
1697           space as well as some memory mapped IO. That means that, if you
1698           have a large amount of physical memory and/or IO, not all of the
1699           memory can be "permanently mapped" by the kernel. The physical
1700           memory that is not permanently mapped is called "high memory".
1701
1702           Depending on the selected kernel/user memory split, minimum
1703           vmalloc space and actual amount of RAM, you may not need this
1704           option which should result in a slightly faster kernel.
1705
1706           If unsure, say n.
1707
1708 config HIGHPTE
1709         bool "Allocate 2nd-level pagetables from highmem"
1710         depends on HIGHMEM
1711
1712 config HW_PERF_EVENTS
1713         bool "Enable hardware performance counter support for perf events"
1714         depends on PERF_EVENTS && CPU_HAS_PMU
1715         default y
1716         help
1717           Enable hardware performance counter support for perf events. If
1718           disabled, perf events will use software events only.
1719
1720 source "mm/Kconfig"
1721
1722 config FORCE_MAX_ZONEORDER
1723         int "Maximum zone order" if ARCH_SHMOBILE
1724         range 11 64 if ARCH_SHMOBILE
1725         default "9" if SA1111
1726         default "11"
1727         help
1728           The kernel memory allocator divides physically contiguous memory
1729           blocks into "zones", where each zone is a power of two number of
1730           pages.  This option selects the largest power of two that the kernel
1731           keeps in the memory allocator.  If you need to allocate very large
1732           blocks of physically contiguous memory, then you may need to
1733           increase this value.
1734
1735           This config option is actually maximum order plus one. For example,
1736           a value of 11 means that the largest free memory block is 2^10 pages.
1737
1738 config LEDS
1739         bool "Timer and CPU usage LEDs"
1740         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1741                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1742                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1743                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1744                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1745                    ARCH_AT91 || ARCH_DAVINCI || \
1746                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1747         help
1748           If you say Y here, the LEDs on your machine will be used
1749           to provide useful information about your current system status.
1750
1751           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1752           be able to select which LEDs are active using the options below. If
1753           you are compiling a kernel for the EBSA-110 or the LART however, the
1754           red LED will simply flash regularly to indicate that the system is
1755           still functional. It is safe to say Y here if you have a CATS
1756           system, but the driver will do nothing.
1757
1758 config LEDS_TIMER
1759         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1760                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1761                             || MACH_OMAP_PERSEUS2
1762         depends on LEDS
1763         depends on !GENERIC_CLOCKEVENTS
1764         default y if ARCH_EBSA110
1765         help
1766           If you say Y here, one of the system LEDs (the green one on the
1767           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1768           will flash regularly to indicate that the system is still
1769           operational. This is mainly useful to kernel hackers who are
1770           debugging unstable kernels.
1771
1772           The LART uses the same LED for both Timer LED and CPU usage LED
1773           functions. You may choose to use both, but the Timer LED function
1774           will overrule the CPU usage LED.
1775
1776 config LEDS_CPU
1777         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1778                         !ARCH_OMAP) \
1779                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1780                         || MACH_OMAP_PERSEUS2
1781         depends on LEDS
1782         help
1783           If you say Y here, the red LED will be used to give a good real
1784           time indication of CPU usage, by lighting whenever the idle task
1785           is not currently executing.
1786
1787           The LART uses the same LED for both Timer LED and CPU usage LED
1788           functions. You may choose to use both, but the Timer LED function
1789           will overrule the CPU usage LED.
1790
1791 config ALIGNMENT_TRAP
1792         bool
1793         depends on CPU_CP15_MMU
1794         default y if !ARCH_EBSA110
1795         select HAVE_PROC_CPU if PROC_FS
1796         help
1797           ARM processors cannot fetch/store information which is not
1798           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1799           address divisible by 4. On 32-bit ARM processors, these non-aligned
1800           fetch/store instructions will be emulated in software if you say
1801           here, which has a severe performance impact. This is necessary for
1802           correct operation of some network protocols. With an IP-only
1803           configuration it is safe to say N, otherwise say Y.
1804
1805 config UACCESS_WITH_MEMCPY
1806         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1807         depends on MMU && EXPERIMENTAL
1808         default y if CPU_FEROCEON
1809         help
1810           Implement faster copy_to_user and clear_user methods for CPU
1811           cores where a 8-word STM instruction give significantly higher
1812           memory write throughput than a sequence of individual 32bit stores.
1813
1814           A possible side effect is a slight increase in scheduling latency
1815           between threads sharing the same address space if they invoke
1816           such copy operations with large buffers.
1817
1818           However, if the CPU data cache is using a write-allocate mode,
1819           this option is unlikely to provide any performance gain.
1820
1821 config SECCOMP
1822         bool
1823         prompt "Enable seccomp to safely compute untrusted bytecode"
1824         ---help---
1825           This kernel feature is useful for number crunching applications
1826           that may need to compute untrusted bytecode during their
1827           execution. By using pipes or other transports made available to
1828           the process as file descriptors supporting the read/write
1829           syscalls, it's possible to isolate those applications in
1830           their own address space using seccomp. Once seccomp is
1831           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1832           and the task is only allowed to execute a few safe syscalls
1833           defined by each seccomp mode.
1834
1835 config CC_STACKPROTECTOR
1836         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1837         depends on EXPERIMENTAL
1838         help
1839           This option turns on the -fstack-protector GCC feature. This
1840           feature puts, at the beginning of functions, a canary value on
1841           the stack just before the return address, and validates
1842           the value just before actually returning.  Stack based buffer
1843           overflows (that need to overwrite this return address) now also
1844           overwrite the canary, which gets detected and the attack is then
1845           neutralized via a kernel panic.
1846           This feature requires gcc version 4.2 or above.
1847
1848 config DEPRECATED_PARAM_STRUCT
1849         bool "Provide old way to pass kernel parameters"
1850         help
1851           This was deprecated in 2001 and announced to live on for 5 years.
1852           Some old boot loaders still use this way.
1853
1854 endmenu
1855
1856 menu "Boot options"
1857
1858 config USE_OF
1859         bool "Flattened Device Tree support"
1860         select OF
1861         select OF_EARLY_FLATTREE
1862         select IRQ_DOMAIN
1863         help
1864           Include support for flattened device tree machine descriptions.
1865
1866 # Compressed boot loader in ROM.  Yes, we really want to ask about
1867 # TEXT and BSS so we preserve their values in the config files.
1868 config ZBOOT_ROM_TEXT
1869         hex "Compressed ROM boot loader base address"
1870         default "0"
1871         help
1872           The physical address at which the ROM-able zImage is to be
1873           placed in the target.  Platforms which normally make use of
1874           ROM-able zImage formats normally set this to a suitable
1875           value in their defconfig file.
1876
1877           If ZBOOT_ROM is not enabled, this has no effect.
1878
1879 config ZBOOT_ROM_BSS
1880         hex "Compressed ROM boot loader BSS address"
1881         default "0"
1882         help
1883           The base address of an area of read/write memory in the target
1884           for the ROM-able zImage which must be available while the
1885           decompressor is running. It must be large enough to hold the
1886           entire decompressed kernel plus an additional 128 KiB.
1887           Platforms which normally make use of ROM-able zImage formats
1888           normally set this to a suitable value in their defconfig file.
1889
1890           If ZBOOT_ROM is not enabled, this has no effect.
1891
1892 config ZBOOT_ROM
1893         bool "Compressed boot loader in ROM/flash"
1894         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1895         help
1896           Say Y here if you intend to execute your compressed kernel image
1897           (zImage) directly from ROM or flash.  If unsure, say N.
1898
1899 choice
1900         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1901         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1902         default ZBOOT_ROM_NONE
1903         help
1904           Include experimental SD/MMC loading code in the ROM-able zImage.
1905           With this enabled it is possible to write the the ROM-able zImage
1906           kernel image to an MMC or SD card and boot the kernel straight
1907           from the reset vector. At reset the processor Mask ROM will load
1908           the first part of the the ROM-able zImage which in turn loads the
1909           rest the kernel image to RAM.
1910
1911 config ZBOOT_ROM_NONE
1912         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1913         help
1914           Do not load image from SD or MMC
1915
1916 config ZBOOT_ROM_MMCIF
1917         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1918         help
1919           Load image from MMCIF hardware block.
1920
1921 config ZBOOT_ROM_SH_MOBILE_SDHI
1922         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1923         help
1924           Load image from SDHI hardware block
1925
1926 endchoice
1927
1928 config ARM_APPENDED_DTB
1929         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1930         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1931         help
1932           With this option, the boot code will look for a device tree binary
1933           (DTB) appended to zImage
1934           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1935
1936           This is meant as a backward compatibility convenience for those
1937           systems with a bootloader that can't be upgraded to accommodate
1938           the documented boot protocol using a device tree.
1939
1940           Beware that there is very little in terms of protection against
1941           this option being confused by leftover garbage in memory that might
1942           look like a DTB header after a reboot if no actual DTB is appended
1943           to zImage.  Do not leave this option active in a production kernel
1944           if you don't intend to always append a DTB.  Proper passing of the
1945           location into r2 of a bootloader provided DTB is always preferable
1946           to this option.
1947
1948 config ARM_ATAG_DTB_COMPAT
1949         bool "Supplement the appended DTB with traditional ATAG information"
1950         depends on ARM_APPENDED_DTB
1951         help
1952           Some old bootloaders can't be updated to a DTB capable one, yet
1953           they provide ATAGs with memory configuration, the ramdisk address,
1954           the kernel cmdline string, etc.  Such information is dynamically
1955           provided by the bootloader and can't always be stored in a static
1956           DTB.  To allow a device tree enabled kernel to be used with such
1957           bootloaders, this option allows zImage to extract the information
1958           from the ATAG list and store it at run time into the appended DTB.
1959
1960 config CMDLINE
1961         string "Default kernel command string"
1962         default ""
1963         help
1964           On some architectures (EBSA110 and CATS), there is currently no way
1965           for the boot loader to pass arguments to the kernel. For these
1966           architectures, you should supply some command-line options at build
1967           time by entering them here. As a minimum, you should specify the
1968           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1969
1970 choice
1971         prompt "Kernel command line type" if CMDLINE != ""
1972         default CMDLINE_FROM_BOOTLOADER
1973
1974 config CMDLINE_FROM_BOOTLOADER
1975         bool "Use bootloader kernel arguments if available"
1976         help
1977           Uses the command-line options passed by the boot loader. If
1978           the boot loader doesn't provide any, the default kernel command
1979           string provided in CMDLINE will be used.
1980
1981 config CMDLINE_EXTEND
1982         bool "Extend bootloader kernel arguments"
1983         help
1984           The command-line arguments provided by the boot loader will be
1985           appended to the default kernel command string.
1986
1987 config CMDLINE_FORCE
1988         bool "Always use the default kernel command string"
1989         help
1990           Always use the default kernel command string, even if the boot
1991           loader passes other arguments to the kernel.
1992           This is useful if you cannot or don't want to change the
1993           command-line options your boot loader passes to the kernel.
1994 endchoice
1995
1996 config XIP_KERNEL
1997         bool "Kernel Execute-In-Place from ROM"
1998         depends on !ZBOOT_ROM && !ARM_LPAE
1999         help
2000           Execute-In-Place allows the kernel to run from non-volatile storage
2001           directly addressable by the CPU, such as NOR flash. This saves RAM
2002           space since the text section of the kernel is not loaded from flash
2003           to RAM.  Read-write sections, such as the data section and stack,
2004           are still copied to RAM.  The XIP kernel is not compressed since
2005           it has to run directly from flash, so it will take more space to
2006           store it.  The flash address used to link the kernel object files,
2007           and for storing it, is configuration dependent. Therefore, if you
2008           say Y here, you must know the proper physical address where to
2009           store the kernel image depending on your own flash memory usage.
2010
2011           Also note that the make target becomes "make xipImage" rather than
2012           "make zImage" or "make Image".  The final kernel binary to put in
2013           ROM memory will be arch/arm/boot/xipImage.
2014
2015           If unsure, say N.
2016
2017 config XIP_PHYS_ADDR
2018         hex "XIP Kernel Physical Location"
2019         depends on XIP_KERNEL
2020         default "0x00080000"
2021         help
2022           This is the physical address in your flash memory the kernel will
2023           be linked for and stored to.  This address is dependent on your
2024           own flash usage.
2025
2026 config KEXEC
2027         bool "Kexec system call (EXPERIMENTAL)"
2028         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2029         help
2030           kexec is a system call that implements the ability to shutdown your
2031           current kernel, and to start another kernel.  It is like a reboot
2032           but it is independent of the system firmware.   And like a reboot
2033           you can start any kernel with it, not just Linux.
2034
2035           It is an ongoing process to be certain the hardware in a machine
2036           is properly shutdown, so do not be surprised if this code does not
2037           initially work for you.  It may help to enable device hotplugging
2038           support.
2039
2040 config ATAGS_PROC
2041         bool "Export atags in procfs"
2042         depends on KEXEC
2043         default y
2044         help
2045           Should the atags used to boot the kernel be exported in an "atags"
2046           file in procfs. Useful with kexec.
2047
2048 config CRASH_DUMP
2049         bool "Build kdump crash kernel (EXPERIMENTAL)"
2050         depends on EXPERIMENTAL
2051         help
2052           Generate crash dump after being started by kexec. This should
2053           be normally only set in special crash dump kernels which are
2054           loaded in the main kernel with kexec-tools into a specially
2055           reserved region and then later executed after a crash by
2056           kdump/kexec. The crash dump kernel must be compiled to a
2057           memory address not used by the main kernel
2058
2059           For more details see Documentation/kdump/kdump.txt
2060
2061 config AUTO_ZRELADDR
2062         bool "Auto calculation of the decompressed kernel image address"
2063         depends on !ZBOOT_ROM && !ARCH_U300
2064         help
2065           ZRELADDR is the physical address where the decompressed kernel
2066           image will be placed. If AUTO_ZRELADDR is selected, the address
2067           will be determined at run-time by masking the current IP with
2068           0xf8000000. This assumes the zImage being placed in the first 128MB
2069           from start of memory.
2070
2071 endmenu
2072
2073 menu "CPU Power Management"
2074
2075 if ARCH_HAS_CPUFREQ
2076
2077 source "drivers/cpufreq/Kconfig"
2078
2079 config CPU_FREQ_IMX
2080         tristate "CPUfreq driver for i.MX CPUs"
2081         depends on ARCH_MXC && CPU_FREQ
2082         help
2083           This enables the CPUfreq driver for i.MX CPUs.
2084
2085 config CPU_FREQ_SA1100
2086         bool
2087
2088 config CPU_FREQ_SA1110
2089         bool
2090
2091 config CPU_FREQ_INTEGRATOR
2092         tristate "CPUfreq driver for ARM Integrator CPUs"
2093         depends on ARCH_INTEGRATOR && CPU_FREQ
2094         default y
2095         help
2096           This enables the CPUfreq driver for ARM Integrator CPUs.
2097
2098           For details, take a look at <file:Documentation/cpu-freq>.
2099
2100           If in doubt, say Y.
2101
2102 config CPU_FREQ_PXA
2103         bool
2104         depends on CPU_FREQ && ARCH_PXA && PXA25x
2105         default y
2106         select CPU_FREQ_TABLE
2107         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2108
2109 config CPU_FREQ_S3C
2110         bool
2111         help
2112           Internal configuration node for common cpufreq on Samsung SoC
2113
2114 config CPU_FREQ_S3C24XX
2115         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2116         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2117         select CPU_FREQ_S3C
2118         help
2119           This enables the CPUfreq driver for the Samsung S3C24XX family
2120           of CPUs.
2121
2122           For details, take a look at <file:Documentation/cpu-freq>.
2123
2124           If in doubt, say N.
2125
2126 config CPU_FREQ_S3C24XX_PLL
2127         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2128         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2129         help
2130           Compile in support for changing the PLL frequency from the
2131           S3C24XX series CPUfreq driver. The PLL takes time to settle
2132           after a frequency change, so by default it is not enabled.
2133
2134           This also means that the PLL tables for the selected CPU(s) will
2135           be built which may increase the size of the kernel image.
2136
2137 config CPU_FREQ_S3C24XX_DEBUG
2138         bool "Debug CPUfreq Samsung driver core"
2139         depends on CPU_FREQ_S3C24XX
2140         help
2141           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2142
2143 config CPU_FREQ_S3C24XX_IODEBUG
2144         bool "Debug CPUfreq Samsung driver IO timing"
2145         depends on CPU_FREQ_S3C24XX
2146         help
2147           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2148
2149 config CPU_FREQ_S3C24XX_DEBUGFS
2150         bool "Export debugfs for CPUFreq"
2151         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2152         help
2153           Export status information via debugfs.
2154
2155 endif
2156
2157 source "drivers/cpuidle/Kconfig"
2158
2159 endmenu
2160
2161 menu "Floating point emulation"
2162
2163 comment "At least one emulation must be selected"
2164
2165 config FPE_NWFPE
2166         bool "NWFPE math emulation"
2167         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2168         ---help---
2169           Say Y to include the NWFPE floating point emulator in the kernel.
2170           This is necessary to run most binaries. Linux does not currently
2171           support floating point hardware so you need to say Y here even if
2172           your machine has an FPA or floating point co-processor podule.
2173
2174           You may say N here if you are going to load the Acorn FPEmulator
2175           early in the bootup.
2176
2177 config FPE_NWFPE_XP
2178         bool "Support extended precision"
2179         depends on FPE_NWFPE
2180         help
2181           Say Y to include 80-bit support in the kernel floating-point
2182           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2183           Note that gcc does not generate 80-bit operations by default,
2184           so in most cases this option only enlarges the size of the
2185           floating point emulator without any good reason.
2186
2187           You almost surely want to say N here.
2188
2189 config FPE_FASTFPE
2190         bool "FastFPE math emulation (EXPERIMENTAL)"
2191         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2192         ---help---
2193           Say Y here to include the FAST floating point emulator in the kernel.
2194           This is an experimental much faster emulator which now also has full
2195           precision for the mantissa.  It does not support any exceptions.
2196           It is very simple, and approximately 3-6 times faster than NWFPE.
2197
2198           It should be sufficient for most programs.  It may be not suitable
2199           for scientific calculations, but you have to check this for yourself.
2200           If you do not feel you need a faster FP emulation you should better
2201           choose NWFPE.
2202
2203 config VFP
2204         bool "VFP-format floating point maths"
2205         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2206         help
2207           Say Y to include VFP support code in the kernel. This is needed
2208           if your hardware includes a VFP unit.
2209
2210           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2211           release notes and additional status information.
2212
2213           Say N if your target does not have VFP hardware.
2214
2215 config VFPv3
2216         bool
2217         depends on VFP
2218         default y if CPU_V7
2219
2220 config NEON
2221         bool "Advanced SIMD (NEON) Extension support"
2222         depends on VFPv3 && CPU_V7
2223         help
2224           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2225           Extension.
2226
2227 endmenu
2228
2229 menu "Userspace binary formats"
2230
2231 source "fs/Kconfig.binfmt"
2232
2233 config ARTHUR
2234         tristate "RISC OS personality"
2235         depends on !AEABI
2236         help
2237           Say Y here to include the kernel code necessary if you want to run
2238           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2239           experimental; if this sounds frightening, say N and sleep in peace.
2240           You can also say M here to compile this support as a module (which
2241           will be called arthur).
2242
2243 endmenu
2244
2245 menu "Power management options"
2246
2247 source "kernel/power/Kconfig"
2248
2249 config ARCH_SUSPEND_POSSIBLE
2250         depends on !ARCH_S5PC100
2251         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2252                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2253         def_bool y
2254
2255 config ARM_CPU_SUSPEND
2256         def_bool PM_SLEEP
2257
2258 endmenu
2259
2260 source "net/Kconfig"
2261
2262 source "drivers/Kconfig"
2263
2264 source "fs/Kconfig"
2265
2266 source "arch/arm/Kconfig.debug"
2267
2268 source "security/Kconfig"
2269
2270 source "crypto/Kconfig"
2271
2272 source "lib/Kconfig"