Merge branch 'next-samsung-cleanup' of git://git.kernel.org/pub/scm/linux/kernel...
[linux-2.6.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_EBSA110
341         bool "EBSA-110"
342         select CPU_SA110
343         select ISA
344         select NO_IOPORT
345         select ARCH_USES_GETTIMEOFFSET
346         help
347           This is an evaluation board for the StrongARM processor available
348           from Digital. It has limited hardware on-board, including an
349           Ethernet interface, two PCMCIA sockets, two serial ports and a
350           parallel port.
351
352 config ARCH_EP93XX
353         bool "EP93xx-based"
354         select CPU_ARM920T
355         select ARM_AMBA
356         select ARM_VIC
357         select CLKDEV_LOOKUP
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_HAS_HOLES_MEMORYMODEL
360         select ARCH_USES_GETTIMEOFFSET
361         help
362           This enables support for the Cirrus EP93xx series of CPUs.
363
364 config ARCH_FOOTBRIDGE
365         bool "FootBridge"
366         select CPU_SA110
367         select FOOTBRIDGE
368         select GENERIC_CLOCKEVENTS
369         help
370           Support for systems based on the DC21285 companion chip
371           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
372
373 config ARCH_MXC
374         bool "Freescale MXC/iMX-based"
375         select GENERIC_CLOCKEVENTS
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select CLKSRC_MMIO
379         select HAVE_SCHED_CLOCK
380         help
381           Support for Freescale MXC/iMX-based family of processors
382
383 config ARCH_MXS
384         bool "Freescale MXS-based"
385         select GENERIC_CLOCKEVENTS
386         select ARCH_REQUIRE_GPIOLIB
387         select CLKDEV_LOOKUP
388         select CLKSRC_MMIO
389         help
390           Support for Freescale MXS-based family of processors
391
392 config ARCH_NETX
393         bool "Hilscher NetX based"
394         select CLKSRC_MMIO
395         select CPU_ARM926T
396         select ARM_VIC
397         select GENERIC_CLOCKEVENTS
398         help
399           This enables support for systems based on the Hilscher NetX Soc
400
401 config ARCH_H720X
402         bool "Hynix HMS720x-based"
403         select CPU_ARM720T
404         select ISA_DMA_API
405         select ARCH_USES_GETTIMEOFFSET
406         help
407           This enables support for systems based on the Hynix HMS720x
408
409 config ARCH_IOP13XX
410         bool "IOP13xx-based"
411         depends on MMU
412         select CPU_XSC3
413         select PLAT_IOP
414         select PCI
415         select ARCH_SUPPORTS_MSI
416         select VMSPLIT_1G
417         help
418           Support for Intel's IOP13XX (XScale) family of processors.
419
420 config ARCH_IOP32X
421         bool "IOP32x-based"
422         depends on MMU
423         select CPU_XSCALE
424         select PLAT_IOP
425         select PCI
426         select ARCH_REQUIRE_GPIOLIB
427         help
428           Support for Intel's 80219 and IOP32X (XScale) family of
429           processors.
430
431 config ARCH_IOP33X
432         bool "IOP33x-based"
433         depends on MMU
434         select CPU_XSCALE
435         select PLAT_IOP
436         select PCI
437         select ARCH_REQUIRE_GPIOLIB
438         help
439           Support for Intel's IOP33X (XScale) family of processors.
440
441 config ARCH_IXP23XX
442         bool "IXP23XX-based"
443         depends on MMU
444         select CPU_XSC3
445         select PCI
446         select ARCH_USES_GETTIMEOFFSET
447         help
448           Support for Intel's IXP23xx (XScale) family of processors.
449
450 config ARCH_IXP2000
451         bool "IXP2400/2800-based"
452         depends on MMU
453         select CPU_XSCALE
454         select PCI
455         select ARCH_USES_GETTIMEOFFSET
456         help
457           Support for Intel's IXP2400/2800 (XScale) family of processors.
458
459 config ARCH_IXP4XX
460         bool "IXP4xx-based"
461         depends on MMU
462         select CLKSRC_MMIO
463         select CPU_XSCALE
464         select GENERIC_GPIO
465         select GENERIC_CLOCKEVENTS
466         select HAVE_SCHED_CLOCK
467         select MIGHT_HAVE_PCI
468         select DMABOUNCE if PCI
469         help
470           Support for Intel's IXP4XX (XScale) family of processors.
471
472 config ARCH_DOVE
473         bool "Marvell Dove"
474         select CPU_V7
475         select PCI
476         select ARCH_REQUIRE_GPIOLIB
477         select GENERIC_CLOCKEVENTS
478         select PLAT_ORION
479         help
480           Support for the Marvell Dove SoC 88AP510
481
482 config ARCH_KIRKWOOD
483         bool "Marvell Kirkwood"
484         select CPU_FEROCEON
485         select PCI
486         select ARCH_REQUIRE_GPIOLIB
487         select GENERIC_CLOCKEVENTS
488         select PLAT_ORION
489         help
490           Support for the following Marvell Kirkwood series SoCs:
491           88F6180, 88F6192 and 88F6281.
492
493 config ARCH_LOKI
494         bool "Marvell Loki (88RC8480)"
495         select CPU_FEROCEON
496         select GENERIC_CLOCKEVENTS
497         select PLAT_ORION
498         help
499           Support for the Marvell Loki (88RC8480) SoC.
500
501 config ARCH_LPC32XX
502         bool "NXP LPC32XX"
503         select CLKSRC_MMIO
504         select CPU_ARM926T
505         select ARCH_REQUIRE_GPIOLIB
506         select HAVE_IDE
507         select ARM_AMBA
508         select USB_ARCH_HAS_OHCI
509         select CLKDEV_LOOKUP
510         select GENERIC_TIME
511         select GENERIC_CLOCKEVENTS
512         help
513           Support for the NXP LPC32XX family of processors
514
515 config ARCH_MV78XX0
516         bool "Marvell MV78xx0"
517         select CPU_FEROCEON
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         select GENERIC_CLOCKEVENTS
521         select PLAT_ORION
522         help
523           Support for the following Marvell MV78xx0 series SoCs:
524           MV781x0, MV782x0.
525
526 config ARCH_ORION5X
527         bool "Marvell Orion"
528         depends on MMU
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell Orion 5x series SoCs:
536           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
537           Orion-2 (5281), Orion-1-90 (6183).
538
539 config ARCH_MMP
540         bool "Marvell PXA168/910/MMP2"
541         depends on MMU
542         select ARCH_REQUIRE_GPIOLIB
543         select CLKDEV_LOOKUP
544         select GENERIC_CLOCKEVENTS
545         select HAVE_SCHED_CLOCK
546         select TICK_ONESHOT
547         select PLAT_PXA
548         select SPARSE_IRQ
549         help
550           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
551
552 config ARCH_KS8695
553         bool "Micrel/Kendin KS8695"
554         select CPU_ARM922T
555         select ARCH_REQUIRE_GPIOLIB
556         select ARCH_USES_GETTIMEOFFSET
557         help
558           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
559           System-on-Chip devices.
560
561 config ARCH_W90X900
562         bool "Nuvoton W90X900 CPU"
563         select CPU_ARM926T
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKDEV_LOOKUP
566         select CLKSRC_MMIO
567         select GENERIC_CLOCKEVENTS
568         help
569           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
570           At present, the w90x900 has been renamed nuc900, regarding
571           the ARM series product line, you can login the following
572           link address to know more.
573
574           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
575                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
576
577 config ARCH_NUC93X
578         bool "Nuvoton NUC93X CPU"
579         select CPU_ARM926T
580         select CLKDEV_LOOKUP
581         help
582           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
583           low-power and high performance MPEG-4/JPEG multimedia controller chip.
584
585 config ARCH_TEGRA
586         bool "NVIDIA Tegra"
587         select CLKDEV_LOOKUP
588         select CLKSRC_MMIO
589         select GENERIC_TIME
590         select GENERIC_CLOCKEVENTS
591         select GENERIC_GPIO
592         select HAVE_CLK
593         select HAVE_SCHED_CLOCK
594         select ARCH_HAS_BARRIERS if CACHE_L2X0
595         select ARCH_HAS_CPUFREQ
596         help
597           This enables support for NVIDIA Tegra based systems (Tegra APX,
598           Tegra 6xx and Tegra 2 series).
599
600 config ARCH_PNX4008
601         bool "Philips Nexperia PNX4008 Mobile"
602         select CPU_ARM926T
603         select CLKDEV_LOOKUP
604         select ARCH_USES_GETTIMEOFFSET
605         help
606           This enables support for Philips PNX4008 mobile platform.
607
608 config ARCH_PXA
609         bool "PXA2xx/PXA3xx-based"
610         depends on MMU
611         select ARCH_MTD_XIP
612         select ARCH_HAS_CPUFREQ
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select ARCH_REQUIRE_GPIOLIB
616         select GENERIC_CLOCKEVENTS
617         select HAVE_SCHED_CLOCK
618         select TICK_ONESHOT
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select HAVE_CLK
627         select GENERIC_CLOCKEVENTS
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select HAVE_CLK
640         select CLKDEV_LOOKUP
641         select GENERIC_CLOCKEVENTS
642         select NO_IOPORT
643         select SPARSE_IRQ
644         select MULTI_IRQ_HANDLER
645         help
646           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
647
648 config ARCH_RPC
649         bool "RiscPC"
650         select ARCH_ACORN
651         select FIQ
652         select TIMER_ACORN
653         select ARCH_MAY_HAVE_PC_FDC
654         select HAVE_PATA_PLATFORM
655         select ISA_DMA_API
656         select NO_IOPORT
657         select ARCH_SPARSEMEM_ENABLE
658         select ARCH_USES_GETTIMEOFFSET
659         help
660           On the Acorn Risc-PC, Linux can support the internal IDE disk and
661           CD-ROM interface, serial and parallel port, and the floppy drive.
662
663 config ARCH_SA1100
664         bool "SA1100-based"
665         select CLKSRC_MMIO
666         select CPU_SA1100
667         select ISA
668         select ARCH_SPARSEMEM_ENABLE
669         select ARCH_MTD_XIP
670         select ARCH_HAS_CPUFREQ
671         select CPU_FREQ
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SCHED_CLOCK
675         select TICK_ONESHOT
676         select ARCH_REQUIRE_GPIOLIB
677         help
678           Support for StrongARM 11x0 based boards.
679
680 config ARCH_S3C2410
681         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
682         select GENERIC_GPIO
683         select ARCH_HAS_CPUFREQ
684         select HAVE_CLK
685         select CLKDEV_LOOKUP
686         select ARCH_USES_GETTIMEOFFSET
687         select HAVE_S3C2410_I2C if I2C
688         help
689           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
690           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
691           the Samsung SMDK2410 development board (and derivatives).
692
693           Note, the S3C2416 and the S3C2450 are so close that they even share
694           the same SoC ID code. This means that there is no separate machine
695           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
696
697 config ARCH_S3C64XX
698         bool "Samsung S3C64XX"
699         select PLAT_SAMSUNG
700         select CPU_V6
701         select ARM_VIC
702         select HAVE_CLK
703         select CLKDEV_LOOKUP
704         select NO_IOPORT
705         select ARCH_USES_GETTIMEOFFSET
706         select ARCH_HAS_CPUFREQ
707         select ARCH_REQUIRE_GPIOLIB
708         select SAMSUNG_CLKSRC
709         select SAMSUNG_IRQ_VIC_TIMER
710         select SAMSUNG_IRQ_UART
711         select S3C_GPIO_TRACK
712         select S3C_GPIO_PULL_UPDOWN
713         select S3C_GPIO_CFG_S3C24XX
714         select S3C_GPIO_CFG_S3C64XX
715         select S3C_DEV_NAND
716         select USB_ARCH_HAS_OHCI
717         select SAMSUNG_GPIOLIB_4BIT
718         select HAVE_S3C2410_I2C if I2C
719         select HAVE_S3C2410_WATCHDOG if WATCHDOG
720         help
721           Samsung S3C64XX series based systems
722
723 config ARCH_S5P64X0
724         bool "Samsung S5P6440 S5P6450"
725         select CPU_V6
726         select GENERIC_GPIO
727         select HAVE_CLK
728         select CLKDEV_LOOKUP
729         select CLKSRC_MMIO
730         select HAVE_S3C2410_WATCHDOG if WATCHDOG
731         select GENERIC_CLOCKEVENTS
732         select HAVE_SCHED_CLOCK
733         select HAVE_S3C2410_I2C if I2C
734         select HAVE_S3C_RTC if RTC_CLASS
735         help
736           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
737           SMDK6450.
738
739 config ARCH_S5PC100
740         bool "Samsung S5PC100"
741         select GENERIC_GPIO
742         select HAVE_CLK
743         select CLKDEV_LOOKUP
744         select CPU_V7
745         select ARM_L1_CACHE_SHIFT_6
746         select ARCH_USES_GETTIMEOFFSET
747         select HAVE_S3C2410_I2C if I2C
748         select HAVE_S3C_RTC if RTC_CLASS
749         select HAVE_S3C2410_WATCHDOG if WATCHDOG
750         help
751           Samsung S5PC100 series based systems
752
753 config ARCH_S5PV210
754         bool "Samsung S5PV210/S5PC110"
755         select CPU_V7
756         select ARCH_SPARSEMEM_ENABLE
757         select GENERIC_GPIO
758         select HAVE_CLK
759         select CLKDEV_LOOKUP
760         select CLKSRC_MMIO
761         select ARM_L1_CACHE_SHIFT_6
762         select ARCH_HAS_CPUFREQ
763         select GENERIC_CLOCKEVENTS
764         select HAVE_SCHED_CLOCK
765         select HAVE_S3C2410_I2C if I2C
766         select HAVE_S3C_RTC if RTC_CLASS
767         select HAVE_S3C2410_WATCHDOG if WATCHDOG
768         help
769           Samsung S5PV210/S5PC110 series based systems
770
771 config ARCH_EXYNOS4
772         bool "Samsung EXYNOS4"
773         select CPU_V7
774         select ARCH_SPARSEMEM_ENABLE
775         select GENERIC_GPIO
776         select HAVE_CLK
777         select CLKDEV_LOOKUP
778         select ARCH_HAS_CPUFREQ
779         select GENERIC_CLOCKEVENTS
780         select HAVE_S3C_RTC if RTC_CLASS
781         select HAVE_S3C2410_I2C if I2C
782         select HAVE_S3C2410_WATCHDOG if WATCHDOG
783         help
784           Samsung EXYNOS4 series based systems
785
786 config ARCH_SHARK
787         bool "Shark"
788         select CPU_SA110
789         select ISA
790         select ISA_DMA
791         select ZONE_DMA
792         select PCI
793         select ARCH_USES_GETTIMEOFFSET
794         help
795           Support for the StrongARM based Digital DNARD machine, also known
796           as "Shark" (<http://www.shark-linux.de/shark.html>).
797
798 config ARCH_TCC_926
799         bool "Telechips TCC ARM926-based systems"
800         select CLKSRC_MMIO
801         select CPU_ARM926T
802         select HAVE_CLK
803         select CLKDEV_LOOKUP
804         select GENERIC_CLOCKEVENTS
805         help
806           Support for Telechips TCC ARM926-based systems.
807
808 config ARCH_U300
809         bool "ST-Ericsson U300 Series"
810         depends on MMU
811         select CLKSRC_MMIO
812         select CPU_ARM926T
813         select HAVE_SCHED_CLOCK
814         select HAVE_TCM
815         select ARM_AMBA
816         select ARM_VIC
817         select GENERIC_CLOCKEVENTS
818         select CLKDEV_LOOKUP
819         select GENERIC_GPIO
820         help
821           Support for ST-Ericsson U300 series mobile platforms.
822
823 config ARCH_U8500
824         bool "ST-Ericsson U8500 Series"
825         select CPU_V7
826         select ARM_AMBA
827         select GENERIC_CLOCKEVENTS
828         select CLKDEV_LOOKUP
829         select ARCH_REQUIRE_GPIOLIB
830         select ARCH_HAS_CPUFREQ
831         help
832           Support for ST-Ericsson's Ux500 architecture
833
834 config ARCH_NOMADIK
835         bool "STMicroelectronics Nomadik"
836         select ARM_AMBA
837         select ARM_VIC
838         select CPU_ARM926T
839         select CLKDEV_LOOKUP
840         select GENERIC_CLOCKEVENTS
841         select ARCH_REQUIRE_GPIOLIB
842         help
843           Support for the Nomadik platform by ST-Ericsson
844
845 config ARCH_DAVINCI
846         bool "TI DaVinci"
847         select GENERIC_CLOCKEVENTS
848         select ARCH_REQUIRE_GPIOLIB
849         select ZONE_DMA
850         select HAVE_IDE
851         select CLKDEV_LOOKUP
852         select GENERIC_ALLOCATOR
853         select GENERIC_IRQ_CHIP
854         select ARCH_HAS_HOLES_MEMORYMODEL
855         help
856           Support for TI's DaVinci platform.
857
858 config ARCH_OMAP
859         bool "TI OMAP"
860         select HAVE_CLK
861         select ARCH_REQUIRE_GPIOLIB
862         select ARCH_HAS_CPUFREQ
863         select CLKSRC_MMIO
864         select GENERIC_CLOCKEVENTS
865         select HAVE_SCHED_CLOCK
866         select ARCH_HAS_HOLES_MEMORYMODEL
867         help
868           Support for TI's OMAP platform (OMAP1/2/3/4).
869
870 config PLAT_SPEAR
871         bool "ST SPEAr"
872         select ARM_AMBA
873         select ARCH_REQUIRE_GPIOLIB
874         select CLKDEV_LOOKUP
875         select CLKSRC_MMIO
876         select GENERIC_CLOCKEVENTS
877         select HAVE_CLK
878         help
879           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
880
881 config ARCH_VT8500
882         bool "VIA/WonderMedia 85xx"
883         select CPU_ARM926T
884         select GENERIC_GPIO
885         select ARCH_HAS_CPUFREQ
886         select GENERIC_CLOCKEVENTS
887         select ARCH_REQUIRE_GPIOLIB
888         select HAVE_PWM
889         help
890           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
891 endchoice
892
893 #
894 # This is sorted alphabetically by mach-* pathname.  However, plat-*
895 # Kconfigs may be included either alphabetically (according to the
896 # plat- suffix) or along side the corresponding mach-* source.
897 #
898 source "arch/arm/mach-at91/Kconfig"
899
900 source "arch/arm/mach-bcmring/Kconfig"
901
902 source "arch/arm/mach-clps711x/Kconfig"
903
904 source "arch/arm/mach-cns3xxx/Kconfig"
905
906 source "arch/arm/mach-davinci/Kconfig"
907
908 source "arch/arm/mach-dove/Kconfig"
909
910 source "arch/arm/mach-ep93xx/Kconfig"
911
912 source "arch/arm/mach-footbridge/Kconfig"
913
914 source "arch/arm/mach-gemini/Kconfig"
915
916 source "arch/arm/mach-h720x/Kconfig"
917
918 source "arch/arm/mach-integrator/Kconfig"
919
920 source "arch/arm/mach-iop32x/Kconfig"
921
922 source "arch/arm/mach-iop33x/Kconfig"
923
924 source "arch/arm/mach-iop13xx/Kconfig"
925
926 source "arch/arm/mach-ixp4xx/Kconfig"
927
928 source "arch/arm/mach-ixp2000/Kconfig"
929
930 source "arch/arm/mach-ixp23xx/Kconfig"
931
932 source "arch/arm/mach-kirkwood/Kconfig"
933
934 source "arch/arm/mach-ks8695/Kconfig"
935
936 source "arch/arm/mach-loki/Kconfig"
937
938 source "arch/arm/mach-lpc32xx/Kconfig"
939
940 source "arch/arm/mach-msm/Kconfig"
941
942 source "arch/arm/mach-mv78xx0/Kconfig"
943
944 source "arch/arm/plat-mxc/Kconfig"
945
946 source "arch/arm/mach-mxs/Kconfig"
947
948 source "arch/arm/mach-netx/Kconfig"
949
950 source "arch/arm/mach-nomadik/Kconfig"
951 source "arch/arm/plat-nomadik/Kconfig"
952
953 source "arch/arm/mach-nuc93x/Kconfig"
954
955 source "arch/arm/plat-omap/Kconfig"
956
957 source "arch/arm/mach-omap1/Kconfig"
958
959 source "arch/arm/mach-omap2/Kconfig"
960
961 source "arch/arm/mach-orion5x/Kconfig"
962
963 source "arch/arm/mach-pxa/Kconfig"
964 source "arch/arm/plat-pxa/Kconfig"
965
966 source "arch/arm/mach-mmp/Kconfig"
967
968 source "arch/arm/mach-realview/Kconfig"
969
970 source "arch/arm/mach-sa1100/Kconfig"
971
972 source "arch/arm/plat-samsung/Kconfig"
973 source "arch/arm/plat-s3c24xx/Kconfig"
974 source "arch/arm/plat-s5p/Kconfig"
975
976 source "arch/arm/plat-spear/Kconfig"
977
978 source "arch/arm/plat-tcc/Kconfig"
979
980 if ARCH_S3C2410
981 source "arch/arm/mach-s3c2400/Kconfig"
982 source "arch/arm/mach-s3c2410/Kconfig"
983 source "arch/arm/mach-s3c2412/Kconfig"
984 source "arch/arm/mach-s3c2416/Kconfig"
985 source "arch/arm/mach-s3c2440/Kconfig"
986 source "arch/arm/mach-s3c2443/Kconfig"
987 endif
988
989 if ARCH_S3C64XX
990 source "arch/arm/mach-s3c64xx/Kconfig"
991 endif
992
993 source "arch/arm/mach-s5p64x0/Kconfig"
994
995 source "arch/arm/mach-s5pc100/Kconfig"
996
997 source "arch/arm/mach-s5pv210/Kconfig"
998
999 source "arch/arm/mach-exynos4/Kconfig"
1000
1001 source "arch/arm/mach-shmobile/Kconfig"
1002
1003 source "arch/arm/mach-tegra/Kconfig"
1004
1005 source "arch/arm/mach-u300/Kconfig"
1006
1007 source "arch/arm/mach-ux500/Kconfig"
1008
1009 source "arch/arm/mach-versatile/Kconfig"
1010
1011 source "arch/arm/mach-vexpress/Kconfig"
1012 source "arch/arm/plat-versatile/Kconfig"
1013
1014 source "arch/arm/mach-vt8500/Kconfig"
1015
1016 source "arch/arm/mach-w90x900/Kconfig"
1017
1018 # Definitions to make life easier
1019 config ARCH_ACORN
1020         bool
1021
1022 config PLAT_IOP
1023         bool
1024         select GENERIC_CLOCKEVENTS
1025         select HAVE_SCHED_CLOCK
1026
1027 config PLAT_ORION
1028         bool
1029         select CLKSRC_MMIO
1030         select GENERIC_IRQ_CHIP
1031         select HAVE_SCHED_CLOCK
1032
1033 config PLAT_PXA
1034         bool
1035
1036 config PLAT_VERSATILE
1037         bool
1038
1039 config ARM_TIMER_SP804
1040         bool
1041         select CLKSRC_MMIO
1042
1043 source arch/arm/mm/Kconfig
1044
1045 config IWMMXT
1046         bool "Enable iWMMXt support"
1047         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1048         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1049         help
1050           Enable support for iWMMXt context switching at run time if
1051           running on a CPU that supports it.
1052
1053 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1054 config XSCALE_PMU
1055         bool
1056         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1057         default y
1058
1059 config CPU_HAS_PMU
1060         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1061                    (!ARCH_OMAP3 || OMAP3_EMU)
1062         default y
1063         bool
1064
1065 config MULTI_IRQ_HANDLER
1066         bool
1067         help
1068           Allow each machine to specify it's own IRQ handler at run time.
1069
1070 if !MMU
1071 source "arch/arm/Kconfig-nommu"
1072 endif
1073
1074 config ARM_ERRATA_411920
1075         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1076         depends on CPU_V6 || CPU_V6K
1077         help
1078           Invalidation of the Instruction Cache operation can
1079           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1080           It does not affect the MPCore. This option enables the ARM Ltd.
1081           recommended workaround.
1082
1083 config ARM_ERRATA_430973
1084         bool "ARM errata: Stale prediction on replaced interworking branch"
1085         depends on CPU_V7
1086         help
1087           This option enables the workaround for the 430973 Cortex-A8
1088           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1089           interworking branch is replaced with another code sequence at the
1090           same virtual address, whether due to self-modifying code or virtual
1091           to physical address re-mapping, Cortex-A8 does not recover from the
1092           stale interworking branch prediction. This results in Cortex-A8
1093           executing the new code sequence in the incorrect ARM or Thumb state.
1094           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1095           and also flushes the branch target cache at every context switch.
1096           Note that setting specific bits in the ACTLR register may not be
1097           available in non-secure mode.
1098
1099 config ARM_ERRATA_458693
1100         bool "ARM errata: Processor deadlock when a false hazard is created"
1101         depends on CPU_V7
1102         help
1103           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1104           erratum. For very specific sequences of memory operations, it is
1105           possible for a hazard condition intended for a cache line to instead
1106           be incorrectly associated with a different cache line. This false
1107           hazard might then cause a processor deadlock. The workaround enables
1108           the L1 caching of the NEON accesses and disables the PLD instruction
1109           in the ACTLR register. Note that setting specific bits in the ACTLR
1110           register may not be available in non-secure mode.
1111
1112 config ARM_ERRATA_460075
1113         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1114         depends on CPU_V7
1115         help
1116           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1117           erratum. Any asynchronous access to the L2 cache may encounter a
1118           situation in which recent store transactions to the L2 cache are lost
1119           and overwritten with stale memory contents from external memory. The
1120           workaround disables the write-allocate mode for the L2 cache via the
1121           ACTLR register. Note that setting specific bits in the ACTLR register
1122           may not be available in non-secure mode.
1123
1124 config ARM_ERRATA_742230
1125         bool "ARM errata: DMB operation may be faulty"
1126         depends on CPU_V7 && SMP
1127         help
1128           This option enables the workaround for the 742230 Cortex-A9
1129           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1130           between two write operations may not ensure the correct visibility
1131           ordering of the two writes. This workaround sets a specific bit in
1132           the diagnostic register of the Cortex-A9 which causes the DMB
1133           instruction to behave as a DSB, ensuring the correct behaviour of
1134           the two writes.
1135
1136 config ARM_ERRATA_742231
1137         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1138         depends on CPU_V7 && SMP
1139         help
1140           This option enables the workaround for the 742231 Cortex-A9
1141           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1142           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1143           accessing some data located in the same cache line, may get corrupted
1144           data due to bad handling of the address hazard when the line gets
1145           replaced from one of the CPUs at the same time as another CPU is
1146           accessing it. This workaround sets specific bits in the diagnostic
1147           register of the Cortex-A9 which reduces the linefill issuing
1148           capabilities of the processor.
1149
1150 config PL310_ERRATA_588369
1151         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1152         depends on CACHE_L2X0
1153         help
1154            The PL310 L2 cache controller implements three types of Clean &
1155            Invalidate maintenance operations: by Physical Address
1156            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1157            They are architecturally defined to behave as the execution of a
1158            clean operation followed immediately by an invalidate operation,
1159            both performing to the same memory location. This functionality
1160            is not correctly implemented in PL310 as clean lines are not
1161            invalidated as a result of these operations.
1162
1163 config ARM_ERRATA_720789
1164         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1165         depends on CPU_V7 && SMP
1166         help
1167           This option enables the workaround for the 720789 Cortex-A9 (prior to
1168           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1169           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1170           As a consequence of this erratum, some TLB entries which should be
1171           invalidated are not, resulting in an incoherency in the system page
1172           tables. The workaround changes the TLB flushing routines to invalidate
1173           entries regardless of the ASID.
1174
1175 config PL310_ERRATA_727915
1176         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1177         depends on CACHE_L2X0
1178         help
1179           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1180           operation (offset 0x7FC). This operation runs in background so that
1181           PL310 can handle normal accesses while it is in progress. Under very
1182           rare circumstances, due to this erratum, write data can be lost when
1183           PL310 treats a cacheable write transaction during a Clean &
1184           Invalidate by Way operation.
1185
1186 config ARM_ERRATA_743622
1187         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1188         depends on CPU_V7
1189         help
1190           This option enables the workaround for the 743622 Cortex-A9
1191           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1192           optimisation in the Cortex-A9 Store Buffer may lead to data
1193           corruption. This workaround sets a specific bit in the diagnostic
1194           register of the Cortex-A9 which disables the Store Buffer
1195           optimisation, preventing the defect from occurring. This has no
1196           visible impact on the overall performance or power consumption of the
1197           processor.
1198
1199 config ARM_ERRATA_751472
1200         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1201         depends on CPU_V7 && SMP
1202         help
1203           This option enables the workaround for the 751472 Cortex-A9 (prior
1204           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1205           completion of a following broadcasted operation if the second
1206           operation is received by a CPU before the ICIALLUIS has completed,
1207           potentially leading to corrupted entries in the cache or TLB.
1208
1209 config ARM_ERRATA_753970
1210         bool "ARM errata: cache sync operation may be faulty"
1211         depends on CACHE_PL310
1212         help
1213           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1214
1215           Under some condition the effect of cache sync operation on
1216           the store buffer still remains when the operation completes.
1217           This means that the store buffer is always asked to drain and
1218           this prevents it from merging any further writes. The workaround
1219           is to replace the normal offset of cache sync operation (0x730)
1220           by another offset targeting an unmapped PL310 register 0x740.
1221           This has the same effect as the cache sync operation: store buffer
1222           drain and waiting for all buffers empty.
1223
1224 config ARM_ERRATA_754322
1225         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1226         depends on CPU_V7
1227         help
1228           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1229           r3p*) erratum. A speculative memory access may cause a page table walk
1230           which starts prior to an ASID switch but completes afterwards. This
1231           can populate the micro-TLB with a stale entry which may be hit with
1232           the new ASID. This workaround places two dsb instructions in the mm
1233           switching code so that no page table walks can cross the ASID switch.
1234
1235 config ARM_ERRATA_754327
1236         bool "ARM errata: no automatic Store Buffer drain"
1237         depends on CPU_V7 && SMP
1238         help
1239           This option enables the workaround for the 754327 Cortex-A9 (prior to
1240           r2p0) erratum. The Store Buffer does not have any automatic draining
1241           mechanism and therefore a livelock may occur if an external agent
1242           continuously polls a memory location waiting to observe an update.
1243           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1244           written polling loops from denying visibility of updates to memory.
1245
1246 endmenu
1247
1248 source "arch/arm/common/Kconfig"
1249
1250 menu "Bus support"
1251
1252 config ARM_AMBA
1253         bool
1254
1255 config ISA
1256         bool
1257         help
1258           Find out whether you have ISA slots on your motherboard.  ISA is the
1259           name of a bus system, i.e. the way the CPU talks to the other stuff
1260           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1261           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1262           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1263
1264 # Select ISA DMA controller support
1265 config ISA_DMA
1266         bool
1267         select ISA_DMA_API
1268
1269 # Select ISA DMA interface
1270 config ISA_DMA_API
1271         bool
1272
1273 config PCI
1274         bool "PCI support" if MIGHT_HAVE_PCI
1275         help
1276           Find out whether you have a PCI motherboard. PCI is the name of a
1277           bus system, i.e. the way the CPU talks to the other stuff inside
1278           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1279           VESA. If you have PCI, say Y, otherwise N.
1280
1281 config PCI_DOMAINS
1282         bool
1283         depends on PCI
1284
1285 config PCI_NANOENGINE
1286         bool "BSE nanoEngine PCI support"
1287         depends on SA1100_NANOENGINE
1288         help
1289           Enable PCI on the BSE nanoEngine board.
1290
1291 config PCI_SYSCALL
1292         def_bool PCI
1293
1294 # Select the host bridge type
1295 config PCI_HOST_VIA82C505
1296         bool
1297         depends on PCI && ARCH_SHARK
1298         default y
1299
1300 config PCI_HOST_ITE8152
1301         bool
1302         depends on PCI && MACH_ARMCORE
1303         default y
1304         select DMABOUNCE
1305
1306 source "drivers/pci/Kconfig"
1307
1308 source "drivers/pcmcia/Kconfig"
1309
1310 endmenu
1311
1312 menu "Kernel Features"
1313
1314 source "kernel/time/Kconfig"
1315
1316 config SMP
1317         bool "Symmetric Multi-Processing"
1318         depends on CPU_V6K || CPU_V7
1319         depends on GENERIC_CLOCKEVENTS
1320         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1321                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1322                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1323                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1324         select USE_GENERIC_SMP_HELPERS
1325         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1326         help
1327           This enables support for systems with more than one CPU. If you have
1328           a system with only one CPU, like most personal computers, say N. If
1329           you have a system with more than one CPU, say Y.
1330
1331           If you say N here, the kernel will run on single and multiprocessor
1332           machines, but will use only one CPU of a multiprocessor machine. If
1333           you say Y here, the kernel will run on many, but not all, single
1334           processor machines. On a single processor machine, the kernel will
1335           run faster if you say N here.
1336
1337           See also <file:Documentation/i386/IO-APIC.txt>,
1338           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1339           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1340
1341           If you don't know what to do here, say N.
1342
1343 config SMP_ON_UP
1344         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1345         depends on EXPERIMENTAL
1346         depends on SMP && !XIP_KERNEL
1347         default y
1348         help
1349           SMP kernels contain instructions which fail on non-SMP processors.
1350           Enabling this option allows the kernel to modify itself to make
1351           these instructions safe.  Disabling it allows about 1K of space
1352           savings.
1353
1354           If you don't know what to do here, say Y.
1355
1356 config HAVE_ARM_SCU
1357         bool
1358         depends on SMP
1359         help
1360           This option enables support for the ARM system coherency unit
1361
1362 config HAVE_ARM_TWD
1363         bool
1364         depends on SMP
1365         select TICK_ONESHOT
1366         help
1367           This options enables support for the ARM timer and watchdog unit
1368
1369 choice
1370         prompt "Memory split"
1371         default VMSPLIT_3G
1372         help
1373           Select the desired split between kernel and user memory.
1374
1375           If you are not absolutely sure what you are doing, leave this
1376           option alone!
1377
1378         config VMSPLIT_3G
1379                 bool "3G/1G user/kernel split"
1380         config VMSPLIT_2G
1381                 bool "2G/2G user/kernel split"
1382         config VMSPLIT_1G
1383                 bool "1G/3G user/kernel split"
1384 endchoice
1385
1386 config PAGE_OFFSET
1387         hex
1388         default 0x40000000 if VMSPLIT_1G
1389         default 0x80000000 if VMSPLIT_2G
1390         default 0xC0000000
1391
1392 config NR_CPUS
1393         int "Maximum number of CPUs (2-32)"
1394         range 2 32
1395         depends on SMP
1396         default "4"
1397
1398 config HOTPLUG_CPU
1399         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1400         depends on SMP && HOTPLUG && EXPERIMENTAL
1401         help
1402           Say Y here to experiment with turning CPUs off and on.  CPUs
1403           can be controlled through /sys/devices/system/cpu.
1404
1405 config LOCAL_TIMERS
1406         bool "Use local timer interrupts"
1407         depends on SMP
1408         default y
1409         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1410         help
1411           Enable support for local timers on SMP platforms, rather then the
1412           legacy IPI broadcast method.  Local timers allows the system
1413           accounting to be spread across the timer interval, preventing a
1414           "thundering herd" at every timer tick.
1415
1416 source kernel/Kconfig.preempt
1417
1418 config HZ
1419         int
1420         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1421                 ARCH_S5PV210 || ARCH_EXYNOS4
1422         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1423         default AT91_TIMER_HZ if ARCH_AT91
1424         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1425         default 100
1426
1427 config THUMB2_KERNEL
1428         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1429         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1430         select AEABI
1431         select ARM_ASM_UNIFIED
1432         help
1433           By enabling this option, the kernel will be compiled in
1434           Thumb-2 mode. A compiler/assembler that understand the unified
1435           ARM-Thumb syntax is needed.
1436
1437           If unsure, say N.
1438
1439 config THUMB2_AVOID_R_ARM_THM_JUMP11
1440         bool "Work around buggy Thumb-2 short branch relocations in gas"
1441         depends on THUMB2_KERNEL && MODULES
1442         default y
1443         help
1444           Various binutils versions can resolve Thumb-2 branches to
1445           locally-defined, preemptible global symbols as short-range "b.n"
1446           branch instructions.
1447
1448           This is a problem, because there's no guarantee the final
1449           destination of the symbol, or any candidate locations for a
1450           trampoline, are within range of the branch.  For this reason, the
1451           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1452           relocation in modules at all, and it makes little sense to add
1453           support.
1454
1455           The symptom is that the kernel fails with an "unsupported
1456           relocation" error when loading some modules.
1457
1458           Until fixed tools are available, passing
1459           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1460           code which hits this problem, at the cost of a bit of extra runtime
1461           stack usage in some cases.
1462
1463           The problem is described in more detail at:
1464               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1465
1466           Only Thumb-2 kernels are affected.
1467
1468           Unless you are sure your tools don't have this problem, say Y.
1469
1470 config ARM_ASM_UNIFIED
1471         bool
1472
1473 config AEABI
1474         bool "Use the ARM EABI to compile the kernel"
1475         help
1476           This option allows for the kernel to be compiled using the latest
1477           ARM ABI (aka EABI).  This is only useful if you are using a user
1478           space environment that is also compiled with EABI.
1479
1480           Since there are major incompatibilities between the legacy ABI and
1481           EABI, especially with regard to structure member alignment, this
1482           option also changes the kernel syscall calling convention to
1483           disambiguate both ABIs and allow for backward compatibility support
1484           (selected with CONFIG_OABI_COMPAT).
1485
1486           To use this you need GCC version 4.0.0 or later.
1487
1488 config OABI_COMPAT
1489         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1490         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1491         default y
1492         help
1493           This option preserves the old syscall interface along with the
1494           new (ARM EABI) one. It also provides a compatibility layer to
1495           intercept syscalls that have structure arguments which layout
1496           in memory differs between the legacy ABI and the new ARM EABI
1497           (only for non "thumb" binaries). This option adds a tiny
1498           overhead to all syscalls and produces a slightly larger kernel.
1499           If you know you'll be using only pure EABI user space then you
1500           can say N here. If this option is not selected and you attempt
1501           to execute a legacy ABI binary then the result will be
1502           UNPREDICTABLE (in fact it can be predicted that it won't work
1503           at all). If in doubt say Y.
1504
1505 config ARCH_HAS_HOLES_MEMORYMODEL
1506         bool
1507
1508 config ARCH_SPARSEMEM_ENABLE
1509         bool
1510
1511 config ARCH_SPARSEMEM_DEFAULT
1512         def_bool ARCH_SPARSEMEM_ENABLE
1513
1514 config ARCH_SELECT_MEMORY_MODEL
1515         def_bool ARCH_SPARSEMEM_ENABLE
1516
1517 config HAVE_ARCH_PFN_VALID
1518         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1519
1520 config HIGHMEM
1521         bool "High Memory Support"
1522         depends on MMU
1523         help
1524           The address space of ARM processors is only 4 Gigabytes large
1525           and it has to accommodate user address space, kernel address
1526           space as well as some memory mapped IO. That means that, if you
1527           have a large amount of physical memory and/or IO, not all of the
1528           memory can be "permanently mapped" by the kernel. The physical
1529           memory that is not permanently mapped is called "high memory".
1530
1531           Depending on the selected kernel/user memory split, minimum
1532           vmalloc space and actual amount of RAM, you may not need this
1533           option which should result in a slightly faster kernel.
1534
1535           If unsure, say n.
1536
1537 config HIGHPTE
1538         bool "Allocate 2nd-level pagetables from highmem"
1539         depends on HIGHMEM
1540
1541 config HW_PERF_EVENTS
1542         bool "Enable hardware performance counter support for perf events"
1543         depends on PERF_EVENTS && CPU_HAS_PMU
1544         default y
1545         help
1546           Enable hardware performance counter support for perf events. If
1547           disabled, perf events will use software events only.
1548
1549 source "mm/Kconfig"
1550
1551 config FORCE_MAX_ZONEORDER
1552         int "Maximum zone order" if ARCH_SHMOBILE
1553         range 11 64 if ARCH_SHMOBILE
1554         default "9" if SA1111
1555         default "11"
1556         help
1557           The kernel memory allocator divides physically contiguous memory
1558           blocks into "zones", where each zone is a power of two number of
1559           pages.  This option selects the largest power of two that the kernel
1560           keeps in the memory allocator.  If you need to allocate very large
1561           blocks of physically contiguous memory, then you may need to
1562           increase this value.
1563
1564           This config option is actually maximum order plus one. For example,
1565           a value of 11 means that the largest free memory block is 2^10 pages.
1566
1567 config LEDS
1568         bool "Timer and CPU usage LEDs"
1569         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1570                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1571                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1572                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1573                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1574                    ARCH_AT91 || ARCH_DAVINCI || \
1575                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1576         help
1577           If you say Y here, the LEDs on your machine will be used
1578           to provide useful information about your current system status.
1579
1580           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1581           be able to select which LEDs are active using the options below. If
1582           you are compiling a kernel for the EBSA-110 or the LART however, the
1583           red LED will simply flash regularly to indicate that the system is
1584           still functional. It is safe to say Y here if you have a CATS
1585           system, but the driver will do nothing.
1586
1587 config LEDS_TIMER
1588         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1589                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1590                             || MACH_OMAP_PERSEUS2
1591         depends on LEDS
1592         depends on !GENERIC_CLOCKEVENTS
1593         default y if ARCH_EBSA110
1594         help
1595           If you say Y here, one of the system LEDs (the green one on the
1596           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1597           will flash regularly to indicate that the system is still
1598           operational. This is mainly useful to kernel hackers who are
1599           debugging unstable kernels.
1600
1601           The LART uses the same LED for both Timer LED and CPU usage LED
1602           functions. You may choose to use both, but the Timer LED function
1603           will overrule the CPU usage LED.
1604
1605 config LEDS_CPU
1606         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1607                         !ARCH_OMAP) \
1608                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1609                         || MACH_OMAP_PERSEUS2
1610         depends on LEDS
1611         help
1612           If you say Y here, the red LED will be used to give a good real
1613           time indication of CPU usage, by lighting whenever the idle task
1614           is not currently executing.
1615
1616           The LART uses the same LED for both Timer LED and CPU usage LED
1617           functions. You may choose to use both, but the Timer LED function
1618           will overrule the CPU usage LED.
1619
1620 config ALIGNMENT_TRAP
1621         bool
1622         depends on CPU_CP15_MMU
1623         default y if !ARCH_EBSA110
1624         select HAVE_PROC_CPU if PROC_FS
1625         help
1626           ARM processors cannot fetch/store information which is not
1627           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1628           address divisible by 4. On 32-bit ARM processors, these non-aligned
1629           fetch/store instructions will be emulated in software if you say
1630           here, which has a severe performance impact. This is necessary for
1631           correct operation of some network protocols. With an IP-only
1632           configuration it is safe to say N, otherwise say Y.
1633
1634 config UACCESS_WITH_MEMCPY
1635         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1636         depends on MMU && EXPERIMENTAL
1637         default y if CPU_FEROCEON
1638         help
1639           Implement faster copy_to_user and clear_user methods for CPU
1640           cores where a 8-word STM instruction give significantly higher
1641           memory write throughput than a sequence of individual 32bit stores.
1642
1643           A possible side effect is a slight increase in scheduling latency
1644           between threads sharing the same address space if they invoke
1645           such copy operations with large buffers.
1646
1647           However, if the CPU data cache is using a write-allocate mode,
1648           this option is unlikely to provide any performance gain.
1649
1650 config SECCOMP
1651         bool
1652         prompt "Enable seccomp to safely compute untrusted bytecode"
1653         ---help---
1654           This kernel feature is useful for number crunching applications
1655           that may need to compute untrusted bytecode during their
1656           execution. By using pipes or other transports made available to
1657           the process as file descriptors supporting the read/write
1658           syscalls, it's possible to isolate those applications in
1659           their own address space using seccomp. Once seccomp is
1660           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1661           and the task is only allowed to execute a few safe syscalls
1662           defined by each seccomp mode.
1663
1664 config CC_STACKPROTECTOR
1665         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1666         depends on EXPERIMENTAL
1667         help
1668           This option turns on the -fstack-protector GCC feature. This
1669           feature puts, at the beginning of functions, a canary value on
1670           the stack just before the return address, and validates
1671           the value just before actually returning.  Stack based buffer
1672           overflows (that need to overwrite this return address) now also
1673           overwrite the canary, which gets detected and the attack is then
1674           neutralized via a kernel panic.
1675           This feature requires gcc version 4.2 or above.
1676
1677 config DEPRECATED_PARAM_STRUCT
1678         bool "Provide old way to pass kernel parameters"
1679         help
1680           This was deprecated in 2001 and announced to live on for 5 years.
1681           Some old boot loaders still use this way.
1682
1683 endmenu
1684
1685 menu "Boot options"
1686
1687 config USE_OF
1688         bool "Flattened Device Tree support"
1689         select OF
1690         select OF_EARLY_FLATTREE
1691         help
1692           Include support for flattened device tree machine descriptions.
1693
1694 # Compressed boot loader in ROM.  Yes, we really want to ask about
1695 # TEXT and BSS so we preserve their values in the config files.
1696 config ZBOOT_ROM_TEXT
1697         hex "Compressed ROM boot loader base address"
1698         default "0"
1699         help
1700           The physical address at which the ROM-able zImage is to be
1701           placed in the target.  Platforms which normally make use of
1702           ROM-able zImage formats normally set this to a suitable
1703           value in their defconfig file.
1704
1705           If ZBOOT_ROM is not enabled, this has no effect.
1706
1707 config ZBOOT_ROM_BSS
1708         hex "Compressed ROM boot loader BSS address"
1709         default "0"
1710         help
1711           The base address of an area of read/write memory in the target
1712           for the ROM-able zImage which must be available while the
1713           decompressor is running. It must be large enough to hold the
1714           entire decompressed kernel plus an additional 128 KiB.
1715           Platforms which normally make use of ROM-able zImage formats
1716           normally set this to a suitable value in their defconfig file.
1717
1718           If ZBOOT_ROM is not enabled, this has no effect.
1719
1720 config ZBOOT_ROM
1721         bool "Compressed boot loader in ROM/flash"
1722         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1723         help
1724           Say Y here if you intend to execute your compressed kernel image
1725           (zImage) directly from ROM or flash.  If unsure, say N.
1726
1727 config ZBOOT_ROM_MMCIF
1728         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1729         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1730         help
1731           Say Y here to include experimental MMCIF loading code in the
1732           ROM-able zImage. With this enabled it is possible to write the
1733           the ROM-able zImage kernel image to an MMC card and boot the
1734           kernel straight from the reset vector. At reset the processor
1735           Mask ROM will load the first part of the the ROM-able zImage
1736           which in turn loads the rest the kernel image to RAM using the
1737           MMCIF hardware block.
1738
1739 config CMDLINE
1740         string "Default kernel command string"
1741         default ""
1742         help
1743           On some architectures (EBSA110 and CATS), there is currently no way
1744           for the boot loader to pass arguments to the kernel. For these
1745           architectures, you should supply some command-line options at build
1746           time by entering them here. As a minimum, you should specify the
1747           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1748
1749 choice
1750         prompt "Kernel command line type" if CMDLINE != ""
1751         default CMDLINE_FROM_BOOTLOADER
1752
1753 config CMDLINE_FROM_BOOTLOADER
1754         bool "Use bootloader kernel arguments if available"
1755         help
1756           Uses the command-line options passed by the boot loader. If
1757           the boot loader doesn't provide any, the default kernel command
1758           string provided in CMDLINE will be used.
1759
1760 config CMDLINE_EXTEND
1761         bool "Extend bootloader kernel arguments"
1762         help
1763           The command-line arguments provided by the boot loader will be
1764           appended to the default kernel command string.
1765
1766 config CMDLINE_FORCE
1767         bool "Always use the default kernel command string"
1768         help
1769           Always use the default kernel command string, even if the boot
1770           loader passes other arguments to the kernel.
1771           This is useful if you cannot or don't want to change the
1772           command-line options your boot loader passes to the kernel.
1773 endchoice
1774
1775 config XIP_KERNEL
1776         bool "Kernel Execute-In-Place from ROM"
1777         depends on !ZBOOT_ROM
1778         help
1779           Execute-In-Place allows the kernel to run from non-volatile storage
1780           directly addressable by the CPU, such as NOR flash. This saves RAM
1781           space since the text section of the kernel is not loaded from flash
1782           to RAM.  Read-write sections, such as the data section and stack,
1783           are still copied to RAM.  The XIP kernel is not compressed since
1784           it has to run directly from flash, so it will take more space to
1785           store it.  The flash address used to link the kernel object files,
1786           and for storing it, is configuration dependent. Therefore, if you
1787           say Y here, you must know the proper physical address where to
1788           store the kernel image depending on your own flash memory usage.
1789
1790           Also note that the make target becomes "make xipImage" rather than
1791           "make zImage" or "make Image".  The final kernel binary to put in
1792           ROM memory will be arch/arm/boot/xipImage.
1793
1794           If unsure, say N.
1795
1796 config XIP_PHYS_ADDR
1797         hex "XIP Kernel Physical Location"
1798         depends on XIP_KERNEL
1799         default "0x00080000"
1800         help
1801           This is the physical address in your flash memory the kernel will
1802           be linked for and stored to.  This address is dependent on your
1803           own flash usage.
1804
1805 config KEXEC
1806         bool "Kexec system call (EXPERIMENTAL)"
1807         depends on EXPERIMENTAL
1808         help
1809           kexec is a system call that implements the ability to shutdown your
1810           current kernel, and to start another kernel.  It is like a reboot
1811           but it is independent of the system firmware.   And like a reboot
1812           you can start any kernel with it, not just Linux.
1813
1814           It is an ongoing process to be certain the hardware in a machine
1815           is properly shutdown, so do not be surprised if this code does not
1816           initially work for you.  It may help to enable device hotplugging
1817           support.
1818
1819 config ATAGS_PROC
1820         bool "Export atags in procfs"
1821         depends on KEXEC
1822         default y
1823         help
1824           Should the atags used to boot the kernel be exported in an "atags"
1825           file in procfs. Useful with kexec.
1826
1827 config CRASH_DUMP
1828         bool "Build kdump crash kernel (EXPERIMENTAL)"
1829         depends on EXPERIMENTAL
1830         help
1831           Generate crash dump after being started by kexec. This should
1832           be normally only set in special crash dump kernels which are
1833           loaded in the main kernel with kexec-tools into a specially
1834           reserved region and then later executed after a crash by
1835           kdump/kexec. The crash dump kernel must be compiled to a
1836           memory address not used by the main kernel
1837
1838           For more details see Documentation/kdump/kdump.txt
1839
1840 config AUTO_ZRELADDR
1841         bool "Auto calculation of the decompressed kernel image address"
1842         depends on !ZBOOT_ROM && !ARCH_U300
1843         help
1844           ZRELADDR is the physical address where the decompressed kernel
1845           image will be placed. If AUTO_ZRELADDR is selected, the address
1846           will be determined at run-time by masking the current IP with
1847           0xf8000000. This assumes the zImage being placed in the first 128MB
1848           from start of memory.
1849
1850 endmenu
1851
1852 menu "CPU Power Management"
1853
1854 if ARCH_HAS_CPUFREQ
1855
1856 source "drivers/cpufreq/Kconfig"
1857
1858 config CPU_FREQ_IMX
1859         tristate "CPUfreq driver for i.MX CPUs"
1860         depends on ARCH_MXC && CPU_FREQ
1861         help
1862           This enables the CPUfreq driver for i.MX CPUs.
1863
1864 config CPU_FREQ_SA1100
1865         bool
1866
1867 config CPU_FREQ_SA1110
1868         bool
1869
1870 config CPU_FREQ_INTEGRATOR
1871         tristate "CPUfreq driver for ARM Integrator CPUs"
1872         depends on ARCH_INTEGRATOR && CPU_FREQ
1873         default y
1874         help
1875           This enables the CPUfreq driver for ARM Integrator CPUs.
1876
1877           For details, take a look at <file:Documentation/cpu-freq>.
1878
1879           If in doubt, say Y.
1880
1881 config CPU_FREQ_PXA
1882         bool
1883         depends on CPU_FREQ && ARCH_PXA && PXA25x
1884         default y
1885         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1886
1887 config CPU_FREQ_S3C64XX
1888         bool "CPUfreq support for Samsung S3C64XX CPUs"
1889         depends on CPU_FREQ && CPU_S3C6410
1890
1891 config CPU_FREQ_S3C
1892         bool
1893         help
1894           Internal configuration node for common cpufreq on Samsung SoC
1895
1896 config CPU_FREQ_S3C24XX
1897         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1898         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1899         select CPU_FREQ_S3C
1900         help
1901           This enables the CPUfreq driver for the Samsung S3C24XX family
1902           of CPUs.
1903
1904           For details, take a look at <file:Documentation/cpu-freq>.
1905
1906           If in doubt, say N.
1907
1908 config CPU_FREQ_S3C24XX_PLL
1909         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1910         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1911         help
1912           Compile in support for changing the PLL frequency from the
1913           S3C24XX series CPUfreq driver. The PLL takes time to settle
1914           after a frequency change, so by default it is not enabled.
1915
1916           This also means that the PLL tables for the selected CPU(s) will
1917           be built which may increase the size of the kernel image.
1918
1919 config CPU_FREQ_S3C24XX_DEBUG
1920         bool "Debug CPUfreq Samsung driver core"
1921         depends on CPU_FREQ_S3C24XX
1922         help
1923           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1924
1925 config CPU_FREQ_S3C24XX_IODEBUG
1926         bool "Debug CPUfreq Samsung driver IO timing"
1927         depends on CPU_FREQ_S3C24XX
1928         help
1929           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1930
1931 config CPU_FREQ_S3C24XX_DEBUGFS
1932         bool "Export debugfs for CPUFreq"
1933         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1934         help
1935           Export status information via debugfs.
1936
1937 endif
1938
1939 source "drivers/cpuidle/Kconfig"
1940
1941 endmenu
1942
1943 menu "Floating point emulation"
1944
1945 comment "At least one emulation must be selected"
1946
1947 config FPE_NWFPE
1948         bool "NWFPE math emulation"
1949         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1950         ---help---
1951           Say Y to include the NWFPE floating point emulator in the kernel.
1952           This is necessary to run most binaries. Linux does not currently
1953           support floating point hardware so you need to say Y here even if
1954           your machine has an FPA or floating point co-processor podule.
1955
1956           You may say N here if you are going to load the Acorn FPEmulator
1957           early in the bootup.
1958
1959 config FPE_NWFPE_XP
1960         bool "Support extended precision"
1961         depends on FPE_NWFPE
1962         help
1963           Say Y to include 80-bit support in the kernel floating-point
1964           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1965           Note that gcc does not generate 80-bit operations by default,
1966           so in most cases this option only enlarges the size of the
1967           floating point emulator without any good reason.
1968
1969           You almost surely want to say N here.
1970
1971 config FPE_FASTFPE
1972         bool "FastFPE math emulation (EXPERIMENTAL)"
1973         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
1974         ---help---
1975           Say Y here to include the FAST floating point emulator in the kernel.
1976           This is an experimental much faster emulator which now also has full
1977           precision for the mantissa.  It does not support any exceptions.
1978           It is very simple, and approximately 3-6 times faster than NWFPE.
1979
1980           It should be sufficient for most programs.  It may be not suitable
1981           for scientific calculations, but you have to check this for yourself.
1982           If you do not feel you need a faster FP emulation you should better
1983           choose NWFPE.
1984
1985 config VFP
1986         bool "VFP-format floating point maths"
1987         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
1988         help
1989           Say Y to include VFP support code in the kernel. This is needed
1990           if your hardware includes a VFP unit.
1991
1992           Please see <file:Documentation/arm/VFP/release-notes.txt> for
1993           release notes and additional status information.
1994
1995           Say N if your target does not have VFP hardware.
1996
1997 config VFPv3
1998         bool
1999         depends on VFP
2000         default y if CPU_V7
2001
2002 config NEON
2003         bool "Advanced SIMD (NEON) Extension support"
2004         depends on VFPv3 && CPU_V7
2005         help
2006           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2007           Extension.
2008
2009 endmenu
2010
2011 menu "Userspace binary formats"
2012
2013 source "fs/Kconfig.binfmt"
2014
2015 config ARTHUR
2016         tristate "RISC OS personality"
2017         depends on !AEABI
2018         help
2019           Say Y here to include the kernel code necessary if you want to run
2020           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2021           experimental; if this sounds frightening, say N and sleep in peace.
2022           You can also say M here to compile this support as a module (which
2023           will be called arthur).
2024
2025 endmenu
2026
2027 menu "Power management options"
2028
2029 source "kernel/power/Kconfig"
2030
2031 config ARCH_SUSPEND_POSSIBLE
2032         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2033         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2034                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2035         def_bool y
2036
2037 endmenu
2038
2039 source "net/Kconfig"
2040
2041 source "drivers/Kconfig"
2042
2043 source "fs/Kconfig"
2044
2045 source "arch/arm/Kconfig.debug"
2046
2047 source "security/Kconfig"
2048
2049 source "crypto/Kconfig"
2050
2051 source "lib/Kconfig"