arm: tegra: la: fix fdcdwr2 offset in t148 la table
Krishna Reddy [Wed, 13 Feb 2013 22:53:37 +0000 (14:53 -0800)]
Change-Id: Ibcfa339446f253b7a93c0f94137734d42dabb84d
Signed-off-by: Krishna Reddy <vdumpa@nvidia.com>
Reviewed-on: http://git-master/r/200549
Reviewed-by: Seshendra Gadagottu <sgadagottu@nvidia.com>

arch/arm/mach-tegra/tegra14x_la.c

index ecf8835..5bf813b 100644 (file)
@@ -187,7 +187,7 @@ struct la_client_info t14x_la_info_array[] = {
        T14X_LA(256,    150,    NV_1,   7 : 0,          TEXL2SRD,       false,  23),
        T14X_LA(128,    150,    NV_1,   23 : 16,        FDCDWR,         false,  23),
        T14X_LA(160,    150,    NV2_0,  7 : 0,          FDCDRD2,        false,  30),
-       T14X_LA(128,    150,    NV2_1,  23 : 16,        FDCDWR2,        false,  23),
+       T14X_LA(128,    150,    NV2_1,  7 : 0,          FDCDWR2,        false,  23),
        T14X_LA(4,      150,    PPCS_0, 7 : 0,          PPCS_AHBDMAR,   false,  0),
        T14X_LA(29,     150,    PPCS_0, 23 : 16,        PPCS_AHBSLVR,   false,  0),
        T14X_LA(8,      150,    PPCS_1, 7 : 0,          PPCS_AHBDMAW,   false,  0),