ARM: tegra: pinmux settings for t12x SPI
Jin Qian [Thu, 28 Feb 2013 01:32:19 +0000 (17:32 -0800)]
Change-Id: Ibf14b66cc91ed78fc3615c0e17f90f858dffc10a
Signed-off-by: Jin Qian <jqian@nvidia.com>
Reviewed-on: http://git-master/r/204893
Reviewed-by: Venu Byravarasu <vbyravarasu@nvidia.com>

arch/arm/mach-tegra/board-bonaire-pinmux.c
arch/arm/mach-tegra/pinmux-t12-tables.c

index c03f6df..4e681c7 100644 (file)
@@ -114,10 +114,10 @@ static __initdata struct tegra_pingroup_config bonaire_pinmux[] = {
        DEFAULT_PINMUX(GMI_AD1,         NAND,            NORMAL,    NORMAL,     INPUT),
        DEFAULT_PINMUX(GMI_AD2,         NAND,            NORMAL,    NORMAL,     INPUT),
        DEFAULT_PINMUX(GMI_AD3,         NAND,            NORMAL,    NORMAL,     INPUT),
-       DEFAULT_PINMUX(GMI_AD4,         NAND,            NORMAL,    NORMAL,     INPUT),
-       DEFAULT_PINMUX(GMI_AD5,         NAND,            NORMAL,    NORMAL,     INPUT),
-       DEFAULT_PINMUX(GMI_AD6,         NAND,            NORMAL,    NORMAL,     INPUT),
-       DEFAULT_PINMUX(GMI_AD7,         NAND,            NORMAL,    NORMAL,     INPUT),
+       DEFAULT_PINMUX(GMI_AD4,         SPI4,            NORMAL,    NORMAL,     INPUT),
+       DEFAULT_PINMUX(GMI_AD5,         SPI4,            NORMAL,    NORMAL,     INPUT),
+       DEFAULT_PINMUX(GMI_AD6,         SPI4,            NORMAL,    NORMAL,     INPUT),
+       DEFAULT_PINMUX(GMI_AD7,         SPI4,            NORMAL,    NORMAL,     INPUT),
        DEFAULT_PINMUX(GMI_AD8,         NAND,            NORMAL,    NORMAL,     INPUT),
        DEFAULT_PINMUX(GMI_AD9,         NAND,            NORMAL,    NORMAL,     INPUT),
        DEFAULT_PINMUX(GMI_AD10,        NAND,            NORMAL,    NORMAL,     INPUT),
index 40b0bd2..ca23770 100644 (file)
@@ -208,10 +208,10 @@ const struct tegra_drive_pingroup_desc tegra_soc_drive_pingroups[TEGRA_MAX_DRIVE
        PINGROUP(GMI_AD1,         PG1,          GMI,        RSVD1,      NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x31f4),\
        PINGROUP(GMI_AD2,         PG2,          GMI,        RSVD1,      NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x31f8),\
        PINGROUP(GMI_AD3,         PG3,          GMI,        RSVD1,      NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x31fc),\
-       PINGROUP(GMI_AD4,         PG4,          GMI,        RSVD1,      NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x3200),\
-       PINGROUP(GMI_AD5,         PG5,          GMI,        RSVD1,      NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x3204),\
-       PINGROUP(GMI_AD6,         PG6,          GMI,        RSVD1,      NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x3208),\
-       PINGROUP(GMI_AD7,         PG7,          GMI,        RSVD1,      NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x320c),\
+       PINGROUP(GMI_AD4,         PG4,          GMI,        RSVD1,      NAND,       GMI,        SPI4,       RSVD,       INPUT,  0x3200),\
+       PINGROUP(GMI_AD5,         PG5,          GMI,        RSVD1,      NAND,       GMI,        SPI4,       RSVD,       INPUT,  0x3204),\
+       PINGROUP(GMI_AD6,         PG6,          GMI,        RSVD1,      NAND,       GMI,        SPI4,       RSVD,       INPUT,  0x3208),\
+       PINGROUP(GMI_AD7,         PG7,          GMI,        RSVD1,      NAND,       GMI,        SPI4,       RSVD,       INPUT,  0x320c),\
        PINGROUP(GMI_AD8,         PH0,          GMI,        PWM0,       NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x3210),\
        PINGROUP(GMI_AD9,         PH1,          GMI,        PWM1,       NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x3214),\
        PINGROUP(GMI_AD10,        PH2,          GMI,        PWM2,       NAND,       GMI,        RSVD2,      RSVD,       INPUT,  0x3218),\