ARM: tegra11: clock: Update PLLD/D2 594MHz rate table
Alex Frid [Thu, 17 Jan 2013 04:38:08 +0000 (20:38 -0800)]
Bug 1170010

Change-Id: Ib8a72143c16b136676d1a12d22c0563a838f318c
Signed-off-by: Alex Frid <afrid@nvidia.com>
Reviewed-on: http://git-master/r/191894
(cherry picked from commit 2ff7900ba6ba47770708b8da61c96ab6af0dba8c)
Reviewed-on: http://git-master/r/192655
Reviewed-by: Mrutyunjay Sawant <msawant@nvidia.com>
Tested-by: Mrutyunjay Sawant <msawant@nvidia.com>

arch/arm/mach-tegra/tegra11_clocks.c

index c1b1c0e..543043e 100644 (file)
@@ -5409,7 +5409,7 @@ static struct clk_pll_freq_table tegra_pll_d_freq_table[] = {
        { 19200000, 216000000, 720, 16, 4, 12},
        { 26000000, 216000000, 864, 26, 4, 12},
 
-       { 12000000, 594000000, 594, 12, 1, 12},
+       { 12000000, 594000000,  99,  2, 1,  8},
        { 13000000, 594000000, 594, 13, 1, 12},
        { 16800000, 594000000, 495, 14, 1, 12},
        { 19200000, 594000000, 495, 16, 1, 12},