ARM: tegra12: set CPU rate to 2.2GHz for sku 0x87
[linux-3.10.git] / arch / arm / mach-tegra / include / mach / thermal.h
index 6758622..800eb74 100644 (file)
@@ -1,7 +1,7 @@
 /*
  * arch/arm/mach-tegra/thermal.h
  *
- * Copyright (C) 2010-2011 NVIDIA Corporation.
+ * Copyright (c) 2010-2013 NVIDIA CORPORATION. All rights reserved.
  *
  * This software is licensed under the terms of the GNU General Public
  * License version 2, as published by the Free Software Foundation, and
 #ifndef __MACH_THERMAL_H
 #define __MACH_THERMAL_H
 
-/* All units in millicelsius */
-struct tegra_thermal_data {
-       long temp_shutdown;
-       long temp_offset;
-#ifdef CONFIG_TEGRA_EDP_LIMITS
-       long edp_offset;
-       long hysteresis_edp;
+#include <linux/therm_est.h>
+#include <linux/thermal.h>
+
+struct tegra_cooling_device {
+       char *cdev_type;
+       int *trip_temperatures;
+       int trip_temperatures_num;
+};
+
+#define MAX_THROT_TABLE_SIZE   (64)
+#define NO_CAP                 (ULONG_MAX) /* no cap */
+#define CPU_THROT_LOW          0 /* lowest throttle freq. only used for CPU */
+
+#ifdef CONFIG_ARCH_TEGRA_12x_SOC
+#define GBUS_CNT               1
+#else
+#define GBUS_CNT               0
 #endif
-#ifdef CONFIG_TEGRA_THERMAL_THROTTLE
-       long temp_throttle;
-       int tc1;
-       int tc2;
-       long passive_delay;
+
+#ifdef CONFIG_TEGRA_DUAL_CBUS
+#define CBUS_CNT               2
+#else
+#define CBUS_CNT               1
 #endif
+
+/* cpu, gpu(0|1), cbus(1|2), sclk, emc */
+#define NUM_OF_CAP_FREQS       (1 + GBUS_CNT + CBUS_CNT + 1 + 1)
+
+struct throttle_table {
+       unsigned long cap_freqs[NUM_OF_CAP_FREQS];
 };
 
-struct tegra_thermal_device {
-       char *name;
-       void *data;
-       long offset;
-       int (*get_temp) (void *, long *);
-       int (*get_temp_low)(void *, long *);
-       int (*set_limits) (void *, long, long);
-       int (*set_alert)(void *, void (*)(void *), void *);
-       int (*set_shutdown_temp)(void *, long);
+struct balanced_throttle {
+       struct thermal_cooling_device *cdev;
+       struct list_head node;
+       unsigned long cur_state;
+       int throttle_count;
+       int throt_tab_size;
+       struct throttle_table *throt_tab;
 };
 
-#ifndef CONFIG_ARCH_TEGRA_2x_SOC
-int tegra_thermal_init(struct tegra_thermal_data *data);
-int tegra_thermal_set_device(struct tegra_thermal_device *device);
-int tegra_thermal_exit(void);
+#ifdef CONFIG_TEGRA_THERMAL_THROTTLE
+int tegra_throttle_init(struct mutex *cpu_lock);
+struct thermal_cooling_device *balanced_throttle_register(
+               struct balanced_throttle *bthrot,
+               char *type);
+void tegra_throttle_exit(void);
+bool tegra_is_throttling(int *count);
+unsigned long tegra_throttle_governor_speed(unsigned long requested_speed);
 #else
-static inline int tegra_thermal_init(struct tegra_thermal_data *data)
+static inline int tegra_throttle_init(struct mutex *cpu_lock)
 { return 0; }
-static inline int tegra_thermal_set_device(struct tegra_thermal_device *dev)
-{ return 0; }
-static inline int tegra_thermal_exit(void)
-{ return 0; }
-#endif
+static inline struct thermal_cooling_device *balanced_throttle_register(
+               struct balanced_throttle *bthrot,
+               char *type)
+{ return ERR_PTR(-ENODEV); }
+static inline void tegra_throttle_exit(void)
+{}
+static inline bool tegra_is_throttling(int *count)
+{ return false; }
+static inline unsigned long tegra_throttle_governor_speed(
+       unsigned long requested_speed)
+{ return requested_speed; }
+#endif /* CONFIG_TEGRA_THERMAL_THROTTLE */
 
 #endif /* __MACH_THERMAL_H */