ASoC: Codec: rt565x: derive proper dmic clk rate
[linux-3.10.git] / sound / soc / codecs / rt5659.c
1 /*
2  * rt5659.c  --  RT5659/RT5658 ALSA SoC audio codec driver
3  *
4  * Copyright 2015 Realtek Semiconductor Corp.
5  * Author: Bard Liao <bardliao@realtek.com>
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  */
11
12 #include <linux/module.h>
13 #include <linux/moduleparam.h>
14 #include <linux/init.h>
15 #include <linux/delay.h>
16 #include <linux/pm.h>
17 #include <linux/i2c.h>
18 #include <linux/platform_device.h>
19 #include <linux/spi/spi.h>
20 #include <linux/acpi.h>
21 #include <linux/gpio.h>
22 #include <linux/gpio/consumer.h>
23 #include <sound/core.h>
24 #include <sound/pcm.h>
25 #include <sound/pcm_params.h>
26 #include <sound/jack.h>
27 #include <sound/soc.h>
28 #include <sound/soc-dapm.h>
29 #include <sound/initval.h>
30 #include <sound/tlv.h>
31 #include <sound/rt5659.h>
32 #include <linux/of_gpio.h>
33
34 #include "rt5659.h"
35
36 static const struct reg_default rt5659_reg[] = {
37         { 0x0000, 0x0000 },
38         { 0x0001, 0x4848 },
39         { 0x0002, 0x8080 },
40         { 0x0003, 0xc8c8 },
41         { 0x0004, 0xc80a },
42         { 0x0005, 0x0000 },
43         { 0x0006, 0x0000 },
44         { 0x0007, 0x0103 },
45         { 0x0008, 0x0080 },
46         { 0x0009, 0x0000 },
47         { 0x000a, 0x0000 },
48         { 0x000c, 0x0000 },
49         { 0x000d, 0x0000 },
50         { 0x000f, 0x0808 },
51         { 0x0010, 0x3080 },
52         { 0x0011, 0x4a00 },
53         { 0x0012, 0x4e00 },
54         { 0x0015, 0x42c1 },
55         { 0x0016, 0x0000 },
56         { 0x0018, 0x000b },
57         { 0x0019, 0xafaf },
58         { 0x001a, 0xafaf },
59         { 0x001b, 0x0011 },
60         { 0x001c, 0x2f2f },
61         { 0x001d, 0x2f2f },
62         { 0x001e, 0x2f2f },
63         { 0x001f, 0x0000 },
64         { 0x0020, 0x0000 },
65         { 0x0021, 0x0000 },
66         { 0x0022, 0x5757 },
67         { 0x0023, 0x0039 },
68         { 0x0026, 0xc060 },
69         { 0x0027, 0xd8d8 },
70         { 0x0029, 0x8080 },
71         { 0x002a, 0xaaaa },
72         { 0x002b, 0xaaaa },
73         { 0x002c, 0x00af },
74         { 0x002d, 0x0000 },
75         { 0x002f, 0x1002 },
76         { 0x0031, 0x5000 },
77         { 0x0032, 0x0000 },
78         { 0x0033, 0x0000 },
79         { 0x0034, 0x0000 },
80         { 0x0035, 0x0000 },
81         { 0x0036, 0x0000 },
82         { 0x003a, 0x0000 },
83         { 0x003b, 0x0000 },
84         { 0x003c, 0x007f },
85         { 0x003d, 0x0000 },
86         { 0x003e, 0x007f },
87         { 0x0040, 0x0808 },
88         { 0x0046, 0x001f },
89         { 0x0047, 0x001f },
90         { 0x0048, 0x0003 },
91         { 0x0049, 0xe061 },
92         { 0x004a, 0x0000 },
93         { 0x004b, 0x031f },
94         { 0x004d, 0x0000 },
95         { 0x004e, 0x001f },
96         { 0x004f, 0x0000 },
97         { 0x0050, 0x001f },
98         { 0x0052, 0xf000 },
99         { 0x0053, 0x0111 },
100         { 0x0054, 0x0064 },
101         { 0x0055, 0x0080 },
102         { 0x0056, 0xef0e },
103         { 0x0057, 0xf0f0 },
104         { 0x0058, 0xef0e },
105         { 0x0059, 0xf0f0 },
106         { 0x005a, 0xef0e },
107         { 0x005b, 0xf0f0 },
108         { 0x005c, 0xf000 },
109         { 0x005d, 0x0000 },
110         { 0x005e, 0x1f2c },
111         { 0x005f, 0x1f2c },
112         { 0x0060, 0x2717 },
113         { 0x0061, 0x0000 },
114         { 0x0062, 0x0000 },
115         { 0x0063, 0x003e },
116         { 0x0064, 0x0000 },
117         { 0x0065, 0x0000 },
118         { 0x0066, 0x0000 },
119         { 0x0067, 0x0000 },
120         { 0x006a, 0x0000 },
121         { 0x006b, 0x0000 },
122         { 0x006c, 0x0000 },
123         { 0x006e, 0x0000 },
124         { 0x006f, 0x0000 },
125         { 0x0070, 0x8000 },
126         { 0x0071, 0x8000 },
127         { 0x0072, 0x8000 },
128         { 0x0073, 0x1110 },
129         { 0x0074, 0xfe00 },
130         { 0x0075, 0x2409 },
131         { 0x0076, 0x000a },
132         { 0x0077, 0x00f0 },
133         { 0x0078, 0x0000 },
134         { 0x0079, 0x0000 },
135         { 0x007a, 0x0123 },
136         { 0x007b, 0x8003 },
137         { 0x0080, 0x0000 },
138         { 0x0081, 0x0000 },
139         { 0x0082, 0x0000 },
140         { 0x0083, 0x0000 },
141         { 0x0084, 0x0000 },
142         { 0x0085, 0x0000 },
143         { 0x0086, 0x0008 },
144         { 0x0087, 0x0000 },
145         { 0x0088, 0x0000 },
146         { 0x0089, 0x0000 },
147         { 0x008a, 0x0000 },
148         { 0x008b, 0x0000 },
149         { 0x008c, 0x0003 },
150         { 0x008e, 0x0000 },
151         { 0x008f, 0x1000 },
152         { 0x0090, 0x0646 },
153         { 0x0091, 0x0c16 },
154         { 0x0092, 0x0073 },
155         { 0x0093, 0x0000 },
156         { 0x0094, 0x0080 },
157         { 0x0097, 0x0000 },
158         { 0x0098, 0x0000 },
159         { 0x0099, 0x0000 },
160         { 0x009a, 0x0000 },
161         { 0x009b, 0x0000 },
162         { 0x009c, 0x007f },
163         { 0x009d, 0x0000 },
164         { 0x009e, 0x007f },
165         { 0x009f, 0x0000 },
166         { 0x00a0, 0x0060 },
167         { 0x00a1, 0x90a1 },
168         { 0x00ae, 0x2000 },
169         { 0x00af, 0x0000 },
170         { 0x00b0, 0x2000 },
171         { 0x00b1, 0x0000 },
172         { 0x00b2, 0x0000 },
173         { 0x00b6, 0x0000 },
174         { 0x00b7, 0x0000 },
175         { 0x00b8, 0x0000 },
176         { 0x00b9, 0x0000 },
177         { 0x00ba, 0x0000 },
178         { 0x00bb, 0x0000 },
179         { 0x00be, 0x0000 },
180         { 0x00bf, 0x0000 },
181         { 0x00c0, 0x0000 },
182         { 0x00c1, 0x0000 },
183         { 0x00c2, 0x0000 },
184         { 0x00c3, 0x0000 },
185         { 0x00c4, 0x0003 },
186         { 0x00c5, 0x0000 },
187         { 0x00cb, 0xa02f },
188         { 0x00cc, 0x0000 },
189         { 0x00cd, 0x0e02 },
190         { 0x00d6, 0x0000 },
191         { 0x00d7, 0x2244 },
192         { 0x00d9, 0x0809 },
193         { 0x00da, 0x0000 },
194         { 0x00db, 0x0008 },
195         { 0x00dc, 0x00c0 },
196         { 0x00dd, 0x6724 },
197         { 0x00de, 0x3131 },
198         { 0x00df, 0x0008 },
199         { 0x00e0, 0x4000 },
200         { 0x00e1, 0x3131 },
201         { 0x00e4, 0x400c },
202         { 0x00e5, 0x8031 },
203         { 0x00ea, 0xb320 },
204         { 0x00eb, 0x0000 },
205         { 0x00ec, 0xb300 },
206         { 0x00ed, 0x0000 },
207         { 0x00f0, 0x0000 },
208         { 0x00f1, 0x0202 },
209         { 0x00f2, 0x0ddd },
210         { 0x00f3, 0x0ddd },
211         { 0x00f4, 0x0ddd },
212         { 0x00f6, 0x0000 },
213         { 0x00f7, 0x0000 },
214         { 0x00f8, 0x0000 },
215         { 0x00f9, 0x0000 },
216         { 0x00fa, 0x8000 },
217         { 0x00fb, 0x0000 },
218         { 0x00fc, 0x0000 },
219         { 0x00fd, 0x0001 },
220         { 0x00fe, 0x10ec },
221         { 0x00ff, 0x6311 },
222         { 0x0100, 0xaaaa },
223         { 0x010a, 0xaaaa },
224         { 0x010b, 0x00a0 },
225         { 0x010c, 0xaeae },
226         { 0x010d, 0xaaaa },
227         { 0x010e, 0xaaa8 },
228         { 0x010f, 0xa0aa },
229         { 0x0110, 0xe02a },
230         { 0x0111, 0xa702 },
231         { 0x0112, 0xaaaa },
232         { 0x0113, 0x2800 },
233         { 0x0116, 0x0000 },
234         { 0x0117, 0x0f00 },
235         { 0x011a, 0x0020 },
236         { 0x011b, 0x0011 },
237         { 0x011c, 0x0150 },
238         { 0x011d, 0x0000 },
239         { 0x011e, 0x0000 },
240         { 0x011f, 0x0000 },
241         { 0x0120, 0x0000 },
242         { 0x0121, 0x009b },
243         { 0x0122, 0x5014 },
244         { 0x0123, 0x0421 },
245         { 0x0124, 0x7cea },
246         { 0x0125, 0x0420 },
247         { 0x0126, 0x5550 },
248         { 0x0132, 0x0000 },
249         { 0x0133, 0x0000 },
250         { 0x0137, 0x5055 },
251         { 0x0138, 0x3700 },
252         { 0x0139, 0x79a1 },
253         { 0x013a, 0x2020 },
254         { 0x013b, 0x2020 },
255         { 0x013c, 0x2005 },
256         { 0x013e, 0x1f00 },
257         { 0x013f, 0x0000 },
258         { 0x0145, 0x0002 },
259         { 0x0146, 0x0000 },
260         { 0x0147, 0x0000 },
261         { 0x0148, 0x0000 },
262         { 0x0150, 0x1813 },
263         { 0x0151, 0x0690 },
264         { 0x0152, 0x1c17 },
265         { 0x0153, 0x6883 },
266         { 0x0154, 0xd3ce },
267         { 0x0155, 0x352d },
268         { 0x0156, 0x00eb },
269         { 0x0157, 0x3717 },
270         { 0x0158, 0x4c6a },
271         { 0x0159, 0xe41b },
272         { 0x015a, 0x2a13 },
273         { 0x015b, 0xb600 },
274         { 0x015c, 0xc730 },
275         { 0x015d, 0x35d4 },
276         { 0x015e, 0x00bf },
277         { 0x0160, 0x0ec0 },
278         { 0x0161, 0x0020 },
279         { 0x0162, 0x0080 },
280         { 0x0163, 0x0800 },
281         { 0x0164, 0x0000 },
282         { 0x0165, 0x0000 },
283         { 0x0166, 0x0000 },
284         { 0x0167, 0x001f },
285         { 0x0170, 0x4e80 },
286         { 0x0171, 0x0020 },
287         { 0x0172, 0x0080 },
288         { 0x0173, 0x0800 },
289         { 0x0174, 0x000c },
290         { 0x0175, 0x0000 },
291         { 0x0190, 0x3300 },
292         { 0x0191, 0x2200 },
293         { 0x0192, 0x0000 },
294         { 0x01b0, 0x4b38 },
295         { 0x01b1, 0x0000 },
296         { 0x01b2, 0x0000 },
297         { 0x01b3, 0x0000 },
298         { 0x01c0, 0x0045 },
299         { 0x01c1, 0x0540 },
300         { 0x01c2, 0x0000 },
301         { 0x01c3, 0x0030 },
302         { 0x01c7, 0x0000 },
303         { 0x01c8, 0x5757 },
304         { 0x01c9, 0x5757 },
305         { 0x01ca, 0x5757 },
306         { 0x01cb, 0x5757 },
307         { 0x01cc, 0x5757 },
308         { 0x01cd, 0x5757 },
309         { 0x01ce, 0x006f },
310         { 0x01da, 0x0000 },
311         { 0x01db, 0x0000 },
312         { 0x01de, 0x7d00 },
313         { 0x01df, 0x10c0 },
314         { 0x01e0, 0x06a1 },
315         { 0x01e1, 0x0000 },
316         { 0x01e2, 0x0000 },
317         { 0x01e3, 0x0000 },
318         { 0x01e4, 0x0001 },
319         { 0x01e6, 0x0000 },
320         { 0x01e7, 0x0000 },
321         { 0x01e8, 0x0000 },
322         { 0x01ea, 0x0000 },
323         { 0x01eb, 0x0000 },
324         { 0x01ec, 0x0000 },
325         { 0x01ed, 0x0000 },
326         { 0x01ee, 0x0000 },
327         { 0x01ef, 0x0000 },
328         { 0x01f0, 0x0000 },
329         { 0x01f1, 0x0000 },
330         { 0x01f2, 0x0000 },
331         { 0x01f6, 0x1e04 },
332         { 0x01f7, 0x01a1 },
333         { 0x01f8, 0x0000 },
334         { 0x01f9, 0x0000 },
335         { 0x01fa, 0x0002 },
336         { 0x01fb, 0x0000 },
337         { 0x01fc, 0x0000 },
338         { 0x01fd, 0x0000 },
339         { 0x01fe, 0x0000 },
340         { 0x0200, 0x066c },
341         { 0x0201, 0x7fff },
342         { 0x0202, 0x7fff },
343         { 0x0203, 0x0000 },
344         { 0x0204, 0x0000 },
345         { 0x0205, 0x0000 },
346         { 0x0206, 0x0000 },
347         { 0x0207, 0x0000 },
348         { 0x0208, 0x0000 },
349         { 0x0256, 0x0000 },
350         { 0x0257, 0x0000 },
351         { 0x0258, 0x0000 },
352         { 0x0259, 0x0000 },
353         { 0x025a, 0x0000 },
354         { 0x025b, 0x3333 },
355         { 0x025c, 0x3333 },
356         { 0x025d, 0x3333 },
357         { 0x025e, 0x0000 },
358         { 0x025f, 0x0000 },
359         { 0x0260, 0x0000 },
360         { 0x0261, 0x0022 },
361         { 0x0262, 0x0300 },
362         { 0x0265, 0x1e80 },
363         { 0x0266, 0x0131 },
364         { 0x0267, 0x0003 },
365         { 0x0268, 0x0000 },
366         { 0x0269, 0x0000 },
367         { 0x026a, 0x0000 },
368         { 0x026b, 0x0000 },
369         { 0x026c, 0x0000 },
370         { 0x026d, 0x0000 },
371         { 0x026e, 0x0000 },
372         { 0x026f, 0x0000 },
373         { 0x0270, 0x0000 },
374         { 0x0271, 0x0000 },
375         { 0x0272, 0x0000 },
376         { 0x0273, 0x0000 },
377         { 0x0280, 0x0000 },
378         { 0x0281, 0x0000 },
379         { 0x0282, 0x0418 },
380         { 0x0283, 0x7fff },
381         { 0x0284, 0x7000 },
382         { 0x0290, 0x01d0 },
383         { 0x0291, 0x0100 },
384         { 0x02fa, 0x0000 },
385         { 0x02fb, 0x0000 },
386         { 0x02fc, 0x0000 },
387         { 0x0300, 0x001f },
388         { 0x0301, 0x032c },
389         { 0x0302, 0x5f21 },
390         { 0x0303, 0x4000 },
391         { 0x0304, 0x4000 },
392         { 0x0305, 0x0600 },
393         { 0x0306, 0x8000 },
394         { 0x0307, 0x0700 },
395         { 0x0308, 0x001f },
396         { 0x0309, 0x032c },
397         { 0x030a, 0x5f21 },
398         { 0x030b, 0x4000 },
399         { 0x030c, 0x4000 },
400         { 0x030d, 0x0600 },
401         { 0x030e, 0x8000 },
402         { 0x030f, 0x0700 },
403         { 0x0310, 0x4560 },
404         { 0x0311, 0xa4a8 },
405         { 0x0312, 0x7418 },
406         { 0x0313, 0x0000 },
407         { 0x0314, 0x0006 },
408         { 0x0315, 0x00ff },
409         { 0x0316, 0xc400 },
410         { 0x0317, 0x4560 },
411         { 0x0318, 0xa4a8 },
412         { 0x0319, 0x7418 },
413         { 0x031a, 0x0000 },
414         { 0x031b, 0x0006 },
415         { 0x031c, 0x00ff },
416         { 0x031d, 0xc400 },
417         { 0x0320, 0x0f20 },
418         { 0x0321, 0x8700 },
419         { 0x0322, 0x7dc2 },
420         { 0x0323, 0xa178 },
421         { 0x0324, 0x5383 },
422         { 0x0325, 0x7dc2 },
423         { 0x0326, 0xa178 },
424         { 0x0327, 0x5383 },
425         { 0x0328, 0x003e },
426         { 0x0329, 0x02c1 },
427         { 0x032a, 0xd37d },
428         { 0x0330, 0x00a6 },
429         { 0x0331, 0x04c3 },
430         { 0x0332, 0x27c8 },
431         { 0x0333, 0xbf50 },
432         { 0x0334, 0x0045 },
433         { 0x0335, 0x2007 },
434         { 0x0336, 0x7418 },
435         { 0x0337, 0x0501 },
436         { 0x0338, 0x0000 },
437         { 0x0339, 0x0010 },
438         { 0x033a, 0x1010 },
439         { 0x0340, 0x0800 },
440         { 0x0341, 0x0800 },
441         { 0x0342, 0x0800 },
442         { 0x0343, 0x0800 },
443         { 0x0344, 0x0000 },
444         { 0x0345, 0x0000 },
445         { 0x0346, 0x0000 },
446         { 0x0347, 0x0000 },
447         { 0x0348, 0x0000 },
448         { 0x0349, 0x0000 },
449         { 0x034a, 0x0000 },
450         { 0x034b, 0x0000 },
451         { 0x034c, 0x0000 },
452         { 0x034d, 0x0000 },
453         { 0x034e, 0x0000 },
454         { 0x034f, 0x0000 },
455         { 0x0350, 0x0000 },
456         { 0x0351, 0x0000 },
457         { 0x0352, 0x0000 },
458         { 0x0353, 0x0000 },
459         { 0x0354, 0x0000 },
460         { 0x0355, 0x0000 },
461         { 0x0356, 0x0000 },
462         { 0x0357, 0x0000 },
463         { 0x0358, 0x0000 },
464         { 0x0359, 0x0000 },
465         { 0x035a, 0x0000 },
466         { 0x035b, 0x0000 },
467         { 0x035c, 0x0000 },
468         { 0x035d, 0x0000 },
469         { 0x035e, 0x2000 },
470         { 0x035f, 0x0000 },
471         { 0x0360, 0x2000 },
472         { 0x0361, 0x2000 },
473         { 0x0362, 0x0000 },
474         { 0x0363, 0x2000 },
475         { 0x0364, 0x0200 },
476         { 0x0365, 0x0000 },
477         { 0x0366, 0x0000 },
478         { 0x0367, 0x0000 },
479         { 0x0368, 0x0000 },
480         { 0x0369, 0x0000 },
481         { 0x036a, 0x0000 },
482         { 0x036b, 0x0000 },
483         { 0x036c, 0x0000 },
484         { 0x036d, 0x0000 },
485         { 0x036e, 0x0200 },
486         { 0x036f, 0x0000 },
487         { 0x0370, 0x0000 },
488         { 0x0371, 0x0000 },
489         { 0x0372, 0x0000 },
490         { 0x0373, 0x0000 },
491         { 0x0374, 0x0000 },
492         { 0x0375, 0x0000 },
493         { 0x0376, 0x0000 },
494         { 0x0377, 0x0000 },
495         { 0x03d0, 0x0000 },
496         { 0x03d1, 0x0000 },
497         { 0x03d2, 0x0000 },
498         { 0x03d3, 0x0000 },
499         { 0x03d4, 0x2000 },
500         { 0x03d5, 0x2000 },
501         { 0x03d6, 0x0000 },
502         { 0x03d7, 0x0000 },
503         { 0x03d8, 0x2000 },
504         { 0x03d9, 0x2000 },
505         { 0x03da, 0x2000 },
506         { 0x03db, 0x2000 },
507         { 0x03dc, 0x0000 },
508         { 0x03dd, 0x0000 },
509         { 0x03de, 0x0000 },
510         { 0x03df, 0x2000 },
511         { 0x03e0, 0x0000 },
512         { 0x03e1, 0x0000 },
513         { 0x03e2, 0x0000 },
514         { 0x03e3, 0x0000 },
515         { 0x03e4, 0x0000 },
516         { 0x03e5, 0x0000 },
517         { 0x03e6, 0x0000 },
518         { 0x03e7, 0x0000 },
519         { 0x03e8, 0x0000 },
520         { 0x03e9, 0x0000 },
521         { 0x03ea, 0x0000 },
522         { 0x03eb, 0x0000 },
523         { 0x03ec, 0x0000 },
524         { 0x03ed, 0x0000 },
525         { 0x03ee, 0x0000 },
526         { 0x03ef, 0x0000 },
527         { 0x03f0, 0x0800 },
528         { 0x03f1, 0x0800 },
529         { 0x03f2, 0x0800 },
530         { 0x03f3, 0x0800 },
531 };
532
533 static bool rt5659_volatile_register(struct device *dev, unsigned int reg)
534 {
535         switch (reg) {
536         case RT5659_RESET:
537         case RT5659_EJD_CTRL_2:
538         case RT5659_SILENCE_CTRL:
539         case RT5659_DAC2_DIG_VOL:
540         case RT5659_HP_IMP_GAIN_2:
541         case RT5659_PDM_OUT_CTRL:
542         case RT5659_PDM_DATA_CTRL_1:
543         case RT5659_PDM_DATA_CTRL_4:
544         case RT5659_HAPTIC_GEN_CTRL_1:
545         case RT5659_HAPTIC_GEN_CTRL_3:
546         case RT5659_HAPTIC_LPF_CTRL_3:
547         case RT5659_CLK_DET:
548         case RT5659_MICBIAS_1:
549         case RT5659_ASRC_11:
550         case RT5659_ADC_EQ_CTRL_1:
551         case RT5659_DAC_EQ_CTRL_1:
552         case RT5659_INT_ST_1:
553         case RT5659_INT_ST_2:
554         case RT5659_GPIO_STA:
555         case RT5659_SINE_GEN_CTRL_1:
556         case RT5659_IL_CMD_1:
557         case RT5659_4BTN_IL_CMD_1:
558         case RT5659_PSV_IL_CMD_1:
559         case RT5659_AJD1_CTRL:
560         case RT5659_AJD2_AJD3_CTRL:
561         case RT5659_JD_CTRL_3:
562         case RT5659_VENDOR_ID:
563         case RT5659_VENDOR_ID_1:
564         case RT5659_DEVICE_ID:
565         case RT5659_MEMORY_TEST:
566         case RT5659_SOFT_RAMP_DEPOP_DAC_CLK_CTRL:
567         case RT5659_VOL_TEST:
568         case RT5659_STO_NG2_CTRL_1:
569         case RT5659_STO_NG2_CTRL_5:
570         case RT5659_STO_NG2_CTRL_6:
571         case RT5659_STO_NG2_CTRL_7:
572         case RT5659_MONO_NG2_CTRL_1:
573         case RT5659_MONO_NG2_CTRL_5:
574         case RT5659_MONO_NG2_CTRL_6:
575         case RT5659_HP_IMP_SENS_CTRL_1:
576         case RT5659_HP_IMP_SENS_CTRL_3:
577         case RT5659_HP_IMP_SENS_CTRL_4:
578         case RT5659_HP_CALIB_CTRL_1:
579         case RT5659_HP_CALIB_CTRL_9:
580         case RT5659_HP_CALIB_STA_1:
581         case RT5659_HP_CALIB_STA_2:
582         case RT5659_HP_CALIB_STA_3:
583         case RT5659_HP_CALIB_STA_4:
584         case RT5659_HP_CALIB_STA_5:
585         case RT5659_HP_CALIB_STA_6:
586         case RT5659_HP_CALIB_STA_7:
587         case RT5659_HP_CALIB_STA_8:
588         case RT5659_HP_CALIB_STA_9:
589         case RT5659_MONO_AMP_CALIB_CTRL_1:
590         case RT5659_MONO_AMP_CALIB_CTRL_3:
591         case RT5659_MONO_AMP_CALIB_STA_1:
592         case RT5659_MONO_AMP_CALIB_STA_2:
593         case RT5659_MONO_AMP_CALIB_STA_3:
594         case RT5659_MONO_AMP_CALIB_STA_4:
595         case RT5659_SPK_PWR_LMT_STA_1:
596         case RT5659_SPK_PWR_LMT_STA_2:
597         case RT5659_SPK_PWR_LMT_STA_3:
598         case RT5659_SPK_PWR_LMT_STA_4:
599         case RT5659_SPK_PWR_LMT_STA_5:
600         case RT5659_SPK_PWR_LMT_STA_6:
601         case RT5659_SPK_DC_CAILB_CTRL_1:
602         case RT5659_SPK_DC_CAILB_STA_1:
603         case RT5659_SPK_DC_CAILB_STA_2:
604         case RT5659_SPK_DC_CAILB_STA_3:
605         case RT5659_SPK_DC_CAILB_STA_4:
606         case RT5659_SPK_DC_CAILB_STA_5:
607         case RT5659_SPK_DC_CAILB_STA_6:
608         case RT5659_SPK_DC_CAILB_STA_7:
609         case RT5659_SPK_DC_CAILB_STA_8:
610         case RT5659_SPK_DC_CAILB_STA_9:
611         case RT5659_SPK_DC_CAILB_STA_10:
612         case RT5659_SPK_VDD_STA_1:
613         case RT5659_SPK_VDD_STA_2:
614         case RT5659_SPK_DC_DET_CTRL_1:
615         case RT5659_PURE_DC_DET_CTRL_1:
616         case RT5659_PURE_DC_DET_CTRL_2:
617         case RT5659_DRC1_PRIV_1:
618         case RT5659_DRC1_PRIV_4:
619         case RT5659_DRC1_PRIV_5:
620         case RT5659_DRC1_PRIV_6:
621         case RT5659_DRC1_PRIV_7:
622         case RT5659_DRC2_PRIV_1:
623         case RT5659_DRC2_PRIV_4:
624         case RT5659_DRC2_PRIV_5:
625         case RT5659_DRC2_PRIV_6:
626         case RT5659_DRC2_PRIV_7:
627         case RT5659_ALC_PGA_STA_1:
628         case RT5659_ALC_PGA_STA_2:
629         case RT5659_ALC_PGA_STA_3:
630                 return true;
631         default:
632                 return false;
633         }
634 }
635
636 static bool rt5659_readable_register(struct device *dev, unsigned int reg)
637 {
638         switch (reg) {
639         case RT5659_RESET:
640         case RT5659_SPO_VOL:
641         case RT5659_HP_VOL:
642         case RT5659_LOUT:
643         case RT5659_MONO_OUT:
644         case RT5659_HPL_GAIN:
645         case RT5659_HPR_GAIN:
646         case RT5659_MONO_GAIN:
647         case RT5659_SPDIF_CTRL_1:
648         case RT5659_SPDIF_CTRL_2:
649         case RT5659_CAL_BST_CTRL:
650         case RT5659_IN1_IN2:
651         case RT5659_IN3_IN4:
652         case RT5659_INL1_INR1_VOL:
653         case RT5659_EJD_CTRL_1:
654         case RT5659_EJD_CTRL_2:
655         case RT5659_EJD_CTRL_3:
656         case RT5659_SILENCE_CTRL:
657         case RT5659_PSV_CTRL:
658         case RT5659_SIDETONE_CTRL:
659         case RT5659_DAC1_DIG_VOL:
660         case RT5659_DAC2_DIG_VOL:
661         case RT5659_DAC_CTRL:
662         case RT5659_STO1_ADC_DIG_VOL:
663         case RT5659_MONO_ADC_DIG_VOL:
664         case RT5659_STO2_ADC_DIG_VOL:
665         case RT5659_STO1_BOOST:
666         case RT5659_MONO_BOOST:
667         case RT5659_STO2_BOOST:
668         case RT5659_HP_IMP_GAIN_1:
669         case RT5659_HP_IMP_GAIN_2:
670         case RT5659_STO1_ADC_MIXER:
671         case RT5659_MONO_ADC_MIXER:
672         case RT5659_AD_DA_MIXER:
673         case RT5659_STO_DAC_MIXER:
674         case RT5659_MONO_DAC_MIXER:
675         case RT5659_DIG_MIXER:
676         case RT5659_A_DAC_MUX:
677         case RT5659_DIG_INF23_DATA:
678         case RT5659_PDM_OUT_CTRL:
679         case RT5659_PDM_DATA_CTRL_1:
680         case RT5659_PDM_DATA_CTRL_2:
681         case RT5659_PDM_DATA_CTRL_3:
682         case RT5659_PDM_DATA_CTRL_4:
683         case RT5659_SPDIF_CTRL:
684         case RT5659_REC1_GAIN:
685         case RT5659_REC1_L1_MIXER:
686         case RT5659_REC1_L2_MIXER:
687         case RT5659_REC1_R1_MIXER:
688         case RT5659_REC1_R2_MIXER:
689         case RT5659_CAL_REC:
690         case RT5659_REC2_L1_MIXER:
691         case RT5659_REC2_L2_MIXER:
692         case RT5659_REC2_R1_MIXER:
693         case RT5659_REC2_R2_MIXER:
694         case RT5659_SPK_L_MIXER:
695         case RT5659_SPK_R_MIXER:
696         case RT5659_SPO_AMP_GAIN:
697         case RT5659_ALC_BACK_GAIN:
698         case RT5659_MONOMIX_GAIN:
699         case RT5659_MONOMIX_IN_GAIN:
700         case RT5659_OUT_L_GAIN:
701         case RT5659_OUT_L_MIXER:
702         case RT5659_OUT_R_GAIN:
703         case RT5659_OUT_R_MIXER:
704         case RT5659_LOUT_MIXER:
705         case RT5659_HAPTIC_GEN_CTRL_1:
706         case RT5659_HAPTIC_GEN_CTRL_2:
707         case RT5659_HAPTIC_GEN_CTRL_3:
708         case RT5659_HAPTIC_GEN_CTRL_4:
709         case RT5659_HAPTIC_GEN_CTRL_5:
710         case RT5659_HAPTIC_GEN_CTRL_6:
711         case RT5659_HAPTIC_GEN_CTRL_7:
712         case RT5659_HAPTIC_GEN_CTRL_8:
713         case RT5659_HAPTIC_GEN_CTRL_9:
714         case RT5659_HAPTIC_GEN_CTRL_10:
715         case RT5659_HAPTIC_GEN_CTRL_11:
716         case RT5659_HAPTIC_LPF_CTRL_1:
717         case RT5659_HAPTIC_LPF_CTRL_2:
718         case RT5659_HAPTIC_LPF_CTRL_3:
719         case RT5659_PWR_DIG_1:
720         case RT5659_PWR_DIG_2:
721         case RT5659_PWR_ANLG_1:
722         case RT5659_PWR_ANLG_2:
723         case RT5659_PWR_ANLG_3:
724         case RT5659_PWR_MIXER:
725         case RT5659_PWR_VOL:
726         case RT5659_PRIV_INDEX:
727         case RT5659_CLK_DET:
728         case RT5659_PRIV_DATA:
729         case RT5659_PRE_DIV_1:
730         case RT5659_PRE_DIV_2:
731         case RT5659_I2S1_SDP:
732         case RT5659_I2S2_SDP:
733         case RT5659_I2S3_SDP:
734         case RT5659_ADDA_CLK_1:
735         case RT5659_ADDA_CLK_2:
736         case RT5659_DMIC_CTRL_1:
737         case RT5659_DMIC_CTRL_2:
738         case RT5659_TDM_CTRL_1:
739         case RT5659_TDM_CTRL_2:
740         case RT5659_TDM_CTRL_3:
741         case RT5659_TDM_CTRL_4:
742         case RT5659_TDM_CTRL_5:
743         case RT5659_GLB_CLK:
744         case RT5659_PLL_CTRL_1:
745         case RT5659_PLL_CTRL_2:
746         case RT5659_ASRC_1:
747         case RT5659_ASRC_2:
748         case RT5659_ASRC_3:
749         case RT5659_ASRC_4:
750         case RT5659_ASRC_5:
751         case RT5659_ASRC_6:
752         case RT5659_ASRC_7:
753         case RT5659_ASRC_8:
754         case RT5659_ASRC_9:
755         case RT5659_ASRC_10:
756         case RT5659_DEPOP_1:
757         case RT5659_DEPOP_2:
758         case RT5659_DEPOP_3:
759         case RT5659_HP_CHARGE_PUMP_1:
760         case RT5659_HP_CHARGE_PUMP_2:
761         case RT5659_MICBIAS_1:
762         case RT5659_MICBIAS_2:
763         case RT5659_ASRC_11:
764         case RT5659_ASRC_12:
765         case RT5659_ASRC_13:
766         case RT5659_REC_M1_M2_GAIN_CTRL:
767         case RT5659_RC_CLK_CTRL:
768         case RT5659_CLASSD_CTRL_1:
769         case RT5659_CLASSD_CTRL_2:
770         case RT5659_ADC_EQ_CTRL_1:
771         case RT5659_ADC_EQ_CTRL_2:
772         case RT5659_DAC_EQ_CTRL_1:
773         case RT5659_DAC_EQ_CTRL_2:
774         case RT5659_DAC_EQ_CTRL_3:
775         case RT5659_IRQ_CTRL_1:
776         case RT5659_IRQ_CTRL_2:
777         case RT5659_IRQ_CTRL_3:
778         case RT5659_IRQ_CTRL_4:
779         case RT5659_IRQ_CTRL_5:
780         case RT5659_IRQ_CTRL_6:
781         case RT5659_INT_ST_1:
782         case RT5659_INT_ST_2:
783         case RT5659_GPIO_CTRL_1:
784         case RT5659_GPIO_CTRL_2:
785         case RT5659_GPIO_CTRL_3:
786         case RT5659_GPIO_CTRL_4:
787         case RT5659_GPIO_CTRL_5:
788         case RT5659_GPIO_STA:
789         case RT5659_SINE_GEN_CTRL_1:
790         case RT5659_SINE_GEN_CTRL_2:
791         case RT5659_SINE_GEN_CTRL_3:
792         case RT5659_HP_AMP_DET_CTRL_1:
793         case RT5659_HP_AMP_DET_CTRL_2:
794         case RT5659_SV_ZCD_1:
795         case RT5659_SV_ZCD_2:
796         case RT5659_IL_CMD_1:
797         case RT5659_IL_CMD_2:
798         case RT5659_IL_CMD_3:
799         case RT5659_IL_CMD_4:
800         case RT5659_4BTN_IL_CMD_1:
801         case RT5659_4BTN_IL_CMD_2:
802         case RT5659_4BTN_IL_CMD_3:
803         case RT5659_PSV_IL_CMD_1:
804         case RT5659_PSV_IL_CMD_2:
805         case RT5659_ADC_STO1_HP_CTRL_1:
806         case RT5659_ADC_STO1_HP_CTRL_2:
807         case RT5659_ADC_MONO_HP_CTRL_1:
808         case RT5659_ADC_MONO_HP_CTRL_2:
809         case RT5659_AJD1_CTRL:
810         case RT5659_AJD2_AJD3_CTRL:
811         case RT5659_JD1_THD:
812         case RT5659_JD2_THD:
813         case RT5659_JD3_THD:
814         case RT5659_JD_CTRL_1:
815         case RT5659_JD_CTRL_2:
816         case RT5659_JD_CTRL_3:
817         case RT5659_JD_CTRL_4:
818         case RT5659_DIG_MISC:
819         case RT5659_DUMMY_2:
820         case RT5659_DUMMY_3:
821         case RT5659_VENDOR_ID:
822         case RT5659_VENDOR_ID_1:
823         case RT5659_DEVICE_ID:
824         case RT5659_DAC_ADC_DIG_VOL:
825         case RT5659_BIAS_CUR_CTRL_1:
826         case RT5659_BIAS_CUR_CTRL_2:
827         case RT5659_BIAS_CUR_CTRL_3:
828         case RT5659_BIAS_CUR_CTRL_4:
829         case RT5659_BIAS_CUR_CTRL_5:
830         case RT5659_BIAS_CUR_CTRL_6:
831         case RT5659_BIAS_CUR_CTRL_7:
832         case RT5659_BIAS_CUR_CTRL_8:
833         case RT5659_BIAS_CUR_CTRL_9:
834         case RT5659_BIAS_CUR_CTRL_10:
835         case RT5659_MEMORY_TEST:
836         case RT5659_VREF_REC_OP_FB_CAP_CTRL:
837         case RT5659_CLASSD_0:
838         case RT5659_CLASSD_1:
839         case RT5659_CLASSD_2:
840         case RT5659_CLASSD_3:
841         case RT5659_CLASSD_4:
842         case RT5659_CLASSD_5:
843         case RT5659_CLASSD_6:
844         case RT5659_CLASSD_7:
845         case RT5659_CLASSD_8:
846         case RT5659_CLASSD_9:
847         case RT5659_CLASSD_10:
848         case RT5659_CHARGE_PUMP_1:
849         case RT5659_CHARGE_PUMP_2:
850         case RT5659_DIG_IN_CTRL_1:
851         case RT5659_DIG_IN_CTRL_2:
852         case RT5659_PAD_DRIVING_CTRL:
853         case RT5659_SOFT_RAMP_DEPOP:
854         case RT5659_PLL:
855         case RT5659_CHOP_DAC:
856         case RT5659_CHOP_ADC:
857         case RT5659_CALIB_ADC_CTRL:
858         case RT5659_SOFT_RAMP_DEPOP_DAC_CLK_CTRL:
859         case RT5659_VOL_TEST:
860         case RT5659_TEST_MODE_CTRL_1:
861         case RT5659_TEST_MODE_CTRL_2:
862         case RT5659_TEST_MODE_CTRL_3:
863         case RT5659_TEST_MODE_CTRL_4:
864         case RT5659_BASSBACK_CTRL:
865         case RT5659_MP3_PLUS_CTRL_1:
866         case RT5659_MP3_PLUS_CTRL_2:
867         case RT5659_MP3_HPF_A1:
868         case RT5659_MP3_HPF_A2:
869         case RT5659_MP3_HPF_H0:
870         case RT5659_MP3_LPF_H0:
871         case RT5659_3D_SPK_CTRL:
872         case RT5659_3D_SPK_COEF_1:
873         case RT5659_3D_SPK_COEF_2:
874         case RT5659_3D_SPK_COEF_3:
875         case RT5659_3D_SPK_COEF_4:
876         case RT5659_3D_SPK_COEF_5:
877         case RT5659_3D_SPK_COEF_6:
878         case RT5659_3D_SPK_COEF_7:
879         case RT5659_STO_NG2_CTRL_1:
880         case RT5659_STO_NG2_CTRL_2:
881         case RT5659_STO_NG2_CTRL_3:
882         case RT5659_STO_NG2_CTRL_4:
883         case RT5659_STO_NG2_CTRL_5:
884         case RT5659_STO_NG2_CTRL_6:
885         case RT5659_STO_NG2_CTRL_7:
886         case RT5659_STO_NG2_CTRL_8:
887         case RT5659_MONO_NG2_CTRL_1:
888         case RT5659_MONO_NG2_CTRL_2:
889         case RT5659_MONO_NG2_CTRL_3:
890         case RT5659_MONO_NG2_CTRL_4:
891         case RT5659_MONO_NG2_CTRL_5:
892         case RT5659_MONO_NG2_CTRL_6:
893         case RT5659_MID_HP_AMP_DET:
894         case RT5659_LOW_HP_AMP_DET:
895         case RT5659_LDO_CTRL:
896         case RT5659_HP_DECROSS_CTRL_1:
897         case RT5659_HP_DECROSS_CTRL_2:
898         case RT5659_HP_DECROSS_CTRL_3:
899         case RT5659_HP_DECROSS_CTRL_4:
900         case RT5659_HP_IMP_SENS_CTRL_1:
901         case RT5659_HP_IMP_SENS_CTRL_2:
902         case RT5659_HP_IMP_SENS_CTRL_3:
903         case RT5659_HP_IMP_SENS_CTRL_4:
904         case RT5659_HP_IMP_SENS_MAP_1:
905         case RT5659_HP_IMP_SENS_MAP_2:
906         case RT5659_HP_IMP_SENS_MAP_3:
907         case RT5659_HP_IMP_SENS_MAP_4:
908         case RT5659_HP_IMP_SENS_MAP_5:
909         case RT5659_HP_IMP_SENS_MAP_6:
910         case RT5659_HP_IMP_SENS_MAP_7:
911         case RT5659_HP_IMP_SENS_MAP_8:
912         case RT5659_HP_LOGIC_CTRL_1:
913         case RT5659_HP_LOGIC_CTRL_2:
914         case RT5659_HP_CALIB_CTRL_1:
915         case RT5659_HP_CALIB_CTRL_2:
916         case RT5659_HP_CALIB_CTRL_3:
917         case RT5659_HP_CALIB_CTRL_4:
918         case RT5659_HP_CALIB_CTRL_5:
919         case RT5659_HP_CALIB_CTRL_6:
920         case RT5659_HP_CALIB_CTRL_7:
921         case RT5659_HP_CALIB_CTRL_9:
922         case RT5659_HP_CALIB_CTRL_10:
923         case RT5659_HP_CALIB_CTRL_11:
924         case RT5659_HP_CALIB_STA_1:
925         case RT5659_HP_CALIB_STA_2:
926         case RT5659_HP_CALIB_STA_3:
927         case RT5659_HP_CALIB_STA_4:
928         case RT5659_HP_CALIB_STA_5:
929         case RT5659_HP_CALIB_STA_6:
930         case RT5659_HP_CALIB_STA_7:
931         case RT5659_HP_CALIB_STA_8:
932         case RT5659_HP_CALIB_STA_9:
933         case RT5659_MONO_AMP_CALIB_CTRL_1:
934         case RT5659_MONO_AMP_CALIB_CTRL_2:
935         case RT5659_MONO_AMP_CALIB_CTRL_3:
936         case RT5659_MONO_AMP_CALIB_CTRL_4:
937         case RT5659_MONO_AMP_CALIB_CTRL_5:
938         case RT5659_MONO_AMP_CALIB_STA_1:
939         case RT5659_MONO_AMP_CALIB_STA_2:
940         case RT5659_MONO_AMP_CALIB_STA_3:
941         case RT5659_MONO_AMP_CALIB_STA_4:
942         case RT5659_SPK_PWR_LMT_CTRL_1:
943         case RT5659_SPK_PWR_LMT_CTRL_2:
944         case RT5659_SPK_PWR_LMT_CTRL_3:
945         case RT5659_SPK_PWR_LMT_STA_1:
946         case RT5659_SPK_PWR_LMT_STA_2:
947         case RT5659_SPK_PWR_LMT_STA_3:
948         case RT5659_SPK_PWR_LMT_STA_4:
949         case RT5659_SPK_PWR_LMT_STA_5:
950         case RT5659_SPK_PWR_LMT_STA_6:
951         case RT5659_FLEX_SPK_BST_CTRL_1:
952         case RT5659_FLEX_SPK_BST_CTRL_2:
953         case RT5659_FLEX_SPK_BST_CTRL_3:
954         case RT5659_FLEX_SPK_BST_CTRL_4:
955         case RT5659_SPK_EX_LMT_CTRL_1:
956         case RT5659_SPK_EX_LMT_CTRL_2:
957         case RT5659_SPK_EX_LMT_CTRL_3:
958         case RT5659_SPK_EX_LMT_CTRL_4:
959         case RT5659_SPK_EX_LMT_CTRL_5:
960         case RT5659_SPK_EX_LMT_CTRL_6:
961         case RT5659_SPK_EX_LMT_CTRL_7:
962         case RT5659_ADJ_HPF_CTRL_1:
963         case RT5659_ADJ_HPF_CTRL_2:
964         case RT5659_SPK_DC_CAILB_CTRL_1:
965         case RT5659_SPK_DC_CAILB_CTRL_2:
966         case RT5659_SPK_DC_CAILB_CTRL_3:
967         case RT5659_SPK_DC_CAILB_CTRL_4:
968         case RT5659_SPK_DC_CAILB_CTRL_5:
969         case RT5659_SPK_DC_CAILB_STA_1:
970         case RT5659_SPK_DC_CAILB_STA_2:
971         case RT5659_SPK_DC_CAILB_STA_3:
972         case RT5659_SPK_DC_CAILB_STA_4:
973         case RT5659_SPK_DC_CAILB_STA_5:
974         case RT5659_SPK_DC_CAILB_STA_6:
975         case RT5659_SPK_DC_CAILB_STA_7:
976         case RT5659_SPK_DC_CAILB_STA_8:
977         case RT5659_SPK_DC_CAILB_STA_9:
978         case RT5659_SPK_DC_CAILB_STA_10:
979         case RT5659_SPK_VDD_STA_1:
980         case RT5659_SPK_VDD_STA_2:
981         case RT5659_SPK_DC_DET_CTRL_1:
982         case RT5659_SPK_DC_DET_CTRL_2:
983         case RT5659_SPK_DC_DET_CTRL_3:
984         case RT5659_PURE_DC_DET_CTRL_1:
985         case RT5659_PURE_DC_DET_CTRL_2:
986         case RT5659_DUMMY_4:
987         case RT5659_DUMMY_5:
988         case RT5659_DUMMY_6:
989         case RT5659_DRC1_CTRL_1:
990         case RT5659_DRC1_CTRL_2:
991         case RT5659_DRC1_CTRL_3:
992         case RT5659_DRC1_CTRL_4:
993         case RT5659_DRC1_CTRL_5:
994         case RT5659_DRC1_CTRL_6:
995         case RT5659_DRC1_HARD_LMT_CTRL_1:
996         case RT5659_DRC1_HARD_LMT_CTRL_2:
997         case RT5659_DRC2_CTRL_1:
998         case RT5659_DRC2_CTRL_2:
999         case RT5659_DRC2_CTRL_3:
1000         case RT5659_DRC2_CTRL_4:
1001         case RT5659_DRC2_CTRL_5:
1002         case RT5659_DRC2_CTRL_6:
1003         case RT5659_DRC2_HARD_LMT_CTRL_1:
1004         case RT5659_DRC2_HARD_LMT_CTRL_2:
1005         case RT5659_DRC1_PRIV_1:
1006         case RT5659_DRC1_PRIV_2:
1007         case RT5659_DRC1_PRIV_3:
1008         case RT5659_DRC1_PRIV_4:
1009         case RT5659_DRC1_PRIV_5:
1010         case RT5659_DRC1_PRIV_6:
1011         case RT5659_DRC1_PRIV_7:
1012         case RT5659_DRC2_PRIV_1:
1013         case RT5659_DRC2_PRIV_2:
1014         case RT5659_DRC2_PRIV_3:
1015         case RT5659_DRC2_PRIV_4:
1016         case RT5659_DRC2_PRIV_5:
1017         case RT5659_DRC2_PRIV_6:
1018         case RT5659_DRC2_PRIV_7:
1019         case RT5659_MULTI_DRC_CTRL:
1020         case RT5659_CROSS_OVER_1:
1021         case RT5659_CROSS_OVER_2:
1022         case RT5659_CROSS_OVER_3:
1023         case RT5659_CROSS_OVER_4:
1024         case RT5659_CROSS_OVER_5:
1025         case RT5659_CROSS_OVER_6:
1026         case RT5659_CROSS_OVER_7:
1027         case RT5659_CROSS_OVER_8:
1028         case RT5659_CROSS_OVER_9:
1029         case RT5659_CROSS_OVER_10:
1030         case RT5659_ALC_PGA_CTRL_1:
1031         case RT5659_ALC_PGA_CTRL_2:
1032         case RT5659_ALC_PGA_CTRL_3:
1033         case RT5659_ALC_PGA_CTRL_4:
1034         case RT5659_ALC_PGA_CTRL_5:
1035         case RT5659_ALC_PGA_CTRL_6:
1036         case RT5659_ALC_PGA_CTRL_7:
1037         case RT5659_ALC_PGA_CTRL_8:
1038         case RT5659_ALC_PGA_STA_1:
1039         case RT5659_ALC_PGA_STA_2:
1040         case RT5659_ALC_PGA_STA_3:
1041         case RT5659_DAC_L_EQ_PRE_VOL:
1042         case RT5659_DAC_R_EQ_PRE_VOL:
1043         case RT5659_DAC_L_EQ_POST_VOL:
1044         case RT5659_DAC_R_EQ_POST_VOL:
1045         case RT5659_DAC_L_EQ_LPF1_A1:
1046         case RT5659_DAC_L_EQ_LPF1_H0:
1047         case RT5659_DAC_R_EQ_LPF1_A1:
1048         case RT5659_DAC_R_EQ_LPF1_H0:
1049         case RT5659_DAC_L_EQ_BPF2_A1:
1050         case RT5659_DAC_L_EQ_BPF2_A2:
1051         case RT5659_DAC_L_EQ_BPF2_H0:
1052         case RT5659_DAC_R_EQ_BPF2_A1:
1053         case RT5659_DAC_R_EQ_BPF2_A2:
1054         case RT5659_DAC_R_EQ_BPF2_H0:
1055         case RT5659_DAC_L_EQ_BPF3_A1:
1056         case RT5659_DAC_L_EQ_BPF3_A2:
1057         case RT5659_DAC_L_EQ_BPF3_H0:
1058         case RT5659_DAC_R_EQ_BPF3_A1:
1059         case RT5659_DAC_R_EQ_BPF3_A2:
1060         case RT5659_DAC_R_EQ_BPF3_H0:
1061         case RT5659_DAC_L_EQ_BPF4_A1:
1062         case RT5659_DAC_L_EQ_BPF4_A2:
1063         case RT5659_DAC_L_EQ_BPF4_H0:
1064         case RT5659_DAC_R_EQ_BPF4_A1:
1065         case RT5659_DAC_R_EQ_BPF4_A2:
1066         case RT5659_DAC_R_EQ_BPF4_H0:
1067         case RT5659_DAC_L_EQ_HPF1_A1:
1068         case RT5659_DAC_L_EQ_HPF1_H0:
1069         case RT5659_DAC_R_EQ_HPF1_A1:
1070         case RT5659_DAC_R_EQ_HPF1_H0:
1071         case RT5659_DAC_L_EQ_HPF2_A1:
1072         case RT5659_DAC_L_EQ_HPF2_A2:
1073         case RT5659_DAC_L_EQ_HPF2_H0:
1074         case RT5659_DAC_R_EQ_HPF2_A1:
1075         case RT5659_DAC_R_EQ_HPF2_A2:
1076         case RT5659_DAC_R_EQ_HPF2_H0:
1077         case RT5659_DAC_L_BI_EQ_BPF1_H0_1:
1078         case RT5659_DAC_L_BI_EQ_BPF1_H0_2:
1079         case RT5659_DAC_L_BI_EQ_BPF1_B1_1:
1080         case RT5659_DAC_L_BI_EQ_BPF1_B1_2:
1081         case RT5659_DAC_L_BI_EQ_BPF1_B2_1:
1082         case RT5659_DAC_L_BI_EQ_BPF1_B2_2:
1083         case RT5659_DAC_L_BI_EQ_BPF1_A1_1:
1084         case RT5659_DAC_L_BI_EQ_BPF1_A1_2:
1085         case RT5659_DAC_L_BI_EQ_BPF1_A2_1:
1086         case RT5659_DAC_L_BI_EQ_BPF1_A2_2:
1087         case RT5659_DAC_R_BI_EQ_BPF1_H0_1:
1088         case RT5659_DAC_R_BI_EQ_BPF1_H0_2:
1089         case RT5659_DAC_R_BI_EQ_BPF1_B1_1:
1090         case RT5659_DAC_R_BI_EQ_BPF1_B1_2:
1091         case RT5659_DAC_R_BI_EQ_BPF1_B2_1:
1092         case RT5659_DAC_R_BI_EQ_BPF1_B2_2:
1093         case RT5659_DAC_R_BI_EQ_BPF1_A1_1:
1094         case RT5659_DAC_R_BI_EQ_BPF1_A1_2:
1095         case RT5659_DAC_R_BI_EQ_BPF1_A2_1:
1096         case RT5659_DAC_R_BI_EQ_BPF1_A2_2:
1097         case RT5659_ADC_L_EQ_LPF1_A1:
1098         case RT5659_ADC_R_EQ_LPF1_A1:
1099         case RT5659_ADC_L_EQ_LPF1_H0:
1100         case RT5659_ADC_R_EQ_LPF1_H0:
1101         case RT5659_ADC_L_EQ_BPF1_A1:
1102         case RT5659_ADC_R_EQ_BPF1_A1:
1103         case RT5659_ADC_L_EQ_BPF1_A2:
1104         case RT5659_ADC_R_EQ_BPF1_A2:
1105         case RT5659_ADC_L_EQ_BPF1_H0:
1106         case RT5659_ADC_R_EQ_BPF1_H0:
1107         case RT5659_ADC_L_EQ_BPF2_A1:
1108         case RT5659_ADC_R_EQ_BPF2_A1:
1109         case RT5659_ADC_L_EQ_BPF2_A2:
1110         case RT5659_ADC_R_EQ_BPF2_A2:
1111         case RT5659_ADC_L_EQ_BPF2_H0:
1112         case RT5659_ADC_R_EQ_BPF2_H0:
1113         case RT5659_ADC_L_EQ_BPF3_A1:
1114         case RT5659_ADC_R_EQ_BPF3_A1:
1115         case RT5659_ADC_L_EQ_BPF3_A2:
1116         case RT5659_ADC_R_EQ_BPF3_A2:
1117         case RT5659_ADC_L_EQ_BPF3_H0:
1118         case RT5659_ADC_R_EQ_BPF3_H0:
1119         case RT5659_ADC_L_EQ_BPF4_A1:
1120         case RT5659_ADC_R_EQ_BPF4_A1:
1121         case RT5659_ADC_L_EQ_BPF4_A2:
1122         case RT5659_ADC_R_EQ_BPF4_A2:
1123         case RT5659_ADC_L_EQ_BPF4_H0:
1124         case RT5659_ADC_R_EQ_BPF4_H0:
1125         case RT5659_ADC_L_EQ_HPF1_A1:
1126         case RT5659_ADC_R_EQ_HPF1_A1:
1127         case RT5659_ADC_L_EQ_HPF1_H0:
1128         case RT5659_ADC_R_EQ_HPF1_H0:
1129         case RT5659_ADC_L_EQ_PRE_VOL:
1130         case RT5659_ADC_R_EQ_PRE_VOL:
1131         case RT5659_ADC_L_EQ_POST_VOL:
1132         case RT5659_ADC_R_EQ_POST_VOL:
1133                 return true;
1134         default:
1135                 return false;
1136         }
1137 }
1138
1139 static const DECLARE_TLV_DB_SCALE(hp_vol_tlv, -2325, 75, 0);
1140 static const DECLARE_TLV_DB_SCALE(out_vol_tlv, -4650, 150, 0);
1141 static const DECLARE_TLV_DB_SCALE(dac_vol_tlv, -65625, 375, 0);
1142 static const DECLARE_TLV_DB_SCALE(in_vol_tlv, -3450, 150, 0);
1143 static const DECLARE_TLV_DB_SCALE(adc_vol_tlv, -17625, 375, 0);
1144 static const DECLARE_TLV_DB_SCALE(adc_bst_tlv, 0, 1200, 0);
1145 static const DECLARE_TLV_DB_SCALE(in_bst_tlv, -1200, 75, 0);
1146
1147 /* Interface data select */
1148 static const char * const rt5659_data_select[] = {
1149         "L/R", "R/L", "L/L", "R/R"
1150 };
1151
1152 static const SOC_ENUM_SINGLE_DECL(rt5659_if1_01_adc_enum,
1153         RT5659_TDM_CTRL_2, RT5659_DS_ADC_SLOT01_SFT, rt5659_data_select);
1154
1155 static const SOC_ENUM_SINGLE_DECL(rt5659_if1_23_adc_enum,
1156         RT5659_TDM_CTRL_2, RT5659_DS_ADC_SLOT23_SFT, rt5659_data_select);
1157
1158 static const SOC_ENUM_SINGLE_DECL(rt5659_if1_45_adc_enum,
1159         RT5659_TDM_CTRL_2, RT5659_DS_ADC_SLOT45_SFT, rt5659_data_select);
1160
1161 static const SOC_ENUM_SINGLE_DECL(rt5659_if1_67_adc_enum,
1162         RT5659_TDM_CTRL_2, RT5659_DS_ADC_SLOT67_SFT, rt5659_data_select);
1163
1164 static const SOC_ENUM_SINGLE_DECL(rt5659_if2_dac_enum,
1165         RT5659_DIG_INF23_DATA, RT5659_IF2_DAC_SEL_SFT, rt5659_data_select);
1166
1167 static const SOC_ENUM_SINGLE_DECL(rt5659_if2_adc_enum,
1168         RT5659_DIG_INF23_DATA, RT5659_IF2_ADC_SEL_SFT, rt5659_data_select);
1169
1170 static const SOC_ENUM_SINGLE_DECL(rt5659_if3_dac_enum,
1171         RT5659_DIG_INF23_DATA, RT5659_IF3_DAC_SEL_SFT, rt5659_data_select);
1172
1173 static const SOC_ENUM_SINGLE_DECL(rt5659_if3_adc_enum,
1174         RT5659_DIG_INF23_DATA, RT5659_IF3_ADC_SEL_SFT, rt5659_data_select);
1175
1176 static const struct snd_kcontrol_new rt5659_if1_01_adc_swap_mux =
1177         SOC_DAPM_ENUM("IF1 01 ADC Swap Source", rt5659_if1_01_adc_enum);
1178
1179 static const struct snd_kcontrol_new rt5659_if1_23_adc_swap_mux =
1180         SOC_DAPM_ENUM("IF1 23 ADC1 Swap Source", rt5659_if1_23_adc_enum);
1181
1182 static const struct snd_kcontrol_new rt5659_if1_45_adc_swap_mux =
1183         SOC_DAPM_ENUM("IF1 45 ADC1 Swap Source", rt5659_if1_45_adc_enum);
1184
1185 static const struct snd_kcontrol_new rt5659_if1_67_adc_swap_mux =
1186         SOC_DAPM_ENUM("IF1 67 ADC1 Swap Source", rt5659_if1_67_adc_enum);
1187
1188 static const struct snd_kcontrol_new rt5659_if2_dac_swap_mux =
1189         SOC_DAPM_ENUM("IF2 DAC Swap Source", rt5659_if2_dac_enum);
1190
1191 static const struct snd_kcontrol_new rt5659_if2_adc_swap_mux =
1192         SOC_DAPM_ENUM("IF2 ADC Swap Source", rt5659_if2_adc_enum);
1193
1194 static const struct snd_kcontrol_new rt5659_if3_dac_swap_mux =
1195         SOC_DAPM_ENUM("IF3 DAC Swap Source", rt5659_if3_dac_enum);
1196
1197 static const struct snd_kcontrol_new rt5659_if3_adc_swap_mux =
1198         SOC_DAPM_ENUM("IF3 ADC Swap Source", rt5659_if3_adc_enum);
1199
1200 static const char * const rt5659_asrc_clk_src[] = {
1201         "clk_sysy_div_out", "clk_i2s1_track", "clk_i2s2_track",
1202         "clk_i2s3_track", "clk_sys2", "clk_sys3"
1203 };
1204
1205 static unsigned int rt5659_asrc_clk_map_values[] = {
1206         0, 1, 2, 3, 5, 6,
1207 };
1208
1209 static const SOC_VALUE_ENUM_SINGLE_DECL(
1210         rt5659_da_sto_asrc_enum, RT5659_ASRC_2, RT5659_DA_STO_T_SFT, 0x7,
1211         rt5659_asrc_clk_src, rt5659_asrc_clk_map_values);
1212
1213 static const SOC_VALUE_ENUM_SINGLE_DECL(
1214         rt5659_da_monol_asrc_enum, RT5659_ASRC_2, RT5659_DA_MONO_L_T_SFT, 0x7,
1215         rt5659_asrc_clk_src, rt5659_asrc_clk_map_values);
1216
1217 static const SOC_VALUE_ENUM_SINGLE_DECL(
1218         rt5659_da_monor_asrc_enum, RT5659_ASRC_2, RT5659_DA_MONO_R_T_SFT, 0x7,
1219         rt5659_asrc_clk_src, rt5659_asrc_clk_map_values);
1220
1221 static const SOC_VALUE_ENUM_SINGLE_DECL(
1222         rt5659_ad_sto1_asrc_enum, RT5659_ASRC_2, RT5659_AD_STO1_T_SFT, 0x7,
1223         rt5659_asrc_clk_src, rt5659_asrc_clk_map_values);
1224
1225 static const SOC_VALUE_ENUM_SINGLE_DECL(
1226         rt5659_ad_sto2_asrc_enum, RT5659_ASRC_3, RT5659_AD_STO2_T_SFT, 0x7,
1227         rt5659_asrc_clk_src, rt5659_asrc_clk_map_values);
1228
1229 static const SOC_VALUE_ENUM_SINGLE_DECL(
1230         rt5659_ad_monol_asrc_enum, RT5659_ASRC_3, RT5659_AD_MONO_L_T_SFT, 0x7,
1231         rt5659_asrc_clk_src, rt5659_asrc_clk_map_values);
1232
1233 static const SOC_VALUE_ENUM_SINGLE_DECL(
1234         rt5659_ad_monor_asrc_enum, RT5659_ASRC_3, RT5659_AD_MONO_R_T_SFT, 0x7,
1235         rt5659_asrc_clk_src, rt5659_asrc_clk_map_values);
1236
1237 static int rt5659_hp_vol_put(struct snd_kcontrol *kcontrol,
1238                 struct snd_ctl_elem_value *ucontrol)
1239 {
1240         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
1241         int ret = snd_soc_put_volsw(kcontrol, ucontrol);
1242
1243         if (snd_soc_read(codec, RT5659_STO_NG2_CTRL_1) & RT5659_NG2_EN) {
1244                 snd_soc_update_bits(codec, RT5659_STO_NG2_CTRL_1,
1245                         RT5659_NG2_EN_MASK, RT5659_NG2_DIS);
1246                 snd_soc_update_bits(codec, RT5659_STO_NG2_CTRL_1,
1247                         RT5659_NG2_EN_MASK, RT5659_NG2_EN);
1248         }
1249
1250         return ret;
1251 }
1252
1253 /**
1254  * manage_dapm_pin - enable or disable dapm pin
1255  * @codec: SoC audio codec device.
1256  * @pin_name: dapm widget name
1257  * @enable: enable when true, disable otherwise
1258  *
1259  */
1260
1261 static void manage_dapm_pin(struct snd_soc_codec *codec, const char *pin_name,
1262         bool enable)
1263 {
1264         char prefixed_ctl[80];
1265         if (!codec->name_prefix) {
1266                 snprintf(prefixed_ctl, sizeof(prefixed_ctl), "%s",
1267                         pin_name);
1268         } else {
1269                 snprintf(prefixed_ctl, sizeof(prefixed_ctl), "%s %s",
1270                         codec->name_prefix, pin_name);
1271         }
1272
1273         if (enable)
1274                 snd_soc_dapm_force_enable_pin(&codec->dapm, prefixed_ctl);
1275         else
1276                 snd_soc_dapm_disable_pin(&codec->dapm, prefixed_ctl);
1277 }
1278
1279 static void rt5659_enable_push_button_irq(struct snd_soc_codec *codec,
1280         bool enable)
1281 {
1282         if (enable) {
1283                 snd_soc_write(codec, RT5659_4BTN_IL_CMD_1, 0x000b);
1284
1285                 /* MICBIAS1 and Mic Det Power for button detect*/
1286                 manage_dapm_pin(codec, "MICBIAS1", true);
1287                 manage_dapm_pin(codec, "Mic Det Power", true);
1288                 snd_soc_dapm_sync(&codec->dapm);
1289
1290                 snd_soc_update_bits(codec, RT5659_PWR_ANLG_2,
1291                         RT5659_PWR_MB1, RT5659_PWR_MB1);
1292                 snd_soc_update_bits(codec, RT5659_PWR_VOL,
1293                         RT5659_PWR_MIC_DET, RT5659_PWR_MIC_DET);
1294
1295                 snd_soc_update_bits(codec, RT5659_IRQ_CTRL_2,
1296                                 RT5659_IL_IRQ_MASK, RT5659_IL_IRQ_EN);
1297                 snd_soc_update_bits(codec, RT5659_4BTN_IL_CMD_2,
1298                                 RT5659_4BTN_IL_MASK, RT5659_4BTN_IL_EN);
1299         } else {
1300                 snd_soc_update_bits(codec, RT5659_4BTN_IL_CMD_2,
1301                                 RT5659_4BTN_IL_MASK, RT5659_4BTN_IL_DIS);
1302                 snd_soc_update_bits(codec, RT5659_IRQ_CTRL_2,
1303                                 RT5659_IL_IRQ_MASK, RT5659_IL_IRQ_DIS);
1304                 /* MICBIAS1 and Mic Det Power for button detect*/
1305                 manage_dapm_pin(codec, "MICBIAS1", false);
1306                 manage_dapm_pin(codec, "Mic Det Power", false);
1307                 snd_soc_dapm_sync(&codec->dapm);
1308         }
1309 }
1310
1311 /**
1312  * rt5659_headset_detect - Detect headset.
1313  * @codec: SoC audio codec device.
1314  * @jack_insert: Jack insert or not.
1315  *
1316  * Detect whether is headset or not when jack inserted.
1317  *
1318  * Returns detect status.
1319  */
1320
1321 static int rt5659_headset_detect(struct snd_soc_codec *codec, int jack_insert)
1322 {
1323         int val, i = 0, sleep_time[5] = {300, 150, 100, 50, 30};
1324         int reg_63;
1325
1326         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
1327
1328         if (jack_insert) {
1329                 manage_dapm_pin(codec, "LDO2", true);
1330                 manage_dapm_pin(codec, "MICBIAS1", true);
1331                 manage_dapm_pin(codec, "Mic Det Power", true);
1332                 snd_soc_dapm_sync(&codec->dapm);
1333
1334                 reg_63 = snd_soc_read(codec, RT5659_PWR_ANLG_1);
1335
1336                 snd_soc_update_bits(codec, RT5659_PWR_ANLG_1,
1337                         RT5659_PWR_VREF2 | RT5659_PWR_MB,
1338                         RT5659_PWR_VREF2 | RT5659_PWR_MB);
1339                 msleep(20);
1340                 snd_soc_update_bits(codec, RT5659_PWR_ANLG_1,
1341                         RT5659_PWR_FV2, RT5659_PWR_FV2);
1342
1343                 snd_soc_write(codec, RT5659_EJD_CTRL_2, 0x4160);
1344                 snd_soc_update_bits(codec, RT5659_EJD_CTRL_1,
1345                         0x20, 0x0);
1346                 msleep(20);
1347                 snd_soc_update_bits(codec, RT5659_EJD_CTRL_1,
1348                         0x20, 0x20);
1349
1350                 while (i < 5) {
1351                         msleep(sleep_time[i]);
1352                         val = snd_soc_read(codec, RT5659_EJD_CTRL_2) & 0x0003;
1353                         i++;
1354                         if (val == 0x1 || val == 0x2 || val == 0x3)
1355                                 break;
1356                 }
1357
1358                 switch (val) {
1359                 case 1:
1360                         rt5659->jack_type = SND_JACK_HEADSET;
1361                         rt5659_enable_push_button_irq(codec, true);
1362                         break;
1363                 default:
1364                         snd_soc_write(codec, RT5659_PWR_ANLG_1, reg_63);
1365                         rt5659->jack_type = SND_JACK_HEADPHONE;
1366                         manage_dapm_pin(codec, "LDO2", false);
1367                         manage_dapm_pin(codec, "MICBIAS1", false);
1368                         manage_dapm_pin(codec, "Mic Det Power", false);
1369                         snd_soc_dapm_sync(&codec->dapm);
1370                         break;
1371                 }
1372         } else {
1373                 if (rt5659->jack_type == SND_JACK_HEADSET)
1374                         rt5659_enable_push_button_irq(codec, false);
1375                 rt5659->jack_type = 0;
1376
1377                 manage_dapm_pin(codec, "LDO2", false);
1378                 manage_dapm_pin(codec, "MICBIAS1", false);
1379                 manage_dapm_pin(codec, "Mic Det Power", false);
1380                 snd_soc_dapm_sync(&codec->dapm);
1381         }
1382
1383         dev_dbg(codec->dev, "jack_type = %d\n", rt5659->jack_type);
1384         return rt5659->jack_type;
1385 }
1386
1387 static int rt5659_button_detect(struct snd_soc_codec *codec)
1388 {
1389         int btn_type, val;
1390
1391         val = snd_soc_read(codec, RT5659_4BTN_IL_CMD_1);
1392         btn_type = val & 0xfff0;
1393         snd_soc_write(codec, RT5659_4BTN_IL_CMD_1, val);
1394
1395         return btn_type;
1396 }
1397
1398 static irqreturn_t rt5659_irq(int irq, void *data)
1399 {
1400         struct rt5659_priv *rt5659 = data;
1401
1402         queue_delayed_work(rt5659->jack_workq, &rt5659->jack_detect_work,
1403                 msecs_to_jiffies(250));
1404
1405         return IRQ_HANDLED;
1406 }
1407
1408 int rt5659_set_jack_detect(struct snd_soc_codec *codec,
1409         struct snd_soc_jack *hs_jack)
1410 {
1411         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
1412
1413         rt5659->hs_jack = hs_jack;
1414
1415         rt5659_irq(0, rt5659);
1416
1417         return 0;
1418 }
1419 EXPORT_SYMBOL_GPL(rt5659_set_jack_detect);
1420
1421 static void rt5659_jack_detect_work(struct work_struct *work)
1422 {
1423         struct rt5659_priv *rt5659 =
1424                 container_of(work, struct rt5659_priv, jack_detect_work.work);
1425         int val, btn_type, report = 0;
1426
1427         if (!rt5659->codec)
1428                 return;
1429
1430         val = snd_soc_read(rt5659->codec, RT5659_INT_ST_1) & 0x0080;
1431         if (!val) {
1432                 /* jack in */
1433                 if (rt5659->jack_type == 0) {
1434                         /* jack was out, report jack type */
1435                         report = rt5659_headset_detect(rt5659->codec, 1);
1436                 } else {
1437                         /* jack is already in, report button event */
1438                         report = SND_JACK_HEADSET;
1439                         btn_type = rt5659_button_detect(rt5659->codec);
1440                         /**
1441                          * rt5659 can report three kinds of button behavior,
1442                          * one click, double click and hold. However,
1443                          * currently we will report button pressed/released
1444                          * event. So all the three button behaviors are
1445                          * treated as button pressed.
1446                          */
1447                         switch (btn_type) {
1448                         case 0x8000:
1449                         case 0x4000:
1450                         case 0x2000:
1451                                 report |= SND_JACK_BTN_0;
1452                                 break;
1453                         case 0x1000:
1454                         case 0x0800:
1455                         case 0x0400:
1456                                 report |= SND_JACK_BTN_1;
1457                                 break;
1458                         case 0x0200:
1459                         case 0x0100:
1460                         case 0x0080:
1461                                 report |= SND_JACK_BTN_2;
1462                                 break;
1463                         case 0x0040:
1464                         case 0x0020:
1465                         case 0x0010:
1466                                 report |= SND_JACK_BTN_3;
1467                                 break;
1468                         case 0x0000: /* unpressed */
1469                                 break;
1470                         default:
1471                                 btn_type = 0;
1472                                 dev_err(rt5659->codec->dev,
1473                                         "Unexpected button code 0x%04x\n",
1474                                         btn_type);
1475                                 break;
1476                         }
1477
1478                         /* button release or spurious interrput*/
1479                         if (btn_type == 0)
1480                                 report =  rt5659->jack_type;
1481                 }
1482         } else {
1483                 /* jack out */
1484                 report = rt5659_headset_detect(rt5659->codec, 0);
1485         }
1486
1487         snd_soc_jack_report(rt5659->hs_jack, report, SND_JACK_HEADSET |
1488                             SND_JACK_BTN_0 | SND_JACK_BTN_1 |
1489                             SND_JACK_BTN_2 | SND_JACK_BTN_3);
1490 }
1491
1492 static const struct snd_kcontrol_new rt5659_snd_controls[] = {
1493         /* Speaker Output Volume */
1494         SOC_DOUBLE_TLV("Speaker Playback Volume", RT5659_SPO_VOL,
1495                 RT5659_L_VOL_SFT, RT5659_R_VOL_SFT, 39, 1, out_vol_tlv),
1496
1497         /* Headphone Output Volume */
1498         SOC_DOUBLE_R_EXT_TLV("Headphone Playback Volume", RT5659_HPL_GAIN,
1499                 RT5659_HPR_GAIN, RT5659_G_HP_SFT, 31, 1, snd_soc_get_volsw,
1500                 rt5659_hp_vol_put, hp_vol_tlv),
1501
1502         /* Mono Output Volume */
1503         SOC_SINGLE_TLV("Mono Playback Volume", RT5659_MONO_OUT,
1504                 RT5659_L_VOL_SFT, 39, 1, out_vol_tlv),
1505
1506         /* Output Volume */
1507         SOC_DOUBLE_TLV("OUT Playback Volume", RT5659_LOUT,
1508                 RT5659_L_VOL_SFT, RT5659_R_VOL_SFT, 39, 1, out_vol_tlv),
1509
1510         /* DAC Digital Volume */
1511         SOC_DOUBLE_TLV("DAC1 Playback Volume", RT5659_DAC1_DIG_VOL,
1512                 RT5659_L_VOL_SFT, RT5659_R_VOL_SFT, 175, 0, dac_vol_tlv),
1513         SOC_DOUBLE("DAC1 Playback Switch", RT5659_AD_DA_MIXER,
1514                 RT5659_M_DAC1_L_SFT, RT5659_M_DAC1_R_SFT, 1, 1),
1515
1516         SOC_DOUBLE_TLV("DAC2 Playback Volume", RT5659_DAC2_DIG_VOL,
1517                 RT5659_L_VOL_SFT, RT5659_R_VOL_SFT, 175, 0, dac_vol_tlv),
1518         SOC_DOUBLE("DAC2 Playback Switch", RT5659_DAC_CTRL,
1519                 RT5659_M_DAC2_L_VOL_SFT, RT5659_M_DAC2_R_VOL_SFT, 1, 1),
1520
1521         /* IN1/IN2/IN3/IN4 Volume */
1522         SOC_SINGLE_TLV("IN1 Boost Volume", RT5659_IN1_IN2,
1523                 RT5659_BST1_SFT, 69, 0, in_bst_tlv),
1524         SOC_SINGLE_TLV("IN2 Boost Volume", RT5659_IN1_IN2,
1525                 RT5659_BST2_SFT, 69, 0, in_bst_tlv),
1526         SOC_SINGLE_TLV("IN3 Boost Volume", RT5659_IN3_IN4,
1527                 RT5659_BST3_SFT, 69, 0, in_bst_tlv),
1528         SOC_SINGLE_TLV("IN4 Boost Volume", RT5659_IN3_IN4,
1529                 RT5659_BST4_SFT, 69, 0, in_bst_tlv),
1530
1531         /* INL/INR Volume Control */
1532         SOC_DOUBLE_TLV("IN Capture Volume", RT5659_INL1_INR1_VOL,
1533                 RT5659_INL_VOL_SFT, RT5659_INR_VOL_SFT, 31, 1, in_vol_tlv),
1534
1535         /* ADC Digital Volume Control */
1536         SOC_DOUBLE("STO1 ADC Capture Switch", RT5659_STO1_ADC_DIG_VOL,
1537                 RT5659_L_MUTE_SFT, RT5659_R_MUTE_SFT, 1, 1),
1538         SOC_DOUBLE_TLV("STO1 ADC Capture Volume", RT5659_STO1_ADC_DIG_VOL,
1539                 RT5659_L_VOL_SFT, RT5659_R_VOL_SFT, 127, 0, adc_vol_tlv),
1540         SOC_DOUBLE("Mono ADC Capture Switch", RT5659_MONO_ADC_DIG_VOL,
1541                 RT5659_L_MUTE_SFT, RT5659_R_MUTE_SFT, 1, 1),
1542         SOC_DOUBLE_TLV("Mono ADC Capture Volume", RT5659_MONO_ADC_DIG_VOL,
1543                 RT5659_L_VOL_SFT, RT5659_R_VOL_SFT, 127, 0, adc_vol_tlv),
1544         SOC_DOUBLE("STO2 ADC Capture Switch", RT5659_STO2_ADC_DIG_VOL,
1545                 RT5659_L_MUTE_SFT, RT5659_R_MUTE_SFT, 1, 1),
1546         SOC_DOUBLE_TLV("STO2 ADC Capture Volume", RT5659_STO2_ADC_DIG_VOL,
1547                 RT5659_L_VOL_SFT, RT5659_R_VOL_SFT, 127, 0, adc_vol_tlv),
1548
1549         /* ADC Boost Volume Control */
1550         SOC_DOUBLE_TLV("STO1 ADC Boost Gain Volume", RT5659_STO1_BOOST,
1551                 RT5659_STO1_ADC_L_BST_SFT, RT5659_STO1_ADC_R_BST_SFT,
1552                 3, 0, adc_bst_tlv),
1553
1554         SOC_DOUBLE_TLV("Mono ADC Boost Gain Volume", RT5659_MONO_BOOST,
1555                 RT5659_MONO_ADC_L_BST_SFT, RT5659_MONO_ADC_R_BST_SFT,
1556                 3, 0, adc_bst_tlv),
1557
1558         SOC_DOUBLE_TLV("STO2 ADC Boost Gain Volume", RT5659_STO2_BOOST,
1559                 RT5659_STO2_ADC_L_BST_SFT, RT5659_STO2_ADC_R_BST_SFT,
1560                 3, 0, adc_bst_tlv),
1561
1562         SOC_SINGLE("DAC IF1 DAC1 L Data Switch", RT5659_TDM_CTRL_4, 12, 7, 0),
1563         SOC_SINGLE("DAC IF1 DAC1 R Data Switch", RT5659_TDM_CTRL_4, 8, 7, 0),
1564         SOC_SINGLE("DAC IF1 DAC2 L Data Switch", RT5659_TDM_CTRL_4, 4, 7, 0),
1565         SOC_SINGLE("DAC IF1 DAC2 R Data Switch", RT5659_TDM_CTRL_4, 0, 7, 0),
1566 };
1567
1568 /**
1569  * set_dmic_clk - Set parameter of dmic.
1570  *
1571  * @w: DAPM widget.
1572  * @kcontrol: The kcontrol of this widget.
1573  * @event: Event id.
1574  *
1575  * Choose dmic clock between 1MHz and 3MHz.
1576  * It is better for clock to approximate 3MHz.
1577  */
1578 static int set_dmic_clk(struct snd_soc_dapm_widget *w,
1579         struct snd_kcontrol *kcontrol, int event)
1580 {
1581         struct snd_soc_codec *codec = w->codec;
1582         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
1583         int div[] = { 2, 3, 4, 6, 8, 12 }, idx =
1584                 -EINVAL, i, rate, red, bound, temp, osr_rate;
1585
1586         pr_debug("%s\n", __FUNCTION__);
1587
1588         switch (snd_soc_read(codec, RT5659_ADDA_CLK_1) & RT5659_ADC_OSR_MASK) {
1589         case RT5659_ADC_OSR_64:
1590                 osr_rate = 2;
1591                 break;
1592
1593         case RT5659_ADC_OSR_32:
1594                 osr_rate = 4;
1595                 break;
1596
1597         default:
1598                 osr_rate = 1;
1599                 break;
1600         }
1601
1602         rate = rt5659->lrck[RT5659_AIF1] << 8;
1603         red = 3000000 * 12 * osr_rate;
1604         for (i = 0; i < ARRAY_SIZE(div); i++) {
1605                 bound = div[i] * 3000000 * osr_rate;
1606                 if (rate > bound)
1607                         continue;
1608                 temp = bound - rate;
1609                 if (temp < red) {
1610                         red = temp;
1611                         idx = i;
1612                 }
1613         }
1614         if (idx < 0)
1615                 dev_err(codec->dev, "Failed to set DMIC clock\n");
1616         else {
1617                 snd_soc_update_bits(codec, RT5659_DMIC_CTRL_1,
1618                         RT5659_DMIC_CLK_MASK, idx << RT5659_DMIC_CLK_SFT);
1619         }
1620         return idx;
1621 }
1622
1623 static int set_adc_clk(struct snd_soc_dapm_widget *w,
1624         struct snd_kcontrol *kcontrol, int event)
1625 {
1626         struct snd_soc_codec *codec = w->codec;
1627
1628         switch (event) {
1629         case SND_SOC_DAPM_POST_PMU:
1630                 snd_soc_update_bits(codec, RT5659_CHOP_ADC,
1631                         RT5659_CKXEN_ADCC_MASK | RT5659_CKGEN_ADCC_MASK,
1632                         RT5659_CKXEN_ADCC_MASK | RT5659_CKGEN_ADCC_MASK);
1633                 break;
1634
1635         case SND_SOC_DAPM_PRE_PMD:
1636                 snd_soc_update_bits(codec, RT5659_CHOP_ADC,
1637                         RT5659_CKXEN_ADCC_MASK | RT5659_CKGEN_ADCC_MASK, 0);
1638                 break;
1639
1640         default:
1641                 return 0;
1642         }
1643
1644         return 0;
1645
1646 }
1647
1648 static int rt5659_charge_pump_event(struct snd_soc_dapm_widget *w,
1649         struct snd_kcontrol *kcontrol, int event)
1650 {
1651         struct snd_soc_codec *codec = w->codec;
1652
1653         switch (event) {
1654         case SND_SOC_DAPM_PRE_PMU:
1655                 /* Depop */
1656                 snd_soc_write(codec, RT5659_DEPOP_1, 0x0009);
1657                 break;
1658         case SND_SOC_DAPM_POST_PMD:
1659                 snd_soc_write(codec, RT5659_HP_CHARGE_PUMP_1, 0x0c16);
1660                 break;
1661         default:
1662                 return 0;
1663         }
1664
1665         return 0;
1666 }
1667
1668 static int is_sys_clk_from_pll(struct snd_soc_dapm_widget *w,
1669                          struct snd_soc_dapm_widget *sink)
1670 {
1671         unsigned int val;
1672         struct snd_soc_codec *codec = w->codec;
1673
1674         val = snd_soc_read(codec, RT5659_GLB_CLK);
1675         val &= RT5659_SCLK_SRC_MASK;
1676         if (val == RT5659_SCLK_SRC_PLL1)
1677                 return 1;
1678         else
1679                 return 0;
1680 }
1681
1682 static int is_using_asrc(struct snd_soc_dapm_widget *w,
1683                          struct snd_soc_dapm_widget *sink)
1684 {
1685         unsigned int reg, shift, val;
1686         struct snd_soc_codec *codec = w->codec;
1687
1688         switch (w->shift) {
1689         case RT5659_ADC_MONO_R_ASRC_SFT:
1690                 reg = RT5659_ASRC_3;
1691                 shift = RT5659_AD_MONO_R_T_SFT;
1692                 break;
1693         case RT5659_ADC_MONO_L_ASRC_SFT:
1694                 reg = RT5659_ASRC_3;
1695                 shift = RT5659_AD_MONO_L_T_SFT;
1696                 break;
1697         case RT5659_ADC_STO1_ASRC_SFT:
1698                 reg = RT5659_ASRC_2;
1699                 shift = RT5659_AD_STO1_T_SFT;
1700                 break;
1701         case RT5659_DAC_MONO_R_ASRC_SFT:
1702                 reg = RT5659_ASRC_2;
1703                 shift = RT5659_DA_MONO_R_T_SFT;
1704                 break;
1705         case RT5659_DAC_MONO_L_ASRC_SFT:
1706                 reg = RT5659_ASRC_2;
1707                 shift = RT5659_DA_MONO_L_T_SFT;
1708                 break;
1709         case RT5659_DAC_STO_ASRC_SFT:
1710                 reg = RT5659_ASRC_2;
1711                 shift = RT5659_DA_STO_T_SFT;
1712                 break;
1713         default:
1714                 return 0;
1715         }
1716
1717         val = (snd_soc_read(codec, reg) >> shift) & 0xf;
1718         switch (val) {
1719         case 1:
1720         case 2:
1721         case 3:
1722                 /* I2S_Pre_Div1 should be 1 in asrc mode */
1723                 snd_soc_update_bits(codec, RT5659_ADDA_CLK_1,
1724                         RT5659_I2S_PD1_MASK, RT5659_I2S_PD1_2);
1725                 return 1;
1726         default:
1727                 return 0;
1728         }
1729
1730 }
1731
1732 /* Digital Mixer */
1733 static const struct snd_kcontrol_new rt5659_sto1_adc_l_mix[] = {
1734         SOC_DAPM_SINGLE("ADC1 Switch", RT5659_STO1_ADC_MIXER,
1735                         RT5659_M_STO1_ADC_L1_SFT, 1, 1),
1736         SOC_DAPM_SINGLE("ADC2 Switch", RT5659_STO1_ADC_MIXER,
1737                         RT5659_M_STO1_ADC_L2_SFT, 1, 1),
1738 };
1739
1740 static const struct snd_kcontrol_new rt5659_sto1_adc_r_mix[] = {
1741         SOC_DAPM_SINGLE("ADC1 Switch", RT5659_STO1_ADC_MIXER,
1742                         RT5659_M_STO1_ADC_R1_SFT, 1, 1),
1743         SOC_DAPM_SINGLE("ADC2 Switch", RT5659_STO1_ADC_MIXER,
1744                         RT5659_M_STO1_ADC_R2_SFT, 1, 1),
1745 };
1746
1747 static const struct snd_kcontrol_new rt5659_mono_adc_l_mix[] = {
1748         SOC_DAPM_SINGLE("ADC1 Switch", RT5659_MONO_ADC_MIXER,
1749                         RT5659_M_MONO_ADC_L1_SFT, 1, 1),
1750         SOC_DAPM_SINGLE("ADC2 Switch", RT5659_MONO_ADC_MIXER,
1751                         RT5659_M_MONO_ADC_L2_SFT, 1, 1),
1752 };
1753
1754 static const struct snd_kcontrol_new rt5659_mono_adc_r_mix[] = {
1755         SOC_DAPM_SINGLE("ADC1 Switch", RT5659_MONO_ADC_MIXER,
1756                         RT5659_M_MONO_ADC_R1_SFT, 1, 1),
1757         SOC_DAPM_SINGLE("ADC2 Switch", RT5659_MONO_ADC_MIXER,
1758                         RT5659_M_MONO_ADC_R2_SFT, 1, 1),
1759 };
1760
1761 static const struct snd_kcontrol_new rt5659_dac_l_mix[] = {
1762         SOC_DAPM_SINGLE("Stereo ADC Switch", RT5659_AD_DA_MIXER,
1763                         RT5659_M_ADCMIX_L_SFT, 1, 1),
1764         SOC_DAPM_SINGLE("DAC1 Switch", RT5659_AD_DA_MIXER,
1765                         RT5659_M_DAC1_L_SFT, 1, 1),
1766 };
1767
1768 static const struct snd_kcontrol_new rt5659_dac_r_mix[] = {
1769         SOC_DAPM_SINGLE("Stereo ADC Switch", RT5659_AD_DA_MIXER,
1770                         RT5659_M_ADCMIX_R_SFT, 1, 1),
1771         SOC_DAPM_SINGLE("DAC1 Switch", RT5659_AD_DA_MIXER,
1772                         RT5659_M_DAC1_R_SFT, 1, 1),
1773 };
1774
1775 static const struct snd_kcontrol_new rt5659_sto_dac_l_mix[] = {
1776         SOC_DAPM_SINGLE("DAC L1 Switch", RT5659_STO_DAC_MIXER,
1777                         RT5659_M_DAC_L1_STO_L_SFT, 1, 1),
1778         SOC_DAPM_SINGLE("DAC R1 Switch", RT5659_STO_DAC_MIXER,
1779                         RT5659_M_DAC_R1_STO_L_SFT, 1, 1),
1780         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_STO_DAC_MIXER,
1781                         RT5659_M_DAC_L2_STO_L_SFT, 1, 1),
1782         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_STO_DAC_MIXER,
1783                         RT5659_M_DAC_R2_STO_L_SFT, 1, 1),
1784 };
1785
1786 static const struct snd_kcontrol_new rt5659_sto_dac_r_mix[] = {
1787         SOC_DAPM_SINGLE("DAC L1 Switch", RT5659_STO_DAC_MIXER,
1788                         RT5659_M_DAC_L1_STO_R_SFT, 1, 1),
1789         SOC_DAPM_SINGLE("DAC R1 Switch", RT5659_STO_DAC_MIXER,
1790                         RT5659_M_DAC_R1_STO_R_SFT, 1, 1),
1791         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_STO_DAC_MIXER,
1792                         RT5659_M_DAC_L2_STO_R_SFT, 1, 1),
1793         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_STO_DAC_MIXER,
1794                         RT5659_M_DAC_R2_STO_R_SFT, 1, 1),
1795 };
1796
1797 static const struct snd_kcontrol_new rt5659_mono_dac_l_mix[] = {
1798         SOC_DAPM_SINGLE("DAC L1 Switch", RT5659_MONO_DAC_MIXER,
1799                         RT5659_M_DAC_L1_MONO_L_SFT, 1, 1),
1800         SOC_DAPM_SINGLE("DAC R1 Switch", RT5659_MONO_DAC_MIXER,
1801                         RT5659_M_DAC_R1_MONO_L_SFT, 1, 1),
1802         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_MONO_DAC_MIXER,
1803                         RT5659_M_DAC_L2_MONO_L_SFT, 1, 1),
1804         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_MONO_DAC_MIXER,
1805                         RT5659_M_DAC_R2_MONO_L_SFT, 1, 1),
1806 };
1807
1808 static const struct snd_kcontrol_new rt5659_mono_dac_r_mix[] = {
1809         SOC_DAPM_SINGLE("DAC L1 Switch", RT5659_MONO_DAC_MIXER,
1810                         RT5659_M_DAC_L1_MONO_R_SFT, 1, 1),
1811         SOC_DAPM_SINGLE("DAC R1 Switch", RT5659_MONO_DAC_MIXER,
1812                         RT5659_M_DAC_R1_MONO_R_SFT, 1, 1),
1813         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_MONO_DAC_MIXER,
1814                         RT5659_M_DAC_L2_MONO_R_SFT, 1, 1),
1815         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_MONO_DAC_MIXER,
1816                         RT5659_M_DAC_R2_MONO_R_SFT, 1, 1),
1817 };
1818
1819 /* Analog Input Mixer */
1820 static const struct snd_kcontrol_new rt5659_rec1_l_mix[] = {
1821         SOC_DAPM_SINGLE("SPKVOLL Switch", RT5659_REC1_L2_MIXER,
1822                         RT5659_M_SPKVOLL_RM1_L_SFT, 1, 1),
1823         SOC_DAPM_SINGLE("INL Switch", RT5659_REC1_L2_MIXER,
1824                         RT5659_M_INL_RM1_L_SFT, 1, 1),
1825         SOC_DAPM_SINGLE("BST4 Switch", RT5659_REC1_L2_MIXER,
1826                         RT5659_M_BST4_RM1_L_SFT, 1, 1),
1827         SOC_DAPM_SINGLE("BST3 Switch", RT5659_REC1_L2_MIXER,
1828                         RT5659_M_BST3_RM1_L_SFT, 1, 1),
1829         SOC_DAPM_SINGLE("BST2 Switch", RT5659_REC1_L2_MIXER,
1830                         RT5659_M_BST2_RM1_L_SFT, 1, 1),
1831         SOC_DAPM_SINGLE("BST1 Switch", RT5659_REC1_L2_MIXER,
1832                         RT5659_M_BST1_RM1_L_SFT, 1, 1),
1833 };
1834
1835 static const struct snd_kcontrol_new rt5659_rec1_r_mix[] = {
1836         SOC_DAPM_SINGLE("HPOVOLR Switch", RT5659_REC1_L2_MIXER,
1837                         RT5659_M_HPOVOLR_RM1_R_SFT, 1, 1),
1838         SOC_DAPM_SINGLE("INR Switch", RT5659_REC1_R2_MIXER,
1839                         RT5659_M_INR_RM1_R_SFT, 1, 1),
1840         SOC_DAPM_SINGLE("BST4 Switch", RT5659_REC1_R2_MIXER,
1841                         RT5659_M_BST4_RM1_R_SFT, 1, 1),
1842         SOC_DAPM_SINGLE("BST3 Switch", RT5659_REC1_R2_MIXER,
1843                         RT5659_M_BST3_RM1_R_SFT, 1, 1),
1844         SOC_DAPM_SINGLE("BST2 Switch", RT5659_REC1_R2_MIXER,
1845                         RT5659_M_BST2_RM1_R_SFT, 1, 1),
1846         SOC_DAPM_SINGLE("BST1 Switch", RT5659_REC1_R2_MIXER,
1847                         RT5659_M_BST1_RM1_R_SFT, 1, 1),
1848 };
1849
1850 static const struct snd_kcontrol_new rt5659_rec2_l_mix[] = {
1851         SOC_DAPM_SINGLE("SPKVOLL Switch", RT5659_REC2_L2_MIXER,
1852                         RT5659_M_SPKVOL_RM2_L_SFT, 1, 1),
1853         SOC_DAPM_SINGLE("OUTVOLL Switch", RT5659_REC2_L2_MIXER,
1854                         RT5659_M_OUTVOLL_RM2_L_SFT, 1, 1),
1855         SOC_DAPM_SINGLE("BST4 Switch", RT5659_REC2_L2_MIXER,
1856                         RT5659_M_BST4_RM2_L_SFT, 1, 1),
1857         SOC_DAPM_SINGLE("BST3 Switch", RT5659_REC2_L2_MIXER,
1858                         RT5659_M_BST3_RM2_L_SFT, 1, 1),
1859         SOC_DAPM_SINGLE("BST2 Switch", RT5659_REC2_L2_MIXER,
1860                         RT5659_M_BST2_RM2_L_SFT, 1, 1),
1861         SOC_DAPM_SINGLE("BST1 Switch", RT5659_REC2_L2_MIXER,
1862                         RT5659_M_BST1_RM2_L_SFT, 1, 1),
1863 };
1864
1865 static const struct snd_kcontrol_new rt5659_rec2_r_mix[] = {
1866         SOC_DAPM_SINGLE("MONOVOL Switch", RT5659_REC2_R2_MIXER,
1867                         RT5659_M_MONOVOL_RM2_R_SFT, 1, 1),
1868         SOC_DAPM_SINGLE("OUTVOLR Switch", RT5659_REC2_R2_MIXER,
1869                         RT5659_M_OUTVOLR_RM2_R_SFT, 1, 1),
1870         SOC_DAPM_SINGLE("BST4 Switch", RT5659_REC2_R2_MIXER,
1871                         RT5659_M_BST4_RM2_R_SFT, 1, 1),
1872         SOC_DAPM_SINGLE("BST3 Switch", RT5659_REC2_R2_MIXER,
1873                         RT5659_M_BST3_RM2_R_SFT, 1, 1),
1874         SOC_DAPM_SINGLE("BST2 Switch", RT5659_REC2_R2_MIXER,
1875                         RT5659_M_BST2_RM2_R_SFT, 1, 1),
1876         SOC_DAPM_SINGLE("BST1 Switch", RT5659_REC2_R2_MIXER,
1877                         RT5659_M_BST1_RM2_R_SFT, 1, 1),
1878 };
1879
1880 static const struct snd_kcontrol_new rt5659_spk_l_mix[] = {
1881         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_SPK_L_MIXER,
1882                         RT5659_M_DAC_L2_SM_L_SFT, 1, 1),
1883         SOC_DAPM_SINGLE("BST1 Switch", RT5659_SPK_L_MIXER,
1884                         RT5659_M_BST1_SM_L_SFT, 1, 1),
1885         SOC_DAPM_SINGLE("INL Switch", RT5659_SPK_L_MIXER,
1886                         RT5659_M_IN_L_SM_L_SFT, 1, 1),
1887         SOC_DAPM_SINGLE("INR Switch", RT5659_SPK_L_MIXER,
1888                         RT5659_M_IN_R_SM_L_SFT, 1, 1),
1889         SOC_DAPM_SINGLE("BST3 Switch", RT5659_SPK_L_MIXER,
1890                         RT5659_M_BST3_SM_L_SFT, 1, 1),
1891 };
1892
1893 static const struct snd_kcontrol_new rt5659_spk_r_mix[] = {
1894         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_SPK_R_MIXER,
1895                         RT5659_M_DAC_R2_SM_R_SFT, 1, 1),
1896         SOC_DAPM_SINGLE("BST4 Switch", RT5659_SPK_R_MIXER,
1897                         RT5659_M_BST4_SM_R_SFT, 1, 1),
1898         SOC_DAPM_SINGLE("INL Switch", RT5659_SPK_R_MIXER,
1899                         RT5659_M_IN_L_SM_R_SFT, 1, 1),
1900         SOC_DAPM_SINGLE("INR Switch", RT5659_SPK_R_MIXER,
1901                         RT5659_M_IN_R_SM_R_SFT, 1, 1),
1902         SOC_DAPM_SINGLE("BST3 Switch", RT5659_SPK_R_MIXER,
1903                         RT5659_M_BST3_SM_R_SFT, 1, 1),
1904 };
1905
1906 static const struct snd_kcontrol_new rt5659_monovol_mix[] = {
1907         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_MONOMIX_IN_GAIN,
1908                         RT5659_M_DAC_L2_MM_SFT, 1, 1),
1909         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_MONOMIX_IN_GAIN,
1910                         RT5659_M_DAC_R2_MM_SFT, 1, 1),
1911         SOC_DAPM_SINGLE("BST1 Switch", RT5659_MONOMIX_IN_GAIN,
1912                         RT5659_M_BST1_MM_SFT, 1, 1),
1913         SOC_DAPM_SINGLE("BST2 Switch", RT5659_MONOMIX_IN_GAIN,
1914                         RT5659_M_BST2_MM_SFT, 1, 1),
1915         SOC_DAPM_SINGLE("BST3 Switch", RT5659_MONOMIX_IN_GAIN,
1916                         RT5659_M_BST3_MM_SFT, 1, 1),
1917 };
1918
1919 static const struct snd_kcontrol_new rt5659_out_l_mix[] = {
1920         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_OUT_L_MIXER,
1921                         RT5659_M_DAC_L2_OM_L_SFT, 1, 1),
1922         SOC_DAPM_SINGLE("INL Switch", RT5659_OUT_L_MIXER,
1923                         RT5659_M_IN_L_OM_L_SFT, 1, 1),
1924         SOC_DAPM_SINGLE("BST1 Switch", RT5659_OUT_L_MIXER,
1925                         RT5659_M_BST1_OM_L_SFT, 1, 1),
1926         SOC_DAPM_SINGLE("BST2 Switch", RT5659_OUT_L_MIXER,
1927                         RT5659_M_BST2_OM_L_SFT, 1, 1),
1928         SOC_DAPM_SINGLE("BST3 Switch", RT5659_OUT_L_MIXER,
1929                         RT5659_M_BST3_OM_L_SFT, 1, 1),
1930 };
1931
1932 static const struct snd_kcontrol_new rt5659_out_r_mix[] = {
1933         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_OUT_R_MIXER,
1934                         RT5659_M_DAC_R2_OM_R_SFT, 1, 1),
1935         SOC_DAPM_SINGLE("INR Switch", RT5659_OUT_R_MIXER,
1936                         RT5659_M_IN_R_OM_R_SFT, 1, 1),
1937         SOC_DAPM_SINGLE("BST2 Switch", RT5659_OUT_R_MIXER,
1938                         RT5659_M_BST2_OM_R_SFT, 1, 1),
1939         SOC_DAPM_SINGLE("BST3 Switch", RT5659_OUT_R_MIXER,
1940                         RT5659_M_BST3_OM_R_SFT, 1, 1),
1941         SOC_DAPM_SINGLE("BST4 Switch", RT5659_OUT_R_MIXER,
1942                         RT5659_M_BST4_OM_R_SFT, 1, 1),
1943 };
1944
1945 static const struct snd_kcontrol_new rt5659_spo_l_mix[] = {
1946         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_SPO_AMP_GAIN,
1947                         RT5659_M_DAC_L2_SPKOMIX_SFT, 1, 0),
1948         SOC_DAPM_SINGLE("SPKVOL L Switch", RT5659_SPO_AMP_GAIN,
1949                         RT5659_M_SPKVOLL_SPKOMIX_SFT, 1, 0),
1950 };
1951
1952 static const struct snd_kcontrol_new rt5659_spo_r_mix[] = {
1953         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_SPO_AMP_GAIN,
1954                         RT5659_M_DAC_R2_SPKOMIX_SFT, 1, 0),
1955         SOC_DAPM_SINGLE("SPKVOL R Switch", RT5659_SPO_AMP_GAIN,
1956                         RT5659_M_SPKVOLR_SPKOMIX_SFT, 1, 0),
1957 };
1958
1959 static const struct snd_kcontrol_new rt5659_mono_mix[] = {
1960         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_MONOMIX_IN_GAIN,
1961                         RT5659_M_DAC_L2_MA_SFT, 1, 1),
1962         SOC_DAPM_SINGLE("MONOVOL Switch", RT5659_MONOMIX_IN_GAIN,
1963                         RT5659_M_MONOVOL_MA_SFT, 1, 1),
1964 };
1965
1966 static const struct snd_kcontrol_new rt5659_lout_l_mix[] = {
1967         SOC_DAPM_SINGLE("DAC L2 Switch", RT5659_LOUT_MIXER,
1968                         RT5659_M_DAC_L2_LM_SFT, 1, 1),
1969         SOC_DAPM_SINGLE("OUTVOL L Switch", RT5659_LOUT_MIXER,
1970                         RT5659_M_OV_L_LM_SFT, 1, 1),
1971 };
1972
1973 static const struct snd_kcontrol_new rt5659_lout_r_mix[] = {
1974         SOC_DAPM_SINGLE("DAC R2 Switch", RT5659_LOUT_MIXER,
1975                         RT5659_M_DAC_R2_LM_SFT, 1, 1),
1976         SOC_DAPM_SINGLE("OUTVOL R Switch", RT5659_LOUT_MIXER,
1977                         RT5659_M_OV_R_LM_SFT, 1, 1),
1978 };
1979
1980 /*DAC L2, DAC R2*/
1981 /*MX-1B [6:4], MX-1B [2:0]*/
1982 static const char * const rt5659_dac2_src[] = {
1983         "IF1 DAC2", "IF2 DAC", "IF3 DAC", "Mono ADC MIX"
1984 };
1985
1986 static const SOC_ENUM_SINGLE_DECL(
1987         rt5659_dac_l2_enum, RT5659_DAC_CTRL,
1988         RT5659_DAC_L2_SEL_SFT, rt5659_dac2_src);
1989
1990 static const struct snd_kcontrol_new rt5659_dac_l2_mux =
1991         SOC_DAPM_ENUM("DAC L2 Source", rt5659_dac_l2_enum);
1992
1993 static const SOC_ENUM_SINGLE_DECL(
1994         rt5659_dac_r2_enum, RT5659_DAC_CTRL,
1995         RT5659_DAC_R2_SEL_SFT, rt5659_dac2_src);
1996
1997 static const struct snd_kcontrol_new rt5659_dac_r2_mux =
1998         SOC_DAPM_ENUM("DAC R2 Source", rt5659_dac_r2_enum);
1999
2000
2001 /* STO1 ADC1 Source */
2002 /* MX-26 [13] */
2003 static const char * const rt5659_sto1_adc1_src[] = {
2004         "DAC MIX", "ADC"
2005 };
2006
2007 static const SOC_ENUM_SINGLE_DECL(
2008         rt5659_sto1_adc1_enum, RT5659_STO1_ADC_MIXER,
2009         RT5659_STO1_ADC1_SRC_SFT, rt5659_sto1_adc1_src);
2010
2011 static const struct snd_kcontrol_new rt5659_sto1_adc1_mux =
2012         SOC_DAPM_ENUM("Stereo1 ADC1 Source", rt5659_sto1_adc1_enum);
2013
2014 /* STO1 ADC Source */
2015 /* MX-26 [12] */
2016 static const char * const rt5659_sto1_adc_src[] = {
2017         "ADC1", "ADC2"
2018 };
2019
2020 static const SOC_ENUM_SINGLE_DECL(
2021         rt5659_sto1_adc_enum, RT5659_STO1_ADC_MIXER,
2022         RT5659_STO1_ADC_SRC_SFT, rt5659_sto1_adc_src);
2023
2024 static const struct snd_kcontrol_new rt5659_sto1_adc_mux =
2025         SOC_DAPM_ENUM("Stereo1 ADC Source", rt5659_sto1_adc_enum);
2026
2027 /* STO1 ADC2 Source */
2028 /* MX-26 [11] */
2029 static const char * const rt5659_sto1_adc2_src[] = {
2030         "DAC MIX", "DMIC"
2031 };
2032
2033 static const SOC_ENUM_SINGLE_DECL(
2034         rt5659_sto1_adc2_enum, RT5659_STO1_ADC_MIXER,
2035         RT5659_STO1_ADC2_SRC_SFT, rt5659_sto1_adc2_src);
2036
2037 static const struct snd_kcontrol_new rt5659_sto1_adc2_mux =
2038         SOC_DAPM_ENUM("Stereo1 ADC2 Source", rt5659_sto1_adc2_enum);
2039
2040 /* STO1 DMIC Source */
2041 /* MX-26 [8] */
2042 static const char * const rt5659_sto1_dmic_src[] = {
2043         "DMIC1", "DMIC2"
2044 };
2045
2046 static const SOC_ENUM_SINGLE_DECL(
2047         rt5659_sto1_dmic_enum, RT5659_STO1_ADC_MIXER,
2048         RT5659_STO1_DMIC_SRC_SFT, rt5659_sto1_dmic_src);
2049
2050 static const struct snd_kcontrol_new rt5659_sto1_dmic_mux =
2051         SOC_DAPM_ENUM("Stereo1 DMIC Source", rt5659_sto1_dmic_enum);
2052
2053
2054 /* MONO ADC L2 Source */
2055 /* MX-27 [12] */
2056 static const char * const rt5659_mono_adc_l2_src[] = {
2057         "Mono DAC MIXL", "DMIC"
2058 };
2059
2060 static const SOC_ENUM_SINGLE_DECL(
2061         rt5659_mono_adc_l2_enum, RT5659_MONO_ADC_MIXER,
2062         RT5659_MONO_ADC_L2_SRC_SFT, rt5659_mono_adc_l2_src);
2063
2064 static const struct snd_kcontrol_new rt5659_mono_adc_l2_mux =
2065         SOC_DAPM_ENUM("Mono ADC L2 Source", rt5659_mono_adc_l2_enum);
2066
2067
2068 /* MONO ADC L1 Source */
2069 /* MX-27 [11] */
2070 static const char * const rt5659_mono_adc_l1_src[] = {
2071         "Mono DAC MIXL", "ADC"
2072 };
2073
2074 static const SOC_ENUM_SINGLE_DECL(
2075         rt5659_mono_adc_l1_enum, RT5659_MONO_ADC_MIXER,
2076         RT5659_MONO_ADC_L1_SRC_SFT, rt5659_mono_adc_l1_src);
2077
2078 static const struct snd_kcontrol_new rt5659_mono_adc_l1_mux =
2079         SOC_DAPM_ENUM("Mono ADC L1 Source", rt5659_mono_adc_l1_enum);
2080
2081 /* MONO ADC L Source, MONO ADC R Source*/
2082 /* MX-27 [10:9], MX-27 [2:1] */
2083 static const char * const rt5659_mono_adc_src[] = {
2084         "ADC1 L", "ADC1 R", "ADC2 L", "ADC2 R"
2085 };
2086
2087 static const SOC_ENUM_SINGLE_DECL(
2088         rt5659_mono_adc_l_enum, RT5659_MONO_ADC_MIXER,
2089         RT5659_MONO_ADC_L_SRC_SFT, rt5659_mono_adc_src);
2090
2091 static const struct snd_kcontrol_new rt5659_mono_adc_l_mux =
2092         SOC_DAPM_ENUM("Mono ADC L Source", rt5659_mono_adc_l_enum);
2093
2094 static const SOC_ENUM_SINGLE_DECL(
2095         rt5659_mono_adcr_enum, RT5659_MONO_ADC_MIXER,
2096         RT5659_MONO_ADC_R_SRC_SFT, rt5659_mono_adc_src);
2097
2098 static const struct snd_kcontrol_new rt5659_mono_adc_r_mux =
2099         SOC_DAPM_ENUM("Mono ADC R Source", rt5659_mono_adcr_enum);
2100
2101 /* MONO DMIC L Source */
2102 /* MX-27 [8] */
2103 static const char * const rt5659_mono_dmic_l_src[] = {
2104         "DMIC1 L", "DMIC2 L"
2105 };
2106
2107 static const SOC_ENUM_SINGLE_DECL(
2108         rt5659_mono_dmic_l_enum, RT5659_MONO_ADC_MIXER,
2109         RT5659_MONO_DMIC_L_SRC_SFT, rt5659_mono_dmic_l_src);
2110
2111 static const struct snd_kcontrol_new rt5659_mono_dmic_l_mux =
2112         SOC_DAPM_ENUM("Mono DMIC L Source", rt5659_mono_dmic_l_enum);
2113
2114 /* MONO ADC R2 Source */
2115 /* MX-27 [4] */
2116 static const char * const rt5659_mono_adc_r2_src[] = {
2117         "Mono DAC MIXR", "DMIC"
2118 };
2119
2120 static const SOC_ENUM_SINGLE_DECL(
2121         rt5659_mono_adc_r2_enum, RT5659_MONO_ADC_MIXER,
2122         RT5659_MONO_ADC_R2_SRC_SFT, rt5659_mono_adc_r2_src);
2123
2124 static const struct snd_kcontrol_new rt5659_mono_adc_r2_mux =
2125         SOC_DAPM_ENUM("Mono ADC R2 Source", rt5659_mono_adc_r2_enum);
2126
2127 /* MONO ADC R1 Source */
2128 /* MX-27 [3] */
2129 static const char * const rt5659_mono_adc_r1_src[] = {
2130         "Mono DAC MIXR", "ADC"
2131 };
2132
2133 static const SOC_ENUM_SINGLE_DECL(
2134         rt5659_mono_adc_r1_enum, RT5659_MONO_ADC_MIXER,
2135         RT5659_MONO_ADC_R1_SRC_SFT, rt5659_mono_adc_r1_src);
2136
2137 static const struct snd_kcontrol_new rt5659_mono_adc_r1_mux =
2138         SOC_DAPM_ENUM("Mono ADC R1 Source", rt5659_mono_adc_r1_enum);
2139
2140 /* MONO DMIC R Source */
2141 /* MX-27 [0] */
2142 static const char * const rt5659_mono_dmic_r_src[] = {
2143         "DMIC1 R", "DMIC2 R"
2144 };
2145
2146 static const SOC_ENUM_SINGLE_DECL(
2147         rt5659_mono_dmic_r_enum, RT5659_MONO_ADC_MIXER,
2148         RT5659_MONO_DMIC_R_SRC_SFT, rt5659_mono_dmic_r_src);
2149
2150 static const struct snd_kcontrol_new rt5659_mono_dmic_r_mux =
2151         SOC_DAPM_ENUM("Mono DMIC R Source", rt5659_mono_dmic_r_enum);
2152
2153
2154 /* DAC R1 Source, DAC L1 Source*/
2155 /* MX-29 [11:10], MX-29 [9:8]*/
2156 static const char * const rt5659_dac1_src[] = {
2157         "IF1 DAC1", "IF2 DAC", "IF3 DAC"
2158 };
2159
2160 static const SOC_ENUM_SINGLE_DECL(
2161         rt5659_dac_r1_enum, RT5659_AD_DA_MIXER,
2162         RT5659_DAC1_R_SEL_SFT, rt5659_dac1_src);
2163
2164 static const struct snd_kcontrol_new rt5659_dac_r1_mux =
2165         SOC_DAPM_ENUM("DAC R1 Source", rt5659_dac_r1_enum);
2166
2167 static const SOC_ENUM_SINGLE_DECL(
2168         rt5659_dac_l1_enum, RT5659_AD_DA_MIXER,
2169         RT5659_DAC1_L_SEL_SFT, rt5659_dac1_src);
2170
2171 static const struct snd_kcontrol_new rt5659_dac_l1_mux =
2172         SOC_DAPM_ENUM("DAC L1 Source", rt5659_dac_l1_enum);
2173
2174 /* DAC Digital Mixer L Source, DAC Digital Mixer R Source*/
2175 /* MX-2C [6], MX-2C [4]*/
2176 static const char * const rt5659_dig_dac_mix_src[] = {
2177         "Stereo DAC Mixer", "Mono DAC Mixer"
2178 };
2179
2180 static const SOC_ENUM_SINGLE_DECL(
2181         rt5659_dig_dac_mixl_enum, RT5659_DIG_MIXER,
2182         RT5659_DAC_MIX_L_SFT, rt5659_dig_dac_mix_src);
2183
2184 static const struct snd_kcontrol_new rt5659_dig_dac_mixl_mux =
2185         SOC_DAPM_ENUM("DAC Digital Mixer L Source", rt5659_dig_dac_mixl_enum);
2186
2187 static const SOC_ENUM_SINGLE_DECL(
2188         rt5659_dig_dac_mixr_enum, RT5659_DIG_MIXER,
2189         RT5659_DAC_MIX_R_SFT, rt5659_dig_dac_mix_src);
2190
2191 static const struct snd_kcontrol_new rt5659_dig_dac_mixr_mux =
2192         SOC_DAPM_ENUM("DAC Digital Mixer R Source", rt5659_dig_dac_mixr_enum);
2193
2194 /* Analog DAC L1 Source, Analog DAC R1 Source*/
2195 /* MX-2D [3], MX-2D [2]*/
2196 static const char * const rt5659_alg_dac1_src[] = {
2197         "DAC", "Stereo DAC Mixer"
2198 };
2199
2200 static const SOC_ENUM_SINGLE_DECL(
2201         rt5659_alg_dac_l1_enum, RT5659_A_DAC_MUX,
2202         RT5659_A_DACL1_SFT, rt5659_alg_dac1_src);
2203
2204 static const struct snd_kcontrol_new rt5659_alg_dac_l1_mux =
2205         SOC_DAPM_ENUM("Analog DACL1 Source", rt5659_alg_dac_l1_enum);
2206
2207 static const SOC_ENUM_SINGLE_DECL(
2208         rt5659_alg_dac_r1_enum, RT5659_A_DAC_MUX,
2209         RT5659_A_DACR1_SFT, rt5659_alg_dac1_src);
2210
2211 static const struct snd_kcontrol_new rt5659_alg_dac_r1_mux =
2212         SOC_DAPM_ENUM("Analog DACR1 Source", rt5659_alg_dac_r1_enum);
2213
2214 /* Analog DAC LR Source, Analog DAC R2 Source*/
2215 /* MX-2D [1], MX-2D [0]*/
2216 static const char * const rt5659_alg_dac2_src[] = {
2217         "Stereo DAC Mixer", "Mono DAC Mixer"
2218 };
2219
2220 static const SOC_ENUM_SINGLE_DECL(
2221         rt5659_alg_dac_l2_enum, RT5659_A_DAC_MUX,
2222         RT5659_A_DACL2_SFT, rt5659_alg_dac2_src);
2223
2224 static const struct snd_kcontrol_new rt5659_alg_dac_l2_mux =
2225         SOC_DAPM_ENUM("Analog DAC L2 Source", rt5659_alg_dac_l2_enum);
2226
2227 static const SOC_ENUM_SINGLE_DECL(
2228         rt5659_alg_dac_r2_enum, RT5659_A_DAC_MUX,
2229         RT5659_A_DACR2_SFT, rt5659_alg_dac2_src);
2230
2231 static const struct snd_kcontrol_new rt5659_alg_dac_r2_mux =
2232         SOC_DAPM_ENUM("Analog DAC R2 Source", rt5659_alg_dac_r2_enum);
2233
2234 /* Interface2 ADC Data Input*/
2235 /* MX-2F [13:12] */
2236 static const char * const rt5659_if2_adc_in_src[] = {
2237         "IF_ADC1", "IF_ADC2", "DAC_REF", "IF_ADC3"
2238 };
2239
2240 static const SOC_ENUM_SINGLE_DECL(
2241         rt5659_if2_adc_in_enum, RT5659_DIG_INF23_DATA,
2242         RT5659_IF2_ADC_IN_SFT, rt5659_if2_adc_in_src);
2243
2244 static const struct snd_kcontrol_new rt5659_if2_adc_in_mux =
2245         SOC_DAPM_ENUM("IF2 ADC IN Source", rt5659_if2_adc_in_enum);
2246
2247 /* Interface3 ADC Data Input*/
2248 /* MX-2F [1:0] */
2249 static const char * const rt5659_if3_adc_in_src[] = {
2250         "IF_ADC1", "IF_ADC2", "DAC_REF", "Stereo2_ADC_L/R"
2251 };
2252
2253 static const SOC_ENUM_SINGLE_DECL(
2254         rt5659_if3_adc_in_enum, RT5659_DIG_INF23_DATA,
2255         RT5659_IF3_ADC_IN_SFT, rt5659_if3_adc_in_src);
2256
2257 static const struct snd_kcontrol_new rt5659_if3_adc_in_mux =
2258         SOC_DAPM_ENUM("IF3 ADC IN Source", rt5659_if3_adc_in_enum);
2259
2260 /* PDM 1 L/R*/
2261 /* MX-31 [15] [13] */
2262 static const char * const rt5659_pdm_src[] = {
2263         "Mono DAC", "Stereo DAC"
2264 };
2265
2266 static const SOC_ENUM_SINGLE_DECL(
2267         rt5659_pdm_l_enum, RT5659_PDM_OUT_CTRL,
2268         RT5659_PDM1_L_SFT, rt5659_pdm_src);
2269
2270 static const struct snd_kcontrol_new rt5659_pdm_l_mux =
2271         SOC_DAPM_ENUM("PDM L Source", rt5659_pdm_l_enum);
2272
2273 static const SOC_ENUM_SINGLE_DECL(
2274         rt5659_pdm_r_enum, RT5659_PDM_OUT_CTRL,
2275         RT5659_PDM1_R_SFT, rt5659_pdm_src);
2276
2277 static const struct snd_kcontrol_new rt5659_pdm_r_mux =
2278         SOC_DAPM_ENUM("PDM R Source", rt5659_pdm_r_enum);
2279
2280 /* SPDIF Output source*/
2281 /* MX-36 [1:0] */
2282 static const char * const rt5659_spdif_src[] = {
2283         "IF1_DAC1", "IF1_DAC2", "IF2_DAC", "IF3_DAC"
2284 };
2285
2286 static const SOC_ENUM_SINGLE_DECL(
2287         rt5659_spdif_enum, RT5659_SPDIF_CTRL,
2288         RT5659_SPDIF_SEL_SFT, rt5659_spdif_src);
2289
2290 static const struct snd_kcontrol_new rt5659_spdif_mux =
2291         SOC_DAPM_ENUM("SPDIF Source", rt5659_spdif_enum);
2292
2293 /* I2S1 TDM ADCDAT Source */
2294 /* MX-78[4:0] */
2295 static const char * const rt5659_rx_adc_data_src[] = {
2296         "AD1:AD2:DAC:NUL", "AD1:AD2:NUL:DAC", "AD1:DAC:AD2:NUL",
2297         "AD1:DAC:NUL:AD2", "AD1:NUL:DAC:AD2", "AD1:NUL:AD2:DAC",
2298         "AD2:AD1:DAC:NUL", "AD2:AD1:NUL:DAC", "AD2:DAC:AD1:NUL",
2299         "AD2:DAC:NUL:AD1", "AD2:NUL:DAC:AD1", "AD1:NUL:AD1:DAC",
2300         "DAC:AD1:AD2:NUL", "DAC:AD1:NUL:AD2", "DAC:AD2:AD1:NUL",
2301         "DAC:AD2:NUL:AD1", "DAC:NUL:DAC:AD2", "DAC:NUL:AD2:DAC",
2302         "NUL:AD1:AD2:DAC", "NUL:AD1:DAC:AD2", "NUL:AD2:AD1:DAC",
2303         "NUL:AD2:DAC:AD1", "NUL:DAC:DAC:AD2", "NUL:DAC:AD2:DAC"
2304 };
2305
2306 static const SOC_ENUM_SINGLE_DECL(
2307         rt5659_rx_adc_data_enum, RT5659_TDM_CTRL_2,
2308         RT5659_ADCDAT_SRC_SFT, rt5659_rx_adc_data_src);
2309
2310 static const struct snd_kcontrol_new rt5659_rx_adc_dac_mux =
2311         SOC_DAPM_ENUM("TDM ADCDAT Source", rt5659_rx_adc_data_enum);
2312
2313 /* Out Volume Switch */
2314 static const struct snd_kcontrol_new spkvol_l_switch =
2315         SOC_DAPM_SINGLE("Switch", RT5659_SPO_VOL, RT5659_VOL_L_SFT, 1, 1);
2316
2317 static const struct snd_kcontrol_new spkvol_r_switch =
2318         SOC_DAPM_SINGLE("Switch", RT5659_SPO_VOL, RT5659_VOL_R_SFT, 1, 1);
2319
2320 static const struct snd_kcontrol_new monovol_switch =
2321         SOC_DAPM_SINGLE("Switch", RT5659_MONO_OUT, RT5659_VOL_L_SFT, 1, 1);
2322
2323 static const struct snd_kcontrol_new outvol_l_switch =
2324         SOC_DAPM_SINGLE("Switch", RT5659_LOUT, RT5659_VOL_L_SFT, 1, 1);
2325
2326 static const struct snd_kcontrol_new outvol_r_switch =
2327         SOC_DAPM_SINGLE("Switch", RT5659_LOUT, RT5659_VOL_R_SFT, 1, 1);
2328
2329 /* Out Switch */
2330 static const struct snd_kcontrol_new spo_switch =
2331         SOC_DAPM_SINGLE("Switch", RT5659_CLASSD_2, RT5659_M_RF_DIG_SFT, 1, 1);
2332
2333 static const struct snd_kcontrol_new mono_switch =
2334         SOC_DAPM_SINGLE("Switch", RT5659_MONO_OUT, RT5659_L_MUTE_SFT, 1, 1);
2335
2336 static const struct snd_kcontrol_new hpo_l_switch =
2337         SOC_DAPM_SINGLE("Switch", RT5659_HP_VOL, RT5659_L_MUTE_SFT, 1, 1);
2338
2339 static const struct snd_kcontrol_new hpo_r_switch =
2340         SOC_DAPM_SINGLE("Switch", RT5659_HP_VOL, RT5659_R_MUTE_SFT, 1, 1);
2341
2342 static const struct snd_kcontrol_new lout_l_switch =
2343         SOC_DAPM_SINGLE("Switch", RT5659_LOUT, RT5659_L_MUTE_SFT, 1, 1);
2344
2345 static const struct snd_kcontrol_new lout_r_switch =
2346         SOC_DAPM_SINGLE("Switch", RT5659_LOUT, RT5659_R_MUTE_SFT, 1, 1);
2347
2348 static const struct snd_kcontrol_new pdm_l_switch =
2349         SOC_DAPM_SINGLE("Switch", RT5659_PDM_OUT_CTRL, RT5659_M_PDM1_L_SFT, 1,
2350                 1);
2351
2352 static const struct snd_kcontrol_new pdm_r_switch =
2353         SOC_DAPM_SINGLE("Switch", RT5659_PDM_OUT_CTRL, RT5659_M_PDM1_R_SFT, 1,
2354                 1);
2355
2356 static int rt5659_spk_event(struct snd_soc_dapm_widget *w,
2357         struct snd_kcontrol *kcontrol, int event)
2358 {
2359         struct snd_soc_codec *codec = w->codec;
2360
2361         switch (event) {
2362         case SND_SOC_DAPM_PRE_PMU:
2363                 snd_soc_update_bits(codec, RT5659_CLASSD_CTRL_1,
2364                         RT5659_POW_CLSD_DB_MASK, RT5659_POW_CLSD_DB_EN);
2365                 snd_soc_update_bits(codec, RT5659_CLASSD_2,
2366                         RT5659_M_RI_DIG, RT5659_M_RI_DIG);
2367                 snd_soc_write(codec, RT5659_CLASSD_1, 0x0803);
2368                 snd_soc_write(codec, RT5659_SPK_DC_CAILB_CTRL_3, 0x0000);
2369                 break;
2370
2371         case SND_SOC_DAPM_POST_PMD:
2372                 snd_soc_write(codec, RT5659_CLASSD_1, 0x0011);
2373                 snd_soc_update_bits(codec, RT5659_CLASSD_2,
2374                         RT5659_M_RI_DIG, 0x0);
2375                 snd_soc_write(codec, RT5659_SPK_DC_CAILB_CTRL_3, 0x0003);
2376                 snd_soc_update_bits(codec, RT5659_CLASSD_CTRL_1,
2377                         RT5659_POW_CLSD_DB_MASK, RT5659_POW_CLSD_DB_DIS);
2378                 break;
2379
2380         default:
2381                 return 0;
2382         }
2383
2384         return 0;
2385
2386 }
2387
2388 static int rt5659_mono_event(struct snd_soc_dapm_widget *w,
2389         struct snd_kcontrol *kcontrol, int event)
2390 {
2391         struct snd_soc_codec *codec = w->codec;
2392
2393         switch (event) {
2394         case SND_SOC_DAPM_PRE_PMU:
2395                 snd_soc_write(codec, RT5659_MONO_AMP_CALIB_CTRL_1, 0x1e00);
2396                 break;
2397
2398         case SND_SOC_DAPM_POST_PMD:
2399                 snd_soc_write(codec, RT5659_MONO_AMP_CALIB_CTRL_1, 0x1e04);
2400                 break;
2401
2402         default:
2403                 return 0;
2404         }
2405
2406         return 0;
2407
2408 }
2409
2410 static int rt5659_hp_event(struct snd_soc_dapm_widget *w,
2411         struct snd_kcontrol *kcontrol, int event)
2412 {
2413         struct snd_soc_codec *codec = w->codec;
2414
2415         switch (event) {
2416         case SND_SOC_DAPM_POST_PMU:
2417                 snd_soc_write(codec, RT5659_HP_CHARGE_PUMP_1, 0x0e1e);
2418                 snd_soc_update_bits(codec, RT5659_DEPOP_1, 0x0010, 0x0010);
2419                 break;
2420
2421         case SND_SOC_DAPM_PRE_PMD:
2422                 snd_soc_write(codec, RT5659_DEPOP_1, 0x0000);
2423                 break;
2424
2425         default:
2426                 return 0;
2427         }
2428
2429         return 0;
2430 }
2431
2432 static int set_dmic_power(struct snd_soc_dapm_widget *w,
2433         struct snd_kcontrol *kcontrol, int event)
2434 {
2435         switch (event) {
2436         case SND_SOC_DAPM_POST_PMU:
2437                 /*Add delay to avoid pop noise*/
2438                 msleep(450);
2439                 break;
2440
2441         default:
2442                 return 0;
2443         }
2444
2445         return 0;
2446 }
2447
2448 static const struct snd_soc_dapm_widget rt5659_dapm_widgets[] = {
2449         SND_SOC_DAPM_SUPPLY("LDO2", RT5659_PWR_ANLG_3, RT5659_PWR_LDO2_BIT, 0,
2450                 NULL, 0),
2451         SND_SOC_DAPM_SUPPLY("PLL", RT5659_PWR_ANLG_3, RT5659_PWR_PLL_BIT, 0,
2452                 NULL, 0),
2453         SND_SOC_DAPM_SUPPLY("Mic Det Power", RT5659_PWR_VOL,
2454                 RT5659_PWR_MIC_DET_BIT, 0, NULL, 0),
2455         SND_SOC_DAPM_SUPPLY("Mono Vref", RT5659_PWR_ANLG_1,
2456                 RT5659_PWR_VREF3_BIT, 0, NULL, 0),
2457
2458         /* ASRC */
2459         SND_SOC_DAPM_SUPPLY_S("I2S1 ASRC", 1, RT5659_ASRC_1,
2460                 RT5659_I2S1_ASRC_SFT, 0, NULL, 0),
2461         SND_SOC_DAPM_SUPPLY_S("I2S2 ASRC", 1, RT5659_ASRC_1,
2462                 RT5659_I2S2_ASRC_SFT, 0, NULL, 0),
2463         SND_SOC_DAPM_SUPPLY_S("I2S3 ASRC", 1, RT5659_ASRC_1,
2464                 RT5659_I2S3_ASRC_SFT, 0, NULL, 0),
2465         SND_SOC_DAPM_SUPPLY_S("DAC STO ASRC", 1, RT5659_ASRC_1,
2466                 RT5659_DAC_STO_ASRC_SFT, 0, NULL, 0),
2467         SND_SOC_DAPM_SUPPLY_S("DAC Mono L ASRC", 1, RT5659_ASRC_1,
2468                 RT5659_DAC_MONO_L_ASRC_SFT, 0, NULL, 0),
2469         SND_SOC_DAPM_SUPPLY_S("DAC Mono R ASRC", 1, RT5659_ASRC_1,
2470                 RT5659_DAC_MONO_R_ASRC_SFT, 0, NULL, 0),
2471         SND_SOC_DAPM_SUPPLY_S("ADC STO1 ASRC", 1, RT5659_ASRC_1,
2472                 RT5659_ADC_STO1_ASRC_SFT, 0, NULL, 0),
2473         SND_SOC_DAPM_SUPPLY_S("ADC Mono L ASRC", 1, RT5659_ASRC_1,
2474                 RT5659_ADC_MONO_L_ASRC_SFT, 0, NULL, 0),
2475         SND_SOC_DAPM_SUPPLY_S("ADC Mono R ASRC", 1, RT5659_ASRC_1,
2476                 RT5659_ADC_MONO_R_ASRC_SFT, 0, NULL, 0),
2477
2478         /* Input Side */
2479         SND_SOC_DAPM_SUPPLY("MICBIAS1", RT5659_PWR_ANLG_2, RT5659_PWR_MB1_BIT,
2480                 0, NULL, 0),
2481         SND_SOC_DAPM_SUPPLY("MICBIAS2", RT5659_PWR_ANLG_2, RT5659_PWR_MB2_BIT,
2482                 0, NULL, 0),
2483         SND_SOC_DAPM_SUPPLY("MICBIAS3", RT5659_PWR_ANLG_2, RT5659_PWR_MB3_BIT,
2484                 0, NULL, 0),
2485
2486         /* Input Lines */
2487         SND_SOC_DAPM_INPUT("DMIC L1"),
2488         SND_SOC_DAPM_INPUT("DMIC R1"),
2489         SND_SOC_DAPM_INPUT("DMIC L2"),
2490         SND_SOC_DAPM_INPUT("DMIC R2"),
2491
2492         SND_SOC_DAPM_INPUT("IN1P"),
2493         SND_SOC_DAPM_INPUT("IN1N"),
2494         SND_SOC_DAPM_INPUT("IN2P"),
2495         SND_SOC_DAPM_INPUT("IN2N"),
2496         SND_SOC_DAPM_INPUT("IN3P"),
2497         SND_SOC_DAPM_INPUT("IN3N"),
2498         SND_SOC_DAPM_INPUT("IN4P"),
2499         SND_SOC_DAPM_INPUT("IN4N"),
2500
2501         SND_SOC_DAPM_PGA("DMIC1", SND_SOC_NOPM, 0, 0, NULL, 0),
2502         SND_SOC_DAPM_PGA("DMIC2", SND_SOC_NOPM, 0, 0, NULL, 0),
2503
2504         SND_SOC_DAPM_SUPPLY("DMIC CLK", SND_SOC_NOPM, 0, 0,
2505                 set_dmic_clk, SND_SOC_DAPM_PRE_PMU),
2506         SND_SOC_DAPM_SUPPLY("DMIC1 Power", RT5659_DMIC_CTRL_1,
2507                 RT5659_DMIC_1_EN_SFT, 0, set_dmic_power, SND_SOC_DAPM_POST_PMU),
2508         SND_SOC_DAPM_SUPPLY("DMIC2 Power", RT5659_DMIC_CTRL_1,
2509                 RT5659_DMIC_2_EN_SFT, 0, set_dmic_power, SND_SOC_DAPM_POST_PMU),
2510
2511         /* Boost */
2512         SND_SOC_DAPM_PGA("BST1", RT5659_PWR_ANLG_2,
2513                 RT5659_PWR_BST1_P_BIT, 0, NULL, 0),
2514         SND_SOC_DAPM_PGA("BST2", RT5659_PWR_ANLG_2,
2515                 RT5659_PWR_BST2_P_BIT, 0, NULL, 0),
2516         SND_SOC_DAPM_PGA("BST3", RT5659_PWR_ANLG_2,
2517                 RT5659_PWR_BST3_P_BIT, 0, NULL, 0),
2518         SND_SOC_DAPM_PGA("BST4", RT5659_PWR_ANLG_2,
2519                 RT5659_PWR_BST4_P_BIT, 0, NULL, 0),
2520         SND_SOC_DAPM_SUPPLY("BST1 Power", RT5659_PWR_ANLG_2,
2521                 RT5659_PWR_BST1_BIT, 0, NULL, 0),
2522         SND_SOC_DAPM_SUPPLY("BST2 Power", RT5659_PWR_ANLG_2,
2523                 RT5659_PWR_BST2_BIT, 0, NULL, 0),
2524         SND_SOC_DAPM_SUPPLY("BST3 Power", RT5659_PWR_ANLG_2,
2525                 RT5659_PWR_BST3_BIT, 0, NULL, 0),
2526         SND_SOC_DAPM_SUPPLY("BST4 Power", RT5659_PWR_ANLG_2,
2527                 RT5659_PWR_BST4_BIT, 0, NULL, 0),
2528
2529
2530         /* Input Volume */
2531         SND_SOC_DAPM_PGA("INL VOL", RT5659_PWR_VOL, RT5659_PWR_IN_L_BIT,
2532                 0, NULL, 0),
2533         SND_SOC_DAPM_PGA("INR VOL", RT5659_PWR_VOL, RT5659_PWR_IN_R_BIT,
2534                 0, NULL, 0),
2535
2536         /* REC Mixer */
2537         SND_SOC_DAPM_MIXER("RECMIX1L", RT5659_PWR_MIXER, RT5659_PWR_RM1_L_BIT,
2538                 0, rt5659_rec1_l_mix, ARRAY_SIZE(rt5659_rec1_l_mix)),
2539         SND_SOC_DAPM_MIXER("RECMIX1R", RT5659_PWR_MIXER, RT5659_PWR_RM1_R_BIT,
2540                 0, rt5659_rec1_r_mix, ARRAY_SIZE(rt5659_rec1_r_mix)),
2541         SND_SOC_DAPM_MIXER("RECMIX2L", RT5659_PWR_MIXER, RT5659_PWR_RM2_L_BIT,
2542                 0, rt5659_rec2_l_mix, ARRAY_SIZE(rt5659_rec2_l_mix)),
2543         SND_SOC_DAPM_MIXER("RECMIX2R", RT5659_PWR_MIXER, RT5659_PWR_RM2_R_BIT,
2544                 0, rt5659_rec2_r_mix, ARRAY_SIZE(rt5659_rec2_r_mix)),
2545
2546         /* ADCs */
2547         SND_SOC_DAPM_ADC("ADC1 L", NULL, SND_SOC_NOPM, 0, 0),
2548         SND_SOC_DAPM_ADC("ADC1 R", NULL, SND_SOC_NOPM, 0, 0),
2549         SND_SOC_DAPM_ADC("ADC2 L", NULL, SND_SOC_NOPM, 0, 0),
2550         SND_SOC_DAPM_ADC("ADC2 R", NULL, SND_SOC_NOPM, 0, 0),
2551
2552         SND_SOC_DAPM_SUPPLY("ADC1 L Power", RT5659_PWR_DIG_1,
2553                 RT5659_PWR_ADC_L1_BIT, 0, NULL, 0),
2554         SND_SOC_DAPM_SUPPLY("ADC1 R Power", RT5659_PWR_DIG_1,
2555                 RT5659_PWR_ADC_R1_BIT, 0, NULL, 0),
2556         SND_SOC_DAPM_SUPPLY("ADC2 L Power", RT5659_PWR_DIG_2,
2557                 RT5659_PWR_ADC_L2_BIT, 0, NULL, 0),
2558         SND_SOC_DAPM_SUPPLY("ADC2 R Power", RT5659_PWR_DIG_2,
2559                 RT5659_PWR_ADC_R2_BIT, 0, NULL, 0),
2560         SND_SOC_DAPM_SUPPLY("ADC1 clock", SND_SOC_NOPM, 0, 0, set_adc_clk,
2561                 SND_SOC_DAPM_POST_PMU | SND_SOC_DAPM_PRE_PMD),
2562         SND_SOC_DAPM_SUPPLY("ADC2 clock", SND_SOC_NOPM, 0, 0, set_adc_clk,
2563                 SND_SOC_DAPM_POST_PMU | SND_SOC_DAPM_PRE_PMD),
2564
2565         /* ADC Mux */
2566         SND_SOC_DAPM_MUX("Stereo1 DMIC L Mux", SND_SOC_NOPM, 0, 0,
2567                 &rt5659_sto1_dmic_mux),
2568         SND_SOC_DAPM_MUX("Stereo1 DMIC R Mux", SND_SOC_NOPM, 0, 0,
2569                 &rt5659_sto1_dmic_mux),
2570         SND_SOC_DAPM_MUX("Stereo1 ADC L1 Mux", SND_SOC_NOPM, 0, 0,
2571                 &rt5659_sto1_adc1_mux),
2572         SND_SOC_DAPM_MUX("Stereo1 ADC R1 Mux", SND_SOC_NOPM, 0, 0,
2573                 &rt5659_sto1_adc1_mux),
2574         SND_SOC_DAPM_MUX("Stereo1 ADC L2 Mux", SND_SOC_NOPM, 0, 0,
2575                 &rt5659_sto1_adc2_mux),
2576         SND_SOC_DAPM_MUX("Stereo1 ADC R2 Mux", SND_SOC_NOPM, 0, 0,
2577                 &rt5659_sto1_adc2_mux),
2578         SND_SOC_DAPM_MUX("Stereo1 ADC L Mux", SND_SOC_NOPM, 0, 0,
2579                 &rt5659_sto1_adc_mux),
2580         SND_SOC_DAPM_MUX("Stereo1 ADC R Mux", SND_SOC_NOPM, 0, 0,
2581                 &rt5659_sto1_adc_mux),
2582         SND_SOC_DAPM_MUX("Mono ADC L2 Mux", SND_SOC_NOPM, 0, 0,
2583                 &rt5659_mono_adc_l2_mux),
2584         SND_SOC_DAPM_MUX("Mono ADC R2 Mux", SND_SOC_NOPM, 0, 0,
2585                 &rt5659_mono_adc_r2_mux),
2586         SND_SOC_DAPM_MUX("Mono ADC L1 Mux", SND_SOC_NOPM, 0, 0,
2587                 &rt5659_mono_adc_l1_mux),
2588         SND_SOC_DAPM_MUX("Mono ADC R1 Mux", SND_SOC_NOPM, 0, 0,
2589                 &rt5659_mono_adc_r1_mux),
2590         SND_SOC_DAPM_MUX("Mono DMIC L Mux", SND_SOC_NOPM, 0, 0,
2591                 &rt5659_mono_dmic_l_mux),
2592         SND_SOC_DAPM_MUX("Mono DMIC R Mux", SND_SOC_NOPM, 0, 0,
2593                 &rt5659_mono_dmic_r_mux),
2594         SND_SOC_DAPM_MUX("Mono ADC L Mux", SND_SOC_NOPM, 0, 0,
2595                 &rt5659_mono_adc_l_mux),
2596         SND_SOC_DAPM_MUX("Mono ADC R Mux", SND_SOC_NOPM, 0, 0,
2597                 &rt5659_mono_adc_r_mux),
2598         /* ADC Mixer */
2599         SND_SOC_DAPM_SUPPLY("ADC Stereo1 Filter", RT5659_PWR_DIG_2,
2600                 RT5659_PWR_ADC_S1F_BIT, 0, NULL, 0),
2601         SND_SOC_DAPM_SUPPLY("ADC Stereo2 Filter", RT5659_PWR_DIG_2,
2602                 RT5659_PWR_ADC_S2F_BIT, 0, NULL, 0),
2603         SND_SOC_DAPM_MIXER("Stereo1 ADC MIXL", SND_SOC_NOPM,
2604                 0, 0, rt5659_sto1_adc_l_mix,
2605                 ARRAY_SIZE(rt5659_sto1_adc_l_mix)),
2606         SND_SOC_DAPM_MIXER("Stereo1 ADC MIXR", SND_SOC_NOPM,
2607                 0, 0, rt5659_sto1_adc_r_mix,
2608                 ARRAY_SIZE(rt5659_sto1_adc_r_mix)),
2609         SND_SOC_DAPM_SUPPLY("ADC Mono Left Filter", RT5659_PWR_DIG_2,
2610                 RT5659_PWR_ADC_MF_L_BIT, 0, NULL, 0),
2611         SND_SOC_DAPM_MIXER("Mono ADC MIXL", RT5659_MONO_ADC_DIG_VOL,
2612                 RT5659_L_MUTE_SFT, 1, rt5659_mono_adc_l_mix,
2613                 ARRAY_SIZE(rt5659_mono_adc_l_mix)),
2614         SND_SOC_DAPM_SUPPLY("ADC Mono Right Filter", RT5659_PWR_DIG_2,
2615                 RT5659_PWR_ADC_MF_R_BIT, 0, NULL, 0),
2616         SND_SOC_DAPM_MIXER("Mono ADC MIXR", RT5659_MONO_ADC_DIG_VOL,
2617                 RT5659_R_MUTE_SFT, 1, rt5659_mono_adc_r_mix,
2618                 ARRAY_SIZE(rt5659_mono_adc_r_mix)),
2619
2620         /* ADC PGA */
2621         SND_SOC_DAPM_PGA("IF_ADC1", SND_SOC_NOPM, 0, 0, NULL, 0),
2622         SND_SOC_DAPM_PGA("IF_ADC2", SND_SOC_NOPM, 0, 0, NULL, 0),
2623         SND_SOC_DAPM_PGA("IF_ADC3", SND_SOC_NOPM, 0, 0, NULL, 0),
2624         SND_SOC_DAPM_PGA("IF1_ADC1", SND_SOC_NOPM, 0, 0, NULL, 0),
2625         SND_SOC_DAPM_PGA("IF1_ADC2", SND_SOC_NOPM, 0, 0, NULL, 0),
2626         SND_SOC_DAPM_PGA("IF1_ADC3", SND_SOC_NOPM, 0, 0, NULL, 0),
2627         SND_SOC_DAPM_PGA("IF1_ADC4", SND_SOC_NOPM, 0, 0, NULL, 0),
2628         SND_SOC_DAPM_PGA("Stereo2 ADC LR", SND_SOC_NOPM, 0, 0, NULL, 0),
2629
2630         SND_SOC_DAPM_PGA("Stereo1 ADC Volume L", RT5659_STO1_ADC_DIG_VOL,
2631                 RT5659_L_MUTE_SFT, 1, NULL, 0),
2632         SND_SOC_DAPM_PGA("Stereo1 ADC Volume R", RT5659_STO1_ADC_DIG_VOL,
2633                 RT5659_R_MUTE_SFT, 1, NULL, 0),
2634
2635         /* Digital Interface */
2636         SND_SOC_DAPM_SUPPLY("I2S1", RT5659_PWR_DIG_1, RT5659_PWR_I2S1_BIT,
2637                 0, NULL, 0),
2638         SND_SOC_DAPM_PGA("IF1 DAC1", SND_SOC_NOPM, 0, 0, NULL, 0),
2639         SND_SOC_DAPM_PGA("IF1 DAC2", SND_SOC_NOPM, 0, 0, NULL, 0),
2640         SND_SOC_DAPM_PGA("IF1 DAC1 L", SND_SOC_NOPM, 0, 0, NULL, 0),
2641         SND_SOC_DAPM_PGA("IF1 DAC1 R", SND_SOC_NOPM, 0, 0, NULL, 0),
2642         SND_SOC_DAPM_PGA("IF1 DAC2 L", SND_SOC_NOPM, 0, 0, NULL, 0),
2643         SND_SOC_DAPM_PGA("IF1 DAC2 R", SND_SOC_NOPM, 0, 0, NULL, 0),
2644         SND_SOC_DAPM_PGA("IF1 ADC", SND_SOC_NOPM, 0, 0, NULL, 0),
2645         SND_SOC_DAPM_PGA("IF1 ADC L", SND_SOC_NOPM, 0, 0, NULL, 0),
2646         SND_SOC_DAPM_PGA("IF1 ADC R", SND_SOC_NOPM, 0, 0, NULL, 0),
2647         SND_SOC_DAPM_SUPPLY("I2S2", RT5659_PWR_DIG_1, RT5659_PWR_I2S2_BIT, 0,
2648                 NULL, 0),
2649         SND_SOC_DAPM_PGA("IF2 DAC", SND_SOC_NOPM, 0, 0, NULL, 0),
2650         SND_SOC_DAPM_PGA("IF2 DAC L", SND_SOC_NOPM, 0, 0, NULL, 0),
2651         SND_SOC_DAPM_PGA("IF2 DAC R", SND_SOC_NOPM, 0, 0, NULL, 0),
2652         SND_SOC_DAPM_PGA("IF2 ADC", SND_SOC_NOPM, 0, 0, NULL, 0),
2653         SND_SOC_DAPM_PGA("IF2 ADC1", SND_SOC_NOPM, 0, 0, NULL, 0),
2654         SND_SOC_DAPM_PGA("IF2 ADC2", SND_SOC_NOPM, 0, 0, NULL, 0),
2655         SND_SOC_DAPM_SUPPLY("I2S3", RT5659_PWR_DIG_1, RT5659_PWR_I2S3_BIT, 0,
2656                 NULL, 0),
2657         SND_SOC_DAPM_PGA("IF3 DAC", SND_SOC_NOPM, 0, 0, NULL, 0),
2658         SND_SOC_DAPM_PGA("IF3 DAC L", SND_SOC_NOPM, 0, 0, NULL, 0),
2659         SND_SOC_DAPM_PGA("IF3 DAC R", SND_SOC_NOPM, 0, 0, NULL, 0),
2660         SND_SOC_DAPM_PGA("IF3 ADC", SND_SOC_NOPM, 0, 0, NULL, 0),
2661         SND_SOC_DAPM_PGA("IF3 ADC L", SND_SOC_NOPM, 0, 0, NULL, 0),
2662         SND_SOC_DAPM_PGA("IF3 ADC R", SND_SOC_NOPM, 0, 0, NULL, 0),
2663
2664         /* Digital Interface Select */
2665         SND_SOC_DAPM_PGA("TDM AD1:AD2:DAC", SND_SOC_NOPM, 0, 0, NULL, 0),
2666         SND_SOC_DAPM_PGA("TDM AD2:DAC", SND_SOC_NOPM, 0, 0, NULL, 0),
2667         SND_SOC_DAPM_MUX("TDM Data Mux", SND_SOC_NOPM, 0, 0,
2668                 &rt5659_rx_adc_dac_mux),
2669         SND_SOC_DAPM_MUX("IF2 ADC Mux", SND_SOC_NOPM, 0, 0,
2670                 &rt5659_if2_adc_in_mux),
2671         SND_SOC_DAPM_MUX("IF3 ADC Mux", SND_SOC_NOPM, 0, 0,
2672                 &rt5659_if3_adc_in_mux),
2673         SND_SOC_DAPM_MUX("IF1 01 ADC Swap Mux", SND_SOC_NOPM, 0, 0,
2674                         &rt5659_if1_01_adc_swap_mux),
2675         SND_SOC_DAPM_MUX("IF1 23 ADC Swap Mux", SND_SOC_NOPM, 0, 0,
2676                         &rt5659_if1_23_adc_swap_mux),
2677         SND_SOC_DAPM_MUX("IF1 45 ADC Swap Mux", SND_SOC_NOPM, 0, 0,
2678                         &rt5659_if1_45_adc_swap_mux),
2679         SND_SOC_DAPM_MUX("IF1 67 ADC Swap Mux", SND_SOC_NOPM, 0, 0,
2680                         &rt5659_if1_67_adc_swap_mux),
2681         SND_SOC_DAPM_MUX("IF2 DAC Swap Mux", SND_SOC_NOPM, 0, 0,
2682                         &rt5659_if2_dac_swap_mux),
2683         SND_SOC_DAPM_MUX("IF2 ADC Swap Mux", SND_SOC_NOPM, 0, 0,
2684                         &rt5659_if2_adc_swap_mux),
2685         SND_SOC_DAPM_MUX("IF3 DAC Swap Mux", SND_SOC_NOPM, 0, 0,
2686                         &rt5659_if3_dac_swap_mux),
2687         SND_SOC_DAPM_MUX("IF3 ADC Swap Mux", SND_SOC_NOPM, 0, 0,
2688                         &rt5659_if3_adc_swap_mux),
2689
2690         /* Audio Interface */
2691         SND_SOC_DAPM_AIF_IN("AIF1RX", "AIF1 Playback", 0, SND_SOC_NOPM, 0, 0),
2692         SND_SOC_DAPM_AIF_OUT("AIF1TX", "AIF1 Capture", 0, SND_SOC_NOPM, 0, 0),
2693         SND_SOC_DAPM_AIF_IN("AIF2RX", "AIF2 Playback", 0, SND_SOC_NOPM, 0, 0),
2694         SND_SOC_DAPM_AIF_OUT("AIF2TX", "AIF2 Capture", 0, SND_SOC_NOPM, 0, 0),
2695         SND_SOC_DAPM_AIF_IN("AIF3RX", "AIF3 Playback", 0, SND_SOC_NOPM, 0, 0),
2696         SND_SOC_DAPM_AIF_OUT("AIF3TX", "AIF3 Capture", 0, SND_SOC_NOPM, 0, 0),
2697
2698         /* Output Side */
2699         /* DAC mixer before sound effect  */
2700         SND_SOC_DAPM_MIXER("DAC1 MIXL", SND_SOC_NOPM, 0, 0,
2701                 rt5659_dac_l_mix, ARRAY_SIZE(rt5659_dac_l_mix)),
2702         SND_SOC_DAPM_MIXER("DAC1 MIXR", SND_SOC_NOPM, 0, 0,
2703                 rt5659_dac_r_mix, ARRAY_SIZE(rt5659_dac_r_mix)),
2704
2705         /* DAC channel Mux */
2706         SND_SOC_DAPM_MUX("DAC L1 Mux", SND_SOC_NOPM, 0, 0, &rt5659_dac_l1_mux),
2707         SND_SOC_DAPM_MUX("DAC R1 Mux", SND_SOC_NOPM, 0, 0, &rt5659_dac_r1_mux),
2708         SND_SOC_DAPM_MUX("DAC L2 Mux", SND_SOC_NOPM, 0, 0, &rt5659_dac_l2_mux),
2709         SND_SOC_DAPM_MUX("DAC R2 Mux", SND_SOC_NOPM, 0, 0, &rt5659_dac_r2_mux),
2710
2711         SND_SOC_DAPM_MUX("DAC L1 Source", SND_SOC_NOPM, 0, 0,
2712                 &rt5659_alg_dac_l1_mux),
2713         SND_SOC_DAPM_MUX("DAC R1 Source", SND_SOC_NOPM, 0, 0,
2714                 &rt5659_alg_dac_r1_mux),
2715         SND_SOC_DAPM_MUX("DAC L2 Source", SND_SOC_NOPM, 0, 0,
2716                 &rt5659_alg_dac_l2_mux),
2717         SND_SOC_DAPM_MUX("DAC R2 Source", SND_SOC_NOPM, 0, 0,
2718                 &rt5659_alg_dac_r2_mux),
2719
2720         /* DAC Mixer */
2721         SND_SOC_DAPM_SUPPLY("DAC Stereo1 Filter", RT5659_PWR_DIG_2,
2722                 RT5659_PWR_DAC_S1F_BIT, 0, NULL, 0),
2723         SND_SOC_DAPM_SUPPLY("DAC Mono Left Filter", RT5659_PWR_DIG_2,
2724                 RT5659_PWR_DAC_MF_L_BIT, 0, NULL, 0),
2725         SND_SOC_DAPM_SUPPLY("DAC Mono Right Filter", RT5659_PWR_DIG_2,
2726                 RT5659_PWR_DAC_MF_R_BIT, 0, NULL, 0),
2727         SND_SOC_DAPM_MIXER("Stereo DAC MIXL", SND_SOC_NOPM, 0, 0,
2728                 rt5659_sto_dac_l_mix, ARRAY_SIZE(rt5659_sto_dac_l_mix)),
2729         SND_SOC_DAPM_MIXER("Stereo DAC MIXR", SND_SOC_NOPM, 0, 0,
2730                 rt5659_sto_dac_r_mix, ARRAY_SIZE(rt5659_sto_dac_r_mix)),
2731         SND_SOC_DAPM_MIXER("Mono DAC MIXL", SND_SOC_NOPM, 0, 0,
2732                 rt5659_mono_dac_l_mix, ARRAY_SIZE(rt5659_mono_dac_l_mix)),
2733         SND_SOC_DAPM_MIXER("Mono DAC MIXR", SND_SOC_NOPM, 0, 0,
2734                 rt5659_mono_dac_r_mix, ARRAY_SIZE(rt5659_mono_dac_r_mix)),
2735         SND_SOC_DAPM_MUX("DAC MIXL", SND_SOC_NOPM, 0, 0,
2736                 &rt5659_dig_dac_mixl_mux),
2737         SND_SOC_DAPM_MUX("DAC MIXR", SND_SOC_NOPM, 0, 0,
2738                 &rt5659_dig_dac_mixr_mux),
2739
2740         /* DACs */
2741         SND_SOC_DAPM_SUPPLY_S("DAC L1 Power", 1, RT5659_PWR_DIG_1,
2742                 RT5659_PWR_DAC_L1_BIT, 0, NULL, 0),
2743         SND_SOC_DAPM_SUPPLY_S("DAC R1 Power", 1, RT5659_PWR_DIG_1,
2744                 RT5659_PWR_DAC_R1_BIT, 0, NULL, 0),
2745         SND_SOC_DAPM_DAC("DAC L1", NULL, SND_SOC_NOPM, 0, 0),
2746         SND_SOC_DAPM_DAC("DAC R1", NULL, SND_SOC_NOPM, 0, 0),
2747
2748         SND_SOC_DAPM_SUPPLY("DAC L2 Power", RT5659_PWR_DIG_1,
2749                 RT5659_PWR_DAC_L2_BIT, 0, NULL, 0),
2750         SND_SOC_DAPM_SUPPLY("DAC R2 Power", RT5659_PWR_DIG_1,
2751                 RT5659_PWR_DAC_R2_BIT, 0, NULL, 0),
2752         SND_SOC_DAPM_DAC("DAC L2", NULL, SND_SOC_NOPM, 0, 0),
2753         SND_SOC_DAPM_DAC("DAC R2", NULL, SND_SOC_NOPM, 0, 0),
2754         SND_SOC_DAPM_PGA("DAC_REF", SND_SOC_NOPM, 0, 0, NULL, 0),
2755
2756         /* OUT Mixer */
2757         SND_SOC_DAPM_MIXER("SPK MIXL", RT5659_PWR_MIXER, RT5659_PWR_SM_L_BIT,
2758                 0, rt5659_spk_l_mix, ARRAY_SIZE(rt5659_spk_l_mix)),
2759         SND_SOC_DAPM_MIXER("SPK MIXR", RT5659_PWR_MIXER, RT5659_PWR_SM_R_BIT,
2760                 0, rt5659_spk_r_mix, ARRAY_SIZE(rt5659_spk_r_mix)),
2761         SND_SOC_DAPM_MIXER("MONOVOL MIX", RT5659_PWR_MIXER, RT5659_PWR_MM_BIT,
2762                 0, rt5659_monovol_mix, ARRAY_SIZE(rt5659_monovol_mix)),
2763         SND_SOC_DAPM_MIXER("OUT MIXL", RT5659_PWR_MIXER, RT5659_PWR_OM_L_BIT,
2764                 0, rt5659_out_l_mix, ARRAY_SIZE(rt5659_out_l_mix)),
2765         SND_SOC_DAPM_MIXER("OUT MIXR", RT5659_PWR_MIXER, RT5659_PWR_OM_R_BIT,
2766                 0, rt5659_out_r_mix, ARRAY_SIZE(rt5659_out_r_mix)),
2767
2768         /* Output Volume */
2769         SND_SOC_DAPM_SWITCH("SPKVOL L", RT5659_PWR_VOL, RT5659_PWR_SV_L_BIT, 0,
2770                 &spkvol_l_switch),
2771         SND_SOC_DAPM_SWITCH("SPKVOL R", RT5659_PWR_VOL, RT5659_PWR_SV_R_BIT, 0,
2772                 &spkvol_r_switch),
2773         SND_SOC_DAPM_SWITCH("MONOVOL", RT5659_PWR_VOL, RT5659_PWR_MV_BIT, 0,
2774                 &monovol_switch),
2775         SND_SOC_DAPM_SWITCH("OUTVOL L", RT5659_PWR_VOL, RT5659_PWR_OV_L_BIT, 0,
2776                 &outvol_l_switch),
2777         SND_SOC_DAPM_SWITCH("OUTVOL R", RT5659_PWR_VOL, RT5659_PWR_OV_R_BIT, 0,
2778                 &outvol_r_switch),
2779
2780         /* SPO/MONO/HPO/LOUT */
2781         SND_SOC_DAPM_MIXER("SPO L MIX", SND_SOC_NOPM, 0, 0, rt5659_spo_l_mix,
2782                 ARRAY_SIZE(rt5659_spo_l_mix)),
2783         SND_SOC_DAPM_MIXER("SPO R MIX", SND_SOC_NOPM, 0, 0, rt5659_spo_r_mix,
2784                 ARRAY_SIZE(rt5659_spo_r_mix)),
2785         SND_SOC_DAPM_MIXER("Mono MIX", SND_SOC_NOPM, 0, 0, rt5659_mono_mix,
2786                 ARRAY_SIZE(rt5659_mono_mix)),
2787         SND_SOC_DAPM_MIXER("LOUT L MIX", SND_SOC_NOPM, 0, 0, rt5659_lout_l_mix,
2788                 ARRAY_SIZE(rt5659_lout_l_mix)),
2789         SND_SOC_DAPM_MIXER("LOUT R MIX", SND_SOC_NOPM, 0, 0, rt5659_lout_r_mix,
2790                 ARRAY_SIZE(rt5659_lout_r_mix)),
2791
2792         SND_SOC_DAPM_PGA_S("SPK Amp", 1, RT5659_PWR_DIG_1, RT5659_PWR_CLS_D_BIT,
2793                 0, rt5659_spk_event, SND_SOC_DAPM_POST_PMD |
2794                 SND_SOC_DAPM_PRE_PMU),
2795         SND_SOC_DAPM_PGA_S("Mono Amp", 1, RT5659_PWR_ANLG_1, RT5659_PWR_MA_BIT,
2796                 0, rt5659_mono_event, SND_SOC_DAPM_POST_PMD |
2797                 SND_SOC_DAPM_PRE_PMU),
2798         SND_SOC_DAPM_PGA_S("HP Amp", 1, SND_SOC_NOPM, 0, 0, rt5659_hp_event,
2799                 SND_SOC_DAPM_PRE_PMD | SND_SOC_DAPM_POST_PMU),
2800         SND_SOC_DAPM_PGA("LOUT Amp", SND_SOC_NOPM, 0, 0, NULL, 0),
2801
2802         SND_SOC_DAPM_SUPPLY("Charge Pump", SND_SOC_NOPM, 0, 0,
2803                 rt5659_charge_pump_event, SND_SOC_DAPM_PRE_PMU |
2804                 SND_SOC_DAPM_POST_PMD),
2805
2806         SND_SOC_DAPM_SWITCH("SPO Playback", SND_SOC_NOPM, 0, 0, &spo_switch),
2807         SND_SOC_DAPM_SWITCH("Mono Playback", SND_SOC_NOPM, 0, 0,
2808                 &mono_switch),
2809         SND_SOC_DAPM_SWITCH("HPO L Playback", SND_SOC_NOPM, 0, 0,
2810                 &hpo_l_switch),
2811         SND_SOC_DAPM_SWITCH("HPO R Playback", SND_SOC_NOPM, 0, 0,
2812                 &hpo_r_switch),
2813         SND_SOC_DAPM_SWITCH("LOUT L Playback", SND_SOC_NOPM, 0, 0,
2814                 &lout_l_switch),
2815         SND_SOC_DAPM_SWITCH("LOUT R Playback", SND_SOC_NOPM, 0, 0,
2816                 &lout_r_switch),
2817         SND_SOC_DAPM_SWITCH("PDM L Playback", SND_SOC_NOPM, 0, 0,
2818                 &pdm_l_switch),
2819         SND_SOC_DAPM_SWITCH("PDM R Playback", SND_SOC_NOPM, 0, 0,
2820                 &pdm_r_switch),
2821
2822         /* PDM */
2823         SND_SOC_DAPM_SUPPLY("PDM Power", RT5659_PWR_DIG_2,
2824                 RT5659_PWR_PDM1_BIT, 0, NULL, 0),
2825         SND_SOC_DAPM_MUX("PDM L Mux", RT5659_PDM_OUT_CTRL,
2826                 RT5659_M_PDM1_L_SFT, 1, &rt5659_pdm_l_mux),
2827         SND_SOC_DAPM_MUX("PDM R Mux", RT5659_PDM_OUT_CTRL,
2828                 RT5659_M_PDM1_R_SFT, 1, &rt5659_pdm_r_mux),
2829
2830         /* SPDIF */
2831         SND_SOC_DAPM_MUX("SPDIF Mux", SND_SOC_NOPM, 0, 0, &rt5659_spdif_mux),
2832
2833         SND_SOC_DAPM_SUPPLY("SYS CLK DET", RT5659_CLK_DET, 3, 0, NULL, 0),
2834         SND_SOC_DAPM_SUPPLY("CLKDET", RT5659_CLK_DET, 0, 0, NULL, 0),
2835
2836         /* Output Lines */
2837         SND_SOC_DAPM_OUTPUT("HPOL"),
2838         SND_SOC_DAPM_OUTPUT("HPOR"),
2839         SND_SOC_DAPM_OUTPUT("SPOL"),
2840         SND_SOC_DAPM_OUTPUT("SPOR"),
2841         SND_SOC_DAPM_OUTPUT("LOUTL"),
2842         SND_SOC_DAPM_OUTPUT("LOUTR"),
2843         SND_SOC_DAPM_OUTPUT("MONOOUT"),
2844         SND_SOC_DAPM_OUTPUT("PDML"),
2845         SND_SOC_DAPM_OUTPUT("PDMR"),
2846         SND_SOC_DAPM_OUTPUT("SPDIF"),
2847 };
2848
2849 static const struct snd_soc_dapm_route rt5659_dapm_routes[] = {
2850         /*PLL*/
2851         { "ADC Stereo1 Filter", NULL, "PLL", is_sys_clk_from_pll },
2852         { "ADC Stereo2 Filter", NULL, "PLL", is_sys_clk_from_pll },
2853         { "ADC Mono Left Filter", NULL, "PLL", is_sys_clk_from_pll },
2854         { "ADC Mono Right Filter", NULL, "PLL", is_sys_clk_from_pll },
2855         { "DAC Stereo1 Filter", NULL, "PLL", is_sys_clk_from_pll },
2856         { "DAC Mono Left Filter", NULL, "PLL", is_sys_clk_from_pll },
2857         { "DAC Mono Right Filter", NULL, "PLL", is_sys_clk_from_pll },
2858
2859         /*ASRC*/
2860         { "ADC Stereo1 Filter", NULL, "ADC STO1 ASRC", is_using_asrc },
2861         { "ADC Mono Left Filter", NULL, "ADC Mono L ASRC", is_using_asrc },
2862         { "ADC Mono Right Filter", NULL, "ADC Mono R ASRC", is_using_asrc },
2863         { "DAC Mono Left Filter", NULL, "DAC Mono L ASRC", is_using_asrc },
2864         { "DAC Mono Right Filter", NULL, "DAC Mono R ASRC", is_using_asrc },
2865         { "DAC Stereo1 Filter", NULL, "DAC STO ASRC", is_using_asrc },
2866
2867         { "SYS CLK DET", NULL, "CLKDET" },
2868
2869         { "I2S1", NULL, "I2S1 ASRC" },
2870         { "I2S2", NULL, "I2S2 ASRC" },
2871         { "I2S3", NULL, "I2S3 ASRC" },
2872
2873         { "IN1P", NULL, "LDO2" },
2874         { "IN2P", NULL, "LDO2" },
2875         { "IN3P", NULL, "LDO2" },
2876         { "IN4P", NULL, "LDO2" },
2877
2878         { "DMIC1", NULL, "DMIC L1" },
2879         { "DMIC1", NULL, "DMIC R1" },
2880         { "DMIC2", NULL, "DMIC L2" },
2881         { "DMIC2", NULL, "DMIC R2" },
2882
2883         { "BST1", NULL, "IN1P" },
2884         { "BST1", NULL, "IN1N" },
2885         { "BST1", NULL, "BST1 Power" },
2886         { "BST2", NULL, "IN2P" },
2887         { "BST2", NULL, "IN2N" },
2888         { "BST2", NULL, "BST2 Power" },
2889         { "BST3", NULL, "IN3P" },
2890         { "BST3", NULL, "IN3N" },
2891         { "BST3", NULL, "BST3 Power" },
2892         { "BST4", NULL, "IN4P" },
2893         { "BST4", NULL, "IN4N" },
2894         { "BST4", NULL, "BST4 Power" },
2895
2896         { "INL VOL", NULL, "IN2P" },
2897         { "INR VOL", NULL, "IN2N" },
2898
2899         { "RECMIX1L", "SPKVOLL Switch", "SPKVOL L" },
2900         { "RECMIX1L", "INL Switch", "INL VOL" },
2901         { "RECMIX1L", "BST4 Switch", "BST4" },
2902         { "RECMIX1L", "BST3 Switch", "BST3" },
2903         { "RECMIX1L", "BST2 Switch", "BST2" },
2904         { "RECMIX1L", "BST1 Switch", "BST1" },
2905
2906         { "RECMIX1R", "HPOVOLR Switch", "HPO R Playback" },
2907         { "RECMIX1R", "INR Switch", "INR VOL" },
2908         { "RECMIX1R", "BST4 Switch", "BST4" },
2909         { "RECMIX1R", "BST3 Switch", "BST3" },
2910         { "RECMIX1R", "BST2 Switch", "BST2" },
2911         { "RECMIX1R", "BST1 Switch", "BST1" },
2912
2913         { "RECMIX2L", "SPKVOLL Switch", "SPKVOL L" },
2914         { "RECMIX2L", "OUTVOLL Switch", "OUTVOL L" },
2915         { "RECMIX2L", "BST4 Switch", "BST4" },
2916         { "RECMIX2L", "BST3 Switch", "BST3" },
2917         { "RECMIX2L", "BST2 Switch", "BST2" },
2918         { "RECMIX2L", "BST1 Switch", "BST1" },
2919
2920         { "RECMIX2R", "MONOVOL Switch", "MONOVOL" },
2921         { "RECMIX2R", "OUTVOLR Switch", "OUTVOL R" },
2922         { "RECMIX2R", "BST4 Switch", "BST4" },
2923         { "RECMIX2R", "BST3 Switch", "BST3" },
2924         { "RECMIX2R", "BST2 Switch", "BST2" },
2925         { "RECMIX2R", "BST1 Switch", "BST1" },
2926
2927         { "ADC1 L", NULL, "RECMIX1L" },
2928         { "ADC1 L", NULL, "ADC1 L Power" },
2929         { "ADC1 L", NULL, "ADC1 clock" },
2930         { "ADC1 R", NULL, "RECMIX1R" },
2931         { "ADC1 R", NULL, "ADC1 R Power" },
2932         { "ADC1 R", NULL, "ADC1 clock" },
2933
2934         { "ADC2 L", NULL, "RECMIX2L" },
2935         { "ADC2 L", NULL, "ADC2 L Power" },
2936         { "ADC2 L", NULL, "ADC2 clock" },
2937         { "ADC2 R", NULL, "RECMIX2R" },
2938         { "ADC2 R", NULL, "ADC2 R Power" },
2939         { "ADC2 R", NULL, "ADC2 clock" },
2940
2941         { "DMIC L1", NULL, "DMIC CLK" },
2942         { "DMIC L1", NULL, "DMIC1 Power" },
2943         { "DMIC R1", NULL, "DMIC CLK" },
2944         { "DMIC R1", NULL, "DMIC1 Power" },
2945         { "DMIC L2", NULL, "DMIC CLK" },
2946         { "DMIC L2", NULL, "DMIC2 Power" },
2947         { "DMIC R2", NULL, "DMIC CLK" },
2948         { "DMIC R2", NULL, "DMIC2 Power" },
2949
2950         { "Stereo1 DMIC L Mux", "DMIC1", "DMIC L1" },
2951         { "Stereo1 DMIC L Mux", "DMIC2", "DMIC L2" },
2952
2953         { "Stereo1 DMIC R Mux", "DMIC1", "DMIC R1" },
2954         { "Stereo1 DMIC R Mux", "DMIC2", "DMIC R2" },
2955
2956         { "Mono DMIC L Mux", "DMIC1 L", "DMIC L1" },
2957         { "Mono DMIC L Mux", "DMIC2 L", "DMIC L2" },
2958
2959         { "Mono DMIC R Mux", "DMIC1 R", "DMIC R1" },
2960         { "Mono DMIC R Mux", "DMIC2 R", "DMIC R2" },
2961
2962         { "Stereo1 ADC L Mux", "ADC1", "ADC1 L" },
2963         { "Stereo1 ADC L Mux", "ADC2", "ADC2 L" },
2964         { "Stereo1 ADC R Mux", "ADC1", "ADC1 R" },
2965         { "Stereo1 ADC R Mux", "ADC2", "ADC2 R" },
2966
2967         { "Stereo1 ADC L1 Mux", "ADC", "Stereo1 ADC L Mux" },
2968         { "Stereo1 ADC L1 Mux", "DAC MIX", "DAC MIXL" },
2969         { "Stereo1 ADC L2 Mux", "DMIC", "Stereo1 DMIC L Mux" },
2970         { "Stereo1 ADC L2 Mux", "DAC MIX", "DAC MIXL" },
2971
2972         { "Stereo1 ADC R1 Mux", "ADC", "Stereo1 ADC R Mux" },
2973         { "Stereo1 ADC R1 Mux", "DAC MIX", "DAC MIXR" },
2974         { "Stereo1 ADC R2 Mux", "DMIC", "Stereo1 DMIC R Mux" },
2975         { "Stereo1 ADC R2 Mux", "DAC MIX", "DAC MIXR" },
2976
2977         { "Mono ADC L Mux", "ADC1 L", "ADC1 L" },
2978         { "Mono ADC L Mux", "ADC1 R", "ADC1 R" },
2979         { "Mono ADC L Mux", "ADC2 L", "ADC2 L" },
2980         { "Mono ADC L Mux", "ADC2 R", "ADC2 R" },
2981
2982         { "Mono ADC R Mux", "ADC1 L", "ADC1 L" },
2983         { "Mono ADC R Mux", "ADC1 R", "ADC1 R" },
2984         { "Mono ADC R Mux", "ADC2 L", "ADC2 L" },
2985         { "Mono ADC R Mux", "ADC2 R", "ADC2 R" },
2986
2987         { "Mono ADC L2 Mux", "DMIC", "Mono DMIC L Mux" },
2988         { "Mono ADC L2 Mux", "Mono DAC MIXL", "Mono DAC MIXL" },
2989         { "Mono ADC L1 Mux", "Mono DAC MIXL", "Mono DAC MIXL" },
2990         { "Mono ADC L1 Mux", "ADC",  "Mono ADC L Mux" },
2991
2992         { "Mono ADC R1 Mux", "Mono DAC MIXR", "Mono DAC MIXR" },
2993         { "Mono ADC R1 Mux", "ADC", "Mono ADC R Mux" },
2994         { "Mono ADC R2 Mux", "DMIC", "Mono DMIC R Mux" },
2995         { "Mono ADC R2 Mux", "Mono DAC MIXR", "Mono DAC MIXR" },
2996
2997         { "Stereo1 ADC MIXL", "ADC1 Switch", "Stereo1 ADC L1 Mux" },
2998         { "Stereo1 ADC MIXL", "ADC2 Switch", "Stereo1 ADC L2 Mux" },
2999         { "Stereo1 ADC MIXL", NULL, "ADC Stereo1 Filter" },
3000
3001         { "Stereo1 ADC MIXR", "ADC1 Switch", "Stereo1 ADC R1 Mux" },
3002         { "Stereo1 ADC MIXR", "ADC2 Switch", "Stereo1 ADC R2 Mux" },
3003         { "Stereo1 ADC MIXR", NULL, "ADC Stereo1 Filter" },
3004
3005         { "Mono ADC MIXL", "ADC1 Switch", "Mono ADC L1 Mux" },
3006         { "Mono ADC MIXL", "ADC2 Switch", "Mono ADC L2 Mux" },
3007         { "Mono ADC MIXL", NULL, "ADC Mono Left Filter" },
3008
3009         { "Mono ADC MIXR", "ADC1 Switch", "Mono ADC R1 Mux" },
3010         { "Mono ADC MIXR", "ADC2 Switch", "Mono ADC R2 Mux" },
3011         { "Mono ADC MIXR", NULL, "ADC Mono Right Filter" },
3012
3013         { "Stereo1 ADC Volume L", NULL, "Stereo1 ADC MIXL" },
3014         { "Stereo1 ADC Volume R", NULL, "Stereo1 ADC MIXR" },
3015
3016         { "IF_ADC1", NULL, "Stereo1 ADC Volume L" },
3017         { "IF_ADC1", NULL, "Stereo1 ADC Volume R" },
3018         { "IF_ADC2", NULL, "Mono ADC MIXL" },
3019         { "IF_ADC2", NULL, "Mono ADC MIXR" },
3020
3021         { "TDM AD1:AD2:DAC", NULL, "IF_ADC1" },
3022         { "TDM AD1:AD2:DAC", NULL, "IF_ADC2" },
3023         { "TDM AD1:AD2:DAC", NULL, "DAC_REF" },
3024         { "TDM AD2:DAC", NULL, "IF_ADC2" },
3025         { "TDM AD2:DAC", NULL, "DAC_REF" },
3026         { "TDM Data Mux", "AD1:AD2:DAC:NUL", "TDM AD1:AD2:DAC" },
3027         { "TDM Data Mux", "AD1:AD2:NUL:DAC", "TDM AD1:AD2:DAC" },
3028         { "TDM Data Mux", "AD1:DAC:AD2:NUL", "TDM AD1:AD2:DAC" },
3029         { "TDM Data Mux", "AD1:DAC:NUL:AD2", "TDM AD1:AD2:DAC" },
3030         { "TDM Data Mux", "AD1:NUL:DAC:AD2", "TDM AD1:AD2:DAC" },
3031         { "TDM Data Mux", "AD1:NUL:AD2:DAC", "TDM AD1:AD2:DAC" },
3032         { "TDM Data Mux", "AD2:AD1:DAC:NUL", "TDM AD1:AD2:DAC" },
3033         { "TDM Data Mux", "AD2:AD1:NUL:DAC", "TDM AD1:AD2:DAC" },
3034         { "TDM Data Mux", "AD2:DAC:AD1:NUL", "TDM AD1:AD2:DAC" },
3035         { "TDM Data Mux", "AD2:DAC:NUL:AD1", "TDM AD1:AD2:DAC" },
3036         { "TDM Data Mux", "AD2:NUL:DAC:AD1", "TDM AD1:AD2:DAC" },
3037         { "TDM Data Mux", "AD1:NUL:AD1:DAC", "TDM AD1:AD2:DAC" },
3038         { "TDM Data Mux", "DAC:AD1:AD2:NUL", "TDM AD1:AD2:DAC" },
3039         { "TDM Data Mux", "DAC:AD1:NUL:AD2", "TDM AD1:AD2:DAC" },
3040         { "TDM Data Mux", "DAC:AD2:AD1:NUL", "TDM AD1:AD2:DAC" },
3041         { "TDM Data Mux", "DAC:AD2:NUL:AD1", "TDM AD1:AD2:DAC" },
3042         { "TDM Data Mux", "DAC:NUL:DAC:AD2", "TDM AD2:DAC" },
3043         { "TDM Data Mux", "DAC:NUL:AD2:DAC", "TDM AD2:DAC" },
3044         { "TDM Data Mux", "NUL:AD1:AD2:DAC", "TDM AD1:AD2:DAC" },
3045         { "TDM Data Mux", "NUL:AD1:DAC:AD2", "TDM AD1:AD2:DAC" },
3046         { "TDM Data Mux", "NUL:AD2:AD1:DAC", "TDM AD1:AD2:DAC" },
3047         { "TDM Data Mux", "NUL:AD2:DAC:AD1", "TDM AD1:AD2:DAC" },
3048         { "TDM Data Mux", "NUL:DAC:DAC:AD2", "TDM AD2:DAC" },
3049         { "TDM Data Mux", "NUL:DAC:AD2:DAC", "TDM AD2:DAC" },
3050         { "IF1 01 ADC Swap Mux", "L/R", "TDM Data Mux" },
3051         { "IF1 01 ADC Swap Mux", "R/L", "TDM Data Mux" },
3052         { "IF1 01 ADC Swap Mux", "L/L", "TDM Data Mux" },
3053         { "IF1 01 ADC Swap Mux", "R/R", "TDM Data Mux" },
3054         { "IF1 23 ADC Swap Mux", "L/R", "TDM Data Mux" },
3055         { "IF1 23 ADC Swap Mux", "R/L", "TDM Data Mux" },
3056         { "IF1 23 ADC Swap Mux", "L/L", "TDM Data Mux" },
3057         { "IF1 23 ADC Swap Mux", "R/R", "TDM Data Mux" },
3058         { "IF1 45 ADC Swap Mux", "L/R", "TDM Data Mux" },
3059         { "IF1 45 ADC Swap Mux", "R/L", "TDM Data Mux" },
3060         { "IF1 45 ADC Swap Mux", "L/L", "TDM Data Mux" },
3061         { "IF1 45 ADC Swap Mux", "R/R", "TDM Data Mux" },
3062         { "IF1 67 ADC Swap Mux", "L/R", "TDM Data Mux" },
3063         { "IF1 67 ADC Swap Mux", "R/L", "TDM Data Mux" },
3064         { "IF1 67 ADC Swap Mux", "L/L", "TDM Data Mux" },
3065         { "IF1 67 ADC Swap Mux", "R/R", "TDM Data Mux" },
3066         { "IF1 ADC", NULL, "IF1 01 ADC Swap Mux" },
3067         { "IF1 ADC", NULL, "IF1 23 ADC Swap Mux" },
3068         { "IF1 ADC", NULL, "IF1 45 ADC Swap Mux" },
3069         { "IF1 ADC", NULL, "IF1 67 ADC Swap Mux" },
3070         { "IF1 ADC", NULL, "I2S1" },
3071
3072         { "IF2 ADC Mux", "IF_ADC1", "IF_ADC1" },
3073         { "IF2 ADC Mux", "IF_ADC2", "IF_ADC2" },
3074         { "IF2 ADC Mux", "IF_ADC3", "IF_ADC3" },
3075         { "IF2 ADC Mux", "DAC_REF", "DAC_REF" },
3076         { "IF2 ADC", NULL, "IF2 ADC Mux"},
3077         { "IF2 ADC", NULL, "I2S2" },
3078
3079         { "IF3 ADC Mux", "IF_ADC1", "IF_ADC1" },
3080         { "IF3 ADC Mux", "IF_ADC2", "IF_ADC2" },
3081         { "IF3 ADC Mux", "Stereo2_ADC_L/R", "Stereo2 ADC LR" },
3082         { "IF3 ADC Mux", "DAC_REF", "DAC_REF" },
3083         { "IF3 ADC", NULL, "IF3 ADC Mux"},
3084         { "IF3 ADC", NULL, "I2S3" },
3085
3086         { "AIF1TX", NULL, "IF1 ADC" },
3087         { "IF2 ADC Swap Mux", "L/R", "IF2 ADC" },
3088         { "IF2 ADC Swap Mux", "R/L", "IF2 ADC" },
3089         { "IF2 ADC Swap Mux", "L/L", "IF2 ADC" },
3090         { "IF2 ADC Swap Mux", "R/R", "IF2 ADC" },
3091         { "AIF2TX", NULL, "IF2 ADC Swap Mux" },
3092         { "IF3 ADC Swap Mux", "L/R", "IF3 ADC" },
3093         { "IF3 ADC Swap Mux", "R/L", "IF3 ADC" },
3094         { "IF3 ADC Swap Mux", "L/L", "IF3 ADC" },
3095         { "IF3 ADC Swap Mux", "R/R", "IF3 ADC" },
3096         { "AIF3TX", NULL, "IF3 ADC Swap Mux" },
3097
3098         { "IF1 DAC1", NULL, "AIF1RX" },
3099         { "IF1 DAC2", NULL, "AIF1RX" },
3100         { "IF2 DAC Swap Mux", "L/R", "AIF2RX" },
3101         { "IF2 DAC Swap Mux", "R/L", "AIF2RX" },
3102         { "IF2 DAC Swap Mux", "L/L", "AIF2RX" },
3103         { "IF2 DAC Swap Mux", "R/R", "AIF2RX" },
3104         { "IF2 DAC", NULL, "IF2 DAC Swap Mux" },
3105         { "IF3 DAC Swap Mux", "L/R", "AIF3RX" },
3106         { "IF3 DAC Swap Mux", "R/L", "AIF3RX" },
3107         { "IF3 DAC Swap Mux", "L/L", "AIF3RX" },
3108         { "IF3 DAC Swap Mux", "R/R", "AIF3RX" },
3109         { "IF3 DAC", NULL, "IF3 DAC Swap Mux" },
3110
3111         { "IF1 DAC1", NULL, "I2S1" },
3112         { "IF1 DAC2", NULL, "I2S1" },
3113         { "IF2 DAC", NULL, "I2S2" },
3114         { "IF3 DAC", NULL, "I2S3" },
3115
3116         { "IF1 DAC2 L", NULL, "IF1 DAC2" },
3117         { "IF1 DAC2 R", NULL, "IF1 DAC2" },
3118         { "IF1 DAC1 L", NULL, "IF1 DAC1" },
3119         { "IF1 DAC1 R", NULL, "IF1 DAC1" },
3120         { "IF2 DAC L", NULL, "IF2 DAC" },
3121         { "IF2 DAC R", NULL, "IF2 DAC" },
3122         { "IF3 DAC L", NULL, "IF3 DAC" },
3123         { "IF3 DAC R", NULL, "IF3 DAC" },
3124
3125         { "DAC L1 Mux", "IF1 DAC1", "IF1 DAC1 L" },
3126         { "DAC L1 Mux", "IF2 DAC", "IF2 DAC L" },
3127         { "DAC L1 Mux", "IF3 DAC", "IF3 DAC L" },
3128         { "DAC L1 Mux", NULL, "DAC Stereo1 Filter" },
3129
3130         { "DAC R1 Mux", "IF1 DAC1", "IF1 DAC1 R" },
3131         { "DAC R1 Mux", "IF2 DAC", "IF2 DAC R" },
3132         { "DAC R1 Mux", "IF3 DAC", "IF3 DAC R" },
3133         { "DAC R1 Mux", NULL, "DAC Stereo1 Filter" },
3134
3135         { "DAC1 MIXL", "Stereo ADC Switch", "Stereo1 ADC Volume L" },
3136         { "DAC1 MIXL", "DAC1 Switch", "DAC L1 Mux" },
3137         { "DAC1 MIXR", "Stereo ADC Switch", "Stereo1 ADC Volume R" },
3138         { "DAC1 MIXR", "DAC1 Switch", "DAC R1 Mux" },
3139
3140         { "DAC_REF", NULL, "DAC1 MIXL" },
3141         { "DAC_REF", NULL, "DAC1 MIXR" },
3142
3143         { "DAC L2 Mux", "IF1 DAC2", "IF1 DAC2 L" },
3144         { "DAC L2 Mux", "IF2 DAC", "IF2 DAC L" },
3145         { "DAC L2 Mux", "IF3 DAC", "IF3 DAC L" },
3146         { "DAC L2 Mux", "Mono ADC MIX", "Mono ADC MIXL" },
3147         { "DAC L2 Mux", NULL, "DAC Mono Left Filter" },
3148
3149         { "DAC R2 Mux", "IF1 DAC2", "IF1 DAC2 R" },
3150         { "DAC R2 Mux", "IF2 DAC", "IF2 DAC R" },
3151         { "DAC R2 Mux", "IF3 DAC", "IF3 DAC R" },
3152         { "DAC R2 Mux", "Mono ADC MIX", "Mono ADC MIXR" },
3153         { "DAC R2 Mux", NULL, "DAC Mono Right Filter" },
3154
3155         { "Stereo DAC MIXL", "DAC L1 Switch", "DAC1 MIXL" },
3156         { "Stereo DAC MIXL", "DAC R1 Switch", "DAC1 MIXR" },
3157         { "Stereo DAC MIXL", "DAC L2 Switch", "DAC L2 Mux" },
3158         { "Stereo DAC MIXL", "DAC R2 Switch", "DAC R2 Mux" },
3159
3160         { "Stereo DAC MIXR", "DAC R1 Switch", "DAC1 MIXR" },
3161         { "Stereo DAC MIXR", "DAC L1 Switch", "DAC1 MIXL" },
3162         { "Stereo DAC MIXR", "DAC L2 Switch", "DAC L2 Mux" },
3163         { "Stereo DAC MIXR", "DAC R2 Switch", "DAC R2 Mux" },
3164
3165         { "Mono DAC MIXL", "DAC L1 Switch", "DAC1 MIXL" },
3166         { "Mono DAC MIXL", "DAC R1 Switch", "DAC1 MIXR" },
3167         { "Mono DAC MIXL", "DAC L2 Switch", "DAC L2 Mux" },
3168         { "Mono DAC MIXL", "DAC R2 Switch", "DAC R2 Mux" },
3169         { "Mono DAC MIXR", "DAC L1 Switch", "DAC1 MIXL" },
3170         { "Mono DAC MIXR", "DAC R1 Switch", "DAC1 MIXR" },
3171         { "Mono DAC MIXR", "DAC R2 Switch", "DAC R2 Mux" },
3172         { "Mono DAC MIXR", "DAC L2 Switch", "DAC L2 Mux" },
3173
3174         { "DAC MIXL", "Stereo DAC Mixer", "Stereo DAC MIXL" },
3175         { "DAC MIXL", "Mono DAC Mixer", "Mono DAC MIXL" },
3176         { "DAC MIXR", "Stereo DAC Mixer", "Stereo DAC MIXR" },
3177         { "DAC MIXR", "Mono DAC Mixer", "Mono DAC MIXR" },
3178
3179         { "DAC L1 Source", NULL, "DAC L1 Power" },
3180         { "DAC L1 Source", "DAC", "DAC1 MIXL" },
3181         { "DAC L1 Source", "Stereo DAC Mixer", "Stereo DAC MIXL" },
3182         { "DAC R1 Source", NULL, "DAC R1 Power" },
3183         { "DAC R1 Source", "DAC", "DAC1 MIXR" },
3184         { "DAC R1 Source", "Stereo DAC Mixer", "Stereo DAC MIXR" },
3185         { "DAC L2 Source", "Stereo DAC Mixer", "Stereo DAC MIXL" },
3186         { "DAC L2 Source", "Mono DAC Mixer", "Mono DAC MIXL" },
3187         { "DAC L2 Source", NULL, "DAC L2 Power" },
3188         { "DAC R2 Source", "Stereo DAC Mixer", "Stereo DAC MIXR" },
3189         { "DAC R2 Source", "Mono DAC Mixer", "Mono DAC MIXR" },
3190         { "DAC R2 Source", NULL, "DAC R2 Power" },
3191
3192         { "DAC L1", NULL, "DAC L1 Source" },
3193         { "DAC R1", NULL, "DAC R1 Source" },
3194         { "DAC L2", NULL, "DAC L2 Source" },
3195         { "DAC R2", NULL, "DAC R2 Source" },
3196
3197         { "SPK MIXL", "DAC L2 Switch", "DAC L2" },
3198         { "SPK MIXL", "BST1 Switch", "BST1" },
3199         { "SPK MIXL", "INL Switch", "INL VOL" },
3200         { "SPK MIXL", "INR Switch", "INR VOL" },
3201         { "SPK MIXL", "BST3 Switch", "BST3" },
3202         { "SPK MIXR", "DAC R2 Switch", "DAC R2" },
3203         { "SPK MIXR", "BST4 Switch", "BST4" },
3204         { "SPK MIXR", "INL Switch", "INL VOL" },
3205         { "SPK MIXR", "INR Switch", "INR VOL" },
3206         { "SPK MIXR", "BST3 Switch", "BST3" },
3207
3208         { "MONOVOL MIX", "DAC L2 Switch", "DAC L2" },
3209         { "MONOVOL MIX", "DAC R2 Switch", "DAC R2" },
3210         { "MONOVOL MIX", "BST1 Switch", "BST1" },
3211         { "MONOVOL MIX", "BST2 Switch", "BST2" },
3212         { "MONOVOL MIX", "BST3 Switch", "BST3" },
3213
3214         { "OUT MIXL", "DAC L2 Switch", "DAC L2" },
3215         { "OUT MIXL", "INL Switch", "INL VOL" },
3216         { "OUT MIXL", "BST1 Switch", "BST1" },
3217         { "OUT MIXL", "BST2 Switch", "BST2" },
3218         { "OUT MIXL", "BST3 Switch", "BST3" },
3219         { "OUT MIXR", "DAC R2 Switch", "DAC R2" },
3220         { "OUT MIXR", "INR Switch", "INR VOL" },
3221         { "OUT MIXR", "BST2 Switch", "BST2" },
3222         { "OUT MIXR", "BST3 Switch", "BST3" },
3223         { "OUT MIXR", "BST4 Switch", "BST4" },
3224
3225         { "SPKVOL L", "Switch", "SPK MIXL" },
3226         { "SPKVOL R", "Switch", "SPK MIXR" },
3227         { "SPO L MIX", "DAC L2 Switch", "DAC L2" },
3228         { "SPO L MIX", "SPKVOL L Switch", "SPKVOL L" },
3229         { "SPO R MIX", "DAC R2 Switch", "DAC R2" },
3230         { "SPO R MIX", "SPKVOL R Switch", "SPKVOL R" },
3231         { "SPK Amp", NULL, "SPO L MIX" },
3232         { "SPK Amp", NULL, "SPO R MIX" },
3233         { "SPK Amp", NULL, "SYS CLK DET" },
3234         { "SPO Playback", "Switch", "SPK Amp" },
3235         { "SPOL", NULL, "SPO Playback" },
3236         { "SPOR", NULL, "SPO Playback" },
3237
3238         { "MONOVOL", "Switch", "MONOVOL MIX" },
3239         { "Mono MIX", "DAC L2 Switch", "DAC L2" },
3240         { "Mono MIX", "MONOVOL Switch", "MONOVOL" },
3241         { "Mono Amp", NULL, "Mono MIX" },
3242         { "Mono Amp", NULL, "Mono Vref" },
3243         { "Mono Amp", NULL, "SYS CLK DET" },
3244         { "Mono Playback", "Switch", "Mono Amp" },
3245         { "MONOOUT", NULL, "Mono Playback" },
3246
3247         { "HP Amp", NULL, "DAC L1" },
3248         { "HP Amp", NULL, "DAC R1" },
3249         { "HP Amp", NULL, "Charge Pump" },
3250         { "HP Amp", NULL, "SYS CLK DET" },
3251         { "HPO L Playback", "Switch", "HP Amp"},
3252         { "HPO R Playback", "Switch", "HP Amp"},
3253         { "HPOL", NULL, "HPO L Playback" },
3254         { "HPOR", NULL, "HPO R Playback" },
3255
3256         { "OUTVOL L", "Switch", "OUT MIXL" },
3257         { "OUTVOL R", "Switch", "OUT MIXR" },
3258         { "LOUT L MIX", "DAC L2 Switch", "DAC L2" },
3259         { "LOUT L MIX", "OUTVOL L Switch", "OUTVOL L" },
3260         { "LOUT R MIX", "DAC R2 Switch", "DAC R2" },
3261         { "LOUT R MIX", "OUTVOL R Switch", "OUTVOL R" },
3262         { "LOUT Amp", NULL, "LOUT L MIX" },
3263         { "LOUT Amp", NULL, "LOUT R MIX" },
3264         { "LOUT Amp", NULL, "SYS CLK DET" },
3265         { "LOUT L Playback", "Switch", "LOUT Amp" },
3266         { "LOUT R Playback", "Switch", "LOUT Amp" },
3267         { "LOUTL", NULL, "LOUT L Playback" },
3268         { "LOUTR", NULL, "LOUT R Playback" },
3269
3270         { "PDM L Mux", "Mono DAC", "Mono DAC MIXL" },
3271         { "PDM L Mux", "Stereo DAC", "Stereo DAC MIXL" },
3272         { "PDM L Mux", NULL, "PDM Power" },
3273         { "PDM R Mux", "Mono DAC", "Mono DAC MIXR" },
3274         { "PDM R Mux", "Stereo DAC", "Stereo DAC MIXR" },
3275         { "PDM R Mux", NULL, "PDM Power" },
3276         { "PDM L Playback", "Switch", "PDM L Mux" },
3277         { "PDM R Playback", "Switch", "PDM R Mux" },
3278         { "PDML", NULL, "PDM L Playback" },
3279         { "PDMR", NULL, "PDM R Playback" },
3280
3281         { "SPDIF Mux", "IF3_DAC", "IF3 DAC" },
3282         { "SPDIF Mux", "IF2_DAC", "IF2 DAC" },
3283         { "SPDIF Mux", "IF1_DAC2", "IF1 DAC2" },
3284         { "SPDIF Mux", "IF1_DAC1", "IF1 DAC1" },
3285         { "SPDIF", NULL, "SPDIF Mux" },
3286 };
3287
3288 static int get_clk_info(int sclk, int rate)
3289 {
3290         int i, pd[] = { 1, 2, 3, 4, 6, 8, 12, 16 };
3291
3292         if (sclk <= 0 || rate <= 0)
3293                 return -EINVAL;
3294
3295         rate = rate << 8;
3296         for (i = 0; i < ARRAY_SIZE(pd); i++)
3297                 if (sclk == rate * pd[i])
3298                         return i;
3299
3300         return -EINVAL;
3301 }
3302
3303 static int rt5659_hw_params(struct snd_pcm_substream *substream,
3304         struct snd_pcm_hw_params *params, struct snd_soc_dai *dai)
3305 {
3306         struct snd_soc_codec *codec = dai->codec;
3307         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3308         unsigned int val_len = 0, val_clk, mask_clk;
3309         int pre_div, frame_size;
3310
3311         rt5659->lrck[dai->id] = params_rate(params);
3312         pre_div = get_clk_info(rt5659->sysclk, rt5659->lrck[dai->id]);
3313         if (pre_div < 0) {
3314                 dev_err(codec->dev, "Unsupported clock setting %d for DAI %d\n",
3315                         rt5659->lrck[dai->id], dai->id);
3316                 return -EINVAL;
3317         }
3318         frame_size = snd_soc_params_to_frame_size(params);
3319         if (frame_size < 0) {
3320                 dev_err(codec->dev, "Unsupported frame size: %d\n", frame_size);
3321                 return -EINVAL;
3322         }
3323
3324         dev_dbg(dai->dev, "lrck is %dHz and pre_div is %d for iis %d\n",
3325                                 rt5659->lrck[dai->id], pre_div, dai->id);
3326
3327         switch (params_format(params)) {
3328         case SNDRV_PCM_FORMAT_S16_LE:
3329                 break;
3330         case SNDRV_PCM_FORMAT_S20_3LE:
3331                 val_len |= RT5659_I2S_DL_20;
3332                 break;
3333         case SNDRV_PCM_FORMAT_S24_LE:
3334         case SNDRV_PCM_FORMAT_S32_LE:
3335                 val_len |= RT5659_I2S_DL_24;
3336                 break;
3337         case SNDRV_PCM_FORMAT_S8:
3338                 val_len |= RT5659_I2S_DL_8;
3339                 break;
3340         default:
3341                 return -EINVAL;
3342         }
3343
3344         switch (dai->id) {
3345         case RT5659_AIF1:
3346                 mask_clk = RT5659_I2S_PD1_MASK;
3347                 val_clk = pre_div << RT5659_I2S_PD1_SFT;
3348                 snd_soc_update_bits(codec, RT5659_I2S1_SDP,
3349                         RT5659_I2S_DL_MASK, val_len);
3350                 break;
3351         case RT5659_AIF2:
3352                 mask_clk = RT5659_I2S_PD2_MASK;
3353                 val_clk = pre_div << RT5659_I2S_PD2_SFT;
3354                 snd_soc_update_bits(codec, RT5659_I2S2_SDP,
3355                         RT5659_I2S_DL_MASK, val_len);
3356                 break;
3357         case RT5659_AIF3:
3358                 mask_clk = RT5659_I2S_PD3_MASK;
3359                 val_clk = pre_div << RT5659_I2S_PD3_SFT;
3360                 snd_soc_update_bits(codec, RT5659_I2S3_SDP,
3361                         RT5659_I2S_DL_MASK, val_len);
3362                 break;
3363         default:
3364                 dev_err(codec->dev, "Invalid dai->id: %d\n", dai->id);
3365                 return -EINVAL;
3366         }
3367
3368         snd_soc_update_bits(codec, RT5659_ADDA_CLK_1, mask_clk, val_clk);
3369
3370         switch (rt5659->lrck[dai->id]) {
3371         case 192000:
3372                 snd_soc_update_bits(codec, RT5659_ADDA_CLK_1,
3373                         RT5659_DAC_OSR_MASK | RT5659_ADC_OSR_MASK,
3374                         RT5659_DAC_OSR_32 | RT5659_ADC_OSR_32);
3375                 break;
3376         case 96000:
3377                 snd_soc_update_bits(codec, RT5659_ADDA_CLK_1,
3378                         RT5659_DAC_OSR_MASK | RT5659_ADC_OSR_MASK,
3379                         RT5659_DAC_OSR_64 | RT5659_ADC_OSR_64);
3380                 break;
3381         default:
3382                 snd_soc_update_bits(codec, RT5659_ADDA_CLK_1,
3383                         RT5659_DAC_OSR_MASK | RT5659_ADC_OSR_MASK,
3384                         RT5659_DAC_OSR_128 | RT5659_ADC_OSR_128);
3385                 break;
3386         }
3387
3388         return 0;
3389 }
3390
3391 static int rt5659_set_dai_fmt(struct snd_soc_dai *dai, unsigned int fmt)
3392 {
3393         struct snd_soc_codec *codec = dai->codec;
3394         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3395         unsigned int reg_val = 0;
3396
3397         switch (fmt & SND_SOC_DAIFMT_MASTER_MASK) {
3398         case SND_SOC_DAIFMT_CBM_CFM:
3399                 rt5659->master[dai->id] = 1;
3400                 break;
3401         case SND_SOC_DAIFMT_CBS_CFS:
3402                 reg_val |= RT5659_I2S_MS_S;
3403                 rt5659->master[dai->id] = 0;
3404                 break;
3405         default:
3406                 return -EINVAL;
3407         }
3408
3409         switch (fmt & SND_SOC_DAIFMT_INV_MASK) {
3410         case SND_SOC_DAIFMT_NB_NF:
3411                 break;
3412         case SND_SOC_DAIFMT_IB_NF:
3413                 reg_val |= RT5659_I2S_BP_INV;
3414                 break;
3415         default:
3416                 return -EINVAL;
3417         }
3418
3419         switch (fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
3420         case SND_SOC_DAIFMT_I2S:
3421                 break;
3422         case SND_SOC_DAIFMT_LEFT_J:
3423                 reg_val |= RT5659_I2S_DF_LEFT;
3424                 break;
3425         case SND_SOC_DAIFMT_DSP_A:
3426                 reg_val |= RT5659_I2S_DF_PCM_A;
3427                 break;
3428         case SND_SOC_DAIFMT_DSP_B:
3429                 reg_val |= RT5659_I2S_DF_PCM_B;
3430                 break;
3431         default:
3432                 return -EINVAL;
3433         }
3434
3435         switch (dai->id) {
3436         case RT5659_AIF1:
3437                 snd_soc_update_bits(codec, RT5659_I2S1_SDP,
3438                         RT5659_I2S_MS_MASK | RT5659_I2S_BP_MASK |
3439                         RT5659_I2S_DF_MASK, reg_val);
3440                 break;
3441         case RT5659_AIF2:
3442                 snd_soc_update_bits(codec, RT5659_I2S2_SDP,
3443                         RT5659_I2S_MS_MASK | RT5659_I2S_BP_MASK |
3444                         RT5659_I2S_DF_MASK, reg_val);
3445                 break;
3446         case RT5659_AIF3:
3447                 snd_soc_update_bits(codec, RT5659_I2S3_SDP,
3448                         RT5659_I2S_MS_MASK | RT5659_I2S_BP_MASK |
3449                         RT5659_I2S_DF_MASK, reg_val);
3450                 break;
3451         default:
3452                 dev_err(codec->dev, "Invalid dai->id: %d\n", dai->id);
3453                 return -EINVAL;
3454         }
3455         return 0;
3456 }
3457
3458 static int rt5659_set_dai_sysclk(struct snd_soc_dai *dai,
3459                 int clk_id, unsigned int freq, int dir)
3460 {
3461         struct snd_soc_codec *codec = dai->codec;
3462         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3463         unsigned int reg_val = 0;
3464
3465         if (freq == rt5659->sysclk && clk_id == rt5659->sysclk_src)
3466                 return 0;
3467
3468         switch (clk_id) {
3469         case RT5659_SCLK_S_MCLK:
3470                 reg_val |= RT5659_SCLK_SRC_MCLK;
3471                 break;
3472         case RT5659_SCLK_S_PLL1:
3473                 reg_val |= RT5659_SCLK_SRC_PLL1;
3474                 break;
3475         case RT5659_SCLK_S_RCCLK:
3476                 reg_val |= RT5659_SCLK_SRC_RCCLK;
3477                 break;
3478         default:
3479                 dev_err(codec->dev, "Invalid clock id (%d)\n", clk_id);
3480                 return -EINVAL;
3481         }
3482         snd_soc_update_bits(codec, RT5659_GLB_CLK,
3483                 RT5659_SCLK_SRC_MASK, reg_val);
3484         rt5659->sysclk = freq;
3485         rt5659->sysclk_src = clk_id;
3486
3487         dev_dbg(dai->dev, "Sysclk is %dHz and clock id is %d\n", freq, clk_id);
3488
3489         return 0;
3490 }
3491
3492 /**
3493  * rt5659_pll_calc - Calcualte PLL M/N/K code.
3494  * @freq_in: external clock provided to codec.
3495  * @freq_out: target clock which codec works on.
3496  * @pll_code: Pointer to structure with M, N, K and bypass flag.
3497  *
3498  * Calcualte M/N/K code to configure PLL for codec. And K is assigned to 2
3499  * which make calculation more efficiently.
3500  *
3501  * Returns 0 for success or negative error code.
3502  */
3503 static int rt5659_pll_calc(const unsigned int freq_in,
3504         const unsigned int freq_out, struct rt5659_pll_code *pll_code)
3505 {
3506         int max_n = RT5659_PLL_N_MAX, max_m = RT5659_PLL_M_MAX;
3507         int k, n = 0, m = 0, red, n_t, m_t, pll_out, in_t;
3508         int out_t, red_t = abs(freq_out - freq_in);
3509         bool bypass = false;
3510
3511         if (RT5659_PLL_INP_MAX < freq_in || RT5659_PLL_INP_MIN > freq_in)
3512                 return -EINVAL;
3513
3514         k = 100000000 / freq_out - 2;
3515         if (k > RT5659_PLL_K_MAX)
3516                 k = RT5659_PLL_K_MAX;
3517         for (n_t = 0; n_t <= max_n; n_t++) {
3518                 in_t = freq_in / (k + 2);
3519                 pll_out = freq_out / (n_t + 2);
3520                 if (in_t < 0)
3521                         continue;
3522                 if (in_t == pll_out) {
3523                         bypass = true;
3524                         n = n_t;
3525                         goto code_find;
3526                 }
3527                 red = abs(in_t - pll_out);
3528                 if (red < red_t) {
3529                         bypass = true;
3530                         n = n_t;
3531                         m = m_t;
3532                         if (red == 0)
3533                                 goto code_find;
3534                         red_t = red;
3535                 }
3536                                 for (m_t = 0; m_t <= max_m; m_t++) {
3537                         out_t = in_t / (m_t + 2);
3538                         red = abs(out_t - pll_out);
3539                         if (red < red_t) {
3540                                 bypass = false;
3541                                 n = n_t;
3542                                 m = m_t;
3543                                 if (red == 0)
3544                                         goto code_find;
3545                                 red_t = red;
3546                         }
3547                 }
3548         }
3549         pr_debug("Only get approximation about PLL\n");
3550
3551 code_find:
3552
3553         pll_code->m_bp = bypass;
3554         pll_code->m_code = m;
3555         pll_code->n_code = n;
3556         pll_code->k_code = k;
3557                 return 0;
3558 }
3559
3560 static int rt5659_set_dai_pll(struct snd_soc_dai *dai, int pll_id, int Source,
3561                         unsigned int freq_in, unsigned int freq_out)
3562 {
3563         struct snd_soc_codec *codec = dai->codec;
3564         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3565         struct rt5659_pll_code pll_code;
3566         int ret;
3567
3568         if (Source == rt5659->pll_src && freq_in == rt5659->pll_in &&
3569             freq_out == rt5659->pll_out)
3570                 return 0;
3571
3572         if (!freq_in || !freq_out) {
3573                 dev_dbg(codec->dev, "PLL disabled\n");
3574
3575                 rt5659->pll_in = 0;
3576                 rt5659->pll_out = 0;
3577                 snd_soc_update_bits(codec, RT5659_GLB_CLK,
3578                         RT5659_SCLK_SRC_MASK, RT5659_SCLK_SRC_MCLK);
3579                 return 0;
3580         }
3581
3582         switch (Source) {
3583         case RT5659_PLL1_S_MCLK:
3584                 snd_soc_update_bits(codec, RT5659_GLB_CLK,
3585                         RT5659_PLL1_SRC_MASK, RT5659_PLL1_SRC_MCLK);
3586                 break;
3587         case RT5659_PLL1_S_BCLK1:
3588                 snd_soc_update_bits(codec, RT5659_GLB_CLK,
3589                                 RT5659_PLL1_SRC_MASK, RT5659_PLL1_SRC_BCLK1);
3590                 break;
3591         case RT5659_PLL1_S_BCLK2:
3592                 snd_soc_update_bits(codec, RT5659_GLB_CLK,
3593                                 RT5659_PLL1_SRC_MASK, RT5659_PLL1_SRC_BCLK2);
3594                 break;
3595         case RT5659_PLL1_S_BCLK3:
3596                 snd_soc_update_bits(codec, RT5659_GLB_CLK,
3597                                 RT5659_PLL1_SRC_MASK, RT5659_PLL1_SRC_BCLK3);
3598                 break;
3599         default:
3600                 dev_err(codec->dev, "Unknown PLL Source %d\n", Source);
3601                 return -EINVAL;
3602         }
3603
3604         ret = rt5659_pll_calc(freq_in, freq_out, &pll_code);
3605         if (ret < 0) {
3606                 dev_err(codec->dev, "Unsupport input clock %d\n", freq_in);
3607                 return ret;
3608         }
3609
3610         dev_dbg(codec->dev, "bypass=%d m=%d n=%d k=%d\n",
3611                 pll_code.m_bp, (pll_code.m_bp ? 0 : pll_code.m_code),
3612                 pll_code.n_code, pll_code.k_code);
3613
3614         snd_soc_write(codec, RT5659_PLL_CTRL_1,
3615                 pll_code.n_code << RT5659_PLL_N_SFT | pll_code.k_code);
3616         snd_soc_write(codec, RT5659_PLL_CTRL_2,
3617                 (pll_code.m_bp ? 0 : pll_code.m_code) << RT5659_PLL_M_SFT |
3618                 pll_code.m_bp << RT5659_PLL_M_BP_SFT);
3619
3620         rt5659->pll_in = freq_in;
3621         rt5659->pll_out = freq_out;
3622         rt5659->pll_src = Source;
3623
3624         return 0;
3625 }
3626
3627 static int rt5659_set_tdm_slot(struct snd_soc_dai *dai, unsigned int tx_mask,
3628                         unsigned int rx_mask, int slots, int slot_width)
3629 {
3630         struct snd_soc_codec *codec = dai->codec;
3631         unsigned int val = 0;
3632
3633         if (rx_mask || tx_mask)
3634                 val |= (1 << 15);
3635
3636         switch (slots) {
3637         case 4:
3638                 val |= (1 << 10);
3639                 val |= (1 << 8);
3640                 break;
3641         case 6:
3642                 val |= (2 << 10);
3643                 val |= (2 << 8);
3644                 break;
3645         case 8:
3646                 val |= (3 << 10);
3647                 val |= (3 << 8);
3648                 break;
3649         case 2:
3650                 break;
3651         default:
3652                 return -EINVAL;
3653         }
3654
3655         switch (slot_width) {
3656         case 20:
3657                 val |= (1 << 6);
3658                 val |= (1 << 4);
3659                 break;
3660         case 24:
3661                 val |= (2 << 6);
3662                 val |= (2 << 4);
3663                 break;
3664         case 32:
3665                 val |= (3 << 6);
3666                 val |= (3 << 4);
3667                 break;
3668         case 16:
3669                 break;
3670         default:
3671                 return -EINVAL;
3672         }
3673
3674         snd_soc_update_bits(codec, RT5659_TDM_CTRL_1, 0x8ff0, val);
3675
3676         return 0;
3677 }
3678
3679 static int rt5659_set_bclk_ratio(struct snd_soc_dai *dai, unsigned int ratio)
3680 {
3681         struct snd_soc_codec *codec = dai->codec;
3682         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3683
3684         dev_dbg(codec->dev, "%s ratio=%d\n", __func__, ratio);
3685
3686         rt5659->bclk[dai->id] = ratio;
3687
3688         if (ratio == 64) {
3689                 switch (dai->id) {
3690                 case RT5659_AIF2:
3691                         snd_soc_update_bits(codec, RT5659_ADDA_CLK_1,
3692                                 RT5659_I2S_BCLK_MS2_MASK,
3693                                 RT5659_I2S_BCLK_MS2_64);
3694                         break;
3695                 case RT5659_AIF3:
3696                         snd_soc_update_bits(codec, RT5659_ADDA_CLK_1,
3697                                 RT5659_I2S_BCLK_MS3_MASK,
3698                                 RT5659_I2S_BCLK_MS3_64);
3699                         break;
3700                 }
3701         }
3702
3703         return 0;
3704 }
3705
3706 static int rt5659_set_bias_level(struct snd_soc_codec *codec,
3707                         enum snd_soc_bias_level level)
3708 {
3709         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3710
3711         switch (level) {
3712         case SND_SOC_BIAS_PREPARE:
3713                 regmap_update_bits(rt5659->regmap, RT5659_DIG_MISC,
3714                         RT5659_DIG_GATE_CTRL, RT5659_DIG_GATE_CTRL);
3715                 regmap_update_bits(rt5659->regmap, RT5659_PWR_DIG_1,
3716                         RT5659_PWR_LDO, RT5659_PWR_LDO);
3717                 regmap_update_bits(rt5659->regmap, RT5659_PWR_ANLG_1,
3718                         RT5659_PWR_MB | RT5659_PWR_VREF1 | RT5659_PWR_VREF2,
3719                         RT5659_PWR_MB | RT5659_PWR_VREF1 | RT5659_PWR_VREF2);
3720                 msleep(20);
3721                 regmap_update_bits(rt5659->regmap, RT5659_PWR_ANLG_1,
3722                         RT5659_PWR_FV1 | RT5659_PWR_FV2,
3723                         RT5659_PWR_FV1 | RT5659_PWR_FV2);
3724                 break;
3725
3726         case SND_SOC_BIAS_OFF:
3727                 regmap_update_bits(rt5659->regmap, RT5659_PWR_DIG_1,
3728                         RT5659_PWR_LDO, 0);
3729                 regmap_update_bits(rt5659->regmap, RT5659_PWR_ANLG_1,
3730                         RT5659_PWR_MB | RT5659_PWR_VREF1 | RT5659_PWR_VREF2
3731                         | RT5659_PWR_FV1 | RT5659_PWR_FV2,
3732                         RT5659_PWR_MB | RT5659_PWR_VREF2);
3733                 regmap_update_bits(rt5659->regmap, RT5659_DIG_MISC,
3734                         RT5659_DIG_GATE_CTRL, 0);
3735                 break;
3736
3737         default:
3738                 break;
3739         }
3740
3741         return 0;
3742 }
3743
3744 static int rt5659_probe(struct snd_soc_codec *codec)
3745 {
3746         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3747
3748         rt5659->codec = codec;
3749         return 0;
3750 }
3751
3752 static int rt5659_remove(struct snd_soc_codec *codec)
3753 {
3754         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3755
3756         regmap_write(rt5659->regmap, RT5659_RESET, 0);
3757         if (rt5659->jack_workq)
3758                 destroy_workqueue(rt5659->jack_workq);
3759
3760         return 0;
3761 }
3762
3763 #ifdef CONFIG_PM
3764 static int rt5659_suspend(struct snd_soc_codec *codec)
3765 {
3766         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3767
3768         regcache_cache_only(rt5659->regmap, true);
3769         regcache_mark_dirty(rt5659->regmap);
3770         if (rt5659->i2c->irq) {
3771                 /* disable jack interrupts during system suspend */
3772                 disable_irq(rt5659->i2c->irq);
3773         }
3774
3775         return 0;
3776 }
3777
3778 static int rt5659_resume(struct snd_soc_codec *codec)
3779 {
3780         struct rt5659_priv *rt5659 = snd_soc_codec_get_drvdata(codec);
3781
3782         regcache_cache_only(rt5659->regmap, false);
3783         regcache_sync(rt5659->regmap);
3784         if (rt5659->i2c->irq) {
3785                 rt5659_irq(0, rt5659);
3786                 enable_irq(rt5659->i2c->irq);
3787         }
3788
3789         return 0;
3790 }
3791 #else
3792 #define rt5659_suspend NULL
3793 #define rt5659_resume NULL
3794 #endif
3795
3796 #define RT5659_STEREO_RATES SNDRV_PCM_RATE_8000_192000
3797 #define RT5659_FORMATS (SNDRV_PCM_FMTBIT_S16_LE | SNDRV_PCM_FMTBIT_S20_3LE | \
3798                 SNDRV_PCM_FMTBIT_S24_LE | SNDRV_PCM_FMTBIT_S32_LE | \
3799                 SNDRV_PCM_FMTBIT_S8)
3800
3801 static const struct snd_soc_dai_ops rt5659_aif_dai_ops = {
3802         .hw_params = rt5659_hw_params,
3803         .set_fmt = rt5659_set_dai_fmt,
3804         .set_sysclk = rt5659_set_dai_sysclk,
3805         .set_tdm_slot = rt5659_set_tdm_slot,
3806         .set_pll = rt5659_set_dai_pll,
3807         .set_bclk_ratio = rt5659_set_bclk_ratio,
3808 };
3809
3810 static struct snd_soc_dai_driver rt5659_dai[] = {
3811         {
3812                 .name = "rt5659-aif1",
3813                 .id = RT5659_AIF1,
3814                 .playback = {
3815                         .stream_name = "AIF1 Playback",
3816                         .channels_min = 1,
3817                         .channels_max = 2,
3818                         .rates = RT5659_STEREO_RATES,
3819                         .formats = RT5659_FORMATS,
3820                 },
3821                 .capture = {
3822                         .stream_name = "AIF1 Capture",
3823                         .channels_min = 1,
3824                         .channels_max = 2,
3825                         .rates = RT5659_STEREO_RATES,
3826                         .formats = RT5659_FORMATS,
3827                 },
3828                 .ops = &rt5659_aif_dai_ops,
3829         },
3830         {
3831                 .name = "rt5659-aif2",
3832                 .id = RT5659_AIF2,
3833                 .playback = {
3834                         .stream_name = "AIF2 Playback",
3835                         .channels_min = 1,
3836                         .channels_max = 2,
3837                         .rates = RT5659_STEREO_RATES,
3838                         .formats = RT5659_FORMATS,
3839                 },
3840                 .capture = {
3841                         .stream_name = "AIF2 Capture",
3842                         .channels_min = 1,
3843                         .channels_max = 2,
3844                         .rates = RT5659_STEREO_RATES,
3845                         .formats = RT5659_FORMATS,
3846                 },
3847                 .ops = &rt5659_aif_dai_ops,
3848         },
3849         {
3850                 .name = "rt5659-aif3",
3851                 .id = RT5659_AIF3,
3852                 .playback = {
3853                         .stream_name = "AIF3 Playback",
3854                         .channels_min = 1,
3855                         .channels_max = 2,
3856                         .rates = RT5659_STEREO_RATES,
3857                         .formats = RT5659_FORMATS,
3858                 },
3859                 .capture = {
3860                         .stream_name = "AIF3 Capture",
3861                         .channels_min = 1,
3862                         .channels_max = 2,
3863                         .rates = RT5659_STEREO_RATES,
3864                         .formats = RT5659_FORMATS,
3865                 },
3866                 .ops = &rt5659_aif_dai_ops,
3867         },
3868 };
3869
3870 static struct snd_soc_codec_driver soc_codec_dev_rt5659 = {
3871         .probe = rt5659_probe,
3872         .remove = rt5659_remove,
3873         .suspend = rt5659_suspend,
3874         .resume = rt5659_resume,
3875         .set_bias_level = rt5659_set_bias_level,
3876         .idle_bias_off = true,
3877         .controls = rt5659_snd_controls,
3878         .num_controls = ARRAY_SIZE(rt5659_snd_controls),
3879         .dapm_widgets = rt5659_dapm_widgets,
3880         .num_dapm_widgets = ARRAY_SIZE(rt5659_dapm_widgets),
3881         .dapm_routes = rt5659_dapm_routes,
3882         .num_dapm_routes = ARRAY_SIZE(rt5659_dapm_routes),
3883 };
3884
3885
3886 static const struct regmap_config rt5659_regmap = {
3887         .reg_bits = 16,
3888         .val_bits = 16,
3889         .max_register = 0x0400,
3890         .volatile_reg = rt5659_volatile_register,
3891         .readable_reg = rt5659_readable_register,
3892         .cache_type = REGCACHE_RBTREE,
3893         .reg_defaults = rt5659_reg,
3894         .num_reg_defaults = ARRAY_SIZE(rt5659_reg),
3895 };
3896
3897 static const struct i2c_device_id rt5659_i2c_id[] = {
3898         { "rt5658", 0 },
3899         { "rt5659", 0 },
3900         { }
3901 };
3902 MODULE_DEVICE_TABLE(i2c, rt5659_i2c_id);
3903
3904 static int rt5659_parse_dt(struct rt5659_priv *rt5659, struct device_node *np)
3905 {
3906         rt5659->pdata.in1_diff = of_property_read_bool(np,
3907                                         "realtek,in1-differential");
3908         rt5659->pdata.in3_diff = of_property_read_bool(np,
3909                                         "realtek,in3-differential");
3910         rt5659->pdata.in4_diff = of_property_read_bool(np,
3911                                         "realtek,in4-differential");
3912
3913         of_property_read_u32(np, "realtek,dmic1-data-pin",
3914                 &rt5659->pdata.dmic1_data_pin);
3915         of_property_read_u32(np, "realtek,dmic2-data-pin",
3916                 &rt5659->pdata.dmic2_data_pin);
3917         of_property_read_u32(np, "realtek,jd-src",
3918                 &rt5659->pdata.jd_src);
3919
3920         return 0;
3921 }
3922
3923 static void rt5659_calibrate(struct rt5659_priv *rt5659)
3924 {
3925         int value, count;
3926
3927         /* Calibrate HPO Start */
3928         /* Fine tune HP Performance */
3929         regmap_write(rt5659->regmap, RT5659_BIAS_CUR_CTRL_8, 0xa502);
3930         regmap_write(rt5659->regmap, RT5659_CHOP_DAC, 0x3030);
3931
3932         regmap_write(rt5659->regmap, RT5659_PRE_DIV_1, 0xef00);
3933         regmap_write(rt5659->regmap, RT5659_PRE_DIV_2, 0xeffc);
3934         regmap_write(rt5659->regmap, RT5659_MICBIAS_2, 0x0280);
3935         regmap_write(rt5659->regmap, RT5659_DIG_MISC, 0x0001);
3936         regmap_write(rt5659->regmap, RT5659_GLB_CLK, 0x8000);
3937
3938         regmap_write(rt5659->regmap, RT5659_PWR_ANLG_1, 0xaa7e);
3939         msleep(60);
3940         regmap_write(rt5659->regmap, RT5659_PWR_ANLG_1, 0xfe7e);
3941         msleep(50);
3942         regmap_write(rt5659->regmap, RT5659_PWR_ANLG_3, 0x0004);
3943         regmap_write(rt5659->regmap, RT5659_PWR_DIG_2, 0x0400);
3944         msleep(50);
3945         regmap_write(rt5659->regmap, RT5659_PWR_DIG_1, 0x0080);
3946         usleep_range(10000, 10005);
3947         regmap_write(rt5659->regmap, RT5659_DEPOP_1, 0x0009);
3948         msleep(50);
3949         regmap_write(rt5659->regmap, RT5659_PWR_DIG_1, 0x0f80);
3950         msleep(50);
3951         regmap_write(rt5659->regmap, RT5659_HP_CHARGE_PUMP_1, 0x0e16);
3952         msleep(50);
3953
3954         /* Enalbe K ADC Power And Clock */
3955         regmap_write(rt5659->regmap, RT5659_CAL_REC, 0x0505);
3956         msleep(50);
3957         regmap_write(rt5659->regmap, RT5659_PWR_ANLG_3, 0x0184);
3958         regmap_write(rt5659->regmap, RT5659_CALIB_ADC_CTRL, 0x3c05);
3959         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_2, 0x20c1);
3960
3961         /* K Headphone */
3962         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_2, 0x2cc1);
3963         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_1, 0x5100);
3964         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_7, 0x0014);
3965         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_1, 0xd100);
3966         msleep(60);
3967
3968         /* Manual K ADC Offset */
3969         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_2, 0x2cc1);
3970         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_1, 0x4900);
3971         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_7, 0x0016);
3972         regmap_update_bits(rt5659->regmap, RT5659_HP_CALIB_CTRL_1,
3973                 0x8000, 0x8000);
3974
3975         count = 0;
3976         while (true) {
3977                 regmap_read(rt5659->regmap, RT5659_HP_CALIB_CTRL_1, &value);
3978                 if (value & 0x8000)
3979                         usleep_range(10000, 10005);
3980                 else
3981                         break;
3982
3983                 if (count > 30) {
3984                         dev_err(rt5659->codec->dev,
3985                                 "HP Calibration 1 Failure\n");
3986                         return;
3987                 }
3988
3989                 count++;
3990         }
3991
3992         /* Manual K Internal Path Offset */
3993         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_2, 0x2cc1);
3994         regmap_write(rt5659->regmap, RT5659_HP_VOL, 0x0000);
3995         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_1, 0x4500);
3996         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_7, 0x001f);
3997         regmap_update_bits(rt5659->regmap, RT5659_HP_CALIB_CTRL_1,
3998                 0x8000, 0x8000);
3999
4000         count = 0;
4001         while (true) {
4002                 regmap_read(rt5659->regmap, RT5659_HP_CALIB_CTRL_1, &value);
4003                 if (value & 0x8000)
4004                         usleep_range(10000, 10005);
4005                 else
4006                         break;
4007
4008                 if (count > 85) {
4009                         dev_err(rt5659->codec->dev,
4010                                 "HP Calibration 2 Failure\n");
4011                         return;
4012                 }
4013
4014                 count++;
4015         }
4016
4017         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_7, 0x0000);
4018         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_2, 0x20c0);
4019         /* Calibrate HPO End */
4020
4021         /* Calibrate SPO Start */
4022         regmap_write(rt5659->regmap, RT5659_CLASSD_0, 0x2021);
4023         regmap_write(rt5659->regmap, RT5659_CLASSD_CTRL_1, 0x0260);
4024         regmap_write(rt5659->regmap, RT5659_PWR_MIXER, 0x3000);
4025         regmap_write(rt5659->regmap, RT5659_PWR_VOL, 0xc000);
4026         regmap_write(rt5659->regmap, RT5659_A_DAC_MUX, 0x000c);
4027         regmap_write(rt5659->regmap, RT5659_DIG_MISC, 0x8000);
4028         regmap_write(rt5659->regmap, RT5659_SPO_VOL, 0x0808);
4029         regmap_write(rt5659->regmap, RT5659_SPK_L_MIXER, 0x001e);
4030         regmap_write(rt5659->regmap, RT5659_SPK_R_MIXER, 0x001e);
4031         regmap_write(rt5659->regmap, RT5659_CLASSD_1, 0x0803);
4032         regmap_write(rt5659->regmap, RT5659_CLASSD_2, 0x0554);
4033         regmap_write(rt5659->regmap, RT5659_SPO_AMP_GAIN, 0x1103);
4034
4035         /* Enalbe K ADC Power And Clock */
4036         regmap_write(rt5659->regmap, RT5659_CAL_REC, 0x0909);
4037         regmap_update_bits(rt5659->regmap, RT5659_HP_CALIB_CTRL_2, 0x0001,
4038                 0x0001);
4039
4040         /* Start Calibration */
4041         regmap_write(rt5659->regmap, RT5659_SPK_DC_CAILB_CTRL_3, 0x0000);
4042         regmap_write(rt5659->regmap, RT5659_CLASSD_0, 0x0021);
4043         regmap_write(rt5659->regmap, RT5659_SPK_DC_CAILB_CTRL_1, 0x3e80);
4044         regmap_update_bits(rt5659->regmap, RT5659_SPK_DC_CAILB_CTRL_1,
4045                 0x8000, 0x8000);
4046
4047         count = 0;
4048         while (true) {
4049                 regmap_read(rt5659->regmap,
4050                                 RT5659_SPK_DC_CAILB_CTRL_1, &value);
4051                 if (value & 0x8000)
4052                         usleep_range(10000, 10005);
4053                 else
4054                         break;
4055
4056                 if (count > 10) {
4057                         dev_err(rt5659->codec->dev,
4058                                 "SPK Calibration Failure\n");
4059                         return;
4060                 }
4061
4062                 count++;
4063         }
4064         /* Calibrate SPO End */
4065
4066         /* Calibrate MONO Start */
4067         regmap_write(rt5659->regmap, RT5659_DIG_MISC, 0x0000);
4068         regmap_write(rt5659->regmap, RT5659_MONOMIX_IN_GAIN, 0x021f);
4069         regmap_write(rt5659->regmap, RT5659_MONO_OUT, 0x480a);
4070         /* MONO NG2 GAIN 5dB */
4071         regmap_write(rt5659->regmap, RT5659_MONO_GAIN, 0x0003);
4072         regmap_write(rt5659->regmap, RT5659_MONO_NG2_CTRL_5, 0x0009);
4073
4074         /* Start Calibration */
4075         regmap_write(rt5659->regmap, RT5659_SPK_DC_CAILB_CTRL_3, 0x000f);
4076         regmap_write(rt5659->regmap, RT5659_MONO_AMP_CALIB_CTRL_1, 0x1e00);
4077         regmap_update_bits(rt5659->regmap, RT5659_MONO_AMP_CALIB_CTRL_1,
4078                 0x8000, 0x8000);
4079
4080         count = 0;
4081         while (true) {
4082                 regmap_read(rt5659->regmap, RT5659_MONO_AMP_CALIB_CTRL_1,
4083                         &value);
4084                 if (value & 0x8000)
4085                         usleep_range(10000, 10005);
4086                 else
4087                         break;
4088
4089                 if (count > 35) {
4090                         dev_err(rt5659->codec->dev,
4091                                 "Mono Calibration Failure\n");
4092                         return;
4093                 }
4094
4095                 count++;
4096         }
4097
4098         regmap_write(rt5659->regmap, RT5659_SPK_DC_CAILB_CTRL_3, 0x0003);
4099         /* Calibrate MONO End */
4100
4101         /* Power Off */
4102         regmap_write(rt5659->regmap, RT5659_CAL_REC, 0x0808);
4103         regmap_write(rt5659->regmap, RT5659_PWR_ANLG_3, 0x0000);
4104         regmap_write(rt5659->regmap, RT5659_CALIB_ADC_CTRL, 0x2005);
4105         regmap_write(rt5659->regmap, RT5659_HP_CALIB_CTRL_2, 0x20c0);
4106         regmap_write(rt5659->regmap, RT5659_DEPOP_1, 0x0000);
4107         regmap_write(rt5659->regmap, RT5659_CLASSD_1, 0x0011);
4108         regmap_write(rt5659->regmap, RT5659_CLASSD_2, 0x0150);
4109         regmap_write(rt5659->regmap, RT5659_PWR_ANLG_1, 0xfe3e);
4110         regmap_write(rt5659->regmap, RT5659_MONO_OUT, 0xc80a);
4111         regmap_write(rt5659->regmap, RT5659_MONO_AMP_CALIB_CTRL_1, 0x1e04);
4112         regmap_write(rt5659->regmap, RT5659_PWR_MIXER, 0x0000);
4113         regmap_write(rt5659->regmap, RT5659_PWR_VOL, 0x0000);
4114         regmap_write(rt5659->regmap, RT5659_PWR_DIG_1, 0x0000);
4115         regmap_write(rt5659->regmap, RT5659_PWR_DIG_2, 0x0000);
4116         regmap_write(rt5659->regmap, RT5659_PWR_ANLG_1, 0x003e);
4117         regmap_write(rt5659->regmap, RT5659_CLASSD_CTRL_1, 0x0060);
4118         regmap_write(rt5659->regmap, RT5659_CLASSD_0, 0x2021);
4119         regmap_write(rt5659->regmap, RT5659_GLB_CLK, 0x0000);
4120         regmap_write(rt5659->regmap, RT5659_MICBIAS_2, 0x0080);
4121         regmap_write(rt5659->regmap, RT5659_HP_VOL, 0x8080);
4122         regmap_write(rt5659->regmap, RT5659_HP_CHARGE_PUMP_1, 0x0c16);
4123 }
4124
4125 static int rt5659_i2c_probe(struct i2c_client *i2c,
4126                     const struct i2c_device_id *id)
4127 {
4128         struct rt5659_platform_data *pdata = dev_get_platdata(&i2c->dev);
4129         struct rt5659_priv *rt5659;
4130         int ret;
4131         unsigned int val;
4132
4133         rt5659 = devm_kzalloc(&i2c->dev, sizeof(struct rt5659_priv),
4134                 GFP_KERNEL);
4135
4136         if (rt5659 == NULL)
4137                 return -ENOMEM;
4138
4139         rt5659->i2c = i2c;
4140         i2c_set_clientdata(i2c, rt5659);
4141
4142         if (pdata)
4143                 rt5659->pdata = *pdata;
4144         else
4145                 rt5659_parse_dt(rt5659, i2c->dev.of_node);
4146
4147         /* Sleep for 300 ms miniumum */
4148         usleep_range(300000, 350000);
4149
4150         rt5659->regmap = devm_regmap_init_i2c(i2c, &rt5659_regmap);
4151         if (IS_ERR(rt5659->regmap)) {
4152                 ret = PTR_ERR(rt5659->regmap);
4153                 dev_err(&i2c->dev, "Failed to allocate register map: %d\n",
4154                         ret);
4155                 return ret;
4156         }
4157
4158         regmap_read(rt5659->regmap, RT5659_DEVICE_ID, &val);
4159         if (val != DEVICE_ID) {
4160                 dev_err(&i2c->dev,
4161                         "Device with ID register %x is not rt5659\n", val);
4162                 return -ENODEV;
4163         }
4164
4165         regmap_write(rt5659->regmap, RT5659_RESET, 0);
4166
4167         rt5659_calibrate(rt5659);
4168
4169         /* line in diff mode*/
4170         if (rt5659->pdata.in1_diff)
4171                 regmap_update_bits(rt5659->regmap, RT5659_IN1_IN2,
4172                         RT5659_IN1_DF_MASK, RT5659_IN1_DF_MASK);
4173         if (rt5659->pdata.in3_diff)
4174                 regmap_update_bits(rt5659->regmap, RT5659_IN3_IN4,
4175                         RT5659_IN3_DF_MASK, RT5659_IN3_DF_MASK);
4176         if (rt5659->pdata.in4_diff)
4177                 regmap_update_bits(rt5659->regmap, RT5659_IN3_IN4,
4178                         RT5659_IN4_DF_MASK, RT5659_IN4_DF_MASK);
4179
4180         /* DMIC pin*/
4181         if (rt5659->pdata.dmic1_data_pin != RT5659_DMIC1_NULL ||
4182                 rt5659->pdata.dmic2_data_pin != RT5659_DMIC2_NULL) {
4183                 regmap_update_bits(rt5659->regmap, RT5659_GPIO_CTRL_1,
4184                         RT5659_GP2_PIN_MASK, RT5659_GP2_PIN_DMIC1_SCL);
4185
4186                 switch (rt5659->pdata.dmic1_data_pin) {
4187                 case RT5659_DMIC1_DATA_IN2N:
4188                         regmap_update_bits(rt5659->regmap, RT5659_DMIC_CTRL_1,
4189                                 RT5659_DMIC_1_DP_MASK, RT5659_DMIC_1_DP_IN2N);
4190                         break;
4191
4192                 case RT5659_DMIC1_DATA_GPIO5:
4193                         regmap_update_bits(rt5659->regmap,
4194                                 RT5659_GPIO_CTRL_3,
4195                                 RT5659_I2S2_PIN_MASK,
4196                                 RT5659_I2S2_PIN_GPIO);
4197                         regmap_update_bits(rt5659->regmap, RT5659_DMIC_CTRL_1,
4198                                 RT5659_DMIC_1_DP_MASK, RT5659_DMIC_1_DP_GPIO5);
4199                         regmap_update_bits(rt5659->regmap, RT5659_GPIO_CTRL_1,
4200                                 RT5659_GP5_PIN_MASK, RT5659_GP5_PIN_DMIC1_SDA);
4201                         break;
4202
4203                 case RT5659_DMIC1_DATA_GPIO9:
4204                         regmap_update_bits(rt5659->regmap, RT5659_DMIC_CTRL_1,
4205                                 RT5659_DMIC_1_DP_MASK, RT5659_DMIC_1_DP_GPIO9);
4206                         regmap_update_bits(rt5659->regmap, RT5659_GPIO_CTRL_1,
4207                                 RT5659_GP9_PIN_MASK, RT5659_GP9_PIN_DMIC1_SDA);
4208                         break;
4209
4210                 case RT5659_DMIC1_DATA_GPIO11:
4211                         regmap_update_bits(rt5659->regmap, RT5659_DMIC_CTRL_1,
4212                                 RT5659_DMIC_1_DP_MASK, RT5659_DMIC_1_DP_GPIO11);
4213                         regmap_update_bits(rt5659->regmap, RT5659_GPIO_CTRL_1,
4214                                 RT5659_GP11_PIN_MASK,
4215                                 RT5659_GP11_PIN_DMIC1_SDA);
4216                         break;
4217
4218                 default:
4219                         dev_dbg(&i2c->dev, "no DMIC1\n");
4220                         break;
4221                 }
4222
4223                 switch (rt5659->pdata.dmic2_data_pin) {
4224                 case RT5659_DMIC2_DATA_IN2P:
4225                         regmap_update_bits(rt5659->regmap,
4226                                 RT5659_DMIC_CTRL_1,
4227                                 RT5659_DMIC_2_DP_MASK,
4228                                 RT5659_DMIC_2_DP_IN2P);
4229                         break;
4230
4231                 case RT5659_DMIC2_DATA_GPIO6:
4232                         regmap_update_bits(rt5659->regmap,
4233                                 RT5659_DMIC_CTRL_1,
4234                                 RT5659_DMIC_2_DP_MASK,
4235                                 RT5659_DMIC_2_DP_GPIO6);
4236                         regmap_update_bits(rt5659->regmap,
4237                                 RT5659_GPIO_CTRL_1,
4238                                 RT5659_GP6_PIN_MASK,
4239                                 RT5659_GP6_PIN_DMIC2_SDA);
4240                         break;
4241
4242                 case RT5659_DMIC2_DATA_GPIO10:
4243                         regmap_update_bits(rt5659->regmap,
4244                                 RT5659_DMIC_CTRL_1,
4245                                 RT5659_DMIC_2_DP_MASK,
4246                                 RT5659_DMIC_2_DP_GPIO10);
4247                         regmap_update_bits(rt5659->regmap,
4248                                 RT5659_GPIO_CTRL_1,
4249                                 RT5659_GP10_PIN_MASK,
4250                                 RT5659_GP10_PIN_DMIC2_SDA);
4251                         break;
4252
4253                 case RT5659_DMIC2_DATA_GPIO12:
4254                         regmap_update_bits(rt5659->regmap,
4255                                 RT5659_DMIC_CTRL_1,
4256                                 RT5659_DMIC_2_DP_MASK,
4257                                 RT5659_DMIC_2_DP_GPIO12);
4258                         regmap_update_bits(rt5659->regmap,
4259                                 RT5659_GPIO_CTRL_1,
4260                                 RT5659_GP12_PIN_MASK,
4261                                 RT5659_GP12_PIN_DMIC2_SDA);
4262                         break;
4263
4264                 default:
4265                         dev_dbg(&i2c->dev, "no DMIC2\n");
4266                         break;
4267
4268                 }
4269         } else {
4270                 regmap_update_bits(rt5659->regmap, RT5659_GPIO_CTRL_1,
4271                         RT5659_GP2_PIN_MASK | RT5659_GP5_PIN_MASK |
4272                         RT5659_GP9_PIN_MASK | RT5659_GP11_PIN_MASK |
4273                         RT5659_GP6_PIN_MASK | RT5659_GP10_PIN_MASK |
4274                         RT5659_GP12_PIN_MASK,
4275                         RT5659_GP2_PIN_GPIO2 | RT5659_GP5_PIN_GPIO5 |
4276                         RT5659_GP9_PIN_GPIO9 | RT5659_GP11_PIN_GPIO11 |
4277                         RT5659_GP6_PIN_GPIO6 | RT5659_GP10_PIN_GPIO10 |
4278                         RT5659_GP12_PIN_GPIO12);
4279                 regmap_update_bits(rt5659->regmap, RT5659_DMIC_CTRL_1,
4280                         RT5659_DMIC_1_DP_MASK | RT5659_DMIC_2_DP_MASK,
4281                         RT5659_DMIC_1_DP_IN2N | RT5659_DMIC_2_DP_IN2P);
4282         }
4283
4284         switch (rt5659->pdata.jd_src) {
4285         case RT5659_JD3:
4286                 regmap_write(rt5659->regmap, RT5659_EJD_CTRL_1, 0xa880);
4287                 regmap_write(rt5659->regmap, RT5659_RC_CLK_CTRL, 0x9000);
4288                 regmap_write(rt5659->regmap, RT5659_GPIO_CTRL_1, 0xc800);
4289                 regmap_update_bits(rt5659->regmap, RT5659_PWR_ANLG_1,
4290                                 RT5659_PWR_MB, RT5659_PWR_MB);
4291                 regmap_write(rt5659->regmap, RT5659_PWR_ANLG_2, 0x0001);
4292                 regmap_write(rt5659->regmap, RT5659_IRQ_CTRL_2, 0x0040);
4293                 break;
4294         case RT5659_JD_NULL:
4295                 break;
4296         default:
4297                 dev_warn(&i2c->dev, "Currently, support JD3 only\n");
4298                 break;
4299         }
4300
4301         rt5659->jack_workq = create_workqueue("rt5659_jack_workq");
4302         if (rt5659->jack_workq == NULL) {
4303                 dev_err(&i2c->dev, "cannot create workqueue for jack detection\n");
4304                 return -ENOMEM;
4305         }
4306
4307         INIT_DELAYED_WORK(&rt5659->jack_detect_work, rt5659_jack_detect_work);
4308
4309         rt5659->i2c->irq = gpio_to_irq(of_get_gpio
4310                 (rt5659->i2c->dev.of_node, 0));
4311         dev_dbg(&i2c->dev, "irq = %d, assigned for jack interrupt handling\n",
4312                 rt5659->i2c->irq);
4313
4314         if (rt5659->i2c->irq) {
4315                 ret = request_threaded_irq(rt5659->i2c->irq, NULL, rt5659_irq,
4316                         IRQF_TRIGGER_RISING | IRQF_TRIGGER_FALLING
4317                         | IRQF_ONESHOT, "rt5659", rt5659);
4318                 if (ret)
4319                         dev_err(&i2c->dev, "Failed to reguest IRQ: %d\n", ret);
4320
4321         }
4322
4323         ret = snd_soc_register_codec(&i2c->dev, &soc_codec_dev_rt5659,
4324                         rt5659_dai, ARRAY_SIZE(rt5659_dai));
4325
4326         if (ret) {
4327                 if (rt5659->i2c->irq)
4328                         free_irq(rt5659->i2c->irq, rt5659);
4329         }
4330
4331         return 0;
4332 }
4333
4334 static int rt5659_i2c_remove(struct i2c_client *i2c)
4335 {
4336         snd_soc_unregister_codec(&i2c->dev);
4337
4338         return 0;
4339 }
4340
4341 void rt5659_i2c_shutdown(struct i2c_client *client)
4342 {
4343         struct rt5659_priv *rt5659 = i2c_get_clientdata(client);
4344
4345         regmap_write(rt5659->regmap, RT5659_RESET, 0);
4346 }
4347
4348 static const struct of_device_id rt5659_of_match[] = {
4349         { .compatible = "realtek,rt5658", },
4350         { .compatible = "realtek,rt5659", },
4351         {},
4352 };
4353
4354 struct i2c_driver rt5659_i2c_driver = {
4355         .driver = {
4356                 .name = "rt5659",
4357                 .owner = THIS_MODULE,
4358                 .of_match_table = rt5659_of_match,
4359                 .acpi_match_table = ACPI_PTR(rt5659_acpi_match),
4360         },
4361         .probe = rt5659_i2c_probe,
4362         .remove = rt5659_i2c_remove,
4363         .shutdown = rt5659_i2c_shutdown,
4364         .id_table = rt5659_i2c_id,
4365 };
4366 module_i2c_driver(rt5659_i2c_driver);
4367
4368 MODULE_DESCRIPTION("ASoC RT5659 driver");
4369 MODULE_AUTHOR("Bard Liao <bardliao@realtek.com>");
4370 MODULE_LICENSE("GPL v2");