PCI: support for PCI Express fundamental reset
[linux-3.10.git] / include / linux / pci.h
1 /*
2  *      pci.h
3  *
4  *      PCI defines and function prototypes
5  *      Copyright 1994, Drew Eckhardt
6  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
7  *
8  *      For more information, please consult the following manuals (look at
9  *      http://www.pcisig.com/ for how to get them):
10  *
11  *      PCI BIOS Specification
12  *      PCI Local Bus Specification
13  *      PCI to PCI Bridge Specification
14  *      PCI System Design Guide
15  */
16
17 #ifndef LINUX_PCI_H
18 #define LINUX_PCI_H
19
20 #include <linux/pci_regs.h>     /* The pci register defines */
21
22 /*
23  * The PCI interface treats multi-function devices as independent
24  * devices.  The slot/function address of each device is encoded
25  * in a single byte as follows:
26  *
27  *      7:3 = slot
28  *      2:0 = function
29  */
30 #define PCI_DEVFN(slot, func)   ((((slot) & 0x1f) << 3) | ((func) & 0x07))
31 #define PCI_SLOT(devfn)         (((devfn) >> 3) & 0x1f)
32 #define PCI_FUNC(devfn)         ((devfn) & 0x07)
33
34 /* Ioctls for /proc/bus/pci/X/Y nodes. */
35 #define PCIIOC_BASE             ('P' << 24 | 'C' << 16 | 'I' << 8)
36 #define PCIIOC_CONTROLLER       (PCIIOC_BASE | 0x00)    /* Get controller for PCI device. */
37 #define PCIIOC_MMAP_IS_IO       (PCIIOC_BASE | 0x01)    /* Set mmap state to I/O space. */
38 #define PCIIOC_MMAP_IS_MEM      (PCIIOC_BASE | 0x02)    /* Set mmap state to MEM space. */
39 #define PCIIOC_WRITE_COMBINE    (PCIIOC_BASE | 0x03)    /* Enable/disable write-combining. */
40
41 #ifdef __KERNEL__
42
43 #include <linux/mod_devicetable.h>
44
45 #include <linux/types.h>
46 #include <linux/init.h>
47 #include <linux/ioport.h>
48 #include <linux/list.h>
49 #include <linux/compiler.h>
50 #include <linux/errno.h>
51 #include <linux/kobject.h>
52 #include <asm/atomic.h>
53 #include <linux/device.h>
54 #include <linux/io.h>
55 #include <linux/irqreturn.h>
56
57 /* Include the ID list */
58 #include <linux/pci_ids.h>
59
60 /* pci_slot represents a physical slot */
61 struct pci_slot {
62         struct pci_bus *bus;            /* The bus this slot is on */
63         struct list_head list;          /* node in list of slots on this bus */
64         struct hotplug_slot *hotplug;   /* Hotplug info (migrate over time) */
65         unsigned char number;           /* PCI_SLOT(pci_dev->devfn) */
66         struct kobject kobj;
67 };
68
69 static inline const char *pci_slot_name(const struct pci_slot *slot)
70 {
71         return kobject_name(&slot->kobj);
72 }
73
74 /* File state for mmap()s on /proc/bus/pci/X/Y */
75 enum pci_mmap_state {
76         pci_mmap_io,
77         pci_mmap_mem
78 };
79
80 /* This defines the direction arg to the DMA mapping routines. */
81 #define PCI_DMA_BIDIRECTIONAL   0
82 #define PCI_DMA_TODEVICE        1
83 #define PCI_DMA_FROMDEVICE      2
84 #define PCI_DMA_NONE            3
85
86 /*
87  *  For PCI devices, the region numbers are assigned this way:
88  */
89 enum {
90         /* #0-5: standard PCI resources */
91         PCI_STD_RESOURCES,
92         PCI_STD_RESOURCE_END = 5,
93
94         /* #6: expansion ROM resource */
95         PCI_ROM_RESOURCE,
96
97         /* device specific resources */
98 #ifdef CONFIG_PCI_IOV
99         PCI_IOV_RESOURCES,
100         PCI_IOV_RESOURCE_END = PCI_IOV_RESOURCES + PCI_SRIOV_NUM_BARS - 1,
101 #endif
102
103         /* resources assigned to buses behind the bridge */
104 #define PCI_BRIDGE_RESOURCE_NUM 4
105
106         PCI_BRIDGE_RESOURCES,
107         PCI_BRIDGE_RESOURCE_END = PCI_BRIDGE_RESOURCES +
108                                   PCI_BRIDGE_RESOURCE_NUM - 1,
109
110         /* total resources associated with a PCI device */
111         PCI_NUM_RESOURCES,
112
113         /* preserve this for compatibility */
114         DEVICE_COUNT_RESOURCE
115 };
116
117 typedef int __bitwise pci_power_t;
118
119 #define PCI_D0          ((pci_power_t __force) 0)
120 #define PCI_D1          ((pci_power_t __force) 1)
121 #define PCI_D2          ((pci_power_t __force) 2)
122 #define PCI_D3hot       ((pci_power_t __force) 3)
123 #define PCI_D3cold      ((pci_power_t __force) 4)
124 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
125 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
126
127 /* Remember to update this when the list above changes! */
128 extern const char *pci_power_names[];
129
130 static inline const char *pci_power_name(pci_power_t state)
131 {
132         return pci_power_names[1 + (int) state];
133 }
134
135 #define PCI_PM_D2_DELAY 200
136 #define PCI_PM_D3_WAIT  10
137 #define PCI_PM_BUS_WAIT 50
138
139 /** The pci_channel state describes connectivity between the CPU and
140  *  the pci device.  If some PCI bus between here and the pci device
141  *  has crashed or locked up, this info is reflected here.
142  */
143 typedef unsigned int __bitwise pci_channel_state_t;
144
145 enum pci_channel_state {
146         /* I/O channel is in normal state */
147         pci_channel_io_normal = (__force pci_channel_state_t) 1,
148
149         /* I/O to channel is blocked */
150         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
151
152         /* PCI card is dead */
153         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
154 };
155
156 typedef unsigned int __bitwise pcie_reset_state_t;
157
158 enum pcie_reset_state {
159         /* Reset is NOT asserted (Use to deassert reset) */
160         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
161
162         /* Use #PERST to reset PCI-E device */
163         pcie_warm_reset = (__force pcie_reset_state_t) 2,
164
165         /* Use PCI-E Hot Reset to reset device */
166         pcie_hot_reset = (__force pcie_reset_state_t) 3
167 };
168
169 typedef unsigned short __bitwise pci_dev_flags_t;
170 enum pci_dev_flags {
171         /* INTX_DISABLE in PCI_COMMAND register disables MSI
172          * generation too.
173          */
174         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) 1,
175         /* Device configuration is irrevocably lost if disabled into D3 */
176         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) 2,
177 };
178
179 enum pci_irq_reroute_variant {
180         INTEL_IRQ_REROUTE_VARIANT = 1,
181         MAX_IRQ_REROUTE_VARIANTS = 3
182 };
183
184 typedef unsigned short __bitwise pci_bus_flags_t;
185 enum pci_bus_flags {
186         PCI_BUS_FLAGS_NO_MSI   = (__force pci_bus_flags_t) 1,
187         PCI_BUS_FLAGS_NO_MMRBC = (__force pci_bus_flags_t) 2,
188 };
189
190 struct pci_cap_saved_state {
191         struct hlist_node next;
192         char cap_nr;
193         u32 data[0];
194 };
195
196 struct pcie_link_state;
197 struct pci_vpd;
198 struct pci_sriov;
199 struct pci_ats;
200
201 /*
202  * The pci_dev structure is used to describe PCI devices.
203  */
204 struct pci_dev {
205         struct list_head bus_list;      /* node in per-bus list */
206         struct pci_bus  *bus;           /* bus this device is on */
207         struct pci_bus  *subordinate;   /* bus this device bridges to */
208
209         void            *sysdata;       /* hook for sys-specific extension */
210         struct proc_dir_entry *procent; /* device entry in /proc/bus/pci */
211         struct pci_slot *slot;          /* Physical slot this device is in */
212
213         unsigned int    devfn;          /* encoded device & function index */
214         unsigned short  vendor;
215         unsigned short  device;
216         unsigned short  subsystem_vendor;
217         unsigned short  subsystem_device;
218         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
219         u8              revision;       /* PCI revision, low byte of class word */
220         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
221         u8              pcie_type;      /* PCI-E device/port type */
222         u8              rom_base_reg;   /* which config register controls the ROM */
223         u8              pin;            /* which interrupt pin this device uses */
224
225         struct pci_driver *driver;      /* which driver has allocated this device */
226         u64             dma_mask;       /* Mask of the bits of bus address this
227                                            device implements.  Normally this is
228                                            0xffffffff.  You only need to change
229                                            this if your device has broken DMA
230                                            or supports 64-bit transfers.  */
231
232         struct device_dma_parameters dma_parms;
233
234         pci_power_t     current_state;  /* Current operating state. In ACPI-speak,
235                                            this is D0-D3, D0 being fully functional,
236                                            and D3 being off. */
237         int             pm_cap;         /* PM capability offset in the
238                                            configuration space */
239         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
240                                            can be generated */
241         unsigned int    d1_support:1;   /* Low power state D1 is supported */
242         unsigned int    d2_support:1;   /* Low power state D2 is supported */
243         unsigned int    no_d1d2:1;      /* Only allow D0 and D3 */
244
245 #ifdef CONFIG_PCIEASPM
246         struct pcie_link_state  *link_state;    /* ASPM link state. */
247 #endif
248
249         pci_channel_state_t error_state;        /* current connectivity state */
250         struct  device  dev;            /* Generic device interface */
251
252         int             cfg_size;       /* Size of configuration space */
253
254         /*
255          * Instead of touching interrupt line and base address registers
256          * directly, use the values stored here. They might be different!
257          */
258         unsigned int    irq;
259         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
260
261         /* These fields are used by common fixups */
262         unsigned int    transparent:1;  /* Transparent PCI bridge */
263         unsigned int    multifunction:1;/* Part of multi-function device */
264         /* keep track of device state */
265         unsigned int    is_added:1;
266         unsigned int    is_busmaster:1; /* device is busmaster */
267         unsigned int    no_msi:1;       /* device may not use msi */
268         unsigned int    block_ucfg_access:1;    /* userspace config space access is blocked */
269         unsigned int    broken_parity_status:1; /* Device generates false positive parity */
270         unsigned int    irq_reroute_variant:2;  /* device needs IRQ rerouting variant */
271         unsigned int    msi_enabled:1;
272         unsigned int    msix_enabled:1;
273         unsigned int    ari_enabled:1;  /* ARI forwarding */
274         unsigned int    is_managed:1;
275         unsigned int    is_pcie:1;
276         unsigned int    needs_freset:1; /* Dev requires fundamental reset */
277         unsigned int    state_saved:1;
278         unsigned int    is_physfn:1;
279         unsigned int    is_virtfn:1;
280         unsigned int    reset_fn:1;
281         pci_dev_flags_t dev_flags;
282         atomic_t        enable_cnt;     /* pci_enable_device has been called */
283
284         u32             saved_config_space[16]; /* config space saved at suspend time */
285         struct hlist_head saved_cap_space;
286         struct bin_attribute *rom_attr; /* attribute descriptor for sysfs ROM entry */
287         int rom_attr_enabled;           /* has display of the rom attribute been enabled? */
288         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
289         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
290 #ifdef CONFIG_PCI_MSI
291         struct list_head msi_list;
292 #endif
293         struct pci_vpd *vpd;
294 #ifdef CONFIG_PCI_IOV
295         union {
296                 struct pci_sriov *sriov;        /* SR-IOV capability related */
297                 struct pci_dev *physfn; /* the PF this VF is associated with */
298         };
299         struct pci_ats  *ats;   /* Address Translation Service */
300 #endif
301 };
302
303 extern struct pci_dev *alloc_pci_dev(void);
304
305 #define pci_dev_b(n) list_entry(n, struct pci_dev, bus_list)
306 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
307 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
308
309 static inline int pci_channel_offline(struct pci_dev *pdev)
310 {
311         return (pdev->error_state != pci_channel_io_normal);
312 }
313
314 static inline struct pci_cap_saved_state *pci_find_saved_cap(
315         struct pci_dev *pci_dev, char cap)
316 {
317         struct pci_cap_saved_state *tmp;
318         struct hlist_node *pos;
319
320         hlist_for_each_entry(tmp, pos, &pci_dev->saved_cap_space, next) {
321                 if (tmp->cap_nr == cap)
322                         return tmp;
323         }
324         return NULL;
325 }
326
327 static inline void pci_add_saved_cap(struct pci_dev *pci_dev,
328         struct pci_cap_saved_state *new_cap)
329 {
330         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
331 }
332
333 #ifndef PCI_BUS_NUM_RESOURCES
334 #define PCI_BUS_NUM_RESOURCES   16
335 #endif
336
337 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
338
339 struct pci_bus {
340         struct list_head node;          /* node in list of buses */
341         struct pci_bus  *parent;        /* parent bus this bridge is on */
342         struct list_head children;      /* list of child buses */
343         struct list_head devices;       /* list of devices on this bus */
344         struct pci_dev  *self;          /* bridge device as seen by parent */
345         struct list_head slots;         /* list of slots on this bus */
346         struct resource *resource[PCI_BUS_NUM_RESOURCES];
347                                         /* address space routed to this bus */
348
349         struct pci_ops  *ops;           /* configuration access functions */
350         void            *sysdata;       /* hook for sys-specific extension */
351         struct proc_dir_entry *procdir; /* directory entry in /proc/bus/pci */
352
353         unsigned char   number;         /* bus number */
354         unsigned char   primary;        /* number of primary bridge */
355         unsigned char   secondary;      /* number of secondary bridge */
356         unsigned char   subordinate;    /* max number of subordinate buses */
357
358         char            name[48];
359
360         unsigned short  bridge_ctl;     /* manage NO_ISA/FBB/et al behaviors */
361         pci_bus_flags_t bus_flags;      /* Inherited by child busses */
362         struct device           *bridge;
363         struct device           dev;
364         struct bin_attribute    *legacy_io; /* legacy I/O for this bus */
365         struct bin_attribute    *legacy_mem; /* legacy mem */
366         unsigned int            is_added:1;
367 };
368
369 #define pci_bus_b(n)    list_entry(n, struct pci_bus, node)
370 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
371
372 /*
373  * Returns true if the pci bus is root (behind host-pci bridge),
374  * false otherwise
375  */
376 static inline bool pci_is_root_bus(struct pci_bus *pbus)
377 {
378         return !(pbus->parent);
379 }
380
381 #ifdef CONFIG_PCI_MSI
382 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev)
383 {
384         return pci_dev->msi_enabled || pci_dev->msix_enabled;
385 }
386 #else
387 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev) { return false; }
388 #endif
389
390 /*
391  * Error values that may be returned by PCI functions.
392  */
393 #define PCIBIOS_SUCCESSFUL              0x00
394 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
395 #define PCIBIOS_BAD_VENDOR_ID           0x83
396 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
397 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
398 #define PCIBIOS_SET_FAILED              0x88
399 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
400
401 /* Low-level architecture-dependent routines */
402
403 struct pci_ops {
404         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
405         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
406 };
407
408 /*
409  * ACPI needs to be able to access PCI config space before we've done a
410  * PCI bus scan and created pci_bus structures.
411  */
412 extern int raw_pci_read(unsigned int domain, unsigned int bus,
413                         unsigned int devfn, int reg, int len, u32 *val);
414 extern int raw_pci_write(unsigned int domain, unsigned int bus,
415                         unsigned int devfn, int reg, int len, u32 val);
416
417 struct pci_bus_region {
418         resource_size_t start;
419         resource_size_t end;
420 };
421
422 struct pci_dynids {
423         spinlock_t lock;            /* protects list, index */
424         struct list_head list;      /* for IDs added at runtime */
425 };
426
427 /* ---------------------------------------------------------------- */
428 /** PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
429  *  a set of callbacks in struct pci_error_handlers, then that device driver
430  *  will be notified of PCI bus errors, and will be driven to recovery
431  *  when an error occurs.
432  */
433
434 typedef unsigned int __bitwise pci_ers_result_t;
435
436 enum pci_ers_result {
437         /* no result/none/not supported in device driver */
438         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
439
440         /* Device driver can recover without slot reset */
441         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
442
443         /* Device driver wants slot to be reset. */
444         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
445
446         /* Device has completely failed, is unrecoverable */
447         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
448
449         /* Device driver is fully recovered and operational */
450         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
451 };
452
453 /* PCI bus error event callbacks */
454 struct pci_error_handlers {
455         /* PCI bus error detected on this device */
456         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
457                                            enum pci_channel_state error);
458
459         /* MMIO has been re-enabled, but not DMA */
460         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
461
462         /* PCI Express link has been reset */
463         pci_ers_result_t (*link_reset)(struct pci_dev *dev);
464
465         /* PCI slot has been reset */
466         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
467
468         /* Device driver may resume normal operations */
469         void (*resume)(struct pci_dev *dev);
470 };
471
472 /* ---------------------------------------------------------------- */
473
474 struct module;
475 struct pci_driver {
476         struct list_head node;
477         char *name;
478         const struct pci_device_id *id_table;   /* must be non-NULL for probe to be called */
479         int  (*probe)  (struct pci_dev *dev, const struct pci_device_id *id);   /* New device inserted */
480         void (*remove) (struct pci_dev *dev);   /* Device removed (NULL if not a hot-plug capable driver) */
481         int  (*suspend) (struct pci_dev *dev, pm_message_t state);      /* Device suspended */
482         int  (*suspend_late) (struct pci_dev *dev, pm_message_t state);
483         int  (*resume_early) (struct pci_dev *dev);
484         int  (*resume) (struct pci_dev *dev);                   /* Device woken up */
485         void (*shutdown) (struct pci_dev *dev);
486         struct pci_error_handlers *err_handler;
487         struct device_driver    driver;
488         struct pci_dynids dynids;
489 };
490
491 #define to_pci_driver(drv) container_of(drv, struct pci_driver, driver)
492
493 /**
494  * DEFINE_PCI_DEVICE_TABLE - macro used to describe a pci device table
495  * @_table: device table name
496  *
497  * This macro is used to create a struct pci_device_id array (a device table)
498  * in a generic manner.
499  */
500 #define DEFINE_PCI_DEVICE_TABLE(_table) \
501         const struct pci_device_id _table[] __devinitconst
502
503 /**
504  * PCI_DEVICE - macro used to describe a specific pci device
505  * @vend: the 16 bit PCI Vendor ID
506  * @dev: the 16 bit PCI Device ID
507  *
508  * This macro is used to create a struct pci_device_id that matches a
509  * specific device.  The subvendor and subdevice fields will be set to
510  * PCI_ANY_ID.
511  */
512 #define PCI_DEVICE(vend,dev) \
513         .vendor = (vend), .device = (dev), \
514         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
515
516 /**
517  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
518  * @dev_class: the class, subclass, prog-if triple for this device
519  * @dev_class_mask: the class mask for this device
520  *
521  * This macro is used to create a struct pci_device_id that matches a
522  * specific PCI class.  The vendor, device, subvendor, and subdevice
523  * fields will be set to PCI_ANY_ID.
524  */
525 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
526         .class = (dev_class), .class_mask = (dev_class_mask), \
527         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
528         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
529
530 /**
531  * PCI_VDEVICE - macro used to describe a specific pci device in short form
532  * @vendor: the vendor name
533  * @device: the 16 bit PCI Device ID
534  *
535  * This macro is used to create a struct pci_device_id that matches a
536  * specific PCI device.  The subvendor, and subdevice fields will be set
537  * to PCI_ANY_ID. The macro allows the next field to follow as the device
538  * private data.
539  */
540
541 #define PCI_VDEVICE(vendor, device)             \
542         PCI_VENDOR_ID_##vendor, (device),       \
543         PCI_ANY_ID, PCI_ANY_ID, 0, 0
544
545 /* these external functions are only available when PCI support is enabled */
546 #ifdef CONFIG_PCI
547
548 extern struct bus_type pci_bus_type;
549
550 /* Do NOT directly access these two variables, unless you are arch specific pci
551  * code, or pci core code. */
552 extern struct list_head pci_root_buses; /* list of all known PCI buses */
553 /* Some device drivers need know if pci is initiated */
554 extern int no_pci_devices(void);
555
556 void pcibios_fixup_bus(struct pci_bus *);
557 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
558 char *pcibios_setup(char *str);
559
560 /* Used only when drivers/pci/setup.c is used */
561 void pcibios_align_resource(void *, struct resource *, resource_size_t,
562                                 resource_size_t);
563 void pcibios_update_irq(struct pci_dev *, int irq);
564
565 /* Generic PCI functions used internally */
566
567 extern struct pci_bus *pci_find_bus(int domain, int busnr);
568 void pci_bus_add_devices(const struct pci_bus *bus);
569 struct pci_bus *pci_scan_bus_parented(struct device *parent, int bus,
570                                       struct pci_ops *ops, void *sysdata);
571 static inline struct pci_bus * __devinit pci_scan_bus(int bus, struct pci_ops *ops,
572                                            void *sysdata)
573 {
574         struct pci_bus *root_bus;
575         root_bus = pci_scan_bus_parented(NULL, bus, ops, sysdata);
576         if (root_bus)
577                 pci_bus_add_devices(root_bus);
578         return root_bus;
579 }
580 struct pci_bus *pci_create_bus(struct device *parent, int bus,
581                                struct pci_ops *ops, void *sysdata);
582 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
583                                 int busnr);
584 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
585                                  const char *name,
586                                  struct hotplug_slot *hotplug);
587 void pci_destroy_slot(struct pci_slot *slot);
588 void pci_renumber_slot(struct pci_slot *slot, int slot_nr);
589 int pci_scan_slot(struct pci_bus *bus, int devfn);
590 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
591 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
592 unsigned int pci_scan_child_bus(struct pci_bus *bus);
593 int __must_check pci_bus_add_device(struct pci_dev *dev);
594 void pci_read_bridge_bases(struct pci_bus *child);
595 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
596                                           struct resource *res);
597 u8 pci_swizzle_interrupt_pin(struct pci_dev *dev, u8 pin);
598 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
599 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp);
600 extern struct pci_dev *pci_dev_get(struct pci_dev *dev);
601 extern void pci_dev_put(struct pci_dev *dev);
602 extern void pci_remove_bus(struct pci_bus *b);
603 extern void pci_remove_bus_device(struct pci_dev *dev);
604 extern void pci_stop_bus_device(struct pci_dev *dev);
605 void pci_setup_cardbus(struct pci_bus *bus);
606 extern void pci_sort_breadthfirst(void);
607
608 /* Generic PCI functions exported to card drivers */
609
610 #ifdef CONFIG_PCI_LEGACY
611 struct pci_dev __deprecated *pci_find_device(unsigned int vendor,
612                                              unsigned int device,
613                                              struct pci_dev *from);
614 #endif /* CONFIG_PCI_LEGACY */
615
616 enum pci_lost_interrupt_reason {
617         PCI_LOST_IRQ_NO_INFORMATION = 0,
618         PCI_LOST_IRQ_DISABLE_MSI,
619         PCI_LOST_IRQ_DISABLE_MSIX,
620         PCI_LOST_IRQ_DISABLE_ACPI,
621 };
622 enum pci_lost_interrupt_reason pci_lost_interrupt(struct pci_dev *dev);
623 int pci_find_capability(struct pci_dev *dev, int cap);
624 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
625 int pci_find_ext_capability(struct pci_dev *dev, int cap);
626 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
627 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap);
628 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
629
630 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
631                                 struct pci_dev *from);
632 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
633                                 unsigned int ss_vendor, unsigned int ss_device,
634                                 struct pci_dev *from);
635 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
636 struct pci_dev *pci_get_bus_and_slot(unsigned int bus, unsigned int devfn);
637 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
638 int pci_dev_present(const struct pci_device_id *ids);
639
640 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
641                              int where, u8 *val);
642 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
643                              int where, u16 *val);
644 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
645                               int where, u32 *val);
646 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
647                               int where, u8 val);
648 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
649                               int where, u16 val);
650 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
651                                int where, u32 val);
652 struct pci_ops *pci_bus_set_ops(struct pci_bus *bus, struct pci_ops *ops);
653
654 static inline int pci_read_config_byte(struct pci_dev *dev, int where, u8 *val)
655 {
656         return pci_bus_read_config_byte(dev->bus, dev->devfn, where, val);
657 }
658 static inline int pci_read_config_word(struct pci_dev *dev, int where, u16 *val)
659 {
660         return pci_bus_read_config_word(dev->bus, dev->devfn, where, val);
661 }
662 static inline int pci_read_config_dword(struct pci_dev *dev, int where,
663                                         u32 *val)
664 {
665         return pci_bus_read_config_dword(dev->bus, dev->devfn, where, val);
666 }
667 static inline int pci_write_config_byte(struct pci_dev *dev, int where, u8 val)
668 {
669         return pci_bus_write_config_byte(dev->bus, dev->devfn, where, val);
670 }
671 static inline int pci_write_config_word(struct pci_dev *dev, int where, u16 val)
672 {
673         return pci_bus_write_config_word(dev->bus, dev->devfn, where, val);
674 }
675 static inline int pci_write_config_dword(struct pci_dev *dev, int where,
676                                          u32 val)
677 {
678         return pci_bus_write_config_dword(dev->bus, dev->devfn, where, val);
679 }
680
681 int __must_check pci_enable_device(struct pci_dev *dev);
682 int __must_check pci_enable_device_io(struct pci_dev *dev);
683 int __must_check pci_enable_device_mem(struct pci_dev *dev);
684 int __must_check pci_reenable_device(struct pci_dev *);
685 int __must_check pcim_enable_device(struct pci_dev *pdev);
686 void pcim_pin_device(struct pci_dev *pdev);
687
688 static inline int pci_is_enabled(struct pci_dev *pdev)
689 {
690         return (atomic_read(&pdev->enable_cnt) > 0);
691 }
692
693 static inline int pci_is_managed(struct pci_dev *pdev)
694 {
695         return pdev->is_managed;
696 }
697
698 void pci_disable_device(struct pci_dev *dev);
699 void pci_set_master(struct pci_dev *dev);
700 void pci_clear_master(struct pci_dev *dev);
701 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
702 #define HAVE_PCI_SET_MWI
703 int __must_check pci_set_mwi(struct pci_dev *dev);
704 int pci_try_set_mwi(struct pci_dev *dev);
705 void pci_clear_mwi(struct pci_dev *dev);
706 void pci_intx(struct pci_dev *dev, int enable);
707 void pci_msi_off(struct pci_dev *dev);
708 int pci_set_dma_mask(struct pci_dev *dev, u64 mask);
709 int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask);
710 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size);
711 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask);
712 int pcix_get_max_mmrbc(struct pci_dev *dev);
713 int pcix_get_mmrbc(struct pci_dev *dev);
714 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
715 int pcie_get_readrq(struct pci_dev *dev);
716 int pcie_set_readrq(struct pci_dev *dev, int rq);
717 int __pci_reset_function(struct pci_dev *dev);
718 int pci_reset_function(struct pci_dev *dev);
719 void pci_update_resource(struct pci_dev *dev, int resno);
720 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
721 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
722
723 /* ROM control related routines */
724 int pci_enable_rom(struct pci_dev *pdev);
725 void pci_disable_rom(struct pci_dev *pdev);
726 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
727 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
728 size_t pci_get_rom_size(struct pci_dev *pdev, void __iomem *rom, size_t size);
729
730 /* Power management related routines */
731 int pci_save_state(struct pci_dev *dev);
732 int pci_restore_state(struct pci_dev *dev);
733 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state);
734 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
735 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
736 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
737 void pci_pme_active(struct pci_dev *dev, bool enable);
738 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable);
739 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
740 pci_power_t pci_target_state(struct pci_dev *dev);
741 int pci_prepare_to_sleep(struct pci_dev *dev);
742 int pci_back_from_sleep(struct pci_dev *dev);
743
744 /* Functions for PCI Hotplug drivers to use */
745 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
746 #ifdef CONFIG_HOTPLUG
747 unsigned int pci_rescan_bus(struct pci_bus *bus);
748 #endif
749
750 /* Vital product data routines */
751 ssize_t pci_read_vpd(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
752 ssize_t pci_write_vpd(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
753 int pci_vpd_truncate(struct pci_dev *dev, size_t size);
754
755 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
756 void pci_bus_assign_resources(const struct pci_bus *bus);
757 void pci_bus_size_bridges(struct pci_bus *bus);
758 int pci_claim_resource(struct pci_dev *, int);
759 void pci_assign_unassigned_resources(void);
760 void pdev_enable_device(struct pci_dev *);
761 void pdev_sort_resources(struct pci_dev *, struct resource_list *);
762 int pci_enable_resources(struct pci_dev *, int mask);
763 void pci_fixup_irqs(u8 (*)(struct pci_dev *, u8 *),
764                     int (*)(struct pci_dev *, u8, u8));
765 #define HAVE_PCI_REQ_REGIONS    2
766 int __must_check pci_request_regions(struct pci_dev *, const char *);
767 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
768 void pci_release_regions(struct pci_dev *);
769 int __must_check pci_request_region(struct pci_dev *, int, const char *);
770 int __must_check pci_request_region_exclusive(struct pci_dev *, int, const char *);
771 void pci_release_region(struct pci_dev *, int);
772 int pci_request_selected_regions(struct pci_dev *, int, const char *);
773 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
774 void pci_release_selected_regions(struct pci_dev *, int);
775
776 /* drivers/pci/bus.c */
777 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
778                         struct resource *res, resource_size_t size,
779                         resource_size_t align, resource_size_t min,
780                         unsigned int type_mask,
781                         void (*alignf)(void *, struct resource *,
782                                 resource_size_t, resource_size_t),
783                         void *alignf_data);
784 void pci_enable_bridges(struct pci_bus *bus);
785
786 /* Proper probing supporting hot-pluggable devices */
787 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
788                                        const char *mod_name);
789
790 /*
791  * pci_register_driver must be a macro so that KBUILD_MODNAME can be expanded
792  */
793 #define pci_register_driver(driver)             \
794         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
795
796 void pci_unregister_driver(struct pci_driver *dev);
797 void pci_remove_behind_bridge(struct pci_dev *dev);
798 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
799 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
800                                          struct pci_dev *dev);
801 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
802                     int pass);
803
804 void pci_walk_bus(struct pci_bus *top, int (*cb)(struct pci_dev *, void *),
805                   void *userdata);
806 int pci_cfg_space_size_ext(struct pci_dev *dev);
807 int pci_cfg_space_size(struct pci_dev *dev);
808 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
809
810 int pci_set_vga_state(struct pci_dev *pdev, bool decode,
811                       unsigned int command_bits, bool change_bridge);
812 /* kmem_cache style wrapper around pci_alloc_consistent() */
813
814 #include <linux/dmapool.h>
815
816 #define pci_pool dma_pool
817 #define pci_pool_create(name, pdev, size, align, allocation) \
818                 dma_pool_create(name, &pdev->dev, size, align, allocation)
819 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
820 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
821 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
822
823 enum pci_dma_burst_strategy {
824         PCI_DMA_BURST_INFINITY, /* make bursts as large as possible,
825                                    strategy_parameter is N/A */
826         PCI_DMA_BURST_BOUNDARY, /* disconnect at every strategy_parameter
827                                    byte boundaries */
828         PCI_DMA_BURST_MULTIPLE, /* disconnect at some multiple of
829                                    strategy_parameter byte boundaries */
830 };
831
832 struct msix_entry {
833         u32     vector; /* kernel uses to write allocated vector */
834         u16     entry;  /* driver uses to specify entry, OS writes */
835 };
836
837
838 #ifndef CONFIG_PCI_MSI
839 static inline int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec)
840 {
841         return -1;
842 }
843
844 static inline void pci_msi_shutdown(struct pci_dev *dev)
845 { }
846 static inline void pci_disable_msi(struct pci_dev *dev)
847 { }
848
849 static inline int pci_msix_table_size(struct pci_dev *dev)
850 {
851         return 0;
852 }
853 static inline int pci_enable_msix(struct pci_dev *dev,
854                                   struct msix_entry *entries, int nvec)
855 {
856         return -1;
857 }
858
859 static inline void pci_msix_shutdown(struct pci_dev *dev)
860 { }
861 static inline void pci_disable_msix(struct pci_dev *dev)
862 { }
863
864 static inline void msi_remove_pci_irq_vectors(struct pci_dev *dev)
865 { }
866
867 static inline void pci_restore_msi_state(struct pci_dev *dev)
868 { }
869 static inline int pci_msi_enabled(void)
870 {
871         return 0;
872 }
873 #else
874 extern int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec);
875 extern void pci_msi_shutdown(struct pci_dev *dev);
876 extern void pci_disable_msi(struct pci_dev *dev);
877 extern int pci_msix_table_size(struct pci_dev *dev);
878 extern int pci_enable_msix(struct pci_dev *dev,
879         struct msix_entry *entries, int nvec);
880 extern void pci_msix_shutdown(struct pci_dev *dev);
881 extern void pci_disable_msix(struct pci_dev *dev);
882 extern void msi_remove_pci_irq_vectors(struct pci_dev *dev);
883 extern void pci_restore_msi_state(struct pci_dev *dev);
884 extern int pci_msi_enabled(void);
885 #endif
886
887 #ifndef CONFIG_PCIEASPM
888 static inline int pcie_aspm_enabled(void)
889 {
890         return 0;
891 }
892 #else
893 extern int pcie_aspm_enabled(void);
894 #endif
895
896 #ifndef CONFIG_PCIE_ECRC
897 static inline void pcie_set_ecrc_checking(struct pci_dev *dev)
898 {
899         return;
900 }
901 static inline void pcie_ecrc_get_policy(char *str) {};
902 #else
903 extern void pcie_set_ecrc_checking(struct pci_dev *dev);
904 extern void pcie_ecrc_get_policy(char *str);
905 #endif
906
907 #define pci_enable_msi(pdev)    pci_enable_msi_block(pdev, 1)
908
909 #ifdef CONFIG_HT_IRQ
910 /* The functions a driver should call */
911 int  ht_create_irq(struct pci_dev *dev, int idx);
912 void ht_destroy_irq(unsigned int irq);
913 #endif /* CONFIG_HT_IRQ */
914
915 extern void pci_block_user_cfg_access(struct pci_dev *dev);
916 extern void pci_unblock_user_cfg_access(struct pci_dev *dev);
917
918 /*
919  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
920  * a PCI domain is defined to be a set of PCI busses which share
921  * configuration space.
922  */
923 #ifdef CONFIG_PCI_DOMAINS
924 extern int pci_domains_supported;
925 #else
926 enum { pci_domains_supported = 0 };
927 static inline int pci_domain_nr(struct pci_bus *bus)
928 {
929         return 0;
930 }
931
932 static inline int pci_proc_domain(struct pci_bus *bus)
933 {
934         return 0;
935 }
936 #endif /* CONFIG_PCI_DOMAINS */
937
938 #else /* CONFIG_PCI is not enabled */
939
940 /*
941  *  If the system does not have PCI, clearly these return errors.  Define
942  *  these as simple inline functions to avoid hair in drivers.
943  */
944
945 #define _PCI_NOP(o, s, t) \
946         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
947                                                 int where, t val) \
948                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
949
950 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
951                                 _PCI_NOP(o, word, u16 x) \
952                                 _PCI_NOP(o, dword, u32 x)
953 _PCI_NOP_ALL(read, *)
954 _PCI_NOP_ALL(write,)
955
956 static inline struct pci_dev *pci_find_device(unsigned int vendor,
957                                               unsigned int device,
958                                               struct pci_dev *from)
959 {
960         return NULL;
961 }
962
963 static inline struct pci_dev *pci_get_device(unsigned int vendor,
964                                              unsigned int device,
965                                              struct pci_dev *from)
966 {
967         return NULL;
968 }
969
970 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
971                                              unsigned int device,
972                                              unsigned int ss_vendor,
973                                              unsigned int ss_device,
974                                              struct pci_dev *from)
975 {
976         return NULL;
977 }
978
979 static inline struct pci_dev *pci_get_class(unsigned int class,
980                                             struct pci_dev *from)
981 {
982         return NULL;
983 }
984
985 #define pci_dev_present(ids)    (0)
986 #define no_pci_devices()        (1)
987 #define pci_dev_put(dev)        do { } while (0)
988
989 static inline void pci_set_master(struct pci_dev *dev)
990 { }
991
992 static inline int pci_enable_device(struct pci_dev *dev)
993 {
994         return -EIO;
995 }
996
997 static inline void pci_disable_device(struct pci_dev *dev)
998 { }
999
1000 static inline int pci_set_dma_mask(struct pci_dev *dev, u64 mask)
1001 {
1002         return -EIO;
1003 }
1004
1005 static inline int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
1006 {
1007         return -EIO;
1008 }
1009
1010 static inline int pci_set_dma_max_seg_size(struct pci_dev *dev,
1011                                         unsigned int size)
1012 {
1013         return -EIO;
1014 }
1015
1016 static inline int pci_set_dma_seg_boundary(struct pci_dev *dev,
1017                                         unsigned long mask)
1018 {
1019         return -EIO;
1020 }
1021
1022 static inline int pci_assign_resource(struct pci_dev *dev, int i)
1023 {
1024         return -EBUSY;
1025 }
1026
1027 static inline int __pci_register_driver(struct pci_driver *drv,
1028                                         struct module *owner)
1029 {
1030         return 0;
1031 }
1032
1033 static inline int pci_register_driver(struct pci_driver *drv)
1034 {
1035         return 0;
1036 }
1037
1038 static inline void pci_unregister_driver(struct pci_driver *drv)
1039 { }
1040
1041 static inline int pci_find_capability(struct pci_dev *dev, int cap)
1042 {
1043         return 0;
1044 }
1045
1046 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
1047                                            int cap)
1048 {
1049         return 0;
1050 }
1051
1052 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
1053 {
1054         return 0;
1055 }
1056
1057 /* Power management related routines */
1058 static inline int pci_save_state(struct pci_dev *dev)
1059 {
1060         return 0;
1061 }
1062
1063 static inline int pci_restore_state(struct pci_dev *dev)
1064 {
1065         return 0;
1066 }
1067
1068 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1069 {
1070         return 0;
1071 }
1072
1073 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
1074                                            pm_message_t state)
1075 {
1076         return PCI_D0;
1077 }
1078
1079 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1080                                   int enable)
1081 {
1082         return 0;
1083 }
1084
1085 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
1086 {
1087         return -EIO;
1088 }
1089
1090 static inline void pci_release_regions(struct pci_dev *dev)
1091 { }
1092
1093 #define pci_dma_burst_advice(pdev, strat, strategy_parameter) do { } while (0)
1094
1095 static inline void pci_block_user_cfg_access(struct pci_dev *dev)
1096 { }
1097
1098 static inline void pci_unblock_user_cfg_access(struct pci_dev *dev)
1099 { }
1100
1101 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1102 { return NULL; }
1103
1104 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1105                                                 unsigned int devfn)
1106 { return NULL; }
1107
1108 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
1109                                                 unsigned int devfn)
1110 { return NULL; }
1111
1112 #endif /* CONFIG_PCI */
1113
1114 /* Include architecture-dependent settings and functions */
1115
1116 #include <asm/pci.h>
1117
1118 #ifndef PCIBIOS_MAX_MEM_32
1119 #define PCIBIOS_MAX_MEM_32 (-1)
1120 #endif
1121
1122 /* these helpers provide future and backwards compatibility
1123  * for accessing popular PCI BAR info */
1124 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1125 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1126 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1127 #define pci_resource_len(dev,bar) \
1128         ((pci_resource_start((dev), (bar)) == 0 &&      \
1129           pci_resource_end((dev), (bar)) ==             \
1130           pci_resource_start((dev), (bar))) ? 0 :       \
1131                                                         \
1132          (pci_resource_end((dev), (bar)) -              \
1133           pci_resource_start((dev), (bar)) + 1))
1134
1135 /* Similar to the helpers above, these manipulate per-pci_dev
1136  * driver-specific data.  They are really just a wrapper around
1137  * the generic device structure functions of these calls.
1138  */
1139 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1140 {
1141         return dev_get_drvdata(&pdev->dev);
1142 }
1143
1144 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1145 {
1146         dev_set_drvdata(&pdev->dev, data);
1147 }
1148
1149 /* If you want to know what to call your pci_dev, ask this function.
1150  * Again, it's a wrapper around the generic device.
1151  */
1152 static inline const char *pci_name(const struct pci_dev *pdev)
1153 {
1154         return dev_name(&pdev->dev);
1155 }
1156
1157
1158 /* Some archs don't want to expose struct resource to userland as-is
1159  * in sysfs and /proc
1160  */
1161 #ifndef HAVE_ARCH_PCI_RESOURCE_TO_USER
1162 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
1163                 const struct resource *rsrc, resource_size_t *start,
1164                 resource_size_t *end)
1165 {
1166         *start = rsrc->start;
1167         *end = rsrc->end;
1168 }
1169 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
1170
1171
1172 /*
1173  *  The world is not perfect and supplies us with broken PCI devices.
1174  *  For at least a part of these bugs we need a work-around, so both
1175  *  generic (drivers/pci/quirks.c) and per-architecture code can define
1176  *  fixup hooks to be called for particular buggy devices.
1177  */
1178
1179 struct pci_fixup {
1180         u16 vendor, device;     /* You can use PCI_ANY_ID here of course */
1181         void (*hook)(struct pci_dev *dev);
1182 };
1183
1184 enum pci_fixup_pass {
1185         pci_fixup_early,        /* Before probing BARs */
1186         pci_fixup_header,       /* After reading configuration header */
1187         pci_fixup_final,        /* Final phase of device fixups */
1188         pci_fixup_enable,       /* pci_enable_device() time */
1189         pci_fixup_resume,       /* pci_device_resume() */
1190         pci_fixup_suspend,      /* pci_device_suspend */
1191         pci_fixup_resume_early, /* pci_device_resume_early() */
1192 };
1193
1194 /* Anonymous variables would be nice... */
1195 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, hook)  \
1196         static const struct pci_fixup __pci_fixup_##name __used         \
1197         __attribute__((__section__(#section))) = { vendor, device, hook };
1198 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
1199         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1200                         vendor##device##hook, vendor, device, hook)
1201 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
1202         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1203                         vendor##device##hook, vendor, device, hook)
1204 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
1205         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1206                         vendor##device##hook, vendor, device, hook)
1207 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
1208         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1209                         vendor##device##hook, vendor, device, hook)
1210 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
1211         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1212                         resume##vendor##device##hook, vendor, device, hook)
1213 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
1214         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1215                         resume_early##vendor##device##hook, vendor, device, hook)
1216 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
1217         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1218                         suspend##vendor##device##hook, vendor, device, hook)
1219
1220
1221 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
1222
1223 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
1224 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
1225 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
1226 int pcim_iomap_regions(struct pci_dev *pdev, u16 mask, const char *name);
1227 int pcim_iomap_regions_request_all(struct pci_dev *pdev, u16 mask,
1228                                    const char *name);
1229 void pcim_iounmap_regions(struct pci_dev *pdev, u16 mask);
1230
1231 extern int pci_pci_problems;
1232 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
1233 #define PCIPCI_TRITON           2
1234 #define PCIPCI_NATOMA           4
1235 #define PCIPCI_VIAETBF          8
1236 #define PCIPCI_VSFX             16
1237 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
1238 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
1239
1240 extern unsigned long pci_cardbus_io_size;
1241 extern unsigned long pci_cardbus_mem_size;
1242
1243 int pcibios_add_platform_entries(struct pci_dev *dev);
1244 void pcibios_disable_device(struct pci_dev *dev);
1245 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
1246                                  enum pcie_reset_state state);
1247
1248 #ifdef CONFIG_PCI_MMCONFIG
1249 extern void __init pci_mmcfg_early_init(void);
1250 extern void __init pci_mmcfg_late_init(void);
1251 #else
1252 static inline void pci_mmcfg_early_init(void) { }
1253 static inline void pci_mmcfg_late_init(void) { }
1254 #endif
1255
1256 int pci_ext_cfg_avail(struct pci_dev *dev);
1257
1258 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar);
1259
1260 #ifdef CONFIG_PCI_IOV
1261 extern int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn);
1262 extern void pci_disable_sriov(struct pci_dev *dev);
1263 extern irqreturn_t pci_sriov_migration(struct pci_dev *dev);
1264 #else
1265 static inline int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn)
1266 {
1267         return -ENODEV;
1268 }
1269 static inline void pci_disable_sriov(struct pci_dev *dev)
1270 {
1271 }
1272 static inline irqreturn_t pci_sriov_migration(struct pci_dev *dev)
1273 {
1274         return IRQ_NONE;
1275 }
1276 #endif
1277
1278 #if defined(CONFIG_HOTPLUG_PCI) || defined(CONFIG_HOTPLUG_PCI_MODULE)
1279 extern void pci_hp_create_module_link(struct pci_slot *pci_slot);
1280 extern void pci_hp_remove_module_link(struct pci_slot *pci_slot);
1281 #endif
1282
1283 #endif /* __KERNEL__ */
1284 #endif /* LINUX_PCI_H */