video: tegra: nvhost header update
[linux-3.10.git] / drivers / video / tegra / host / host1x / hw_host1x02_channel.h
1 /*
2  * Copyright (c) 2012-2013, NVIDIA CORPORATION.  All rights reserved.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms and conditions of the GNU General Public License,
6  * version 2, as published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope it will be useful, but WITHOUT
9  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
10  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
11  * more details.
12  *
13  * You should have received a copy of the GNU General Public License
14  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
15  */
16 /*
17  * Function naming determines intended use:
18  *
19  *     <x>_r(void) : Returns the offset for register <x>.
20  *
21  *     <x>_o(void) : Returns the offset for element <x>.
22  *
23  *     <x>_w(void) : Returns the word offset for word (4 byte) element <x>.
24  *
25  *     <x>_<y>_s(void) : Returns size of field <y> of register <x> in bits.
26  *
27  *     <x>_<y>_f(u32 v) : Returns a value based on 'v' which has been shifted
28  *         and masked to place it at field <y> of register <x>.  This value
29  *         can be |'d with others to produce a full register value for
30  *         register <x>.
31  *
32  *     <x>_<y>_m(void) : Returns a mask for field <y> of register <x>.  This
33  *         value can be ~'d and then &'d to clear the value of field <y> for
34  *         register <x>.
35  *
36  *     <x>_<y>_<z>_f(void) : Returns the constant value <z> after being shifted
37  *         to place it at field <y> of register <x>.  This value can be |'d
38  *         with others to produce a full register value for <x>.
39  *
40  *     <x>_<y>_v(u32 r) : Returns the value of field <y> from a full register
41  *         <x> value 'r' after being shifted to place its LSB at bit 0.
42  *         This value is suitable for direct comparison with other unshifted
43  *         values appropriate for use in field <y> of register <x>.
44  *
45  *     <x>_<y>_<z>_v(void) : Returns the constant value for <z> defined for
46  *         field <y> of register <x>.  This value is suitable for direct
47  *         comparison with unshifted values appropriate for use in field <y>
48  *         of register <x>.
49  */
50 #ifndef _hw_host1x02_channel_h_
51 #define _hw_host1x02_channel_h_
52
53 static inline u32 host1x_channel_fifostat_r(void)
54 {
55         return 0x0;
56 }
57 static inline u32 host1x_channel_fifostat_cfempty_v(u32 r)
58 {
59         return (r >> 11) & 0x1;
60 }
61 static inline u32 host1x_channel_fifostat_outfentries_v(u32 r)
62 {
63         return (r >> 24) & 0x1f;
64 }
65 static inline u32 host1x_channel_inddata_r(void)
66 {
67         return 0xc;
68 }
69 static inline u32 host1x_channel_dmastart_r(void)
70 {
71         return 0x14;
72 }
73 static inline u32 host1x_channel_dmaput_r(void)
74 {
75         return 0x18;
76 }
77 static inline u32 host1x_channel_dmaget_r(void)
78 {
79         return 0x1c;
80 }
81 static inline u32 host1x_channel_dmaend_r(void)
82 {
83         return 0x20;
84 }
85 static inline u32 host1x_channel_dmactrl_r(void)
86 {
87         return 0x24;
88 }
89 static inline u32 host1x_channel_dmactrl_dmastop_f(u32 v)
90 {
91         return (v & 0x1) << 0;
92 }
93 static inline u32 host1x_channel_dmactrl_dmastop_v(u32 r)
94 {
95         return (r >> 0) & 0x1;
96 }
97 static inline u32 host1x_channel_dmactrl_dmagetrst_f(u32 v)
98 {
99         return (v & 0x1) << 1;
100 }
101 static inline u32 host1x_channel_dmactrl_dmainitget_f(u32 v)
102 {
103         return (v & 0x1) << 2;
104 }
105 static inline u32 host1x_channel_tickcount_hi_r(void)
106 {
107         return 0x90;
108 }
109 static inline u32 host1x_channel_tickcount_lo_r(void)
110 {
111         return 0x94;
112 }
113 static inline u32 host1x_channel_channelctrl_r(void)
114 {
115         return 0x98;
116 }
117 static inline u32 host1x_channel_channelctrl_enabletickcnt_f(u32 v)
118 {
119         return (v & 0x1) << 0;
120 }
121 static inline u32 host1x_channel_stallctrl_r(void)
122 {
123         return 0xa0;
124 }
125 static inline u32 host1x_channel_stallctrl_enable_channel_stall_f(u32 v)
126 {
127         return (v & 0x1) << 0;
128 }
129 static inline u32 host1x_channel_stallcount_hi_r(void)
130 {
131         return 0xa4;
132 }
133 static inline u32 host1x_channel_stallcount_lo_r(void)
134 {
135         return 0xa8;
136 }
137 static inline u32 host1x_channel_xferctrl_r(void)
138 {
139         return 0xac;
140 }
141 static inline u32 host1x_channel_xferctrl_enable_channel_xfer_f(u32 v)
142 {
143         return (v & 0x1) << 0;
144 }
145 static inline u32 host1x_channel_xfercount_hi_r(void)
146 {
147         return 0xb0;
148 }
149 static inline u32 host1x_channel_xfercount_lo_r(void)
150 {
151         return 0xb4;
152 }
153 #endif