12a7b2bec65241c60ff94f43160c7695970aacb7
[linux-3.10.git] / drivers / net / ethernet / mellanox / mlx4 / mlx4_en.h
1 /*
2  * Copyright (c) 2007 Mellanox Technologies. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  *
32  */
33
34 #ifndef _MLX4_EN_H_
35 #define _MLX4_EN_H_
36
37 #include <linux/bitops.h>
38 #include <linux/compiler.h>
39 #include <linux/list.h>
40 #include <linux/mutex.h>
41 #include <linux/netdevice.h>
42 #include <linux/if_vlan.h>
43 #include <linux/net_tstamp.h>
44 #ifdef CONFIG_MLX4_EN_DCB
45 #include <linux/dcbnl.h>
46 #endif
47 #include <linux/cpu_rmap.h>
48
49 #include <linux/mlx4/device.h>
50 #include <linux/mlx4/qp.h>
51 #include <linux/mlx4/cq.h>
52 #include <linux/mlx4/srq.h>
53 #include <linux/mlx4/doorbell.h>
54 #include <linux/mlx4/cmd.h>
55
56 #include "en_port.h"
57
58 #define DRV_NAME        "mlx4_en"
59 #define DRV_VERSION     "2.0"
60 #define DRV_RELDATE     "Dec 2011"
61
62 #define MLX4_EN_MSG_LEVEL       (NETIF_MSG_LINK | NETIF_MSG_IFDOWN)
63
64 /*
65  * Device constants
66  */
67
68
69 #define MLX4_EN_PAGE_SHIFT      12
70 #define MLX4_EN_PAGE_SIZE       (1 << MLX4_EN_PAGE_SHIFT)
71 #define DEF_RX_RINGS            16
72 #define MAX_RX_RINGS            128
73 #define MIN_RX_RINGS            4
74 #define TXBB_SIZE               64
75 #define HEADROOM                (2048 / TXBB_SIZE + 1)
76 #define STAMP_STRIDE            64
77 #define STAMP_DWORDS            (STAMP_STRIDE / 4)
78 #define STAMP_SHIFT             31
79 #define STAMP_VAL               0x7fffffff
80 #define STATS_DELAY             (HZ / 4)
81 #define SERVICE_TASK_DELAY      (HZ / 4)
82 #define MAX_NUM_OF_FS_RULES     256
83
84 #define MLX4_EN_FILTER_HASH_SHIFT 4
85 #define MLX4_EN_FILTER_EXPIRY_QUOTA 60
86
87 /* Typical TSO descriptor with 16 gather entries is 352 bytes... */
88 #define MAX_DESC_SIZE           512
89 #define MAX_DESC_TXBBS          (MAX_DESC_SIZE / TXBB_SIZE)
90
91 /*
92  * OS related constants and tunables
93  */
94
95 #define MLX4_EN_WATCHDOG_TIMEOUT        (15 * HZ)
96
97 #define MLX4_EN_ALLOC_ORDER     2
98 #define MLX4_EN_ALLOC_SIZE      (PAGE_SIZE << MLX4_EN_ALLOC_ORDER)
99
100 /* Receive fragment sizes; we use at most 4 fragments (for 9600 byte MTU
101  * and 4K allocations) */
102 enum {
103         FRAG_SZ0 = 512 - NET_IP_ALIGN,
104         FRAG_SZ1 = 1024,
105         FRAG_SZ2 = 4096,
106         FRAG_SZ3 = MLX4_EN_ALLOC_SIZE
107 };
108 #define MLX4_EN_MAX_RX_FRAGS    4
109
110 /* Maximum ring sizes */
111 #define MLX4_EN_MAX_TX_SIZE     8192
112 #define MLX4_EN_MAX_RX_SIZE     8192
113
114 /* Minimum ring size for our page-allocation scheme to work */
115 #define MLX4_EN_MIN_RX_SIZE     (MLX4_EN_ALLOC_SIZE / SMP_CACHE_BYTES)
116 #define MLX4_EN_MIN_TX_SIZE     (4096 / TXBB_SIZE)
117
118 #define MLX4_EN_SMALL_PKT_SIZE          64
119 #define MLX4_EN_MAX_TX_RING_P_UP        32
120 #define MLX4_EN_NUM_UP                  8
121 #define MLX4_EN_DEF_TX_RING_SIZE        512
122 #define MLX4_EN_DEF_RX_RING_SIZE        1024
123 #define MAX_TX_RINGS                    (MLX4_EN_MAX_TX_RING_P_UP * \
124                                          MLX4_EN_NUM_UP)
125
126 /* Target number of packets to coalesce with interrupt moderation */
127 #define MLX4_EN_RX_COAL_TARGET  44
128 #define MLX4_EN_RX_COAL_TIME    0x10
129
130 #define MLX4_EN_TX_COAL_PKTS    16
131 #define MLX4_EN_TX_COAL_TIME    0x10
132
133 #define MLX4_EN_RX_RATE_LOW             400000
134 #define MLX4_EN_RX_COAL_TIME_LOW        0
135 #define MLX4_EN_RX_RATE_HIGH            450000
136 #define MLX4_EN_RX_COAL_TIME_HIGH       128
137 #define MLX4_EN_RX_SIZE_THRESH          1024
138 #define MLX4_EN_RX_RATE_THRESH          (1000000 / MLX4_EN_RX_COAL_TIME_HIGH)
139 #define MLX4_EN_SAMPLE_INTERVAL         0
140 #define MLX4_EN_AVG_PKT_SMALL           256
141
142 #define MLX4_EN_AUTO_CONF       0xffff
143
144 #define MLX4_EN_DEF_RX_PAUSE    1
145 #define MLX4_EN_DEF_TX_PAUSE    1
146
147 /* Interval between successive polls in the Tx routine when polling is used
148    instead of interrupts (in per-core Tx rings) - should be power of 2 */
149 #define MLX4_EN_TX_POLL_MODER   16
150 #define MLX4_EN_TX_POLL_TIMEOUT (HZ / 4)
151
152 #define ETH_LLC_SNAP_SIZE       8
153
154 #define SMALL_PACKET_SIZE      (256 - NET_IP_ALIGN)
155 #define HEADER_COPY_SIZE       (128 - NET_IP_ALIGN)
156 #define MLX4_LOOPBACK_TEST_PAYLOAD (HEADER_COPY_SIZE - ETH_HLEN)
157
158 #define MLX4_EN_MIN_MTU         46
159 #define ETH_BCAST               0xffffffffffffULL
160
161 #define MLX4_EN_LOOPBACK_RETRIES        5
162 #define MLX4_EN_LOOPBACK_TIMEOUT        100
163
164 #ifdef MLX4_EN_PERF_STAT
165 /* Number of samples to 'average' */
166 #define AVG_SIZE                        128
167 #define AVG_FACTOR                      1024
168 #define NUM_PERF_STATS                  NUM_PERF_COUNTERS
169
170 #define INC_PERF_COUNTER(cnt)           (++(cnt))
171 #define ADD_PERF_COUNTER(cnt, add)      ((cnt) += (add))
172 #define AVG_PERF_COUNTER(cnt, sample) \
173         ((cnt) = ((cnt) * (AVG_SIZE - 1) + (sample) * AVG_FACTOR) / AVG_SIZE)
174 #define GET_PERF_COUNTER(cnt)           (cnt)
175 #define GET_AVG_PERF_COUNTER(cnt)       ((cnt) / AVG_FACTOR)
176
177 #else
178
179 #define NUM_PERF_STATS                  0
180 #define INC_PERF_COUNTER(cnt)           do {} while (0)
181 #define ADD_PERF_COUNTER(cnt, add)      do {} while (0)
182 #define AVG_PERF_COUNTER(cnt, sample)   do {} while (0)
183 #define GET_PERF_COUNTER(cnt)           (0)
184 #define GET_AVG_PERF_COUNTER(cnt)       (0)
185 #endif /* MLX4_EN_PERF_STAT */
186
187 /*
188  * Configurables
189  */
190
191 enum cq_type {
192         RX = 0,
193         TX = 1,
194 };
195
196
197 /*
198  * Useful macros
199  */
200 #define ROUNDUP_LOG2(x)         ilog2(roundup_pow_of_two(x))
201 #define XNOR(x, y)              (!(x) == !(y))
202
203
204 struct mlx4_en_tx_info {
205         struct sk_buff *skb;
206         u32 nr_txbb;
207         u32 nr_bytes;
208         u8 linear;
209         u8 data_offset;
210         u8 inl;
211         u8 ts_requested;
212 };
213
214
215 #define MLX4_EN_BIT_DESC_OWN    0x80000000
216 #define CTRL_SIZE       sizeof(struct mlx4_wqe_ctrl_seg)
217 #define MLX4_EN_MEMTYPE_PAD     0x100
218 #define DS_SIZE         sizeof(struct mlx4_wqe_data_seg)
219
220
221 struct mlx4_en_tx_desc {
222         struct mlx4_wqe_ctrl_seg ctrl;
223         union {
224                 struct mlx4_wqe_data_seg data; /* at least one data segment */
225                 struct mlx4_wqe_lso_seg lso;
226                 struct mlx4_wqe_inline_seg inl;
227         };
228 };
229
230 #define MLX4_EN_USE_SRQ         0x01000000
231
232 #define MLX4_EN_CX3_LOW_ID      0x1000
233 #define MLX4_EN_CX3_HIGH_ID     0x1005
234
235 struct mlx4_en_rx_alloc {
236         struct page *page;
237         dma_addr_t dma;
238         u16 offset;
239 };
240
241 struct mlx4_en_tx_ring {
242         struct mlx4_hwq_resources wqres;
243         u32 size ; /* number of TXBBs */
244         u32 size_mask;
245         u16 stride;
246         u16 cqn;        /* index of port CQ associated with this ring */
247         u32 prod;
248         u32 cons;
249         u32 buf_size;
250         u32 doorbell_qpn;
251         void *buf;
252         u16 poll_cnt;
253         struct mlx4_en_tx_info *tx_info;
254         u8 *bounce_buf;
255         u32 last_nr_txbb;
256         struct mlx4_qp qp;
257         struct mlx4_qp_context context;
258         int qpn;
259         enum mlx4_qp_state qp_state;
260         struct mlx4_srq dummy;
261         unsigned long bytes;
262         unsigned long packets;
263         unsigned long tx_csum;
264         struct mlx4_bf bf;
265         bool bf_enabled;
266         struct netdev_queue *tx_queue;
267         int hwtstamp_tx_type;
268 };
269
270 struct mlx4_en_rx_desc {
271         /* actual number of entries depends on rx ring stride */
272         struct mlx4_wqe_data_seg data[0];
273 };
274
275 struct mlx4_en_rx_ring {
276         struct mlx4_hwq_resources wqres;
277         struct mlx4_en_rx_alloc page_alloc[MLX4_EN_MAX_RX_FRAGS];
278         u32 size ;      /* number of Rx descs*/
279         u32 actual_size;
280         u32 size_mask;
281         u16 stride;
282         u16 log_stride;
283         u16 cqn;        /* index of port CQ associated with this ring */
284         u32 prod;
285         u32 cons;
286         u32 buf_size;
287         u8  fcs_del;
288         void *buf;
289         void *rx_info;
290         unsigned long bytes;
291         unsigned long packets;
292         unsigned long csum_ok;
293         unsigned long csum_none;
294         int hwtstamp_rx_filter;
295 };
296
297 struct mlx4_en_cq {
298         struct mlx4_cq          mcq;
299         struct mlx4_hwq_resources wqres;
300         int                     ring;
301         spinlock_t              lock;
302         struct net_device      *dev;
303         struct napi_struct      napi;
304         int size;
305         int buf_size;
306         unsigned vector;
307         enum cq_type is_tx;
308         u16 moder_time;
309         u16 moder_cnt;
310         struct mlx4_cqe *buf;
311 #define MLX4_EN_OPCODE_ERROR    0x1e
312 };
313
314 struct mlx4_en_port_profile {
315         u32 flags;
316         u32 tx_ring_num;
317         u32 rx_ring_num;
318         u32 tx_ring_size;
319         u32 rx_ring_size;
320         u8 rx_pause;
321         u8 rx_ppp;
322         u8 tx_pause;
323         u8 tx_ppp;
324         int rss_rings;
325 };
326
327 struct mlx4_en_profile {
328         int rss_xor;
329         int udp_rss;
330         u8 rss_mask;
331         u32 active_ports;
332         u32 small_pkt_int;
333         u8 no_reset;
334         u8 num_tx_rings_p_up;
335         struct mlx4_en_port_profile prof[MLX4_MAX_PORTS + 1];
336 };
337
338 struct mlx4_en_dev {
339         struct mlx4_dev         *dev;
340         struct pci_dev          *pdev;
341         struct mutex            state_lock;
342         struct net_device       *pndev[MLX4_MAX_PORTS + 1];
343         u32                     port_cnt;
344         bool                    device_up;
345         struct mlx4_en_profile  profile;
346         u32                     LSO_support;
347         struct workqueue_struct *workqueue;
348         struct device           *dma_device;
349         void __iomem            *uar_map;
350         struct mlx4_uar         priv_uar;
351         struct mlx4_mr          mr;
352         u32                     priv_pdn;
353         spinlock_t              uar_lock;
354         u8                      mac_removed[MLX4_MAX_PORTS + 1];
355         struct cyclecounter     cycles;
356         struct timecounter      clock;
357         unsigned long           last_overflow_check;
358         unsigned long           overflow_period;
359 };
360
361
362 struct mlx4_en_rss_map {
363         int base_qpn;
364         struct mlx4_qp qps[MAX_RX_RINGS];
365         enum mlx4_qp_state state[MAX_RX_RINGS];
366         struct mlx4_qp indir_qp;
367         enum mlx4_qp_state indir_state;
368 };
369
370 struct mlx4_en_port_state {
371         int link_state;
372         int link_speed;
373         int transciver;
374 };
375
376 struct mlx4_en_pkt_stats {
377         unsigned long broadcast;
378         unsigned long rx_prio[8];
379         unsigned long tx_prio[8];
380 #define NUM_PKT_STATS           17
381 };
382
383 struct mlx4_en_port_stats {
384         unsigned long tso_packets;
385         unsigned long queue_stopped;
386         unsigned long wake_queue;
387         unsigned long tx_timeout;
388         unsigned long rx_alloc_failed;
389         unsigned long rx_chksum_good;
390         unsigned long rx_chksum_none;
391         unsigned long tx_chksum_offload;
392 #define NUM_PORT_STATS          8
393 };
394
395 struct mlx4_en_perf_stats {
396         u32 tx_poll;
397         u64 tx_pktsz_avg;
398         u32 inflight_avg;
399         u16 tx_coal_avg;
400         u16 rx_coal_avg;
401         u32 napi_quota;
402 #define NUM_PERF_COUNTERS               6
403 };
404
405 enum mlx4_en_mclist_act {
406         MCLIST_NONE,
407         MCLIST_REM,
408         MCLIST_ADD,
409 };
410
411 struct mlx4_en_mc_list {
412         struct list_head        list;
413         enum mlx4_en_mclist_act action;
414         u8                      addr[ETH_ALEN];
415         u64                     reg_id;
416 };
417
418 struct mlx4_en_frag_info {
419         u16 frag_size;
420         u16 frag_prefix_size;
421         u16 frag_stride;
422         u16 frag_align;
423         u16 last_offset;
424
425 };
426
427 #ifdef CONFIG_MLX4_EN_DCB
428 /* Minimal TC BW - setting to 0 will block traffic */
429 #define MLX4_EN_BW_MIN 1
430 #define MLX4_EN_BW_MAX 100 /* Utilize 100% of the line */
431
432 #define MLX4_EN_TC_ETS 7
433
434 #endif
435
436 struct ethtool_flow_id {
437         struct list_head list;
438         struct ethtool_rx_flow_spec flow_spec;
439         u64 id;
440 };
441
442 enum {
443         MLX4_EN_FLAG_PROMISC            = (1 << 0),
444         MLX4_EN_FLAG_MC_PROMISC         = (1 << 1),
445         /* whether we need to enable hardware loopback by putting dmac
446          * in Tx WQE
447          */
448         MLX4_EN_FLAG_ENABLE_HW_LOOPBACK = (1 << 2),
449         /* whether we need to drop packets that hardware loopback-ed */
450         MLX4_EN_FLAG_RX_FILTER_NEEDED   = (1 << 3),
451         MLX4_EN_FLAG_FORCE_PROMISC      = (1 << 4)
452 };
453
454 #define MLX4_EN_MAC_HASH_SIZE (1 << BITS_PER_BYTE)
455 #define MLX4_EN_MAC_HASH_IDX 5
456
457 struct mlx4_en_priv {
458         struct mlx4_en_dev *mdev;
459         struct mlx4_en_port_profile *prof;
460         struct net_device *dev;
461         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
462         struct net_device_stats stats;
463         struct net_device_stats ret_stats;
464         struct mlx4_en_port_state port_state;
465         spinlock_t stats_lock;
466         struct ethtool_flow_id ethtool_rules[MAX_NUM_OF_FS_RULES];
467         /* To allow rules removal while port is going down */
468         struct list_head ethtool_list;
469
470         unsigned long last_moder_packets[MAX_RX_RINGS];
471         unsigned long last_moder_tx_packets;
472         unsigned long last_moder_bytes[MAX_RX_RINGS];
473         unsigned long last_moder_jiffies;
474         int last_moder_time[MAX_RX_RINGS];
475         u16 rx_usecs;
476         u16 rx_frames;
477         u16 tx_usecs;
478         u16 tx_frames;
479         u32 pkt_rate_low;
480         u16 rx_usecs_low;
481         u32 pkt_rate_high;
482         u16 rx_usecs_high;
483         u16 sample_interval;
484         u16 adaptive_rx_coal;
485         u32 msg_enable;
486         u32 loopback_ok;
487         u32 validate_loopback;
488
489         struct mlx4_hwq_resources res;
490         int link_state;
491         int last_link_state;
492         bool port_up;
493         int port;
494         int registered;
495         int allocated;
496         int stride;
497         unsigned char prev_mac[ETH_ALEN + 2];
498         int mac_index;
499         unsigned max_mtu;
500         int base_qpn;
501         int cqe_factor;
502
503         struct mlx4_en_rss_map rss_map;
504         __be32 ctrl_flags;
505         u32 flags;
506         u8 num_tx_rings_p_up;
507         u32 tx_ring_num;
508         u32 rx_ring_num;
509         u32 rx_skb_size;
510         struct mlx4_en_frag_info frag_info[MLX4_EN_MAX_RX_FRAGS];
511         u16 num_frags;
512         u16 log_rx_info;
513
514         struct mlx4_en_tx_ring *tx_ring;
515         struct mlx4_en_rx_ring rx_ring[MAX_RX_RINGS];
516         struct mlx4_en_cq *tx_cq;
517         struct mlx4_en_cq rx_cq[MAX_RX_RINGS];
518         struct mlx4_qp drop_qp;
519         struct work_struct rx_mode_task;
520         struct work_struct watchdog_task;
521         struct work_struct linkstate_task;
522         struct delayed_work stats_task;
523         struct delayed_work service_task;
524         struct mlx4_en_perf_stats pstats;
525         struct mlx4_en_pkt_stats pkstats;
526         struct mlx4_en_port_stats port_stats;
527         u64 stats_bitmap;
528         struct list_head mc_list;
529         struct list_head curr_list;
530         u64 broadcast_id;
531         struct mlx4_en_stat_out_mbox hw_stats;
532         int vids[128];
533         bool wol;
534         struct device *ddev;
535         int base_tx_qpn;
536         struct hlist_head mac_hash[MLX4_EN_MAC_HASH_SIZE];
537         struct hwtstamp_config hwtstamp_config;
538
539 #ifdef CONFIG_MLX4_EN_DCB
540         struct ieee_ets ets;
541         u16 maxrate[IEEE_8021QAZ_MAX_TCS];
542 #endif
543 #ifdef CONFIG_RFS_ACCEL
544         spinlock_t filters_lock;
545         int last_filter_id;
546         struct list_head filters;
547         struct hlist_head filter_hash[1 << MLX4_EN_FILTER_HASH_SHIFT];
548 #endif
549
550 };
551
552 enum mlx4_en_wol {
553         MLX4_EN_WOL_MAGIC = (1ULL << 61),
554         MLX4_EN_WOL_ENABLED = (1ULL << 62),
555 };
556
557 struct mlx4_mac_entry {
558         struct hlist_node hlist;
559         unsigned char mac[ETH_ALEN + 2];
560         u64 reg_id;
561         struct rcu_head rcu;
562 };
563
564 #define MLX4_EN_WOL_DO_MODIFY (1ULL << 63)
565
566 void mlx4_en_update_loopback_state(struct net_device *dev,
567                                    netdev_features_t features);
568
569 void mlx4_en_destroy_netdev(struct net_device *dev);
570 int mlx4_en_init_netdev(struct mlx4_en_dev *mdev, int port,
571                         struct mlx4_en_port_profile *prof);
572
573 int mlx4_en_start_port(struct net_device *dev);
574 void mlx4_en_stop_port(struct net_device *dev, int detach);
575
576 void mlx4_en_free_resources(struct mlx4_en_priv *priv);
577 int mlx4_en_alloc_resources(struct mlx4_en_priv *priv);
578
579 int mlx4_en_create_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq,
580                       int entries, int ring, enum cq_type mode);
581 void mlx4_en_destroy_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq);
582 int mlx4_en_activate_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq,
583                         int cq_idx);
584 void mlx4_en_deactivate_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq);
585 int mlx4_en_set_cq_moder(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq);
586 int mlx4_en_arm_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq);
587
588 void mlx4_en_tx_irq(struct mlx4_cq *mcq);
589 u16 mlx4_en_select_queue(struct net_device *dev, struct sk_buff *skb);
590 netdev_tx_t mlx4_en_xmit(struct sk_buff *skb, struct net_device *dev);
591
592 int mlx4_en_create_tx_ring(struct mlx4_en_priv *priv, struct mlx4_en_tx_ring *ring,
593                            int qpn, u32 size, u16 stride);
594 void mlx4_en_destroy_tx_ring(struct mlx4_en_priv *priv, struct mlx4_en_tx_ring *ring);
595 int mlx4_en_activate_tx_ring(struct mlx4_en_priv *priv,
596                              struct mlx4_en_tx_ring *ring,
597                              int cq, int user_prio);
598 void mlx4_en_deactivate_tx_ring(struct mlx4_en_priv *priv,
599                                 struct mlx4_en_tx_ring *ring);
600
601 int mlx4_en_create_rx_ring(struct mlx4_en_priv *priv,
602                            struct mlx4_en_rx_ring *ring,
603                            u32 size, u16 stride);
604 void mlx4_en_destroy_rx_ring(struct mlx4_en_priv *priv,
605                              struct mlx4_en_rx_ring *ring,
606                              u32 size, u16 stride);
607 int mlx4_en_activate_rx_rings(struct mlx4_en_priv *priv);
608 void mlx4_en_deactivate_rx_ring(struct mlx4_en_priv *priv,
609                                 struct mlx4_en_rx_ring *ring);
610 int mlx4_en_process_rx_cq(struct net_device *dev,
611                           struct mlx4_en_cq *cq,
612                           int budget);
613 int mlx4_en_poll_rx_cq(struct napi_struct *napi, int budget);
614 void mlx4_en_fill_qp_context(struct mlx4_en_priv *priv, int size, int stride,
615                 int is_tx, int rss, int qpn, int cqn, int user_prio,
616                 struct mlx4_qp_context *context);
617 void mlx4_en_sqp_event(struct mlx4_qp *qp, enum mlx4_event event);
618 int mlx4_en_map_buffer(struct mlx4_buf *buf);
619 void mlx4_en_unmap_buffer(struct mlx4_buf *buf);
620
621 void mlx4_en_calc_rx_buf(struct net_device *dev);
622 int mlx4_en_config_rss_steer(struct mlx4_en_priv *priv);
623 void mlx4_en_release_rss_steer(struct mlx4_en_priv *priv);
624 int mlx4_en_create_drop_qp(struct mlx4_en_priv *priv);
625 void mlx4_en_destroy_drop_qp(struct mlx4_en_priv *priv);
626 int mlx4_en_free_tx_buf(struct net_device *dev, struct mlx4_en_tx_ring *ring);
627 void mlx4_en_rx_irq(struct mlx4_cq *mcq);
628
629 int mlx4_SET_MCAST_FLTR(struct mlx4_dev *dev, u8 port, u64 mac, u64 clear, u8 mode);
630 int mlx4_SET_VLAN_FLTR(struct mlx4_dev *dev, struct mlx4_en_priv *priv);
631
632 int mlx4_en_DUMP_ETH_STATS(struct mlx4_en_dev *mdev, u8 port, u8 reset);
633 int mlx4_en_QUERY_PORT(struct mlx4_en_dev *mdev, u8 port);
634
635 #ifdef CONFIG_MLX4_EN_DCB
636 extern const struct dcbnl_rtnl_ops mlx4_en_dcbnl_ops;
637 extern const struct dcbnl_rtnl_ops mlx4_en_dcbnl_pfc_ops;
638 #endif
639
640 int mlx4_en_setup_tc(struct net_device *dev, u8 up);
641
642 #ifdef CONFIG_RFS_ACCEL
643 void mlx4_en_cleanup_filters(struct mlx4_en_priv *priv,
644                              struct mlx4_en_rx_ring *rx_ring);
645 #endif
646
647 #define MLX4_EN_NUM_SELF_TEST   5
648 void mlx4_en_ex_selftest(struct net_device *dev, u32 *flags, u64 *buf);
649 u64 mlx4_en_mac_to_u64(u8 *addr);
650 void mlx4_en_ptp_overflow_check(struct mlx4_en_dev *mdev);
651
652 /*
653  * Functions for time stamping
654  */
655 u64 mlx4_en_get_cqe_ts(struct mlx4_cqe *cqe);
656 void mlx4_en_fill_hwtstamps(struct mlx4_en_dev *mdev,
657                             struct skb_shared_hwtstamps *hwts,
658                             u64 timestamp);
659 void mlx4_en_init_timestamp(struct mlx4_en_dev *mdev);
660 int mlx4_en_timestamp_config(struct net_device *dev,
661                              int tx_type,
662                              int rx_filter);
663
664 /* Globals
665  */
666 extern const struct ethtool_ops mlx4_en_ethtool_ops;
667
668
669
670 /*
671  * printk / logging functions
672  */
673
674 __printf(3, 4)
675 int en_print(const char *level, const struct mlx4_en_priv *priv,
676              const char *format, ...);
677
678 #define en_dbg(mlevel, priv, format, arg...)                    \
679 do {                                                            \
680         if (NETIF_MSG_##mlevel & priv->msg_enable)              \
681                 en_print(KERN_DEBUG, priv, format, ##arg);      \
682 } while (0)
683 #define en_warn(priv, format, arg...)                   \
684         en_print(KERN_WARNING, priv, format, ##arg)
685 #define en_err(priv, format, arg...)                    \
686         en_print(KERN_ERR, priv, format, ##arg)
687 #define en_info(priv, format, arg...)                   \
688         en_print(KERN_INFO, priv, format, ## arg)
689
690 #define mlx4_err(mdev, format, arg...)                  \
691         pr_err("%s %s: " format, DRV_NAME,              \
692                dev_name(&mdev->pdev->dev), ##arg)
693 #define mlx4_info(mdev, format, arg...)                 \
694         pr_info("%s %s: " format, DRV_NAME,             \
695                 dev_name(&mdev->pdev->dev), ##arg)
696 #define mlx4_warn(mdev, format, arg...)                 \
697         pr_warning("%s %s: " format, DRV_NAME,          \
698                    dev_name(&mdev->pdev->dev), ##arg)
699
700 #endif