Merge branch 'master' of master.kernel.org:/pub/scm/linux/kernel/git/davem/net-2.6
[linux-3.10.git] / drivers / net / atlx / atl2.c
1 /*
2  * Copyright(c) 2006 - 2007 Atheros Corporation. All rights reserved.
3  * Copyright(c) 2007 - 2008 Chris Snook <csnook@redhat.com>
4  *
5  * Derived from Intel e1000 driver
6  * Copyright(c) 1999 - 2005 Intel Corporation. All rights reserved.
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms of the GNU General Public License as published by the Free
10  * Software Foundation; either version 2 of the License, or (at your option)
11  * any later version.
12  *
13  * This program is distributed in the hope that it will be useful, but WITHOUT
14  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
15  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
16  * more details.
17  *
18  * You should have received a copy of the GNU General Public License along with
19  * this program; if not, write to the Free Software Foundation, Inc., 59
20  * Temple Place - Suite 330, Boston, MA  02111-1307, USA.
21  */
22
23 #include <asm/atomic.h>
24 #include <linux/crc32.h>
25 #include <linux/dma-mapping.h>
26 #include <linux/etherdevice.h>
27 #include <linux/ethtool.h>
28 #include <linux/hardirq.h>
29 #include <linux/if_vlan.h>
30 #include <linux/in.h>
31 #include <linux/interrupt.h>
32 #include <linux/ip.h>
33 #include <linux/irqflags.h>
34 #include <linux/irqreturn.h>
35 #include <linux/mii.h>
36 #include <linux/net.h>
37 #include <linux/netdevice.h>
38 #include <linux/pci.h>
39 #include <linux/pci_ids.h>
40 #include <linux/pm.h>
41 #include <linux/skbuff.h>
42 #include <linux/spinlock.h>
43 #include <linux/string.h>
44 #include <linux/tcp.h>
45 #include <linux/timer.h>
46 #include <linux/types.h>
47 #include <linux/workqueue.h>
48
49 #include "atl2.h"
50
51 #define ATL2_DRV_VERSION "2.2.3"
52
53 static char atl2_driver_name[] = "atl2";
54 static const char atl2_driver_string[] = "Atheros(R) L2 Ethernet Driver";
55 static char atl2_copyright[] = "Copyright (c) 2007 Atheros Corporation.";
56 static char atl2_driver_version[] = ATL2_DRV_VERSION;
57
58 MODULE_AUTHOR("Atheros Corporation <xiong.huang@atheros.com>, Chris Snook <csnook@redhat.com>");
59 MODULE_DESCRIPTION("Atheros Fast Ethernet Network Driver");
60 MODULE_LICENSE("GPL");
61 MODULE_VERSION(ATL2_DRV_VERSION);
62
63 /*
64  * atl2_pci_tbl - PCI Device ID Table
65  */
66 static struct pci_device_id atl2_pci_tbl[] = {
67         {PCI_DEVICE(PCI_VENDOR_ID_ATTANSIC, PCI_DEVICE_ID_ATTANSIC_L2)},
68         /* required last entry */
69         {0,}
70 };
71 MODULE_DEVICE_TABLE(pci, atl2_pci_tbl);
72
73 static void atl2_set_ethtool_ops(struct net_device *netdev);
74
75 static void atl2_check_options(struct atl2_adapter *adapter);
76
77 /*
78  * atl2_sw_init - Initialize general software structures (struct atl2_adapter)
79  * @adapter: board private structure to initialize
80  *
81  * atl2_sw_init initializes the Adapter private data structure.
82  * Fields are initialized based on PCI device information and
83  * OS network device settings (MTU size).
84  */
85 static int __devinit atl2_sw_init(struct atl2_adapter *adapter)
86 {
87         struct atl2_hw *hw = &adapter->hw;
88         struct pci_dev *pdev = adapter->pdev;
89
90         /* PCI config space info */
91         hw->vendor_id = pdev->vendor;
92         hw->device_id = pdev->device;
93         hw->subsystem_vendor_id = pdev->subsystem_vendor;
94         hw->subsystem_id = pdev->subsystem_device;
95
96         pci_read_config_byte(pdev, PCI_REVISION_ID, &hw->revision_id);
97         pci_read_config_word(pdev, PCI_COMMAND, &hw->pci_cmd_word);
98
99         adapter->wol = 0;
100         adapter->ict = 50000;  /* ~100ms */
101         adapter->link_speed = SPEED_0;   /* hardware init */
102         adapter->link_duplex = FULL_DUPLEX;
103
104         hw->phy_configured = false;
105         hw->preamble_len = 7;
106         hw->ipgt = 0x60;
107         hw->min_ifg = 0x50;
108         hw->ipgr1 = 0x40;
109         hw->ipgr2 = 0x60;
110         hw->retry_buf = 2;
111         hw->max_retry = 0xf;
112         hw->lcol = 0x37;
113         hw->jam_ipg = 7;
114         hw->fc_rxd_hi = 0;
115         hw->fc_rxd_lo = 0;
116         hw->max_frame_size = adapter->netdev->mtu;
117
118         spin_lock_init(&adapter->stats_lock);
119
120         set_bit(__ATL2_DOWN, &adapter->flags);
121
122         return 0;
123 }
124
125 /*
126  * atl2_set_multi - Multicast and Promiscuous mode set
127  * @netdev: network interface device structure
128  *
129  * The set_multi entry point is called whenever the multicast address
130  * list or the network interface flags are updated.  This routine is
131  * responsible for configuring the hardware for proper multicast,
132  * promiscuous mode, and all-multi behavior.
133  */
134 static void atl2_set_multi(struct net_device *netdev)
135 {
136         struct atl2_adapter *adapter = netdev_priv(netdev);
137         struct atl2_hw *hw = &adapter->hw;
138         struct dev_mc_list *mc_ptr;
139         u32 rctl;
140         u32 hash_value;
141
142         /* Check for Promiscuous and All Multicast modes */
143         rctl = ATL2_READ_REG(hw, REG_MAC_CTRL);
144
145         if (netdev->flags & IFF_PROMISC) {
146                 rctl |= MAC_CTRL_PROMIS_EN;
147         } else if (netdev->flags & IFF_ALLMULTI) {
148                 rctl |= MAC_CTRL_MC_ALL_EN;
149                 rctl &= ~MAC_CTRL_PROMIS_EN;
150         } else
151                 rctl &= ~(MAC_CTRL_PROMIS_EN | MAC_CTRL_MC_ALL_EN);
152
153         ATL2_WRITE_REG(hw, REG_MAC_CTRL, rctl);
154
155         /* clear the old settings from the multicast hash table */
156         ATL2_WRITE_REG(hw, REG_RX_HASH_TABLE, 0);
157         ATL2_WRITE_REG_ARRAY(hw, REG_RX_HASH_TABLE, 1, 0);
158
159         /* comoute mc addresses' hash value ,and put it into hash table */
160         for (mc_ptr = netdev->mc_list; mc_ptr; mc_ptr = mc_ptr->next) {
161                 hash_value = atl2_hash_mc_addr(hw, mc_ptr->dmi_addr);
162                 atl2_hash_set(hw, hash_value);
163         }
164 }
165
166 static void init_ring_ptrs(struct atl2_adapter *adapter)
167 {
168         /* Read / Write Ptr Initialize: */
169         adapter->txd_write_ptr = 0;
170         atomic_set(&adapter->txd_read_ptr, 0);
171
172         adapter->rxd_read_ptr = 0;
173         adapter->rxd_write_ptr = 0;
174
175         atomic_set(&adapter->txs_write_ptr, 0);
176         adapter->txs_next_clear = 0;
177 }
178
179 /*
180  * atl2_configure - Configure Transmit&Receive Unit after Reset
181  * @adapter: board private structure
182  *
183  * Configure the Tx /Rx unit of the MAC after a reset.
184  */
185 static int atl2_configure(struct atl2_adapter *adapter)
186 {
187         struct atl2_hw *hw = &adapter->hw;
188         u32 value;
189
190         /* clear interrupt status */
191         ATL2_WRITE_REG(&adapter->hw, REG_ISR, 0xffffffff);
192
193         /* set MAC Address */
194         value = (((u32)hw->mac_addr[2]) << 24) |
195                 (((u32)hw->mac_addr[3]) << 16) |
196                 (((u32)hw->mac_addr[4]) << 8) |
197                 (((u32)hw->mac_addr[5]));
198         ATL2_WRITE_REG(hw, REG_MAC_STA_ADDR, value);
199         value = (((u32)hw->mac_addr[0]) << 8) |
200                 (((u32)hw->mac_addr[1]));
201         ATL2_WRITE_REG(hw, (REG_MAC_STA_ADDR+4), value);
202
203         /* HI base address */
204         ATL2_WRITE_REG(hw, REG_DESC_BASE_ADDR_HI,
205                 (u32)((adapter->ring_dma & 0xffffffff00000000ULL) >> 32));
206
207         /* LO base address */
208         ATL2_WRITE_REG(hw, REG_TXD_BASE_ADDR_LO,
209                 (u32)(adapter->txd_dma & 0x00000000ffffffffULL));
210         ATL2_WRITE_REG(hw, REG_TXS_BASE_ADDR_LO,
211                 (u32)(adapter->txs_dma & 0x00000000ffffffffULL));
212         ATL2_WRITE_REG(hw, REG_RXD_BASE_ADDR_LO,
213                 (u32)(adapter->rxd_dma & 0x00000000ffffffffULL));
214
215         /* element count */
216         ATL2_WRITE_REGW(hw, REG_TXD_MEM_SIZE, (u16)(adapter->txd_ring_size/4));
217         ATL2_WRITE_REGW(hw, REG_TXS_MEM_SIZE, (u16)adapter->txs_ring_size);
218         ATL2_WRITE_REGW(hw, REG_RXD_BUF_NUM,  (u16)adapter->rxd_ring_size);
219
220         /* config Internal SRAM */
221 /*
222     ATL2_WRITE_REGW(hw, REG_SRAM_TXRAM_END, sram_tx_end);
223     ATL2_WRITE_REGW(hw, REG_SRAM_TXRAM_END, sram_rx_end);
224 */
225
226         /* config IPG/IFG */
227         value = (((u32)hw->ipgt & MAC_IPG_IFG_IPGT_MASK) <<
228                 MAC_IPG_IFG_IPGT_SHIFT) |
229                 (((u32)hw->min_ifg & MAC_IPG_IFG_MIFG_MASK) <<
230                 MAC_IPG_IFG_MIFG_SHIFT) |
231                 (((u32)hw->ipgr1 & MAC_IPG_IFG_IPGR1_MASK) <<
232                 MAC_IPG_IFG_IPGR1_SHIFT)|
233                 (((u32)hw->ipgr2 & MAC_IPG_IFG_IPGR2_MASK) <<
234                 MAC_IPG_IFG_IPGR2_SHIFT);
235         ATL2_WRITE_REG(hw, REG_MAC_IPG_IFG, value);
236
237         /* config  Half-Duplex Control */
238         value = ((u32)hw->lcol & MAC_HALF_DUPLX_CTRL_LCOL_MASK) |
239                 (((u32)hw->max_retry & MAC_HALF_DUPLX_CTRL_RETRY_MASK) <<
240                 MAC_HALF_DUPLX_CTRL_RETRY_SHIFT) |
241                 MAC_HALF_DUPLX_CTRL_EXC_DEF_EN |
242                 (0xa << MAC_HALF_DUPLX_CTRL_ABEBT_SHIFT) |
243                 (((u32)hw->jam_ipg & MAC_HALF_DUPLX_CTRL_JAMIPG_MASK) <<
244                 MAC_HALF_DUPLX_CTRL_JAMIPG_SHIFT);
245         ATL2_WRITE_REG(hw, REG_MAC_HALF_DUPLX_CTRL, value);
246
247         /* set Interrupt Moderator Timer */
248         ATL2_WRITE_REGW(hw, REG_IRQ_MODU_TIMER_INIT, adapter->imt);
249         ATL2_WRITE_REG(hw, REG_MASTER_CTRL, MASTER_CTRL_ITIMER_EN);
250
251         /* set Interrupt Clear Timer */
252         ATL2_WRITE_REGW(hw, REG_CMBDISDMA_TIMER, adapter->ict);
253
254         /* set MTU */
255         ATL2_WRITE_REG(hw, REG_MTU, adapter->netdev->mtu +
256                 ENET_HEADER_SIZE + VLAN_SIZE + ETHERNET_FCS_SIZE);
257
258         /* 1590 */
259         ATL2_WRITE_REG(hw, REG_TX_CUT_THRESH, 0x177);
260
261         /* flow control */
262         ATL2_WRITE_REGW(hw, REG_PAUSE_ON_TH, hw->fc_rxd_hi);
263         ATL2_WRITE_REGW(hw, REG_PAUSE_OFF_TH, hw->fc_rxd_lo);
264
265         /* Init mailbox */
266         ATL2_WRITE_REGW(hw, REG_MB_TXD_WR_IDX, (u16)adapter->txd_write_ptr);
267         ATL2_WRITE_REGW(hw, REG_MB_RXD_RD_IDX, (u16)adapter->rxd_read_ptr);
268
269         /* enable DMA read/write */
270         ATL2_WRITE_REGB(hw, REG_DMAR, DMAR_EN);
271         ATL2_WRITE_REGB(hw, REG_DMAW, DMAW_EN);
272
273         value = ATL2_READ_REG(&adapter->hw, REG_ISR);
274         if ((value & ISR_PHY_LINKDOWN) != 0)
275                 value = 1; /* config failed */
276         else
277                 value = 0;
278
279         /* clear all interrupt status */
280         ATL2_WRITE_REG(&adapter->hw, REG_ISR, 0x3fffffff);
281         ATL2_WRITE_REG(&adapter->hw, REG_ISR, 0);
282         return value;
283 }
284
285 /*
286  * atl2_setup_ring_resources - allocate Tx / RX descriptor resources
287  * @adapter: board private structure
288  *
289  * Return 0 on success, negative on failure
290  */
291 static s32 atl2_setup_ring_resources(struct atl2_adapter *adapter)
292 {
293         struct pci_dev *pdev = adapter->pdev;
294         int size;
295         u8 offset = 0;
296
297         /* real ring DMA buffer */
298         adapter->ring_size = size =
299                 adapter->txd_ring_size * 1 + 7 +        /* dword align */
300                 adapter->txs_ring_size * 4 + 7 +        /* dword align */
301                 adapter->rxd_ring_size * 1536 + 127;    /* 128bytes align */
302
303         adapter->ring_vir_addr = pci_alloc_consistent(pdev, size,
304                 &adapter->ring_dma);
305         if (!adapter->ring_vir_addr)
306                 return -ENOMEM;
307         memset(adapter->ring_vir_addr, 0, adapter->ring_size);
308
309         /* Init TXD Ring */
310         adapter->txd_dma = adapter->ring_dma ;
311         offset = (adapter->txd_dma & 0x7) ? (8 - (adapter->txd_dma & 0x7)) : 0;
312         adapter->txd_dma += offset;
313         adapter->txd_ring = (struct tx_pkt_header *) (adapter->ring_vir_addr +
314                 offset);
315
316         /* Init TXS Ring */
317         adapter->txs_dma = adapter->txd_dma + adapter->txd_ring_size;
318         offset = (adapter->txs_dma & 0x7) ? (8 - (adapter->txs_dma & 0x7)) : 0;
319         adapter->txs_dma += offset;
320         adapter->txs_ring = (struct tx_pkt_status *)
321                 (((u8 *)adapter->txd_ring) + (adapter->txd_ring_size + offset));
322
323         /* Init RXD Ring */
324         adapter->rxd_dma = adapter->txs_dma + adapter->txs_ring_size * 4;
325         offset = (adapter->rxd_dma & 127) ?
326                 (128 - (adapter->rxd_dma & 127)) : 0;
327         if (offset > 7)
328                 offset -= 8;
329         else
330                 offset += (128 - 8);
331
332         adapter->rxd_dma += offset;
333         adapter->rxd_ring = (struct rx_desc *) (((u8 *)adapter->txs_ring) +
334                 (adapter->txs_ring_size * 4 + offset));
335
336 /*
337  * Read / Write Ptr Initialize:
338  *      init_ring_ptrs(adapter);
339  */
340         return 0;
341 }
342
343 /*
344  * atl2_irq_enable - Enable default interrupt generation settings
345  * @adapter: board private structure
346  */
347 static inline void atl2_irq_enable(struct atl2_adapter *adapter)
348 {
349         ATL2_WRITE_REG(&adapter->hw, REG_IMR, IMR_NORMAL_MASK);
350         ATL2_WRITE_FLUSH(&adapter->hw);
351 }
352
353 /*
354  * atl2_irq_disable - Mask off interrupt generation on the NIC
355  * @adapter: board private structure
356  */
357 static inline void atl2_irq_disable(struct atl2_adapter *adapter)
358 {
359     ATL2_WRITE_REG(&adapter->hw, REG_IMR, 0);
360     ATL2_WRITE_FLUSH(&adapter->hw);
361     synchronize_irq(adapter->pdev->irq);
362 }
363
364 #ifdef NETIF_F_HW_VLAN_TX
365 static void atl2_vlan_rx_register(struct net_device *netdev,
366         struct vlan_group *grp)
367 {
368         struct atl2_adapter *adapter = netdev_priv(netdev);
369         u32 ctrl;
370
371         atl2_irq_disable(adapter);
372         adapter->vlgrp = grp;
373
374         if (grp) {
375                 /* enable VLAN tag insert/strip */
376                 ctrl = ATL2_READ_REG(&adapter->hw, REG_MAC_CTRL);
377                 ctrl |= MAC_CTRL_RMV_VLAN;
378                 ATL2_WRITE_REG(&adapter->hw, REG_MAC_CTRL, ctrl);
379         } else {
380                 /* disable VLAN tag insert/strip */
381                 ctrl = ATL2_READ_REG(&adapter->hw, REG_MAC_CTRL);
382                 ctrl &= ~MAC_CTRL_RMV_VLAN;
383                 ATL2_WRITE_REG(&adapter->hw, REG_MAC_CTRL, ctrl);
384         }
385
386         atl2_irq_enable(adapter);
387 }
388
389 static void atl2_restore_vlan(struct atl2_adapter *adapter)
390 {
391         atl2_vlan_rx_register(adapter->netdev, adapter->vlgrp);
392 }
393 #endif
394
395 static void atl2_intr_rx(struct atl2_adapter *adapter)
396 {
397         struct net_device *netdev = adapter->netdev;
398         struct rx_desc *rxd;
399         struct sk_buff *skb;
400
401         do {
402                 rxd = adapter->rxd_ring+adapter->rxd_write_ptr;
403                 if (!rxd->status.update)
404                         break; /* end of tx */
405
406                 /* clear this flag at once */
407                 rxd->status.update = 0;
408
409                 if (rxd->status.ok && rxd->status.pkt_size >= 60) {
410                         int rx_size = (int)(rxd->status.pkt_size - 4);
411                         /* alloc new buffer */
412                         skb = netdev_alloc_skb(netdev, rx_size + NET_IP_ALIGN);
413                         if (NULL == skb) {
414                                 printk(KERN_WARNING
415                                         "%s: Mem squeeze, deferring packet.\n",
416                                         netdev->name);
417                                 /*
418                                  * Check that some rx space is free. If not,
419                                  * free one and mark stats->rx_dropped++.
420                                  */
421                                 netdev->stats.rx_dropped++;
422                                 break;
423                         }
424                         skb_reserve(skb, NET_IP_ALIGN);
425                         skb->dev = netdev;
426                         memcpy(skb->data, rxd->packet, rx_size);
427                         skb_put(skb, rx_size);
428                         skb->protocol = eth_type_trans(skb, netdev);
429 #ifdef NETIF_F_HW_VLAN_TX
430                         if (adapter->vlgrp && (rxd->status.vlan)) {
431                                 u16 vlan_tag = (rxd->status.vtag>>4) |
432                                         ((rxd->status.vtag&7) << 13) |
433                                         ((rxd->status.vtag&8) << 9);
434                                 vlan_hwaccel_rx(skb, adapter->vlgrp, vlan_tag);
435                         } else
436 #endif
437                         netif_rx(skb);
438                         netdev->stats.rx_bytes += rx_size;
439                         netdev->stats.rx_packets++;
440                 } else {
441                         netdev->stats.rx_errors++;
442
443                         if (rxd->status.ok && rxd->status.pkt_size <= 60)
444                                 netdev->stats.rx_length_errors++;
445                         if (rxd->status.mcast)
446                                 netdev->stats.multicast++;
447                         if (rxd->status.crc)
448                                 netdev->stats.rx_crc_errors++;
449                         if (rxd->status.align)
450                                 netdev->stats.rx_frame_errors++;
451                 }
452
453                 /* advance write ptr */
454                 if (++adapter->rxd_write_ptr == adapter->rxd_ring_size)
455                         adapter->rxd_write_ptr = 0;
456         } while (1);
457
458         /* update mailbox? */
459         adapter->rxd_read_ptr = adapter->rxd_write_ptr;
460         ATL2_WRITE_REGW(&adapter->hw, REG_MB_RXD_RD_IDX, adapter->rxd_read_ptr);
461 }
462
463 static void atl2_intr_tx(struct atl2_adapter *adapter)
464 {
465         struct net_device *netdev = adapter->netdev;
466         u32 txd_read_ptr;
467         u32 txs_write_ptr;
468         struct tx_pkt_status *txs;
469         struct tx_pkt_header *txph;
470         int free_hole = 0;
471
472         do {
473                 txs_write_ptr = (u32) atomic_read(&adapter->txs_write_ptr);
474                 txs = adapter->txs_ring + txs_write_ptr;
475                 if (!txs->update)
476                         break; /* tx stop here */
477
478                 free_hole = 1;
479                 txs->update = 0;
480
481                 if (++txs_write_ptr == adapter->txs_ring_size)
482                         txs_write_ptr = 0;
483                 atomic_set(&adapter->txs_write_ptr, (int)txs_write_ptr);
484
485                 txd_read_ptr = (u32) atomic_read(&adapter->txd_read_ptr);
486                 txph = (struct tx_pkt_header *)
487                         (((u8 *)adapter->txd_ring) + txd_read_ptr);
488
489                 if (txph->pkt_size != txs->pkt_size) {
490                         struct tx_pkt_status *old_txs = txs;
491                         printk(KERN_WARNING
492                                 "%s: txs packet size not consistent with txd"
493                                 " txd_:0x%08x, txs_:0x%08x!\n",
494                                 adapter->netdev->name,
495                                 *(u32 *)txph, *(u32 *)txs);
496                         printk(KERN_WARNING
497                                 "txd read ptr: 0x%x\n",
498                                 txd_read_ptr);
499                         txs = adapter->txs_ring + txs_write_ptr;
500                         printk(KERN_WARNING
501                                 "txs-behind:0x%08x\n",
502                                 *(u32 *)txs);
503                         if (txs_write_ptr < 2) {
504                                 txs = adapter->txs_ring +
505                                         (adapter->txs_ring_size +
506                                         txs_write_ptr - 2);
507                         } else {
508                                 txs = adapter->txs_ring + (txs_write_ptr - 2);
509                         }
510                         printk(KERN_WARNING
511                                 "txs-before:0x%08x\n",
512                                 *(u32 *)txs);
513                         txs = old_txs;
514                 }
515
516                  /* 4for TPH */
517                 txd_read_ptr += (((u32)(txph->pkt_size) + 7) & ~3);
518                 if (txd_read_ptr >= adapter->txd_ring_size)
519                         txd_read_ptr -= adapter->txd_ring_size;
520
521                 atomic_set(&adapter->txd_read_ptr, (int)txd_read_ptr);
522
523                 /* tx statistics: */
524                 if (txs->ok) {
525                         netdev->stats.tx_bytes += txs->pkt_size;
526                         netdev->stats.tx_packets++;
527                 }
528                 else
529                         netdev->stats.tx_errors++;
530
531                 if (txs->defer)
532                         netdev->stats.collisions++;
533                 if (txs->abort_col)
534                         netdev->stats.tx_aborted_errors++;
535                 if (txs->late_col)
536                         netdev->stats.tx_window_errors++;
537                 if (txs->underun)
538                         netdev->stats.tx_fifo_errors++;
539         } while (1);
540
541         if (free_hole) {
542                 if (netif_queue_stopped(adapter->netdev) &&
543                         netif_carrier_ok(adapter->netdev))
544                         netif_wake_queue(adapter->netdev);
545         }
546 }
547
548 static void atl2_check_for_link(struct atl2_adapter *adapter)
549 {
550         struct net_device *netdev = adapter->netdev;
551         u16 phy_data = 0;
552
553         spin_lock(&adapter->stats_lock);
554         atl2_read_phy_reg(&adapter->hw, MII_BMSR, &phy_data);
555         atl2_read_phy_reg(&adapter->hw, MII_BMSR, &phy_data);
556         spin_unlock(&adapter->stats_lock);
557
558         /* notify upper layer link down ASAP */
559         if (!(phy_data & BMSR_LSTATUS)) { /* Link Down */
560                 if (netif_carrier_ok(netdev)) { /* old link state: Up */
561                 printk(KERN_INFO "%s: %s NIC Link is Down\n",
562                         atl2_driver_name, netdev->name);
563                 adapter->link_speed = SPEED_0;
564                 netif_carrier_off(netdev);
565                 netif_stop_queue(netdev);
566                 }
567         }
568         schedule_work(&adapter->link_chg_task);
569 }
570
571 static inline void atl2_clear_phy_int(struct atl2_adapter *adapter)
572 {
573         u16 phy_data;
574         spin_lock(&adapter->stats_lock);
575         atl2_read_phy_reg(&adapter->hw, 19, &phy_data);
576         spin_unlock(&adapter->stats_lock);
577 }
578
579 /*
580  * atl2_intr - Interrupt Handler
581  * @irq: interrupt number
582  * @data: pointer to a network interface device structure
583  * @pt_regs: CPU registers structure
584  */
585 static irqreturn_t atl2_intr(int irq, void *data)
586 {
587         struct atl2_adapter *adapter = netdev_priv(data);
588         struct atl2_hw *hw = &adapter->hw;
589         u32 status;
590
591         status = ATL2_READ_REG(hw, REG_ISR);
592         if (0 == status)
593                 return IRQ_NONE;
594
595         /* link event */
596         if (status & ISR_PHY)
597                 atl2_clear_phy_int(adapter);
598
599         /* clear ISR status, and Enable CMB DMA/Disable Interrupt */
600         ATL2_WRITE_REG(hw, REG_ISR, status | ISR_DIS_INT);
601
602         /* check if PCIE PHY Link down */
603         if (status & ISR_PHY_LINKDOWN) {
604                 if (netif_running(adapter->netdev)) { /* reset MAC */
605                         ATL2_WRITE_REG(hw, REG_ISR, 0);
606                         ATL2_WRITE_REG(hw, REG_IMR, 0);
607                         ATL2_WRITE_FLUSH(hw);
608                         schedule_work(&adapter->reset_task);
609                         return IRQ_HANDLED;
610                 }
611         }
612
613         /* check if DMA read/write error? */
614         if (status & (ISR_DMAR_TO_RST | ISR_DMAW_TO_RST)) {
615                 ATL2_WRITE_REG(hw, REG_ISR, 0);
616                 ATL2_WRITE_REG(hw, REG_IMR, 0);
617                 ATL2_WRITE_FLUSH(hw);
618                 schedule_work(&adapter->reset_task);
619                 return IRQ_HANDLED;
620         }
621
622         /* link event */
623         if (status & (ISR_PHY | ISR_MANUAL)) {
624                 adapter->netdev->stats.tx_carrier_errors++;
625                 atl2_check_for_link(adapter);
626         }
627
628         /* transmit event */
629         if (status & ISR_TX_EVENT)
630                 atl2_intr_tx(adapter);
631
632         /* rx exception */
633         if (status & ISR_RX_EVENT)
634                 atl2_intr_rx(adapter);
635
636         /* re-enable Interrupt */
637         ATL2_WRITE_REG(&adapter->hw, REG_ISR, 0);
638         return IRQ_HANDLED;
639 }
640
641 static int atl2_request_irq(struct atl2_adapter *adapter)
642 {
643         struct net_device *netdev = adapter->netdev;
644         int flags, err = 0;
645
646         flags = IRQF_SHARED;
647 #ifdef CONFIG_PCI_MSI
648         adapter->have_msi = true;
649         err = pci_enable_msi(adapter->pdev);
650         if (err)
651                 adapter->have_msi = false;
652
653         if (adapter->have_msi)
654                 flags &= ~IRQF_SHARED;
655 #endif
656
657         return request_irq(adapter->pdev->irq, &atl2_intr, flags, netdev->name,
658                 netdev);
659 }
660
661 /*
662  * atl2_free_ring_resources - Free Tx / RX descriptor Resources
663  * @adapter: board private structure
664  *
665  * Free all transmit software resources
666  */
667 static void atl2_free_ring_resources(struct atl2_adapter *adapter)
668 {
669         struct pci_dev *pdev = adapter->pdev;
670         pci_free_consistent(pdev, adapter->ring_size, adapter->ring_vir_addr,
671                 adapter->ring_dma);
672 }
673
674 /*
675  * atl2_open - Called when a network interface is made active
676  * @netdev: network interface device structure
677  *
678  * Returns 0 on success, negative value on failure
679  *
680  * The open entry point is called when a network interface is made
681  * active by the system (IFF_UP).  At this point all resources needed
682  * for transmit and receive operations are allocated, the interrupt
683  * handler is registered with the OS, the watchdog timer is started,
684  * and the stack is notified that the interface is ready.
685  */
686 static int atl2_open(struct net_device *netdev)
687 {
688         struct atl2_adapter *adapter = netdev_priv(netdev);
689         int err;
690         u32 val;
691
692         /* disallow open during test */
693         if (test_bit(__ATL2_TESTING, &adapter->flags))
694                 return -EBUSY;
695
696         /* allocate transmit descriptors */
697         err = atl2_setup_ring_resources(adapter);
698         if (err)
699                 return err;
700
701         err = atl2_init_hw(&adapter->hw);
702         if (err) {
703                 err = -EIO;
704                 goto err_init_hw;
705         }
706
707         /* hardware has been reset, we need to reload some things */
708         atl2_set_multi(netdev);
709         init_ring_ptrs(adapter);
710
711 #ifdef NETIF_F_HW_VLAN_TX
712         atl2_restore_vlan(adapter);
713 #endif
714
715         if (atl2_configure(adapter)) {
716                 err = -EIO;
717                 goto err_config;
718         }
719
720         err = atl2_request_irq(adapter);
721         if (err)
722                 goto err_req_irq;
723
724         clear_bit(__ATL2_DOWN, &adapter->flags);
725
726         mod_timer(&adapter->watchdog_timer, round_jiffies(jiffies + 4*HZ));
727
728         val = ATL2_READ_REG(&adapter->hw, REG_MASTER_CTRL);
729         ATL2_WRITE_REG(&adapter->hw, REG_MASTER_CTRL,
730                 val | MASTER_CTRL_MANUAL_INT);
731
732         atl2_irq_enable(adapter);
733
734         return 0;
735
736 err_init_hw:
737 err_req_irq:
738 err_config:
739         atl2_free_ring_resources(adapter);
740         atl2_reset_hw(&adapter->hw);
741
742         return err;
743 }
744
745 static void atl2_down(struct atl2_adapter *adapter)
746 {
747         struct net_device *netdev = adapter->netdev;
748
749         /* signal that we're down so the interrupt handler does not
750          * reschedule our watchdog timer */
751         set_bit(__ATL2_DOWN, &adapter->flags);
752
753         netif_tx_disable(netdev);
754
755         /* reset MAC to disable all RX/TX */
756         atl2_reset_hw(&adapter->hw);
757         msleep(1);
758
759         atl2_irq_disable(adapter);
760
761         del_timer_sync(&adapter->watchdog_timer);
762         del_timer_sync(&adapter->phy_config_timer);
763         clear_bit(0, &adapter->cfg_phy);
764
765         netif_carrier_off(netdev);
766         adapter->link_speed = SPEED_0;
767         adapter->link_duplex = -1;
768 }
769
770 static void atl2_free_irq(struct atl2_adapter *adapter)
771 {
772         struct net_device *netdev = adapter->netdev;
773
774         free_irq(adapter->pdev->irq, netdev);
775
776 #ifdef CONFIG_PCI_MSI
777         if (adapter->have_msi)
778                 pci_disable_msi(adapter->pdev);
779 #endif
780 }
781
782 /*
783  * atl2_close - Disables a network interface
784  * @netdev: network interface device structure
785  *
786  * Returns 0, this is not allowed to fail
787  *
788  * The close entry point is called when an interface is de-activated
789  * by the OS.  The hardware is still under the drivers control, but
790  * needs to be disabled.  A global MAC reset is issued to stop the
791  * hardware, and all transmit and receive resources are freed.
792  */
793 static int atl2_close(struct net_device *netdev)
794 {
795         struct atl2_adapter *adapter = netdev_priv(netdev);
796
797         WARN_ON(test_bit(__ATL2_RESETTING, &adapter->flags));
798
799         atl2_down(adapter);
800         atl2_free_irq(adapter);
801         atl2_free_ring_resources(adapter);
802
803         return 0;
804 }
805
806 static inline int TxsFreeUnit(struct atl2_adapter *adapter)
807 {
808         u32 txs_write_ptr = (u32) atomic_read(&adapter->txs_write_ptr);
809
810         return (adapter->txs_next_clear >= txs_write_ptr) ?
811                 (int) (adapter->txs_ring_size - adapter->txs_next_clear +
812                 txs_write_ptr - 1) :
813                 (int) (txs_write_ptr - adapter->txs_next_clear - 1);
814 }
815
816 static inline int TxdFreeBytes(struct atl2_adapter *adapter)
817 {
818         u32 txd_read_ptr = (u32)atomic_read(&adapter->txd_read_ptr);
819
820         return (adapter->txd_write_ptr >= txd_read_ptr) ?
821                 (int) (adapter->txd_ring_size - adapter->txd_write_ptr +
822                 txd_read_ptr - 1) :
823                 (int) (txd_read_ptr - adapter->txd_write_ptr - 1);
824 }
825
826 static int atl2_xmit_frame(struct sk_buff *skb, struct net_device *netdev)
827 {
828         struct atl2_adapter *adapter = netdev_priv(netdev);
829         struct tx_pkt_header *txph;
830         u32 offset, copy_len;
831         int txs_unused;
832         int txbuf_unused;
833
834         if (test_bit(__ATL2_DOWN, &adapter->flags)) {
835                 dev_kfree_skb_any(skb);
836                 return NETDEV_TX_OK;
837         }
838
839         if (unlikely(skb->len <= 0)) {
840                 dev_kfree_skb_any(skb);
841                 return NETDEV_TX_OK;
842         }
843
844         txs_unused = TxsFreeUnit(adapter);
845         txbuf_unused = TxdFreeBytes(adapter);
846
847         if (skb->len + sizeof(struct tx_pkt_header) + 4  > txbuf_unused ||
848                 txs_unused < 1) {
849                 /* not enough resources */
850                 netif_stop_queue(netdev);
851                 return NETDEV_TX_BUSY;
852         }
853
854         offset = adapter->txd_write_ptr;
855
856         txph = (struct tx_pkt_header *) (((u8 *)adapter->txd_ring) + offset);
857
858         *(u32 *)txph = 0;
859         txph->pkt_size = skb->len;
860
861         offset += 4;
862         if (offset >= adapter->txd_ring_size)
863                 offset -= adapter->txd_ring_size;
864         copy_len = adapter->txd_ring_size - offset;
865         if (copy_len >= skb->len) {
866                 memcpy(((u8 *)adapter->txd_ring) + offset, skb->data, skb->len);
867                 offset += ((u32)(skb->len + 3) & ~3);
868         } else {
869                 memcpy(((u8 *)adapter->txd_ring)+offset, skb->data, copy_len);
870                 memcpy((u8 *)adapter->txd_ring, skb->data+copy_len,
871                         skb->len-copy_len);
872                 offset = ((u32)(skb->len-copy_len + 3) & ~3);
873         }
874 #ifdef NETIF_F_HW_VLAN_TX
875         if (adapter->vlgrp && vlan_tx_tag_present(skb)) {
876                 u16 vlan_tag = vlan_tx_tag_get(skb);
877                 vlan_tag = (vlan_tag << 4) |
878                         (vlan_tag >> 13) |
879                         ((vlan_tag >> 9) & 0x8);
880                 txph->ins_vlan = 1;
881                 txph->vlan = vlan_tag;
882         }
883 #endif
884         if (offset >= adapter->txd_ring_size)
885                 offset -= adapter->txd_ring_size;
886         adapter->txd_write_ptr = offset;
887
888         /* clear txs before send */
889         adapter->txs_ring[adapter->txs_next_clear].update = 0;
890         if (++adapter->txs_next_clear == adapter->txs_ring_size)
891                 adapter->txs_next_clear = 0;
892
893         ATL2_WRITE_REGW(&adapter->hw, REG_MB_TXD_WR_IDX,
894                 (adapter->txd_write_ptr >> 2));
895
896         mmiowb();
897         netdev->trans_start = jiffies;
898         dev_kfree_skb_any(skb);
899         return NETDEV_TX_OK;
900 }
901
902 /*
903  * atl2_change_mtu - Change the Maximum Transfer Unit
904  * @netdev: network interface device structure
905  * @new_mtu: new value for maximum frame size
906  *
907  * Returns 0 on success, negative on failure
908  */
909 static int atl2_change_mtu(struct net_device *netdev, int new_mtu)
910 {
911         struct atl2_adapter *adapter = netdev_priv(netdev);
912         struct atl2_hw *hw = &adapter->hw;
913
914         if ((new_mtu < 40) || (new_mtu > (ETH_DATA_LEN + VLAN_SIZE)))
915                 return -EINVAL;
916
917         /* set MTU */
918         if (hw->max_frame_size != new_mtu) {
919                 netdev->mtu = new_mtu;
920                 ATL2_WRITE_REG(hw, REG_MTU, new_mtu + ENET_HEADER_SIZE +
921                         VLAN_SIZE + ETHERNET_FCS_SIZE);
922         }
923
924         return 0;
925 }
926
927 /*
928  * atl2_set_mac - Change the Ethernet Address of the NIC
929  * @netdev: network interface device structure
930  * @p: pointer to an address structure
931  *
932  * Returns 0 on success, negative on failure
933  */
934 static int atl2_set_mac(struct net_device *netdev, void *p)
935 {
936         struct atl2_adapter *adapter = netdev_priv(netdev);
937         struct sockaddr *addr = p;
938
939         if (!is_valid_ether_addr(addr->sa_data))
940                 return -EADDRNOTAVAIL;
941
942         if (netif_running(netdev))
943                 return -EBUSY;
944
945         memcpy(netdev->dev_addr, addr->sa_data, netdev->addr_len);
946         memcpy(adapter->hw.mac_addr, addr->sa_data, netdev->addr_len);
947
948         atl2_set_mac_addr(&adapter->hw);
949
950         return 0;
951 }
952
953 /*
954  * atl2_mii_ioctl -
955  * @netdev:
956  * @ifreq:
957  * @cmd:
958  */
959 static int atl2_mii_ioctl(struct net_device *netdev, struct ifreq *ifr, int cmd)
960 {
961         struct atl2_adapter *adapter = netdev_priv(netdev);
962         struct mii_ioctl_data *data = if_mii(ifr);
963         unsigned long flags;
964
965         switch (cmd) {
966         case SIOCGMIIPHY:
967                 data->phy_id = 0;
968                 break;
969         case SIOCGMIIREG:
970                 if (!capable(CAP_NET_ADMIN))
971                         return -EPERM;
972                 spin_lock_irqsave(&adapter->stats_lock, flags);
973                 if (atl2_read_phy_reg(&adapter->hw,
974                         data->reg_num & 0x1F, &data->val_out)) {
975                         spin_unlock_irqrestore(&adapter->stats_lock, flags);
976                         return -EIO;
977                 }
978                 spin_unlock_irqrestore(&adapter->stats_lock, flags);
979                 break;
980         case SIOCSMIIREG:
981                 if (!capable(CAP_NET_ADMIN))
982                         return -EPERM;
983                 if (data->reg_num & ~(0x1F))
984                         return -EFAULT;
985                 spin_lock_irqsave(&adapter->stats_lock, flags);
986                 if (atl2_write_phy_reg(&adapter->hw, data->reg_num,
987                         data->val_in)) {
988                         spin_unlock_irqrestore(&adapter->stats_lock, flags);
989                         return -EIO;
990                 }
991                 spin_unlock_irqrestore(&adapter->stats_lock, flags);
992                 break;
993         default:
994                 return -EOPNOTSUPP;
995         }
996         return 0;
997 }
998
999 /*
1000  * atl2_ioctl -
1001  * @netdev:
1002  * @ifreq:
1003  * @cmd:
1004  */
1005 static int atl2_ioctl(struct net_device *netdev, struct ifreq *ifr, int cmd)
1006 {
1007         switch (cmd) {
1008         case SIOCGMIIPHY:
1009         case SIOCGMIIREG:
1010         case SIOCSMIIREG:
1011                 return atl2_mii_ioctl(netdev, ifr, cmd);
1012 #ifdef ETHTOOL_OPS_COMPAT
1013         case SIOCETHTOOL:
1014                 return ethtool_ioctl(ifr);
1015 #endif
1016         default:
1017                 return -EOPNOTSUPP;
1018         }
1019 }
1020
1021 /*
1022  * atl2_tx_timeout - Respond to a Tx Hang
1023  * @netdev: network interface device structure
1024  */
1025 static void atl2_tx_timeout(struct net_device *netdev)
1026 {
1027         struct atl2_adapter *adapter = netdev_priv(netdev);
1028
1029         /* Do the reset outside of interrupt context */
1030         schedule_work(&adapter->reset_task);
1031 }
1032
1033 /*
1034  * atl2_watchdog - Timer Call-back
1035  * @data: pointer to netdev cast into an unsigned long
1036  */
1037 static void atl2_watchdog(unsigned long data)
1038 {
1039         struct atl2_adapter *adapter = (struct atl2_adapter *) data;
1040
1041         if (!test_bit(__ATL2_DOWN, &adapter->flags)) {
1042                 u32 drop_rxd, drop_rxs;
1043                 unsigned long flags;
1044
1045                 spin_lock_irqsave(&adapter->stats_lock, flags);
1046                 drop_rxd = ATL2_READ_REG(&adapter->hw, REG_STS_RXD_OV);
1047                 drop_rxs = ATL2_READ_REG(&adapter->hw, REG_STS_RXS_OV);
1048                 spin_unlock_irqrestore(&adapter->stats_lock, flags);
1049
1050                 adapter->netdev->stats.rx_over_errors += drop_rxd + drop_rxs;
1051
1052                 /* Reset the timer */
1053                 mod_timer(&adapter->watchdog_timer,
1054                           round_jiffies(jiffies + 4 * HZ));
1055         }
1056 }
1057
1058 /*
1059  * atl2_phy_config - Timer Call-back
1060  * @data: pointer to netdev cast into an unsigned long
1061  */
1062 static void atl2_phy_config(unsigned long data)
1063 {
1064         struct atl2_adapter *adapter = (struct atl2_adapter *) data;
1065         struct atl2_hw *hw = &adapter->hw;
1066         unsigned long flags;
1067
1068         spin_lock_irqsave(&adapter->stats_lock, flags);
1069         atl2_write_phy_reg(hw, MII_ADVERTISE, hw->mii_autoneg_adv_reg);
1070         atl2_write_phy_reg(hw, MII_BMCR, MII_CR_RESET | MII_CR_AUTO_NEG_EN |
1071                 MII_CR_RESTART_AUTO_NEG);
1072         spin_unlock_irqrestore(&adapter->stats_lock, flags);
1073         clear_bit(0, &adapter->cfg_phy);
1074 }
1075
1076 static int atl2_up(struct atl2_adapter *adapter)
1077 {
1078         struct net_device *netdev = adapter->netdev;
1079         int err = 0;
1080         u32 val;
1081
1082         /* hardware has been reset, we need to reload some things */
1083
1084         err = atl2_init_hw(&adapter->hw);
1085         if (err) {
1086                 err = -EIO;
1087                 return err;
1088         }
1089
1090         atl2_set_multi(netdev);
1091         init_ring_ptrs(adapter);
1092
1093 #ifdef NETIF_F_HW_VLAN_TX
1094         atl2_restore_vlan(adapter);
1095 #endif
1096
1097         if (atl2_configure(adapter)) {
1098                 err = -EIO;
1099                 goto err_up;
1100         }
1101
1102         clear_bit(__ATL2_DOWN, &adapter->flags);
1103
1104         val = ATL2_READ_REG(&adapter->hw, REG_MASTER_CTRL);
1105         ATL2_WRITE_REG(&adapter->hw, REG_MASTER_CTRL, val |
1106                 MASTER_CTRL_MANUAL_INT);
1107
1108         atl2_irq_enable(adapter);
1109
1110 err_up:
1111         return err;
1112 }
1113
1114 static void atl2_reinit_locked(struct atl2_adapter *adapter)
1115 {
1116         WARN_ON(in_interrupt());
1117         while (test_and_set_bit(__ATL2_RESETTING, &adapter->flags))
1118                 msleep(1);
1119         atl2_down(adapter);
1120         atl2_up(adapter);
1121         clear_bit(__ATL2_RESETTING, &adapter->flags);
1122 }
1123
1124 static void atl2_reset_task(struct work_struct *work)
1125 {
1126         struct atl2_adapter *adapter;
1127         adapter = container_of(work, struct atl2_adapter, reset_task);
1128
1129         atl2_reinit_locked(adapter);
1130 }
1131
1132 static void atl2_setup_mac_ctrl(struct atl2_adapter *adapter)
1133 {
1134         u32 value;
1135         struct atl2_hw *hw = &adapter->hw;
1136         struct net_device *netdev = adapter->netdev;
1137
1138         /* Config MAC CTRL Register */
1139         value = MAC_CTRL_TX_EN | MAC_CTRL_RX_EN | MAC_CTRL_MACLP_CLK_PHY;
1140
1141         /* duplex */
1142         if (FULL_DUPLEX == adapter->link_duplex)
1143                 value |= MAC_CTRL_DUPLX;
1144
1145         /* flow control */
1146         value |= (MAC_CTRL_TX_FLOW | MAC_CTRL_RX_FLOW);
1147
1148         /* PAD & CRC */
1149         value |= (MAC_CTRL_ADD_CRC | MAC_CTRL_PAD);
1150
1151         /* preamble length */
1152         value |= (((u32)adapter->hw.preamble_len & MAC_CTRL_PRMLEN_MASK) <<
1153                 MAC_CTRL_PRMLEN_SHIFT);
1154
1155         /* vlan */
1156         if (adapter->vlgrp)
1157                 value |= MAC_CTRL_RMV_VLAN;
1158
1159         /* filter mode */
1160         value |= MAC_CTRL_BC_EN;
1161         if (netdev->flags & IFF_PROMISC)
1162                 value |= MAC_CTRL_PROMIS_EN;
1163         else if (netdev->flags & IFF_ALLMULTI)
1164                 value |= MAC_CTRL_MC_ALL_EN;
1165
1166         /* half retry buffer */
1167         value |= (((u32)(adapter->hw.retry_buf &
1168                 MAC_CTRL_HALF_LEFT_BUF_MASK)) << MAC_CTRL_HALF_LEFT_BUF_SHIFT);
1169
1170         ATL2_WRITE_REG(hw, REG_MAC_CTRL, value);
1171 }
1172
1173 static int atl2_check_link(struct atl2_adapter *adapter)
1174 {
1175         struct atl2_hw *hw = &adapter->hw;
1176         struct net_device *netdev = adapter->netdev;
1177         int ret_val;
1178         u16 speed, duplex, phy_data;
1179         int reconfig = 0;
1180
1181         /* MII_BMSR must read twise */
1182         atl2_read_phy_reg(hw, MII_BMSR, &phy_data);
1183         atl2_read_phy_reg(hw, MII_BMSR, &phy_data);
1184         if (!(phy_data&BMSR_LSTATUS)) { /* link down */
1185                 if (netif_carrier_ok(netdev)) { /* old link state: Up */
1186                         u32 value;
1187                         /* disable rx */
1188                         value = ATL2_READ_REG(hw, REG_MAC_CTRL);
1189                         value &= ~MAC_CTRL_RX_EN;
1190                         ATL2_WRITE_REG(hw, REG_MAC_CTRL, value);
1191                         adapter->link_speed = SPEED_0;
1192                         netif_carrier_off(netdev);
1193                         netif_stop_queue(netdev);
1194                 }
1195                 return 0;
1196         }
1197
1198         /* Link Up */
1199         ret_val = atl2_get_speed_and_duplex(hw, &speed, &duplex);
1200         if (ret_val)
1201                 return ret_val;
1202         switch (hw->MediaType) {
1203         case MEDIA_TYPE_100M_FULL:
1204                 if (speed  != SPEED_100 || duplex != FULL_DUPLEX)
1205                         reconfig = 1;
1206                 break;
1207         case MEDIA_TYPE_100M_HALF:
1208                 if (speed  != SPEED_100 || duplex != HALF_DUPLEX)
1209                         reconfig = 1;
1210                 break;
1211         case MEDIA_TYPE_10M_FULL:
1212                 if (speed != SPEED_10 || duplex != FULL_DUPLEX)
1213                         reconfig = 1;
1214                 break;
1215         case MEDIA_TYPE_10M_HALF:
1216                 if (speed  != SPEED_10 || duplex != HALF_DUPLEX)
1217                         reconfig = 1;
1218                 break;
1219         }
1220         /* link result is our setting */
1221         if (reconfig == 0) {
1222                 if (adapter->link_speed != speed ||
1223                         adapter->link_duplex != duplex) {
1224                         adapter->link_speed = speed;
1225                         adapter->link_duplex = duplex;
1226                         atl2_setup_mac_ctrl(adapter);
1227                         printk(KERN_INFO "%s: %s NIC Link is Up<%d Mbps %s>\n",
1228                                 atl2_driver_name, netdev->name,
1229                                 adapter->link_speed,
1230                                 adapter->link_duplex == FULL_DUPLEX ?
1231                                         "Full Duplex" : "Half Duplex");
1232                 }
1233
1234                 if (!netif_carrier_ok(netdev)) { /* Link down -> Up */
1235                         netif_carrier_on(netdev);
1236                         netif_wake_queue(netdev);
1237                 }
1238                 return 0;
1239         }
1240
1241         /* change original link status */
1242         if (netif_carrier_ok(netdev)) {
1243                 u32 value;
1244                 /* disable rx */
1245                 value = ATL2_READ_REG(hw, REG_MAC_CTRL);
1246                 value &= ~MAC_CTRL_RX_EN;
1247                 ATL2_WRITE_REG(hw, REG_MAC_CTRL, value);
1248
1249                 adapter->link_speed = SPEED_0;
1250                 netif_carrier_off(netdev);
1251                 netif_stop_queue(netdev);
1252         }
1253
1254         /* auto-neg, insert timer to re-config phy
1255          * (if interval smaller than 5 seconds, something strange) */
1256         if (!test_bit(__ATL2_DOWN, &adapter->flags)) {
1257                 if (!test_and_set_bit(0, &adapter->cfg_phy))
1258                         mod_timer(&adapter->phy_config_timer,
1259                                   round_jiffies(jiffies + 5 * HZ));
1260         }
1261
1262         return 0;
1263 }
1264
1265 /*
1266  * atl2_link_chg_task - deal with link change event Out of interrupt context
1267  * @netdev: network interface device structure
1268  */
1269 static void atl2_link_chg_task(struct work_struct *work)
1270 {
1271         struct atl2_adapter *adapter;
1272         unsigned long flags;
1273
1274         adapter = container_of(work, struct atl2_adapter, link_chg_task);
1275
1276         spin_lock_irqsave(&adapter->stats_lock, flags);
1277         atl2_check_link(adapter);
1278         spin_unlock_irqrestore(&adapter->stats_lock, flags);
1279 }
1280
1281 static void atl2_setup_pcicmd(struct pci_dev *pdev)
1282 {
1283         u16 cmd;
1284
1285         pci_read_config_word(pdev, PCI_COMMAND, &cmd);
1286
1287         if (cmd & PCI_COMMAND_INTX_DISABLE)
1288                 cmd &= ~PCI_COMMAND_INTX_DISABLE;
1289         if (cmd & PCI_COMMAND_IO)
1290                 cmd &= ~PCI_COMMAND_IO;
1291         if (0 == (cmd & PCI_COMMAND_MEMORY))
1292                 cmd |= PCI_COMMAND_MEMORY;
1293         if (0 == (cmd & PCI_COMMAND_MASTER))
1294                 cmd |= PCI_COMMAND_MASTER;
1295         pci_write_config_word(pdev, PCI_COMMAND, cmd);
1296
1297         /*
1298          * some motherboards BIOS(PXE/EFI) driver may set PME
1299          * while they transfer control to OS (Windows/Linux)
1300          * so we should clear this bit before NIC work normally
1301          */
1302         pci_write_config_dword(pdev, REG_PM_CTRLSTAT, 0);
1303 }
1304
1305 #ifdef CONFIG_NET_POLL_CONTROLLER
1306 static void atl2_poll_controller(struct net_device *netdev)
1307 {
1308         disable_irq(netdev->irq);
1309         atl2_intr(netdev->irq, netdev);
1310         enable_irq(netdev->irq);
1311 }
1312 #endif
1313
1314
1315 static const struct net_device_ops atl2_netdev_ops = {
1316         .ndo_open               = atl2_open,
1317         .ndo_stop               = atl2_close,
1318         .ndo_set_multicast_list = atl2_set_multi,
1319         .ndo_validate_addr      = eth_validate_addr,
1320         .ndo_set_mac_address    = atl2_set_mac,
1321         .ndo_change_mtu         = atl2_change_mtu,
1322         .ndo_do_ioctl           = atl2_ioctl,
1323         .ndo_tx_timeout         = atl2_tx_timeout,
1324         .ndo_vlan_rx_register   = atl2_vlan_rx_register,
1325 #ifdef CONFIG_NET_POLL_CONTROLLER
1326         .ndo_poll_controller    = atl2_poll_controller,
1327 #endif
1328 };
1329
1330 /*
1331  * atl2_probe - Device Initialization Routine
1332  * @pdev: PCI device information struct
1333  * @ent: entry in atl2_pci_tbl
1334  *
1335  * Returns 0 on success, negative on failure
1336  *
1337  * atl2_probe initializes an adapter identified by a pci_dev structure.
1338  * The OS initialization, configuring of the adapter private structure,
1339  * and a hardware reset occur.
1340  */
1341 static int __devinit atl2_probe(struct pci_dev *pdev,
1342         const struct pci_device_id *ent)
1343 {
1344         struct net_device *netdev;
1345         struct atl2_adapter *adapter;
1346         static int cards_found;
1347         unsigned long mmio_start;
1348         int mmio_len;
1349         int err;
1350
1351         cards_found = 0;
1352
1353         err = pci_enable_device(pdev);
1354         if (err)
1355                 return err;
1356
1357         /*
1358          * atl2 is a shared-high-32-bit device, so we're stuck with 32-bit DMA
1359          * until the kernel has the proper infrastructure to support 64-bit DMA
1360          * on these devices.
1361          */
1362         if (pci_set_dma_mask(pdev, DMA_32BIT_MASK) &&
1363                 pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK)) {
1364                 printk(KERN_ERR "atl2: No usable DMA configuration, aborting\n");
1365                 goto err_dma;
1366         }
1367
1368         /* Mark all PCI regions associated with PCI device
1369          * pdev as being reserved by owner atl2_driver_name */
1370         err = pci_request_regions(pdev, atl2_driver_name);
1371         if (err)
1372                 goto err_pci_reg;
1373
1374         /* Enables bus-mastering on the device and calls
1375          * pcibios_set_master to do the needed arch specific settings */
1376         pci_set_master(pdev);
1377
1378         err = -ENOMEM;
1379         netdev = alloc_etherdev(sizeof(struct atl2_adapter));
1380         if (!netdev)
1381                 goto err_alloc_etherdev;
1382
1383         SET_NETDEV_DEV(netdev, &pdev->dev);
1384
1385         pci_set_drvdata(pdev, netdev);
1386         adapter = netdev_priv(netdev);
1387         adapter->netdev = netdev;
1388         adapter->pdev = pdev;
1389         adapter->hw.back = adapter;
1390
1391         mmio_start = pci_resource_start(pdev, 0x0);
1392         mmio_len = pci_resource_len(pdev, 0x0);
1393
1394         adapter->hw.mem_rang = (u32)mmio_len;
1395         adapter->hw.hw_addr = ioremap(mmio_start, mmio_len);
1396         if (!adapter->hw.hw_addr) {
1397                 err = -EIO;
1398                 goto err_ioremap;
1399         }
1400
1401         atl2_setup_pcicmd(pdev);
1402
1403         netdev->hard_start_xmit = &atl2_xmit_frame;
1404         netdev->netdev_ops = &atl2_netdev_ops;
1405         atl2_set_ethtool_ops(netdev);
1406         netdev->watchdog_timeo = 5 * HZ;
1407         strncpy(netdev->name, pci_name(pdev), sizeof(netdev->name) - 1);
1408
1409         netdev->mem_start = mmio_start;
1410         netdev->mem_end = mmio_start + mmio_len;
1411         adapter->bd_number = cards_found;
1412         adapter->pci_using_64 = false;
1413
1414         /* setup the private structure */
1415         err = atl2_sw_init(adapter);
1416         if (err)
1417                 goto err_sw_init;
1418
1419         err = -EIO;
1420
1421 #ifdef NETIF_F_HW_VLAN_TX
1422         netdev->features |= (NETIF_F_HW_VLAN_TX | NETIF_F_HW_VLAN_RX);
1423 #endif
1424
1425         /* Init PHY as early as possible due to power saving issue  */
1426         atl2_phy_init(&adapter->hw);
1427
1428         /* reset the controller to
1429          * put the device in a known good starting state */
1430
1431         if (atl2_reset_hw(&adapter->hw)) {
1432                 err = -EIO;
1433                 goto err_reset;
1434         }
1435
1436         /* copy the MAC address out of the EEPROM */
1437         atl2_read_mac_addr(&adapter->hw);
1438         memcpy(netdev->dev_addr, adapter->hw.mac_addr, netdev->addr_len);
1439 /* FIXME: do we still need this? */
1440 #ifdef ETHTOOL_GPERMADDR
1441         memcpy(netdev->perm_addr, adapter->hw.mac_addr, netdev->addr_len);
1442
1443         if (!is_valid_ether_addr(netdev->perm_addr)) {
1444 #else
1445         if (!is_valid_ether_addr(netdev->dev_addr)) {
1446 #endif
1447                 err = -EIO;
1448                 goto err_eeprom;
1449         }
1450
1451         atl2_check_options(adapter);
1452
1453         init_timer(&adapter->watchdog_timer);
1454         adapter->watchdog_timer.function = &atl2_watchdog;
1455         adapter->watchdog_timer.data = (unsigned long) adapter;
1456
1457         init_timer(&adapter->phy_config_timer);
1458         adapter->phy_config_timer.function = &atl2_phy_config;
1459         adapter->phy_config_timer.data = (unsigned long) adapter;
1460
1461         INIT_WORK(&adapter->reset_task, atl2_reset_task);
1462         INIT_WORK(&adapter->link_chg_task, atl2_link_chg_task);
1463
1464         strcpy(netdev->name, "eth%d"); /* ?? */
1465         err = register_netdev(netdev);
1466         if (err)
1467                 goto err_register;
1468
1469         /* assume we have no link for now */
1470         netif_carrier_off(netdev);
1471         netif_stop_queue(netdev);
1472
1473         cards_found++;
1474
1475         return 0;
1476
1477 err_reset:
1478 err_register:
1479 err_sw_init:
1480 err_eeprom:
1481         iounmap(adapter->hw.hw_addr);
1482 err_ioremap:
1483         free_netdev(netdev);
1484 err_alloc_etherdev:
1485         pci_release_regions(pdev);
1486 err_pci_reg:
1487 err_dma:
1488         pci_disable_device(pdev);
1489         return err;
1490 }
1491
1492 /*
1493  * atl2_remove - Device Removal Routine
1494  * @pdev: PCI device information struct
1495  *
1496  * atl2_remove is called by the PCI subsystem to alert the driver
1497  * that it should release a PCI device.  The could be caused by a
1498  * Hot-Plug event, or because the driver is going to be removed from
1499  * memory.
1500  */
1501 /* FIXME: write the original MAC address back in case it was changed from a
1502  * BIOS-set value, as in atl1 -- CHS */
1503 static void __devexit atl2_remove(struct pci_dev *pdev)
1504 {
1505         struct net_device *netdev = pci_get_drvdata(pdev);
1506         struct atl2_adapter *adapter = netdev_priv(netdev);
1507
1508         /* flush_scheduled work may reschedule our watchdog task, so
1509          * explicitly disable watchdog tasks from being rescheduled  */
1510         set_bit(__ATL2_DOWN, &adapter->flags);
1511
1512         del_timer_sync(&adapter->watchdog_timer);
1513         del_timer_sync(&adapter->phy_config_timer);
1514
1515         flush_scheduled_work();
1516
1517         unregister_netdev(netdev);
1518
1519         atl2_force_ps(&adapter->hw);
1520
1521         iounmap(adapter->hw.hw_addr);
1522         pci_release_regions(pdev);
1523
1524         free_netdev(netdev);
1525
1526         pci_disable_device(pdev);
1527 }
1528
1529 static int atl2_suspend(struct pci_dev *pdev, pm_message_t state)
1530 {
1531         struct net_device *netdev = pci_get_drvdata(pdev);
1532         struct atl2_adapter *adapter = netdev_priv(netdev);
1533         struct atl2_hw *hw = &adapter->hw;
1534         u16 speed, duplex;
1535         u32 ctrl = 0;
1536         u32 wufc = adapter->wol;
1537
1538 #ifdef CONFIG_PM
1539         int retval = 0;
1540 #endif
1541
1542         netif_device_detach(netdev);
1543
1544         if (netif_running(netdev)) {
1545                 WARN_ON(test_bit(__ATL2_RESETTING, &adapter->flags));
1546                 atl2_down(adapter);
1547         }
1548
1549 #ifdef CONFIG_PM
1550         retval = pci_save_state(pdev);
1551         if (retval)
1552                 return retval;
1553 #endif
1554
1555         atl2_read_phy_reg(hw, MII_BMSR, (u16 *)&ctrl);
1556         atl2_read_phy_reg(hw, MII_BMSR, (u16 *)&ctrl);
1557         if (ctrl & BMSR_LSTATUS)
1558                 wufc &= ~ATLX_WUFC_LNKC;
1559
1560         if (0 != (ctrl & BMSR_LSTATUS) && 0 != wufc) {
1561                 u32 ret_val;
1562                 /* get current link speed & duplex */
1563                 ret_val = atl2_get_speed_and_duplex(hw, &speed, &duplex);
1564                 if (ret_val) {
1565                         printk(KERN_DEBUG
1566                                 "%s: get speed&duplex error while suspend\n",
1567                                 atl2_driver_name);
1568                         goto wol_dis;
1569                 }
1570
1571                 ctrl = 0;
1572
1573                 /* turn on magic packet wol */
1574                 if (wufc & ATLX_WUFC_MAG)
1575                         ctrl |= (WOL_MAGIC_EN | WOL_MAGIC_PME_EN);
1576
1577                 /* ignore Link Chg event when Link is up */
1578                 ATL2_WRITE_REG(hw, REG_WOL_CTRL, ctrl);
1579
1580                 /* Config MAC CTRL Register */
1581                 ctrl = MAC_CTRL_RX_EN | MAC_CTRL_MACLP_CLK_PHY;
1582                 if (FULL_DUPLEX == adapter->link_duplex)
1583                         ctrl |= MAC_CTRL_DUPLX;
1584                 ctrl |= (MAC_CTRL_ADD_CRC | MAC_CTRL_PAD);
1585                 ctrl |= (((u32)adapter->hw.preamble_len &
1586                         MAC_CTRL_PRMLEN_MASK) << MAC_CTRL_PRMLEN_SHIFT);
1587                 ctrl |= (((u32)(adapter->hw.retry_buf &
1588                         MAC_CTRL_HALF_LEFT_BUF_MASK)) <<
1589                         MAC_CTRL_HALF_LEFT_BUF_SHIFT);
1590                 if (wufc & ATLX_WUFC_MAG) {
1591                         /* magic packet maybe Broadcast&multicast&Unicast */
1592                         ctrl |= MAC_CTRL_BC_EN;
1593                 }
1594
1595                 ATL2_WRITE_REG(hw, REG_MAC_CTRL, ctrl);
1596
1597                 /* pcie patch */
1598                 ctrl = ATL2_READ_REG(hw, REG_PCIE_PHYMISC);
1599                 ctrl |= PCIE_PHYMISC_FORCE_RCV_DET;
1600                 ATL2_WRITE_REG(hw, REG_PCIE_PHYMISC, ctrl);
1601                 ctrl = ATL2_READ_REG(hw, REG_PCIE_DLL_TX_CTRL1);
1602                 ctrl |= PCIE_DLL_TX_CTRL1_SEL_NOR_CLK;
1603                 ATL2_WRITE_REG(hw, REG_PCIE_DLL_TX_CTRL1, ctrl);
1604
1605                 pci_enable_wake(pdev, pci_choose_state(pdev, state), 1);
1606                 goto suspend_exit;
1607         }
1608
1609         if (0 == (ctrl&BMSR_LSTATUS) && 0 != (wufc&ATLX_WUFC_LNKC)) {
1610                 /* link is down, so only LINK CHG WOL event enable */
1611                 ctrl |= (WOL_LINK_CHG_EN | WOL_LINK_CHG_PME_EN);
1612                 ATL2_WRITE_REG(hw, REG_WOL_CTRL, ctrl);
1613                 ATL2_WRITE_REG(hw, REG_MAC_CTRL, 0);
1614
1615                 /* pcie patch */
1616                 ctrl = ATL2_READ_REG(hw, REG_PCIE_PHYMISC);
1617                 ctrl |= PCIE_PHYMISC_FORCE_RCV_DET;
1618                 ATL2_WRITE_REG(hw, REG_PCIE_PHYMISC, ctrl);
1619                 ctrl = ATL2_READ_REG(hw, REG_PCIE_DLL_TX_CTRL1);
1620                 ctrl |= PCIE_DLL_TX_CTRL1_SEL_NOR_CLK;
1621                 ATL2_WRITE_REG(hw, REG_PCIE_DLL_TX_CTRL1, ctrl);
1622
1623                 hw->phy_configured = false; /* re-init PHY when resume */
1624
1625                 pci_enable_wake(pdev, pci_choose_state(pdev, state), 1);
1626
1627                 goto suspend_exit;
1628         }
1629
1630 wol_dis:
1631         /* WOL disabled */
1632         ATL2_WRITE_REG(hw, REG_WOL_CTRL, 0);
1633
1634         /* pcie patch */
1635         ctrl = ATL2_READ_REG(hw, REG_PCIE_PHYMISC);
1636         ctrl |= PCIE_PHYMISC_FORCE_RCV_DET;
1637         ATL2_WRITE_REG(hw, REG_PCIE_PHYMISC, ctrl);
1638         ctrl = ATL2_READ_REG(hw, REG_PCIE_DLL_TX_CTRL1);
1639         ctrl |= PCIE_DLL_TX_CTRL1_SEL_NOR_CLK;
1640         ATL2_WRITE_REG(hw, REG_PCIE_DLL_TX_CTRL1, ctrl);
1641
1642         atl2_force_ps(hw);
1643         hw->phy_configured = false; /* re-init PHY when resume */
1644
1645         pci_enable_wake(pdev, pci_choose_state(pdev, state), 0);
1646
1647 suspend_exit:
1648         if (netif_running(netdev))
1649                 atl2_free_irq(adapter);
1650
1651         pci_disable_device(pdev);
1652
1653         pci_set_power_state(pdev, pci_choose_state(pdev, state));
1654
1655         return 0;
1656 }
1657
1658 #ifdef CONFIG_PM
1659 static int atl2_resume(struct pci_dev *pdev)
1660 {
1661         struct net_device *netdev = pci_get_drvdata(pdev);
1662         struct atl2_adapter *adapter = netdev_priv(netdev);
1663         u32 err;
1664
1665         pci_set_power_state(pdev, PCI_D0);
1666         pci_restore_state(pdev);
1667
1668         err = pci_enable_device(pdev);
1669         if (err) {
1670                 printk(KERN_ERR
1671                         "atl2: Cannot enable PCI device from suspend\n");
1672                 return err;
1673         }
1674
1675         pci_set_master(pdev);
1676
1677         ATL2_READ_REG(&adapter->hw, REG_WOL_CTRL); /* clear WOL status */
1678
1679         pci_enable_wake(pdev, PCI_D3hot, 0);
1680         pci_enable_wake(pdev, PCI_D3cold, 0);
1681
1682         ATL2_WRITE_REG(&adapter->hw, REG_WOL_CTRL, 0);
1683
1684         if (netif_running(netdev)) {
1685                 err = atl2_request_irq(adapter);
1686                 if (err)
1687                         return err;
1688         }
1689
1690         atl2_reset_hw(&adapter->hw);
1691
1692         if (netif_running(netdev))
1693                 atl2_up(adapter);
1694
1695         netif_device_attach(netdev);
1696
1697         return 0;
1698 }
1699 #endif
1700
1701 static void atl2_shutdown(struct pci_dev *pdev)
1702 {
1703         atl2_suspend(pdev, PMSG_SUSPEND);
1704 }
1705
1706 static struct pci_driver atl2_driver = {
1707         .name     = atl2_driver_name,
1708         .id_table = atl2_pci_tbl,
1709         .probe    = atl2_probe,
1710         .remove   = __devexit_p(atl2_remove),
1711         /* Power Managment Hooks */
1712         .suspend  = atl2_suspend,
1713 #ifdef CONFIG_PM
1714         .resume   = atl2_resume,
1715 #endif
1716         .shutdown = atl2_shutdown,
1717 };
1718
1719 /*
1720  * atl2_init_module - Driver Registration Routine
1721  *
1722  * atl2_init_module is the first routine called when the driver is
1723  * loaded. All it does is register with the PCI subsystem.
1724  */
1725 static int __init atl2_init_module(void)
1726 {
1727         printk(KERN_INFO "%s - version %s\n", atl2_driver_string,
1728                 atl2_driver_version);
1729         printk(KERN_INFO "%s\n", atl2_copyright);
1730         return pci_register_driver(&atl2_driver);
1731 }
1732 module_init(atl2_init_module);
1733
1734 /*
1735  * atl2_exit_module - Driver Exit Cleanup Routine
1736  *
1737  * atl2_exit_module is called just before the driver is removed
1738  * from memory.
1739  */
1740 static void __exit atl2_exit_module(void)
1741 {
1742         pci_unregister_driver(&atl2_driver);
1743 }
1744 module_exit(atl2_exit_module);
1745
1746 static void atl2_read_pci_cfg(struct atl2_hw *hw, u32 reg, u16 *value)
1747 {
1748         struct atl2_adapter *adapter = hw->back;
1749         pci_read_config_word(adapter->pdev, reg, value);
1750 }
1751
1752 static void atl2_write_pci_cfg(struct atl2_hw *hw, u32 reg, u16 *value)
1753 {
1754         struct atl2_adapter *adapter = hw->back;
1755         pci_write_config_word(adapter->pdev, reg, *value);
1756 }
1757
1758 static int atl2_get_settings(struct net_device *netdev,
1759         struct ethtool_cmd *ecmd)
1760 {
1761         struct atl2_adapter *adapter = netdev_priv(netdev);
1762         struct atl2_hw *hw = &adapter->hw;
1763
1764         ecmd->supported = (SUPPORTED_10baseT_Half |
1765                 SUPPORTED_10baseT_Full |
1766                 SUPPORTED_100baseT_Half |
1767                 SUPPORTED_100baseT_Full |
1768                 SUPPORTED_Autoneg |
1769                 SUPPORTED_TP);
1770         ecmd->advertising = ADVERTISED_TP;
1771
1772         ecmd->advertising |= ADVERTISED_Autoneg;
1773         ecmd->advertising |= hw->autoneg_advertised;
1774
1775         ecmd->port = PORT_TP;
1776         ecmd->phy_address = 0;
1777         ecmd->transceiver = XCVR_INTERNAL;
1778
1779         if (adapter->link_speed != SPEED_0) {
1780                 ecmd->speed = adapter->link_speed;
1781                 if (adapter->link_duplex == FULL_DUPLEX)
1782                         ecmd->duplex = DUPLEX_FULL;
1783                 else
1784                         ecmd->duplex = DUPLEX_HALF;
1785         } else {
1786                 ecmd->speed = -1;
1787                 ecmd->duplex = -1;
1788         }
1789
1790         ecmd->autoneg = AUTONEG_ENABLE;
1791         return 0;
1792 }
1793
1794 static int atl2_set_settings(struct net_device *netdev,
1795         struct ethtool_cmd *ecmd)
1796 {
1797         struct atl2_adapter *adapter = netdev_priv(netdev);
1798         struct atl2_hw *hw = &adapter->hw;
1799
1800         while (test_and_set_bit(__ATL2_RESETTING, &adapter->flags))
1801                 msleep(1);
1802
1803         if (ecmd->autoneg == AUTONEG_ENABLE) {
1804 #define MY_ADV_MASK     (ADVERTISE_10_HALF | \
1805                          ADVERTISE_10_FULL | \
1806                          ADVERTISE_100_HALF| \
1807                          ADVERTISE_100_FULL)
1808
1809                 if ((ecmd->advertising & MY_ADV_MASK) == MY_ADV_MASK) {
1810                         hw->MediaType = MEDIA_TYPE_AUTO_SENSOR;
1811                         hw->autoneg_advertised =  MY_ADV_MASK;
1812                 } else if ((ecmd->advertising & MY_ADV_MASK) ==
1813                                 ADVERTISE_100_FULL) {
1814                         hw->MediaType = MEDIA_TYPE_100M_FULL;
1815                         hw->autoneg_advertised = ADVERTISE_100_FULL;
1816                 } else if ((ecmd->advertising & MY_ADV_MASK) ==
1817                                 ADVERTISE_100_HALF) {
1818                         hw->MediaType = MEDIA_TYPE_100M_HALF;
1819                         hw->autoneg_advertised = ADVERTISE_100_HALF;
1820                 } else if ((ecmd->advertising & MY_ADV_MASK) ==
1821                                 ADVERTISE_10_FULL) {
1822                         hw->MediaType = MEDIA_TYPE_10M_FULL;
1823                         hw->autoneg_advertised = ADVERTISE_10_FULL;
1824                 }  else if ((ecmd->advertising & MY_ADV_MASK) ==
1825                                 ADVERTISE_10_HALF) {
1826                         hw->MediaType = MEDIA_TYPE_10M_HALF;
1827                         hw->autoneg_advertised = ADVERTISE_10_HALF;
1828                 } else {
1829                         clear_bit(__ATL2_RESETTING, &adapter->flags);
1830                         return -EINVAL;
1831                 }
1832                 ecmd->advertising = hw->autoneg_advertised |
1833                         ADVERTISED_TP | ADVERTISED_Autoneg;
1834         } else {
1835                 clear_bit(__ATL2_RESETTING, &adapter->flags);
1836                 return -EINVAL;
1837         }
1838
1839         /* reset the link */
1840         if (netif_running(adapter->netdev)) {
1841                 atl2_down(adapter);
1842                 atl2_up(adapter);
1843         } else
1844                 atl2_reset_hw(&adapter->hw);
1845
1846         clear_bit(__ATL2_RESETTING, &adapter->flags);
1847         return 0;
1848 }
1849
1850 static u32 atl2_get_tx_csum(struct net_device *netdev)
1851 {
1852         return (netdev->features & NETIF_F_HW_CSUM) != 0;
1853 }
1854
1855 static u32 atl2_get_msglevel(struct net_device *netdev)
1856 {
1857         return 0;
1858 }
1859
1860 /*
1861  * It's sane for this to be empty, but we might want to take advantage of this.
1862  */
1863 static void atl2_set_msglevel(struct net_device *netdev, u32 data)
1864 {
1865 }
1866
1867 static int atl2_get_regs_len(struct net_device *netdev)
1868 {
1869 #define ATL2_REGS_LEN 42
1870         return sizeof(u32) * ATL2_REGS_LEN;
1871 }
1872
1873 static void atl2_get_regs(struct net_device *netdev,
1874         struct ethtool_regs *regs, void *p)
1875 {
1876         struct atl2_adapter *adapter = netdev_priv(netdev);
1877         struct atl2_hw *hw = &adapter->hw;
1878         u32 *regs_buff = p;
1879         u16 phy_data;
1880
1881         memset(p, 0, sizeof(u32) * ATL2_REGS_LEN);
1882
1883         regs->version = (1 << 24) | (hw->revision_id << 16) | hw->device_id;
1884
1885         regs_buff[0]  = ATL2_READ_REG(hw, REG_VPD_CAP);
1886         regs_buff[1]  = ATL2_READ_REG(hw, REG_SPI_FLASH_CTRL);
1887         regs_buff[2]  = ATL2_READ_REG(hw, REG_SPI_FLASH_CONFIG);
1888         regs_buff[3]  = ATL2_READ_REG(hw, REG_TWSI_CTRL);
1889         regs_buff[4]  = ATL2_READ_REG(hw, REG_PCIE_DEV_MISC_CTRL);
1890         regs_buff[5]  = ATL2_READ_REG(hw, REG_MASTER_CTRL);
1891         regs_buff[6]  = ATL2_READ_REG(hw, REG_MANUAL_TIMER_INIT);
1892         regs_buff[7]  = ATL2_READ_REG(hw, REG_IRQ_MODU_TIMER_INIT);
1893         regs_buff[8]  = ATL2_READ_REG(hw, REG_PHY_ENABLE);
1894         regs_buff[9]  = ATL2_READ_REG(hw, REG_CMBDISDMA_TIMER);
1895         regs_buff[10] = ATL2_READ_REG(hw, REG_IDLE_STATUS);
1896         regs_buff[11] = ATL2_READ_REG(hw, REG_MDIO_CTRL);
1897         regs_buff[12] = ATL2_READ_REG(hw, REG_SERDES_LOCK);
1898         regs_buff[13] = ATL2_READ_REG(hw, REG_MAC_CTRL);
1899         regs_buff[14] = ATL2_READ_REG(hw, REG_MAC_IPG_IFG);
1900         regs_buff[15] = ATL2_READ_REG(hw, REG_MAC_STA_ADDR);
1901         regs_buff[16] = ATL2_READ_REG(hw, REG_MAC_STA_ADDR+4);
1902         regs_buff[17] = ATL2_READ_REG(hw, REG_RX_HASH_TABLE);
1903         regs_buff[18] = ATL2_READ_REG(hw, REG_RX_HASH_TABLE+4);
1904         regs_buff[19] = ATL2_READ_REG(hw, REG_MAC_HALF_DUPLX_CTRL);
1905         regs_buff[20] = ATL2_READ_REG(hw, REG_MTU);
1906         regs_buff[21] = ATL2_READ_REG(hw, REG_WOL_CTRL);
1907         regs_buff[22] = ATL2_READ_REG(hw, REG_SRAM_TXRAM_END);
1908         regs_buff[23] = ATL2_READ_REG(hw, REG_DESC_BASE_ADDR_HI);
1909         regs_buff[24] = ATL2_READ_REG(hw, REG_TXD_BASE_ADDR_LO);
1910         regs_buff[25] = ATL2_READ_REG(hw, REG_TXD_MEM_SIZE);
1911         regs_buff[26] = ATL2_READ_REG(hw, REG_TXS_BASE_ADDR_LO);
1912         regs_buff[27] = ATL2_READ_REG(hw, REG_TXS_MEM_SIZE);
1913         regs_buff[28] = ATL2_READ_REG(hw, REG_RXD_BASE_ADDR_LO);
1914         regs_buff[29] = ATL2_READ_REG(hw, REG_RXD_BUF_NUM);
1915         regs_buff[30] = ATL2_READ_REG(hw, REG_DMAR);
1916         regs_buff[31] = ATL2_READ_REG(hw, REG_TX_CUT_THRESH);
1917         regs_buff[32] = ATL2_READ_REG(hw, REG_DMAW);
1918         regs_buff[33] = ATL2_READ_REG(hw, REG_PAUSE_ON_TH);
1919         regs_buff[34] = ATL2_READ_REG(hw, REG_PAUSE_OFF_TH);
1920         regs_buff[35] = ATL2_READ_REG(hw, REG_MB_TXD_WR_IDX);
1921         regs_buff[36] = ATL2_READ_REG(hw, REG_MB_RXD_RD_IDX);
1922         regs_buff[38] = ATL2_READ_REG(hw, REG_ISR);
1923         regs_buff[39] = ATL2_READ_REG(hw, REG_IMR);
1924
1925         atl2_read_phy_reg(hw, MII_BMCR, &phy_data);
1926         regs_buff[40] = (u32)phy_data;
1927         atl2_read_phy_reg(hw, MII_BMSR, &phy_data);
1928         regs_buff[41] = (u32)phy_data;
1929 }
1930
1931 static int atl2_get_eeprom_len(struct net_device *netdev)
1932 {
1933         struct atl2_adapter *adapter = netdev_priv(netdev);
1934
1935         if (!atl2_check_eeprom_exist(&adapter->hw))
1936                 return 512;
1937         else
1938                 return 0;
1939 }
1940
1941 static int atl2_get_eeprom(struct net_device *netdev,
1942         struct ethtool_eeprom *eeprom, u8 *bytes)
1943 {
1944         struct atl2_adapter *adapter = netdev_priv(netdev);
1945         struct atl2_hw *hw = &adapter->hw;
1946         u32 *eeprom_buff;
1947         int first_dword, last_dword;
1948         int ret_val = 0;
1949         int i;
1950
1951         if (eeprom->len == 0)
1952                 return -EINVAL;
1953
1954         if (atl2_check_eeprom_exist(hw))
1955                 return -EINVAL;
1956
1957         eeprom->magic = hw->vendor_id | (hw->device_id << 16);
1958
1959         first_dword = eeprom->offset >> 2;
1960         last_dword = (eeprom->offset + eeprom->len - 1) >> 2;
1961
1962         eeprom_buff = kmalloc(sizeof(u32) * (last_dword - first_dword + 1),
1963                 GFP_KERNEL);
1964         if (!eeprom_buff)
1965                 return -ENOMEM;
1966
1967         for (i = first_dword; i < last_dword; i++) {
1968                 if (!atl2_read_eeprom(hw, i*4, &(eeprom_buff[i-first_dword])))
1969                         return -EIO;
1970         }
1971
1972         memcpy(bytes, (u8 *)eeprom_buff + (eeprom->offset & 3),
1973                 eeprom->len);
1974         kfree(eeprom_buff);
1975
1976         return ret_val;
1977 }
1978
1979 static int atl2_set_eeprom(struct net_device *netdev,
1980         struct ethtool_eeprom *eeprom, u8 *bytes)
1981 {
1982         struct atl2_adapter *adapter = netdev_priv(netdev);
1983         struct atl2_hw *hw = &adapter->hw;
1984         u32 *eeprom_buff;
1985         u32 *ptr;
1986         int max_len, first_dword, last_dword, ret_val = 0;
1987         int i;
1988
1989         if (eeprom->len == 0)
1990                 return -EOPNOTSUPP;
1991
1992         if (eeprom->magic != (hw->vendor_id | (hw->device_id << 16)))
1993                 return -EFAULT;
1994
1995         max_len = 512;
1996
1997         first_dword = eeprom->offset >> 2;
1998         last_dword = (eeprom->offset + eeprom->len - 1) >> 2;
1999         eeprom_buff = kmalloc(max_len, GFP_KERNEL);
2000         if (!eeprom_buff)
2001                 return -ENOMEM;
2002
2003         ptr = (u32 *)eeprom_buff;
2004
2005         if (eeprom->offset & 3) {
2006                 /* need read/modify/write of first changed EEPROM word */
2007                 /* only the second byte of the word is being modified */
2008                 if (!atl2_read_eeprom(hw, first_dword*4, &(eeprom_buff[0])))
2009                         return -EIO;
2010                 ptr++;
2011         }
2012         if (((eeprom->offset + eeprom->len) & 3)) {
2013                 /*
2014                  * need read/modify/write of last changed EEPROM word
2015                  * only the first byte of the word is being modified
2016                  */
2017                 if (!atl2_read_eeprom(hw, last_dword * 4,
2018                         &(eeprom_buff[last_dword - first_dword])))
2019                         return -EIO;
2020         }
2021
2022         /* Device's eeprom is always little-endian, word addressable */
2023         memcpy(ptr, bytes, eeprom->len);
2024
2025         for (i = 0; i < last_dword - first_dword + 1; i++) {
2026                 if (!atl2_write_eeprom(hw, ((first_dword+i)*4), eeprom_buff[i]))
2027                         return -EIO;
2028         }
2029
2030         kfree(eeprom_buff);
2031         return ret_val;
2032 }
2033
2034 static void atl2_get_drvinfo(struct net_device *netdev,
2035         struct ethtool_drvinfo *drvinfo)
2036 {
2037         struct atl2_adapter *adapter = netdev_priv(netdev);
2038
2039         strncpy(drvinfo->driver,  atl2_driver_name, 32);
2040         strncpy(drvinfo->version, atl2_driver_version, 32);
2041         strncpy(drvinfo->fw_version, "L2", 32);
2042         strncpy(drvinfo->bus_info, pci_name(adapter->pdev), 32);
2043         drvinfo->n_stats = 0;
2044         drvinfo->testinfo_len = 0;
2045         drvinfo->regdump_len = atl2_get_regs_len(netdev);
2046         drvinfo->eedump_len = atl2_get_eeprom_len(netdev);
2047 }
2048
2049 static void atl2_get_wol(struct net_device *netdev,
2050         struct ethtool_wolinfo *wol)
2051 {
2052         struct atl2_adapter *adapter = netdev_priv(netdev);
2053
2054         wol->supported = WAKE_MAGIC;
2055         wol->wolopts = 0;
2056
2057         if (adapter->wol & ATLX_WUFC_EX)
2058                 wol->wolopts |= WAKE_UCAST;
2059         if (adapter->wol & ATLX_WUFC_MC)
2060                 wol->wolopts |= WAKE_MCAST;
2061         if (adapter->wol & ATLX_WUFC_BC)
2062                 wol->wolopts |= WAKE_BCAST;
2063         if (adapter->wol & ATLX_WUFC_MAG)
2064                 wol->wolopts |= WAKE_MAGIC;
2065         if (adapter->wol & ATLX_WUFC_LNKC)
2066                 wol->wolopts |= WAKE_PHY;
2067 }
2068
2069 static int atl2_set_wol(struct net_device *netdev, struct ethtool_wolinfo *wol)
2070 {
2071         struct atl2_adapter *adapter = netdev_priv(netdev);
2072
2073         if (wol->wolopts & (WAKE_ARP | WAKE_MAGICSECURE))
2074                 return -EOPNOTSUPP;
2075
2076         if (wol->wolopts & (WAKE_MCAST|WAKE_BCAST|WAKE_MCAST))
2077                 return -EOPNOTSUPP;
2078
2079         /* these settings will always override what we currently have */
2080         adapter->wol = 0;
2081
2082         if (wol->wolopts & WAKE_MAGIC)
2083                 adapter->wol |= ATLX_WUFC_MAG;
2084         if (wol->wolopts & WAKE_PHY)
2085                 adapter->wol |= ATLX_WUFC_LNKC;
2086
2087         return 0;
2088 }
2089
2090 static int atl2_nway_reset(struct net_device *netdev)
2091 {
2092         struct atl2_adapter *adapter = netdev_priv(netdev);
2093         if (netif_running(netdev))
2094                 atl2_reinit_locked(adapter);
2095         return 0;
2096 }
2097
2098 static struct ethtool_ops atl2_ethtool_ops = {
2099         .get_settings           = atl2_get_settings,
2100         .set_settings           = atl2_set_settings,
2101         .get_drvinfo            = atl2_get_drvinfo,
2102         .get_regs_len           = atl2_get_regs_len,
2103         .get_regs               = atl2_get_regs,
2104         .get_wol                = atl2_get_wol,
2105         .set_wol                = atl2_set_wol,
2106         .get_msglevel           = atl2_get_msglevel,
2107         .set_msglevel           = atl2_set_msglevel,
2108         .nway_reset             = atl2_nway_reset,
2109         .get_link               = ethtool_op_get_link,
2110         .get_eeprom_len         = atl2_get_eeprom_len,
2111         .get_eeprom             = atl2_get_eeprom,
2112         .set_eeprom             = atl2_set_eeprom,
2113         .get_tx_csum            = atl2_get_tx_csum,
2114         .get_sg                 = ethtool_op_get_sg,
2115         .set_sg                 = ethtool_op_set_sg,
2116 #ifdef NETIF_F_TSO
2117         .get_tso                = ethtool_op_get_tso,
2118 #endif
2119 };
2120
2121 static void atl2_set_ethtool_ops(struct net_device *netdev)
2122 {
2123         SET_ETHTOOL_OPS(netdev, &atl2_ethtool_ops);
2124 }
2125
2126 #define LBYTESWAP(a)  ((((a) & 0x00ff00ff) << 8) | \
2127         (((a) & 0xff00ff00) >> 8))
2128 #define LONGSWAP(a)   ((LBYTESWAP(a) << 16) | (LBYTESWAP(a) >> 16))
2129 #define SHORTSWAP(a)  (((a) << 8) | ((a) >> 8))
2130
2131 /*
2132  * Reset the transmit and receive units; mask and clear all interrupts.
2133  *
2134  * hw - Struct containing variables accessed by shared code
2135  * return : 0  or  idle status (if error)
2136  */
2137 static s32 atl2_reset_hw(struct atl2_hw *hw)
2138 {
2139         u32 icr;
2140         u16 pci_cfg_cmd_word;
2141         int i;
2142
2143         /* Workaround for PCI problem when BIOS sets MMRBC incorrectly. */
2144         atl2_read_pci_cfg(hw, PCI_REG_COMMAND, &pci_cfg_cmd_word);
2145         if ((pci_cfg_cmd_word &
2146                 (CMD_IO_SPACE|CMD_MEMORY_SPACE|CMD_BUS_MASTER)) !=
2147                 (CMD_IO_SPACE|CMD_MEMORY_SPACE|CMD_BUS_MASTER)) {
2148                 pci_cfg_cmd_word |=
2149                         (CMD_IO_SPACE|CMD_MEMORY_SPACE|CMD_BUS_MASTER);
2150                 atl2_write_pci_cfg(hw, PCI_REG_COMMAND, &pci_cfg_cmd_word);
2151         }
2152
2153         /* Clear Interrupt mask to stop board from generating
2154          * interrupts & Clear any pending interrupt events
2155          */
2156         /* FIXME */
2157         /* ATL2_WRITE_REG(hw, REG_IMR, 0); */
2158         /* ATL2_WRITE_REG(hw, REG_ISR, 0xffffffff); */
2159
2160         /* Issue Soft Reset to the MAC.  This will reset the chip's
2161          * transmit, receive, DMA.  It will not effect
2162          * the current PCI configuration.  The global reset bit is self-
2163          * clearing, and should clear within a microsecond.
2164          */
2165         ATL2_WRITE_REG(hw, REG_MASTER_CTRL, MASTER_CTRL_SOFT_RST);
2166         wmb();
2167         msleep(1); /* delay about 1ms */
2168
2169         /* Wait at least 10ms for All module to be Idle */
2170         for (i = 0; i < 10; i++) {
2171                 icr = ATL2_READ_REG(hw, REG_IDLE_STATUS);
2172                 if (!icr)
2173                         break;
2174                 msleep(1); /* delay 1 ms */
2175                 cpu_relax();
2176         }
2177
2178         if (icr)
2179                 return icr;
2180
2181         return 0;
2182 }
2183
2184 #define CUSTOM_SPI_CS_SETUP        2
2185 #define CUSTOM_SPI_CLK_HI          2
2186 #define CUSTOM_SPI_CLK_LO          2
2187 #define CUSTOM_SPI_CS_HOLD         2
2188 #define CUSTOM_SPI_CS_HI           3
2189
2190 static struct atl2_spi_flash_dev flash_table[] =
2191 {
2192 /* MFR    WRSR  READ  PROGRAM WREN  WRDI  RDSR  RDID  SECTOR_ERASE CHIP_ERASE */
2193 {"Atmel", 0x0,  0x03, 0x02,   0x06, 0x04, 0x05, 0x15, 0x52,        0x62 },
2194 {"SST",   0x01, 0x03, 0x02,   0x06, 0x04, 0x05, 0x90, 0x20,        0x60 },
2195 {"ST",    0x01, 0x03, 0x02,   0x06, 0x04, 0x05, 0xAB, 0xD8,        0xC7 },
2196 };
2197
2198 static bool atl2_spi_read(struct atl2_hw *hw, u32 addr, u32 *buf)
2199 {
2200         int i;
2201         u32 value;
2202
2203         ATL2_WRITE_REG(hw, REG_SPI_DATA, 0);
2204         ATL2_WRITE_REG(hw, REG_SPI_ADDR, addr);
2205
2206         value = SPI_FLASH_CTRL_WAIT_READY |
2207                 (CUSTOM_SPI_CS_SETUP & SPI_FLASH_CTRL_CS_SETUP_MASK) <<
2208                         SPI_FLASH_CTRL_CS_SETUP_SHIFT |
2209                 (CUSTOM_SPI_CLK_HI & SPI_FLASH_CTRL_CLK_HI_MASK) <<
2210                         SPI_FLASH_CTRL_CLK_HI_SHIFT |
2211                 (CUSTOM_SPI_CLK_LO & SPI_FLASH_CTRL_CLK_LO_MASK) <<
2212                         SPI_FLASH_CTRL_CLK_LO_SHIFT |
2213                 (CUSTOM_SPI_CS_HOLD & SPI_FLASH_CTRL_CS_HOLD_MASK) <<
2214                         SPI_FLASH_CTRL_CS_HOLD_SHIFT |
2215                 (CUSTOM_SPI_CS_HI & SPI_FLASH_CTRL_CS_HI_MASK) <<
2216                         SPI_FLASH_CTRL_CS_HI_SHIFT |
2217                 (0x1 & SPI_FLASH_CTRL_INS_MASK) << SPI_FLASH_CTRL_INS_SHIFT;
2218
2219         ATL2_WRITE_REG(hw, REG_SPI_FLASH_CTRL, value);
2220
2221         value |= SPI_FLASH_CTRL_START;
2222
2223         ATL2_WRITE_REG(hw, REG_SPI_FLASH_CTRL, value);
2224
2225         for (i = 0; i < 10; i++) {
2226                 msleep(1);
2227                 value = ATL2_READ_REG(hw, REG_SPI_FLASH_CTRL);
2228                 if (!(value & SPI_FLASH_CTRL_START))
2229                         break;
2230         }
2231
2232         if (value & SPI_FLASH_CTRL_START)
2233                 return false;
2234
2235         *buf = ATL2_READ_REG(hw, REG_SPI_DATA);
2236
2237         return true;
2238 }
2239
2240 /*
2241  * get_permanent_address
2242  * return 0 if get valid mac address,
2243  */
2244 static int get_permanent_address(struct atl2_hw *hw)
2245 {
2246         u32 Addr[2];
2247         u32 i, Control;
2248         u16 Register;
2249         u8  EthAddr[NODE_ADDRESS_SIZE];
2250         bool KeyValid;
2251
2252         if (is_valid_ether_addr(hw->perm_mac_addr))
2253                 return 0;
2254
2255         Addr[0] = 0;
2256         Addr[1] = 0;
2257
2258         if (!atl2_check_eeprom_exist(hw)) { /* eeprom exists */
2259                 Register = 0;
2260                 KeyValid = false;
2261
2262                 /* Read out all EEPROM content */
2263                 i = 0;
2264                 while (1) {
2265                         if (atl2_read_eeprom(hw, i + 0x100, &Control)) {
2266                                 if (KeyValid) {
2267                                         if (Register == REG_MAC_STA_ADDR)
2268                                                 Addr[0] = Control;
2269                                         else if (Register ==
2270                                                 (REG_MAC_STA_ADDR + 4))
2271                                                 Addr[1] = Control;
2272                                         KeyValid = false;
2273                                 } else if ((Control & 0xff) == 0x5A) {
2274                                         KeyValid = true;
2275                                         Register = (u16) (Control >> 16);
2276                                 } else {
2277                         /* assume data end while encount an invalid KEYWORD */
2278                                         break;
2279                                 }
2280                         } else {
2281                                 break; /* read error */
2282                         }
2283                         i += 4;
2284                 }
2285
2286                 *(u32 *) &EthAddr[2] = LONGSWAP(Addr[0]);
2287                 *(u16 *) &EthAddr[0] = SHORTSWAP(*(u16 *) &Addr[1]);
2288
2289                 if (is_valid_ether_addr(EthAddr)) {
2290                         memcpy(hw->perm_mac_addr, EthAddr, NODE_ADDRESS_SIZE);
2291                         return 0;
2292                 }
2293                 return 1;
2294         }
2295
2296         /* see if SPI flash exists? */
2297         Addr[0] = 0;
2298         Addr[1] = 0;
2299         Register = 0;
2300         KeyValid = false;
2301         i = 0;
2302         while (1) {
2303                 if (atl2_spi_read(hw, i + 0x1f000, &Control)) {
2304                         if (KeyValid) {
2305                                 if (Register == REG_MAC_STA_ADDR)
2306                                         Addr[0] = Control;
2307                                 else if (Register == (REG_MAC_STA_ADDR + 4))
2308                                         Addr[1] = Control;
2309                                 KeyValid = false;
2310                         } else if ((Control & 0xff) == 0x5A) {
2311                                 KeyValid = true;
2312                                 Register = (u16) (Control >> 16);
2313                         } else {
2314                                 break; /* data end */
2315                         }
2316                 } else {
2317                         break; /* read error */
2318                 }
2319                 i += 4;
2320         }
2321
2322         *(u32 *) &EthAddr[2] = LONGSWAP(Addr[0]);
2323         *(u16 *) &EthAddr[0] = SHORTSWAP(*(u16 *)&Addr[1]);
2324         if (is_valid_ether_addr(EthAddr)) {
2325                 memcpy(hw->perm_mac_addr, EthAddr, NODE_ADDRESS_SIZE);
2326                 return 0;
2327         }
2328         /* maybe MAC-address is from BIOS */
2329         Addr[0] = ATL2_READ_REG(hw, REG_MAC_STA_ADDR);
2330         Addr[1] = ATL2_READ_REG(hw, REG_MAC_STA_ADDR + 4);
2331         *(u32 *) &EthAddr[2] = LONGSWAP(Addr[0]);
2332         *(u16 *) &EthAddr[0] = SHORTSWAP(*(u16 *) &Addr[1]);
2333
2334         if (is_valid_ether_addr(EthAddr)) {
2335                 memcpy(hw->perm_mac_addr, EthAddr, NODE_ADDRESS_SIZE);
2336                 return 0;
2337         }
2338
2339         return 1;
2340 }
2341
2342 /*
2343  * Reads the adapter's MAC address from the EEPROM
2344  *
2345  * hw - Struct containing variables accessed by shared code
2346  */
2347 static s32 atl2_read_mac_addr(struct atl2_hw *hw)
2348 {
2349         u16 i;
2350
2351         if (get_permanent_address(hw)) {
2352                 /* for test */
2353                 /* FIXME: shouldn't we use random_ether_addr() here? */
2354                 hw->perm_mac_addr[0] = 0x00;
2355                 hw->perm_mac_addr[1] = 0x13;
2356                 hw->perm_mac_addr[2] = 0x74;
2357                 hw->perm_mac_addr[3] = 0x00;
2358                 hw->perm_mac_addr[4] = 0x5c;
2359                 hw->perm_mac_addr[5] = 0x38;
2360         }
2361
2362         for (i = 0; i < NODE_ADDRESS_SIZE; i++)
2363                 hw->mac_addr[i] = hw->perm_mac_addr[i];
2364
2365         return 0;
2366 }
2367
2368 /*
2369  * Hashes an address to determine its location in the multicast table
2370  *
2371  * hw - Struct containing variables accessed by shared code
2372  * mc_addr - the multicast address to hash
2373  *
2374  * atl2_hash_mc_addr
2375  *  purpose
2376  *      set hash value for a multicast address
2377  *      hash calcu processing :
2378  *          1. calcu 32bit CRC for multicast address
2379  *          2. reverse crc with MSB to LSB
2380  */
2381 static u32 atl2_hash_mc_addr(struct atl2_hw *hw, u8 *mc_addr)
2382 {
2383         u32 crc32, value;
2384         int i;
2385
2386         value = 0;
2387         crc32 = ether_crc_le(6, mc_addr);
2388
2389         for (i = 0; i < 32; i++)
2390                 value |= (((crc32 >> i) & 1) << (31 - i));
2391
2392         return value;
2393 }
2394
2395 /*
2396  * Sets the bit in the multicast table corresponding to the hash value.
2397  *
2398  * hw - Struct containing variables accessed by shared code
2399  * hash_value - Multicast address hash value
2400  */
2401 static void atl2_hash_set(struct atl2_hw *hw, u32 hash_value)
2402 {
2403         u32 hash_bit, hash_reg;
2404         u32 mta;
2405
2406         /* The HASH Table  is a register array of 2 32-bit registers.
2407          * It is treated like an array of 64 bits.  We want to set
2408          * bit BitArray[hash_value]. So we figure out what register
2409          * the bit is in, read it, OR in the new bit, then write
2410          * back the new value.  The register is determined by the
2411          * upper 7 bits of the hash value and the bit within that
2412          * register are determined by the lower 5 bits of the value.
2413          */
2414         hash_reg = (hash_value >> 31) & 0x1;
2415         hash_bit = (hash_value >> 26) & 0x1F;
2416
2417         mta = ATL2_READ_REG_ARRAY(hw, REG_RX_HASH_TABLE, hash_reg);
2418
2419         mta |= (1 << hash_bit);
2420
2421         ATL2_WRITE_REG_ARRAY(hw, REG_RX_HASH_TABLE, hash_reg, mta);
2422 }
2423
2424 /*
2425  * atl2_init_pcie - init PCIE module
2426  */
2427 static void atl2_init_pcie(struct atl2_hw *hw)
2428 {
2429     u32 value;
2430     value = LTSSM_TEST_MODE_DEF;
2431     ATL2_WRITE_REG(hw, REG_LTSSM_TEST_MODE, value);
2432
2433     value = PCIE_DLL_TX_CTRL1_DEF;
2434     ATL2_WRITE_REG(hw, REG_PCIE_DLL_TX_CTRL1, value);
2435 }
2436
2437 static void atl2_init_flash_opcode(struct atl2_hw *hw)
2438 {
2439         if (hw->flash_vendor >= ARRAY_SIZE(flash_table))
2440                 hw->flash_vendor = 0; /* ATMEL */
2441
2442         /* Init OP table */
2443         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_PROGRAM,
2444                 flash_table[hw->flash_vendor].cmdPROGRAM);
2445         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_SC_ERASE,
2446                 flash_table[hw->flash_vendor].cmdSECTOR_ERASE);
2447         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_CHIP_ERASE,
2448                 flash_table[hw->flash_vendor].cmdCHIP_ERASE);
2449         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_RDID,
2450                 flash_table[hw->flash_vendor].cmdRDID);
2451         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_WREN,
2452                 flash_table[hw->flash_vendor].cmdWREN);
2453         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_RDSR,
2454                 flash_table[hw->flash_vendor].cmdRDSR);
2455         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_WRSR,
2456                 flash_table[hw->flash_vendor].cmdWRSR);
2457         ATL2_WRITE_REGB(hw, REG_SPI_FLASH_OP_READ,
2458                 flash_table[hw->flash_vendor].cmdREAD);
2459 }
2460
2461 /********************************************************************
2462 * Performs basic configuration of the adapter.
2463 *
2464 * hw - Struct containing variables accessed by shared code
2465 * Assumes that the controller has previously been reset and is in a
2466 * post-reset uninitialized state. Initializes multicast table,
2467 * and  Calls routines to setup link
2468 * Leaves the transmit and receive units disabled and uninitialized.
2469 ********************************************************************/
2470 static s32 atl2_init_hw(struct atl2_hw *hw)
2471 {
2472         u32 ret_val = 0;
2473
2474         atl2_init_pcie(hw);
2475
2476         /* Zero out the Multicast HASH table */
2477         /* clear the old settings from the multicast hash table */
2478         ATL2_WRITE_REG(hw, REG_RX_HASH_TABLE, 0);
2479         ATL2_WRITE_REG_ARRAY(hw, REG_RX_HASH_TABLE, 1, 0);
2480
2481         atl2_init_flash_opcode(hw);
2482
2483         ret_val = atl2_phy_init(hw);
2484
2485         return ret_val;
2486 }
2487
2488 /*
2489  * Detects the current speed and duplex settings of the hardware.
2490  *
2491  * hw - Struct containing variables accessed by shared code
2492  * speed - Speed of the connection
2493  * duplex - Duplex setting of the connection
2494  */
2495 static s32 atl2_get_speed_and_duplex(struct atl2_hw *hw, u16 *speed,
2496         u16 *duplex)
2497 {
2498         s32 ret_val;
2499         u16 phy_data;
2500
2501         /* Read PHY Specific Status Register (17) */
2502         ret_val = atl2_read_phy_reg(hw, MII_ATLX_PSSR, &phy_data);
2503         if (ret_val)
2504                 return ret_val;
2505
2506         if (!(phy_data & MII_ATLX_PSSR_SPD_DPLX_RESOLVED))
2507                 return ATLX_ERR_PHY_RES;
2508
2509         switch (phy_data & MII_ATLX_PSSR_SPEED) {
2510         case MII_ATLX_PSSR_100MBS:
2511                 *speed = SPEED_100;
2512                 break;
2513         case MII_ATLX_PSSR_10MBS:
2514                 *speed = SPEED_10;
2515                 break;
2516         default:
2517                 return ATLX_ERR_PHY_SPEED;
2518                 break;
2519         }
2520
2521         if (phy_data & MII_ATLX_PSSR_DPLX)
2522                 *duplex = FULL_DUPLEX;
2523         else
2524                 *duplex = HALF_DUPLEX;
2525
2526         return 0;
2527 }
2528
2529 /*
2530  * Reads the value from a PHY register
2531  * hw - Struct containing variables accessed by shared code
2532  * reg_addr - address of the PHY register to read
2533  */
2534 static s32 atl2_read_phy_reg(struct atl2_hw *hw, u16 reg_addr, u16 *phy_data)
2535 {
2536         u32 val;
2537         int i;
2538
2539         val = ((u32)(reg_addr & MDIO_REG_ADDR_MASK)) << MDIO_REG_ADDR_SHIFT |
2540                 MDIO_START |
2541                 MDIO_SUP_PREAMBLE |
2542                 MDIO_RW |
2543                 MDIO_CLK_25_4 << MDIO_CLK_SEL_SHIFT;
2544         ATL2_WRITE_REG(hw, REG_MDIO_CTRL, val);
2545
2546         wmb();
2547
2548         for (i = 0; i < MDIO_WAIT_TIMES; i++) {
2549                 udelay(2);
2550                 val = ATL2_READ_REG(hw, REG_MDIO_CTRL);
2551                 if (!(val & (MDIO_START | MDIO_BUSY)))
2552                         break;
2553                 wmb();
2554         }
2555         if (!(val & (MDIO_START | MDIO_BUSY))) {
2556                 *phy_data = (u16)val;
2557                 return 0;
2558         }
2559
2560         return ATLX_ERR_PHY;
2561 }
2562
2563 /*
2564  * Writes a value to a PHY register
2565  * hw - Struct containing variables accessed by shared code
2566  * reg_addr - address of the PHY register to write
2567  * data - data to write to the PHY
2568  */
2569 static s32 atl2_write_phy_reg(struct atl2_hw *hw, u32 reg_addr, u16 phy_data)
2570 {
2571         int i;
2572         u32 val;
2573
2574         val = ((u32)(phy_data & MDIO_DATA_MASK)) << MDIO_DATA_SHIFT |
2575                 (reg_addr & MDIO_REG_ADDR_MASK) << MDIO_REG_ADDR_SHIFT |
2576                 MDIO_SUP_PREAMBLE |
2577                 MDIO_START |
2578                 MDIO_CLK_25_4 << MDIO_CLK_SEL_SHIFT;
2579         ATL2_WRITE_REG(hw, REG_MDIO_CTRL, val);
2580
2581         wmb();
2582
2583         for (i = 0; i < MDIO_WAIT_TIMES; i++) {
2584                 udelay(2);
2585                 val = ATL2_READ_REG(hw, REG_MDIO_CTRL);
2586                 if (!(val & (MDIO_START | MDIO_BUSY)))
2587                         break;
2588
2589                 wmb();
2590         }
2591
2592         if (!(val & (MDIO_START | MDIO_BUSY)))
2593                 return 0;
2594
2595         return ATLX_ERR_PHY;
2596 }
2597
2598 /*
2599  * Configures PHY autoneg and flow control advertisement settings
2600  *
2601  * hw - Struct containing variables accessed by shared code
2602  */
2603 static s32 atl2_phy_setup_autoneg_adv(struct atl2_hw *hw)
2604 {
2605         s32 ret_val;
2606         s16 mii_autoneg_adv_reg;
2607
2608         /* Read the MII Auto-Neg Advertisement Register (Address 4). */
2609         mii_autoneg_adv_reg = MII_AR_DEFAULT_CAP_MASK;
2610
2611         /* Need to parse autoneg_advertised  and set up
2612          * the appropriate PHY registers.  First we will parse for
2613          * autoneg_advertised software override.  Since we can advertise
2614          * a plethora of combinations, we need to check each bit
2615          * individually.
2616          */
2617
2618         /* First we clear all the 10/100 mb speed bits in the Auto-Neg
2619          * Advertisement Register (Address 4) and the 1000 mb speed bits in
2620          * the  1000Base-T Control Register (Address 9). */
2621         mii_autoneg_adv_reg &= ~MII_AR_SPEED_MASK;
2622
2623         /* Need to parse MediaType and setup the
2624          * appropriate PHY registers. */
2625         switch (hw->MediaType) {
2626         case MEDIA_TYPE_AUTO_SENSOR:
2627                 mii_autoneg_adv_reg |=
2628                         (MII_AR_10T_HD_CAPS |
2629                         MII_AR_10T_FD_CAPS  |
2630                         MII_AR_100TX_HD_CAPS|
2631                         MII_AR_100TX_FD_CAPS);
2632                 hw->autoneg_advertised =
2633                         ADVERTISE_10_HALF |
2634                         ADVERTISE_10_FULL |
2635                         ADVERTISE_100_HALF|
2636                         ADVERTISE_100_FULL;
2637                 break;
2638         case MEDIA_TYPE_100M_FULL:
2639                 mii_autoneg_adv_reg |= MII_AR_100TX_FD_CAPS;
2640                 hw->autoneg_advertised = ADVERTISE_100_FULL;
2641                 break;
2642         case MEDIA_TYPE_100M_HALF:
2643                 mii_autoneg_adv_reg |= MII_AR_100TX_HD_CAPS;
2644                 hw->autoneg_advertised = ADVERTISE_100_HALF;
2645                 break;
2646         case MEDIA_TYPE_10M_FULL:
2647                 mii_autoneg_adv_reg |= MII_AR_10T_FD_CAPS;
2648                 hw->autoneg_advertised = ADVERTISE_10_FULL;
2649                 break;
2650         default:
2651                 mii_autoneg_adv_reg |= MII_AR_10T_HD_CAPS;
2652                 hw->autoneg_advertised = ADVERTISE_10_HALF;
2653                 break;
2654         }
2655
2656         /* flow control fixed to enable all */
2657         mii_autoneg_adv_reg |= (MII_AR_ASM_DIR | MII_AR_PAUSE);
2658
2659         hw->mii_autoneg_adv_reg = mii_autoneg_adv_reg;
2660
2661         ret_val = atl2_write_phy_reg(hw, MII_ADVERTISE, mii_autoneg_adv_reg);
2662
2663         if (ret_val)
2664                 return ret_val;
2665
2666         return 0;
2667 }
2668
2669 /*
2670  * Resets the PHY and make all config validate
2671  *
2672  * hw - Struct containing variables accessed by shared code
2673  *
2674  * Sets bit 15 and 12 of the MII Control regiser (for F001 bug)
2675  */
2676 static s32 atl2_phy_commit(struct atl2_hw *hw)
2677 {
2678         s32 ret_val;
2679         u16 phy_data;
2680
2681         phy_data = MII_CR_RESET | MII_CR_AUTO_NEG_EN | MII_CR_RESTART_AUTO_NEG;
2682         ret_val = atl2_write_phy_reg(hw, MII_BMCR, phy_data);
2683         if (ret_val) {
2684                 u32 val;
2685                 int i;
2686                 /* pcie serdes link may be down ! */
2687                 for (i = 0; i < 25; i++) {
2688                         msleep(1);
2689                         val = ATL2_READ_REG(hw, REG_MDIO_CTRL);
2690                         if (!(val & (MDIO_START | MDIO_BUSY)))
2691                                 break;
2692                 }
2693
2694                 if (0 != (val & (MDIO_START | MDIO_BUSY))) {
2695                         printk(KERN_ERR "atl2: PCIe link down for at least 25ms !\n");
2696                         return ret_val;
2697                 }
2698         }
2699         return 0;
2700 }
2701
2702 static s32 atl2_phy_init(struct atl2_hw *hw)
2703 {
2704         s32 ret_val;
2705         u16 phy_val;
2706
2707         if (hw->phy_configured)
2708                 return 0;
2709
2710         /* Enable PHY */
2711         ATL2_WRITE_REGW(hw, REG_PHY_ENABLE, 1);
2712         ATL2_WRITE_FLUSH(hw);
2713         msleep(1);
2714
2715         /* check if the PHY is in powersaving mode */
2716         atl2_write_phy_reg(hw, MII_DBG_ADDR, 0);
2717         atl2_read_phy_reg(hw, MII_DBG_DATA, &phy_val);
2718
2719         /* 024E / 124E 0r 0274 / 1274 ? */
2720         if (phy_val & 0x1000) {
2721                 phy_val &= ~0x1000;
2722                 atl2_write_phy_reg(hw, MII_DBG_DATA, phy_val);
2723         }
2724
2725         msleep(1);
2726
2727         /*Enable PHY LinkChange Interrupt */
2728         ret_val = atl2_write_phy_reg(hw, 18, 0xC00);
2729         if (ret_val)
2730                 return ret_val;
2731
2732         /* setup AutoNeg parameters */
2733         ret_val = atl2_phy_setup_autoneg_adv(hw);
2734         if (ret_val)
2735                 return ret_val;
2736
2737         /* SW.Reset & En-Auto-Neg to restart Auto-Neg */
2738         ret_val = atl2_phy_commit(hw);
2739         if (ret_val)
2740                 return ret_val;
2741
2742         hw->phy_configured = true;
2743
2744         return ret_val;
2745 }
2746
2747 static void atl2_set_mac_addr(struct atl2_hw *hw)
2748 {
2749         u32 value;
2750         /* 00-0B-6A-F6-00-DC
2751          * 0:  6AF600DC   1: 000B
2752          * low dword */
2753         value = (((u32)hw->mac_addr[2]) << 24) |
2754                 (((u32)hw->mac_addr[3]) << 16) |
2755                 (((u32)hw->mac_addr[4]) << 8)  |
2756                 (((u32)hw->mac_addr[5]));
2757         ATL2_WRITE_REG_ARRAY(hw, REG_MAC_STA_ADDR, 0, value);
2758         /* hight dword */
2759         value = (((u32)hw->mac_addr[0]) << 8) |
2760                 (((u32)hw->mac_addr[1]));
2761         ATL2_WRITE_REG_ARRAY(hw, REG_MAC_STA_ADDR, 1, value);
2762 }
2763
2764 /*
2765  * check_eeprom_exist
2766  * return 0 if eeprom exist
2767  */
2768 static int atl2_check_eeprom_exist(struct atl2_hw *hw)
2769 {
2770         u32 value;
2771
2772         value = ATL2_READ_REG(hw, REG_SPI_FLASH_CTRL);
2773         if (value & SPI_FLASH_CTRL_EN_VPD) {
2774                 value &= ~SPI_FLASH_CTRL_EN_VPD;
2775                 ATL2_WRITE_REG(hw, REG_SPI_FLASH_CTRL, value);
2776         }
2777         value = ATL2_READ_REGW(hw, REG_PCIE_CAP_LIST);
2778         return ((value & 0xFF00) == 0x6C00) ? 0 : 1;
2779 }
2780
2781 /* FIXME: This doesn't look right. -- CHS */
2782 static bool atl2_write_eeprom(struct atl2_hw *hw, u32 offset, u32 value)
2783 {
2784         return true;
2785 }
2786
2787 static bool atl2_read_eeprom(struct atl2_hw *hw, u32 Offset, u32 *pValue)
2788 {
2789         int i;
2790         u32    Control;
2791
2792         if (Offset & 0x3)
2793                 return false; /* address do not align */
2794
2795         ATL2_WRITE_REG(hw, REG_VPD_DATA, 0);
2796         Control = (Offset & VPD_CAP_VPD_ADDR_MASK) << VPD_CAP_VPD_ADDR_SHIFT;
2797         ATL2_WRITE_REG(hw, REG_VPD_CAP, Control);
2798
2799         for (i = 0; i < 10; i++) {
2800                 msleep(2);
2801                 Control = ATL2_READ_REG(hw, REG_VPD_CAP);
2802                 if (Control & VPD_CAP_VPD_FLAG)
2803                         break;
2804         }
2805
2806         if (Control & VPD_CAP_VPD_FLAG) {
2807                 *pValue = ATL2_READ_REG(hw, REG_VPD_DATA);
2808                 return true;
2809         }
2810         return false; /* timeout */
2811 }
2812
2813 static void atl2_force_ps(struct atl2_hw *hw)
2814 {
2815         u16 phy_val;
2816
2817         atl2_write_phy_reg(hw, MII_DBG_ADDR, 0);
2818         atl2_read_phy_reg(hw, MII_DBG_DATA, &phy_val);
2819         atl2_write_phy_reg(hw, MII_DBG_DATA, phy_val | 0x1000);
2820
2821         atl2_write_phy_reg(hw, MII_DBG_ADDR, 2);
2822         atl2_write_phy_reg(hw, MII_DBG_DATA, 0x3000);
2823         atl2_write_phy_reg(hw, MII_DBG_ADDR, 3);
2824         atl2_write_phy_reg(hw, MII_DBG_DATA, 0);
2825 }
2826
2827 /* This is the only thing that needs to be changed to adjust the
2828  * maximum number of ports that the driver can manage.
2829  */
2830 #define ATL2_MAX_NIC 4
2831
2832 #define OPTION_UNSET    -1
2833 #define OPTION_DISABLED 0
2834 #define OPTION_ENABLED  1
2835
2836 /* All parameters are treated the same, as an integer array of values.
2837  * This macro just reduces the need to repeat the same declaration code
2838  * over and over (plus this helps to avoid typo bugs).
2839  */
2840 #define ATL2_PARAM_INIT {[0 ... ATL2_MAX_NIC] = OPTION_UNSET}
2841 #ifndef module_param_array
2842 /* Module Parameters are always initialized to -1, so that the driver
2843  * can tell the difference between no user specified value or the
2844  * user asking for the default value.
2845  * The true default values are loaded in when atl2_check_options is called.
2846  *
2847  * This is a GCC extension to ANSI C.
2848  * See the item "Labeled Elements in Initializers" in the section
2849  * "Extensions to the C Language Family" of the GCC documentation.
2850  */
2851
2852 #define ATL2_PARAM(X, desc) \
2853     static const int __devinitdata X[ATL2_MAX_NIC + 1] = ATL2_PARAM_INIT; \
2854     MODULE_PARM(X, "1-" __MODULE_STRING(ATL2_MAX_NIC) "i"); \
2855     MODULE_PARM_DESC(X, desc);
2856 #else
2857 #define ATL2_PARAM(X, desc) \
2858     static int __devinitdata X[ATL2_MAX_NIC+1] = ATL2_PARAM_INIT; \
2859     static int num_##X = 0; \
2860     module_param_array_named(X, X, int, &num_##X, 0); \
2861     MODULE_PARM_DESC(X, desc);
2862 #endif
2863
2864 /*
2865  * Transmit Memory Size
2866  * Valid Range: 64-2048
2867  * Default Value: 128
2868  */
2869 #define ATL2_MIN_TX_MEMSIZE             4       /* 4KB */
2870 #define ATL2_MAX_TX_MEMSIZE             64      /* 64KB */
2871 #define ATL2_DEFAULT_TX_MEMSIZE         8       /* 8KB */
2872 ATL2_PARAM(TxMemSize, "Bytes of Transmit Memory");
2873
2874 /*
2875  * Receive Memory Block Count
2876  * Valid Range: 16-512
2877  * Default Value: 128
2878  */
2879 #define ATL2_MIN_RXD_COUNT              16
2880 #define ATL2_MAX_RXD_COUNT              512
2881 #define ATL2_DEFAULT_RXD_COUNT          64
2882 ATL2_PARAM(RxMemBlock, "Number of receive memory block");
2883
2884 /*
2885  * User Specified MediaType Override
2886  *
2887  * Valid Range: 0-5
2888  *  - 0    - auto-negotiate at all supported speeds
2889  *  - 1    - only link at 1000Mbps Full Duplex
2890  *  - 2    - only link at 100Mbps Full Duplex
2891  *  - 3    - only link at 100Mbps Half Duplex
2892  *  - 4    - only link at 10Mbps Full Duplex
2893  *  - 5    - only link at 10Mbps Half Duplex
2894  * Default Value: 0
2895  */
2896 ATL2_PARAM(MediaType, "MediaType Select");
2897
2898 /*
2899  * Interrupt Moderate Timer in units of 2048 ns (~2 us)
2900  * Valid Range: 10-65535
2901  * Default Value: 45000(90ms)
2902  */
2903 #define INT_MOD_DEFAULT_CNT     100 /* 200us */
2904 #define INT_MOD_MAX_CNT         65000
2905 #define INT_MOD_MIN_CNT         50
2906 ATL2_PARAM(IntModTimer, "Interrupt Moderator Timer");
2907
2908 /*
2909  * FlashVendor
2910  * Valid Range: 0-2
2911  * 0 - Atmel
2912  * 1 - SST
2913  * 2 - ST
2914  */
2915 ATL2_PARAM(FlashVendor, "SPI Flash Vendor");
2916
2917 #define AUTONEG_ADV_DEFAULT     0x2F
2918 #define AUTONEG_ADV_MASK        0x2F
2919 #define FLOW_CONTROL_DEFAULT    FLOW_CONTROL_FULL
2920
2921 #define FLASH_VENDOR_DEFAULT    0
2922 #define FLASH_VENDOR_MIN        0
2923 #define FLASH_VENDOR_MAX        2
2924
2925 struct atl2_option {
2926         enum { enable_option, range_option, list_option } type;
2927         char *name;
2928         char *err;
2929         int  def;
2930         union {
2931                 struct { /* range_option info */
2932                         int min;
2933                         int max;
2934                 } r;
2935                 struct { /* list_option info */
2936                         int nr;
2937                         struct atl2_opt_list { int i; char *str; } *p;
2938                 } l;
2939         } arg;
2940 };
2941
2942 static int __devinit atl2_validate_option(int *value, struct atl2_option *opt)
2943 {
2944         int i;
2945         struct atl2_opt_list *ent;
2946
2947         if (*value == OPTION_UNSET) {
2948                 *value = opt->def;
2949                 return 0;
2950         }
2951
2952         switch (opt->type) {
2953         case enable_option:
2954                 switch (*value) {
2955                 case OPTION_ENABLED:
2956                         printk(KERN_INFO "%s Enabled\n", opt->name);
2957                         return 0;
2958                         break;
2959                 case OPTION_DISABLED:
2960                         printk(KERN_INFO "%s Disabled\n", opt->name);
2961                         return 0;
2962                         break;
2963                 }
2964                 break;
2965         case range_option:
2966                 if (*value >= opt->arg.r.min && *value <= opt->arg.r.max) {
2967                         printk(KERN_INFO "%s set to %i\n", opt->name, *value);
2968                         return 0;
2969                 }
2970                 break;
2971         case list_option:
2972                 for (i = 0; i < opt->arg.l.nr; i++) {
2973                         ent = &opt->arg.l.p[i];
2974                         if (*value == ent->i) {
2975                                 if (ent->str[0] != '\0')
2976                                         printk(KERN_INFO "%s\n", ent->str);
2977                         return 0;
2978                         }
2979                 }
2980                 break;
2981         default:
2982                 BUG();
2983         }
2984
2985         printk(KERN_INFO "Invalid %s specified (%i) %s\n",
2986                 opt->name, *value, opt->err);
2987         *value = opt->def;
2988         return -1;
2989 }
2990
2991 /*
2992  * atl2_check_options - Range Checking for Command Line Parameters
2993  * @adapter: board private structure
2994  *
2995  * This routine checks all command line parameters for valid user
2996  * input.  If an invalid value is given, or if no user specified
2997  * value exists, a default value is used.  The final value is stored
2998  * in a variable in the adapter structure.
2999  */
3000 static void __devinit atl2_check_options(struct atl2_adapter *adapter)
3001 {
3002         int val;
3003         struct atl2_option opt;
3004         int bd = adapter->bd_number;
3005         if (bd >= ATL2_MAX_NIC) {
3006                 printk(KERN_NOTICE "Warning: no configuration for board #%i\n",
3007                         bd);
3008                 printk(KERN_NOTICE "Using defaults for all values\n");
3009 #ifndef module_param_array
3010                 bd = ATL2_MAX_NIC;
3011 #endif
3012         }
3013
3014         /* Bytes of Transmit Memory */
3015         opt.type = range_option;
3016         opt.name = "Bytes of Transmit Memory";
3017         opt.err = "using default of " __MODULE_STRING(ATL2_DEFAULT_TX_MEMSIZE);
3018         opt.def = ATL2_DEFAULT_TX_MEMSIZE;
3019         opt.arg.r.min = ATL2_MIN_TX_MEMSIZE;
3020         opt.arg.r.max = ATL2_MAX_TX_MEMSIZE;
3021 #ifdef module_param_array
3022         if (num_TxMemSize > bd) {
3023 #endif
3024                 val = TxMemSize[bd];
3025                 atl2_validate_option(&val, &opt);
3026                 adapter->txd_ring_size = ((u32) val) * 1024;
3027 #ifdef module_param_array
3028         } else
3029                 adapter->txd_ring_size = ((u32)opt.def) * 1024;
3030 #endif
3031         /* txs ring size: */
3032         adapter->txs_ring_size = adapter->txd_ring_size / 128;
3033         if (adapter->txs_ring_size > 160)
3034                 adapter->txs_ring_size = 160;
3035
3036         /* Receive Memory Block Count */
3037         opt.type = range_option;
3038         opt.name = "Number of receive memory block";
3039         opt.err = "using default of " __MODULE_STRING(ATL2_DEFAULT_RXD_COUNT);
3040         opt.def = ATL2_DEFAULT_RXD_COUNT;
3041         opt.arg.r.min = ATL2_MIN_RXD_COUNT;
3042         opt.arg.r.max = ATL2_MAX_RXD_COUNT;
3043 #ifdef module_param_array
3044         if (num_RxMemBlock > bd) {
3045 #endif
3046                 val = RxMemBlock[bd];
3047                 atl2_validate_option(&val, &opt);
3048                 adapter->rxd_ring_size = (u32)val;
3049                 /* FIXME */
3050                 /* ((u16)val)&~1; */    /* even number */
3051 #ifdef module_param_array
3052         } else
3053                 adapter->rxd_ring_size = (u32)opt.def;
3054 #endif
3055         /* init RXD Flow control value */
3056         adapter->hw.fc_rxd_hi = (adapter->rxd_ring_size / 8) * 7;
3057         adapter->hw.fc_rxd_lo = (ATL2_MIN_RXD_COUNT / 8) >
3058                 (adapter->rxd_ring_size / 12) ? (ATL2_MIN_RXD_COUNT / 8) :
3059                 (adapter->rxd_ring_size / 12);
3060
3061         /* Interrupt Moderate Timer */
3062         opt.type = range_option;
3063         opt.name = "Interrupt Moderate Timer";
3064         opt.err = "using default of " __MODULE_STRING(INT_MOD_DEFAULT_CNT);
3065         opt.def = INT_MOD_DEFAULT_CNT;
3066         opt.arg.r.min = INT_MOD_MIN_CNT;
3067         opt.arg.r.max = INT_MOD_MAX_CNT;
3068 #ifdef module_param_array
3069         if (num_IntModTimer > bd) {
3070 #endif
3071                 val = IntModTimer[bd];
3072                 atl2_validate_option(&val, &opt);
3073                 adapter->imt = (u16) val;
3074 #ifdef module_param_array
3075         } else
3076                 adapter->imt = (u16)(opt.def);
3077 #endif
3078         /* Flash Vendor */
3079         opt.type = range_option;
3080         opt.name = "SPI Flash Vendor";
3081         opt.err = "using default of " __MODULE_STRING(FLASH_VENDOR_DEFAULT);
3082         opt.def = FLASH_VENDOR_DEFAULT;
3083         opt.arg.r.min = FLASH_VENDOR_MIN;
3084         opt.arg.r.max = FLASH_VENDOR_MAX;
3085 #ifdef module_param_array
3086         if (num_FlashVendor > bd) {
3087 #endif
3088                 val = FlashVendor[bd];
3089                 atl2_validate_option(&val, &opt);
3090                 adapter->hw.flash_vendor = (u8) val;
3091 #ifdef module_param_array
3092         } else
3093                 adapter->hw.flash_vendor = (u8)(opt.def);
3094 #endif
3095         /* MediaType */
3096         opt.type = range_option;
3097         opt.name = "Speed/Duplex Selection";
3098         opt.err = "using default of " __MODULE_STRING(MEDIA_TYPE_AUTO_SENSOR);
3099         opt.def = MEDIA_TYPE_AUTO_SENSOR;
3100         opt.arg.r.min = MEDIA_TYPE_AUTO_SENSOR;
3101         opt.arg.r.max = MEDIA_TYPE_10M_HALF;
3102 #ifdef module_param_array
3103         if (num_MediaType > bd) {
3104 #endif
3105                 val = MediaType[bd];
3106                 atl2_validate_option(&val, &opt);
3107                 adapter->hw.MediaType = (u16) val;
3108 #ifdef module_param_array
3109         } else
3110                 adapter->hw.MediaType = (u16)(opt.def);
3111 #endif
3112 }