gpu: nvgpu: protect channel update callback access
[linux-3.10.git] / drivers / gpu / nvgpu / gk20a / channel_gk20a.h
1 /*
2  * GK20A graphics channel
3  *
4  * Copyright (c) 2011-2014, NVIDIA CORPORATION.  All rights reserved.
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms and conditions of the GNU General Public License,
8  * version 2, as published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope it will be useful, but WITHOUT
11  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13  * more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
17  */
18 #ifndef CHANNEL_GK20A_H
19 #define CHANNEL_GK20A_H
20
21 #include <linux/log2.h>
22 #include <linux/slab.h>
23 #include <linux/wait.h>
24 #include <linux/mutex.h>
25 #include <uapi/linux/nvgpu.h>
26 #include <linux/poll.h>
27 #include <linux/spinlock.h>
28
29 struct gk20a;
30 struct gr_gk20a;
31 struct dbg_session_gk20a;
32 struct gk20a_fence;
33
34 #include "channel_sync_gk20a.h"
35
36 #include "mm_gk20a.h"
37 #include "gr_gk20a.h"
38 #include "fence_gk20a.h"
39
40 struct gpfifo {
41         u32 entry0;
42         u32 entry1;
43 };
44
45 struct notification {
46         struct {
47                 u32 nanoseconds[2];
48         } timestamp;
49         u32 info32;
50         u16 info16;
51         u16 status;
52 };
53
54 struct fence {
55         u32 hw_chid;
56         u32 syncpt_val;
57 };
58
59 /* contexts associated with a channel */
60 struct channel_ctx_gk20a {
61         struct gr_ctx_desc      *gr_ctx;
62         struct pm_ctx_desc      pm_ctx;
63         struct patch_desc       patch_ctx;
64         struct zcull_ctx_desc   zcull_ctx;
65         u64     global_ctx_buffer_va[NR_GLOBAL_CTX_BUF_VA];
66         u64     global_ctx_buffer_size[NR_GLOBAL_CTX_BUF_VA];
67         bool    global_ctx_buffer_mapped;
68 };
69
70 struct channel_gk20a_job {
71         struct mapped_buffer_node **mapped_buffers;
72         int num_mapped_buffers;
73         struct gk20a_fence *pre_fence;
74         struct gk20a_fence *post_fence;
75         struct list_head list;
76 };
77
78 struct channel_gk20a_poll_events {
79         struct mutex lock;
80         bool events_enabled;
81         int num_pending_events;
82 };
83
84 /* this is the priv element of struct nvhost_channel */
85 struct channel_gk20a {
86         struct gk20a *g;
87         bool in_use;
88         int hw_chid;
89         bool bound;
90         bool first_init;
91         bool vpr;
92         pid_t pid;
93
94         int tsgid;
95         struct list_head ch_entry; /* channel's entry in TSG */
96
97         struct list_head jobs;
98         struct mutex jobs_lock;
99         struct mutex submit_lock;
100
101         struct vm_gk20a *vm;
102
103         struct gpfifo_desc gpfifo;
104
105         struct channel_ctx_gk20a ch_ctx;
106
107         struct inst_desc inst_block;
108         struct mem_desc_sub ramfc;
109
110         void *userd_cpu_va;
111         u64 userd_iova;
112         u64 userd_gpu_va;
113
114         s32 num_objects;
115         u32 obj_class;  /* we support only one obj per channel */
116
117         struct priv_cmd_queue priv_cmd_q;
118
119         wait_queue_head_t notifier_wq;
120         wait_queue_head_t semaphore_wq;
121         wait_queue_head_t submit_wq;
122
123         u32 timeout_accumulated_ms;
124         u32 timeout_gpfifo_get;
125
126         bool cmds_pending;
127         struct {
128                 /* These fences should be accessed with submit_lock held. */
129                 struct gk20a_fence *pre_fence;
130                 struct gk20a_fence *post_fence;
131         } last_submit;
132
133         void (*remove_support)(struct channel_gk20a *);
134 #if defined(CONFIG_GK20A_CYCLE_STATS)
135         struct {
136         void *cyclestate_buffer;
137         u32 cyclestate_buffer_size;
138         struct dma_buf *cyclestate_buffer_handler;
139         struct mutex cyclestate_buffer_mutex;
140         } cyclestate;
141 #endif
142         struct mutex dbg_s_lock;
143         struct list_head dbg_s_list;
144
145         bool has_timedout;
146         u32 timeout_ms_max;
147         bool timeout_debug_dump;
148
149         struct dma_buf *error_notifier_ref;
150         struct nvgpu_notification *error_notifier;
151         void *error_notifier_va;
152
153         struct gk20a_channel_sync *sync;
154
155 #ifdef CONFIG_TEGRA_GR_VIRTUALIZATION
156         u64 virt_ctx;
157 #endif
158
159         /* event support */
160         struct channel_gk20a_poll_events poll_events;
161
162         /* signal channel owner via a callback, if set, in gk20a_channel_update
163          * via schedule_work */
164         void (*update_fn)(struct channel_gk20a *, void *);
165         void *update_fn_data;
166         spinlock_t update_fn_lock; /* make access to the two above atomic */
167         struct work_struct update_fn_work;
168 };
169
170 static inline bool gk20a_channel_as_bound(struct channel_gk20a *ch)
171 {
172         return !!ch->vm;
173 }
174 int channel_gk20a_commit_va(struct channel_gk20a *c);
175 int gk20a_init_channel_support(struct gk20a *, u32 chid);
176 void gk20a_free_channel(struct channel_gk20a *ch, bool finish);
177 bool gk20a_channel_update_and_check_timeout(struct channel_gk20a *ch,
178                                             u32 timeout_delta_ms);
179 void gk20a_disable_channel(struct channel_gk20a *ch,
180                            bool wait_for_finish,
181                            unsigned long finish_timeout);
182 void gk20a_channel_abort(struct channel_gk20a *ch);
183 int gk20a_channel_finish(struct channel_gk20a *ch, unsigned long timeout);
184 void gk20a_set_error_notifier(struct channel_gk20a *ch, __u32 error);
185 void gk20a_channel_semaphore_wakeup(struct gk20a *g);
186 int gk20a_channel_alloc_priv_cmdbuf(struct channel_gk20a *c, u32 size,
187                              struct priv_cmd_entry **entry);
188
189 int gk20a_channel_suspend(struct gk20a *g);
190 int gk20a_channel_resume(struct gk20a *g);
191
192 /* Channel file operations */
193 int gk20a_channel_open(struct inode *inode, struct file *filp);
194 long gk20a_channel_ioctl(struct file *filp,
195                          unsigned int cmd,
196                          unsigned long arg);
197 int gk20a_channel_release(struct inode *inode, struct file *filp);
198 struct channel_gk20a *gk20a_get_channel_from_file(int fd);
199 void gk20a_channel_update(struct channel_gk20a *c, int nr_completed);
200 unsigned int gk20a_channel_poll(struct file *filep, poll_table *wait);
201 void gk20a_channel_event(struct channel_gk20a *ch);
202
203 void gk20a_init_channel(struct gpu_ops *gops);
204
205 int gk20a_wait_channel_idle(struct channel_gk20a *ch);
206 struct channel_gk20a *gk20a_open_new_channel(struct gk20a *g);
207 struct channel_gk20a *gk20a_open_new_channel_with_cb(struct gk20a *g,
208                 void (*update_fn)(struct channel_gk20a *, void *),
209                 void *update_fn_data);
210 void channel_gk20a_unbind(struct channel_gk20a *ch_gk20a);
211
212 int gk20a_submit_channel_gpfifo(struct channel_gk20a *c,
213                                 struct nvgpu_gpfifo *gpfifo,
214                                 u32 num_entries,
215                                 u32 flags,
216                                 struct nvgpu_fence *fence,
217                                 struct gk20a_fence **fence_out);
218
219 int gk20a_alloc_channel_gpfifo(struct channel_gk20a *c,
220                                struct nvgpu_alloc_gpfifo_args *args);
221
222 void channel_gk20a_unbind(struct channel_gk20a *ch_gk20a);
223 void channel_gk20a_disable(struct channel_gk20a *ch);
224 int channel_gk20a_alloc_inst(struct gk20a *g, struct channel_gk20a *ch);
225 void channel_gk20a_free_inst(struct gk20a *g, struct channel_gk20a *ch);
226 int channel_gk20a_setup_ramfc(struct channel_gk20a *c,
227                         u64 gpfifo_base, u32 gpfifo_entries);
228 void channel_gk20a_enable(struct channel_gk20a *ch);
229 #endif /* CHANNEL_GK20A_H */