eea96205fca26772f4451636161b1a052eea2f06
[linux-3.10.git] / drivers / gpu / drm / nouveau / nv50_evo.c
1 /*
2  * Copyright 2010 Red Hat Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: Ben Skeggs
23  */
24
25 #include "drmP.h"
26
27 #include "nouveau_drv.h"
28 #include "nouveau_dma.h"
29 #include "nouveau_ramht.h"
30 #include "nv50_display.h"
31
32 static void
33 nv50_evo_channel_del(struct nouveau_channel **pevo)
34 {
35         struct nouveau_channel *evo = *pevo;
36
37         if (!evo)
38                 return;
39         *pevo = NULL;
40
41         nouveau_gpuobj_channel_takedown(evo);
42         nouveau_bo_unmap(evo->pushbuf_bo);
43         nouveau_bo_ref(NULL, &evo->pushbuf_bo);
44
45         if (evo->user)
46                 iounmap(evo->user);
47
48         kfree(evo);
49 }
50
51 int
52 nv50_evo_dmaobj_new(struct nouveau_channel *evo, u32 class, u32 name,
53                     u32 tile_flags, u32 magic_flags, u32 offset, u32 limit,
54                     u32 flags5)
55 {
56         struct drm_nouveau_private *dev_priv = evo->dev->dev_private;
57         struct nv50_display *disp = nv50_display(evo->dev);
58         struct nouveau_gpuobj *obj = NULL;
59         int ret;
60
61         ret = nouveau_gpuobj_new(evo->dev, disp->master, 6*4, 32, 0, &obj);
62         if (ret)
63                 return ret;
64         obj->engine = NVOBJ_ENGINE_DISPLAY;
65
66         nv_wo32(obj,  0, (tile_flags << 22) | (magic_flags << 16) | class);
67         nv_wo32(obj,  4, limit);
68         nv_wo32(obj,  8, offset);
69         nv_wo32(obj, 12, 0x00000000);
70         nv_wo32(obj, 16, 0x00000000);
71         nv_wo32(obj, 20, flags5);
72         dev_priv->engine.instmem.flush(evo->dev);
73
74         ret = nouveau_ramht_insert(evo, name, obj);
75         nouveau_gpuobj_ref(NULL, &obj);
76         if (ret) {
77                 return ret;
78         }
79
80         return 0;
81 }
82
83 static int
84 nv50_evo_channel_new(struct drm_device *dev, int chid,
85                      struct nouveau_channel **pevo)
86 {
87         struct nv50_display *disp = nv50_display(dev);
88         struct nouveau_channel *evo;
89         int ret;
90
91         evo = kzalloc(sizeof(struct nouveau_channel), GFP_KERNEL);
92         if (!evo)
93                 return -ENOMEM;
94         *pevo = evo;
95
96         evo->id = chid;
97         evo->dev = dev;
98         evo->user_get = 4;
99         evo->user_put = 0;
100
101         ret = nouveau_bo_new(dev, NULL, 4096, 0, TTM_PL_FLAG_VRAM, 0, 0,
102                              false, true, &evo->pushbuf_bo);
103         if (ret == 0)
104                 ret = nouveau_bo_pin(evo->pushbuf_bo, TTM_PL_FLAG_VRAM);
105         if (ret) {
106                 NV_ERROR(dev, "Error creating EVO DMA push buffer: %d\n", ret);
107                 nv50_evo_channel_del(pevo);
108                 return ret;
109         }
110
111         ret = nouveau_bo_map(evo->pushbuf_bo);
112         if (ret) {
113                 NV_ERROR(dev, "Error mapping EVO DMA push buffer: %d\n", ret);
114                 nv50_evo_channel_del(pevo);
115                 return ret;
116         }
117
118         evo->user = ioremap(pci_resource_start(dev->pdev, 0) +
119                             NV50_PDISPLAY_USER(evo->id), PAGE_SIZE);
120         if (!evo->user) {
121                 NV_ERROR(dev, "Error mapping EVO control regs.\n");
122                 nv50_evo_channel_del(pevo);
123                 return -ENOMEM;
124         }
125
126         /* bind primary evo channel's ramht to the channel */
127         if (disp->master && evo != disp->master)
128                 nouveau_ramht_ref(disp->master->ramht, &evo->ramht, NULL);
129
130         return 0;
131 }
132
133 static int
134 nv50_evo_channel_init(struct nouveau_channel *evo)
135 {
136         struct drm_device *dev = evo->dev;
137         int id = evo->id, ret, i;
138         u64 pushbuf = evo->pushbuf_bo->bo.mem.start << PAGE_SHIFT;
139         u32 tmp;
140
141         tmp = nv_rd32(dev, NV50_PDISPLAY_EVO_CTRL(id));
142         if ((tmp & 0x009f0000) == 0x00020000)
143                 nv_wr32(dev, NV50_PDISPLAY_EVO_CTRL(id), tmp | 0x00800000);
144
145         tmp = nv_rd32(dev, NV50_PDISPLAY_EVO_CTRL(id));
146         if ((tmp & 0x003f0000) == 0x00030000)
147                 nv_wr32(dev, NV50_PDISPLAY_EVO_CTRL(id), tmp | 0x00600000);
148
149         /* initialise fifo */
150         nv_wr32(dev, NV50_PDISPLAY_EVO_DMA_CB(id), pushbuf >> 8 |
151                      NV50_PDISPLAY_EVO_DMA_CB_LOCATION_VRAM |
152                      NV50_PDISPLAY_EVO_DMA_CB_VALID);
153         nv_wr32(dev, NV50_PDISPLAY_EVO_UNK2(id), 0x00010000);
154         nv_wr32(dev, NV50_PDISPLAY_EVO_HASH_TAG(id), id);
155         nv_mask(dev, NV50_PDISPLAY_EVO_CTRL(id), NV50_PDISPLAY_EVO_CTRL_DMA,
156                      NV50_PDISPLAY_EVO_CTRL_DMA_ENABLED);
157
158         nv_wr32(dev, NV50_PDISPLAY_USER_PUT(id), 0x00000000);
159         nv_wr32(dev, NV50_PDISPLAY_EVO_CTRL(id), 0x01000003 |
160                      NV50_PDISPLAY_EVO_CTRL_DMA_ENABLED);
161         if (!nv_wait(dev, NV50_PDISPLAY_EVO_CTRL(id), 0x80000000, 0x00000000)) {
162                 NV_ERROR(dev, "EvoCh %d init timeout: 0x%08x\n", id,
163                          nv_rd32(dev, NV50_PDISPLAY_EVO_CTRL(id)));
164                 return -EBUSY;
165         }
166
167         /* enable error reporting on the channel */
168         nv_mask(dev, 0x610028, 0x00000000, 0x00010001 << id);
169
170         evo->dma.max = (4096/4) - 2;
171         evo->dma.put = 0;
172         evo->dma.cur = evo->dma.put;
173         evo->dma.free = evo->dma.max - evo->dma.cur;
174
175         ret = RING_SPACE(evo, NOUVEAU_DMA_SKIPS);
176         if (ret)
177                 return ret;
178
179         for (i = 0; i < NOUVEAU_DMA_SKIPS; i++)
180                 OUT_RING(evo, 0);
181
182         return 0;
183 }
184
185 static void
186 nv50_evo_channel_fini(struct nouveau_channel *evo)
187 {
188         struct drm_device *dev = evo->dev;
189         int id = evo->id;
190
191         nv_mask(dev, 0x610028, 0x00010001 << id, 0x00000000);
192         nv_mask(dev, NV50_PDISPLAY_EVO_CTRL(id), 0x00001010, 0x00001000);
193         nv_wr32(dev, NV50_PDISPLAY_INTR_0, (1 << id));
194         nv_mask(dev, NV50_PDISPLAY_EVO_CTRL(id), 0x00000003, 0x00000000);
195         if (!nv_wait(dev, NV50_PDISPLAY_EVO_CTRL(id), 0x001e0000, 0x00000000)) {
196                 NV_ERROR(dev, "EvoCh %d takedown timeout: 0x%08x\n", id,
197                          nv_rd32(dev, NV50_PDISPLAY_EVO_CTRL(id)));
198         }
199 }
200
201 static void
202 nv50_evo_destroy(struct drm_device *dev)
203 {
204         struct nv50_display *disp = nv50_display(dev);
205
206         nouveau_gpuobj_ref(NULL, &disp->ntfy);
207         nv50_evo_channel_del(&disp->master);
208 }
209
210 static int
211 nv50_evo_create(struct drm_device *dev)
212 {
213         struct drm_nouveau_private *dev_priv = dev->dev_private;
214         struct nv50_display *disp = nv50_display(dev);
215         struct nouveau_gpuobj *ramht = NULL;
216         struct nouveau_channel *evo;
217         int ret;
218
219         /* create primary evo channel, the one we use for modesetting
220          * purporses
221          */
222         ret = nv50_evo_channel_new(dev, 0, &disp->master);
223         if (ret)
224                 return ret;
225         evo = disp->master;
226
227         /* setup object management on it, any other evo channel will
228          * use this also as there's no per-channel support on the
229          * hardware
230          */
231         ret = nouveau_gpuobj_new(dev, NULL, 32768, 65536,
232                                  NVOBJ_FLAG_ZERO_ALLOC, &evo->ramin);
233         if (ret) {
234                 NV_ERROR(dev, "Error allocating EVO channel memory: %d\n", ret);
235                 goto err;
236         }
237
238         ret = drm_mm_init(&evo->ramin_heap, 0, 32768);
239         if (ret) {
240                 NV_ERROR(dev, "Error initialising EVO PRAMIN heap: %d\n", ret);
241                 goto err;
242         }
243
244         ret = nouveau_gpuobj_new(dev, evo, 4096, 16, 0, &ramht);
245         if (ret) {
246                 NV_ERROR(dev, "Unable to allocate EVO RAMHT: %d\n", ret);
247                 goto err;
248         }
249
250         ret = nouveau_ramht_new(dev, ramht, &evo->ramht);
251         nouveau_gpuobj_ref(NULL, &ramht);
252         if (ret)
253                 goto err;
254
255         /* not sure exactly what this is..
256          *
257          * the first dword of the structure is used by nvidia to wait on
258          * full completion of an EVO "update" command.
259          *
260          * method 0x8c on the master evo channel will fill a lot more of
261          * this structure with some undefined info
262          */
263         ret = nouveau_gpuobj_new(dev, disp->master, 0x1000, 0,
264                                  NVOBJ_FLAG_ZERO_ALLOC, &disp->ntfy);
265         if (ret)
266                 goto err;
267
268         ret = nv50_evo_dmaobj_new(disp->master, 0x3d, NvEvoSync, 0, 0x19,
269                                   disp->ntfy->vinst, disp->ntfy->vinst +
270                                   disp->ntfy->size, 0x00010000);
271         if (ret)
272                 goto err;
273
274         /* create some default objects for the scanout memtypes we support */
275         if (dev_priv->card_type >= NV_C0) {
276                 ret = nv50_evo_dmaobj_new(evo, 0x3d, NvEvoFB32, 0xfe, 0x19,
277                                           0, 0xffffffff, 0x00000000);
278                 if (ret)
279                         goto err;
280
281                 ret = nv50_evo_dmaobj_new(evo, 0x3d, NvEvoVRAM, 0, 0x19,
282                                           0, dev_priv->vram_size, 0x00020000);
283                 if (ret)
284                         goto err;
285
286                 ret = nv50_evo_dmaobj_new(evo, 0x3d, NvEvoVRAM_LP, 0, 0x19,
287                                           0, dev_priv->vram_size, 0x00000000);
288                 if (ret)
289                         goto err;
290         } else {
291                 ret = nv50_evo_dmaobj_new(evo, 0x3d, NvEvoFB16, 0x70, 0x19,
292                                           0, 0xffffffff, 0x00010000);
293                 if (ret)
294                         goto err;
295
296                 ret = nv50_evo_dmaobj_new(evo, 0x3d, NvEvoFB32, 0x7a, 0x19,
297                                           0, 0xffffffff, 0x00010000);
298                 if (ret)
299                         goto err;
300
301                 ret = nv50_evo_dmaobj_new(evo, 0x3d, NvEvoVRAM, 0, 0x19,
302                                           0, dev_priv->vram_size, 0x00010000);
303                 if (ret)
304                         goto err;
305
306                 ret = nv50_evo_dmaobj_new(evo, 0x3d, NvEvoVRAM_LP, 0, 0x19,
307                                           0, dev_priv->vram_size, 0x00010000);
308                 if (ret)
309                         goto err;
310         }
311
312         return 0;
313
314 err:
315         nv50_evo_destroy(dev);
316         return ret;
317 }
318
319 int
320 nv50_evo_init(struct drm_device *dev)
321 {
322         struct nv50_display *disp = nv50_display(dev);
323         int ret;
324
325         if (!disp->master) {
326                 ret = nv50_evo_create(dev);
327                 if (ret)
328                         return ret;
329         }
330
331         return nv50_evo_channel_init(disp->master);
332 }
333
334 void
335 nv50_evo_fini(struct drm_device *dev)
336 {
337         struct nv50_display *disp = nv50_display(dev);
338
339         if (disp->master)
340                 nv50_evo_channel_fini(disp->master);
341         nv50_evo_destroy(dev);
342 }