PCI: Pull PCI 'latency timer' setup up into the core
[linux-3.10.git] / arch / sh / drivers / pci / pci.c
1 /*
2  * New-style PCI core.
3  *
4  * Copyright (c) 2004 - 2009  Paul Mundt
5  * Copyright (c) 2002  M. R. Brown
6  *
7  * Modelled after arch/mips/pci/pci.c:
8  *  Copyright (C) 2003, 04 Ralf Baechle (ralf@linux-mips.org)
9  *
10  * This file is subject to the terms and conditions of the GNU General Public
11  * License.  See the file "COPYING" in the main directory of this archive
12  * for more details.
13  */
14 #include <linux/kernel.h>
15 #include <linux/mm.h>
16 #include <linux/pci.h>
17 #include <linux/init.h>
18 #include <linux/types.h>
19 #include <linux/dma-debug.h>
20 #include <linux/io.h>
21 #include <linux/mutex.h>
22 #include <linux/spinlock.h>
23 #include <linux/export.h>
24
25 unsigned long PCIBIOS_MIN_IO = 0x0000;
26 unsigned long PCIBIOS_MIN_MEM = 0;
27
28 /*
29  * The PCI controller list.
30  */
31 static struct pci_channel *hose_head, **hose_tail = &hose_head;
32
33 static int pci_initialized;
34
35 static void __devinit pcibios_scanbus(struct pci_channel *hose)
36 {
37         static int next_busno;
38         static int need_domain_info;
39         struct pci_bus *bus;
40
41         bus = pci_scan_bus(next_busno, hose->pci_ops, hose);
42         hose->bus = bus;
43
44         need_domain_info = need_domain_info || hose->index;
45         hose->need_domain_info = need_domain_info;
46         if (bus) {
47                 next_busno = bus->subordinate + 1;
48                 /* Don't allow 8-bit bus number overflow inside the hose -
49                    reserve some space for bridges. */
50                 if (next_busno > 224) {
51                         next_busno = 0;
52                         need_domain_info = 1;
53                 }
54
55                 pci_bus_size_bridges(bus);
56                 pci_bus_assign_resources(bus);
57                 pci_enable_bridges(bus);
58         }
59 }
60
61 /*
62  * This interrupt-safe spinlock protects all accesses to PCI
63  * configuration space.
64  */
65 DEFINE_RAW_SPINLOCK(pci_config_lock);
66 static DEFINE_MUTEX(pci_scan_mutex);
67
68 int __devinit register_pci_controller(struct pci_channel *hose)
69 {
70         int i;
71
72         for (i = 0; i < hose->nr_resources; i++) {
73                 struct resource *res = hose->resources + i;
74
75                 if (res->flags & IORESOURCE_IO) {
76                         if (request_resource(&ioport_resource, res) < 0)
77                                 goto out;
78                 } else {
79                         if (request_resource(&iomem_resource, res) < 0)
80                                 goto out;
81                 }
82         }
83
84         *hose_tail = hose;
85         hose_tail = &hose->next;
86
87         /*
88          * Do not panic here but later - this might happen before console init.
89          */
90         if (!hose->io_map_base) {
91                 printk(KERN_WARNING
92                        "registering PCI controller with io_map_base unset\n");
93         }
94
95         /*
96          * Setup the ERR/PERR and SERR timers, if available.
97          */
98         pcibios_enable_timers(hose);
99
100         /*
101          * Scan the bus if it is register after the PCI subsystem
102          * initialization.
103          */
104         if (pci_initialized) {
105                 mutex_lock(&pci_scan_mutex);
106                 pcibios_scanbus(hose);
107                 mutex_unlock(&pci_scan_mutex);
108         }
109
110         return 0;
111
112 out:
113         for (--i; i >= 0; i--)
114                 release_resource(&hose->resources[i]);
115
116         printk(KERN_WARNING "Skipping PCI bus scan due to resource conflict\n");
117         return -1;
118 }
119
120 static int __init pcibios_init(void)
121 {
122         struct pci_channel *hose;
123
124         /* Scan all of the recorded PCI controllers.  */
125         for (hose = hose_head; hose; hose = hose->next)
126                 pcibios_scanbus(hose);
127
128         pci_fixup_irqs(pci_common_swizzle, pcibios_map_platform_irq);
129
130         dma_debug_add_bus(&pci_bus_type);
131
132         pci_initialized = 1;
133
134         return 0;
135 }
136 subsys_initcall(pcibios_init);
137
138 static void pcibios_fixup_device_resources(struct pci_dev *dev,
139         struct pci_bus *bus)
140 {
141         /* Update device resources.  */
142         struct pci_channel *hose = bus->sysdata;
143         unsigned long offset = 0;
144         int i;
145
146         for (i = 0; i < PCI_NUM_RESOURCES; i++) {
147                 if (!dev->resource[i].start)
148                         continue;
149                 if (dev->resource[i].flags & IORESOURCE_IO)
150                         offset = hose->io_offset;
151                 else if (dev->resource[i].flags & IORESOURCE_MEM)
152                         offset = hose->mem_offset;
153
154                 dev->resource[i].start += offset;
155                 dev->resource[i].end += offset;
156         }
157 }
158
159 /*
160  *  Called after each bus is probed, but before its children
161  *  are examined.
162  */
163 void __devinit pcibios_fixup_bus(struct pci_bus *bus)
164 {
165         struct pci_dev *dev = bus->self;
166         struct list_head *ln;
167         struct pci_channel *hose = bus->sysdata;
168
169         if (!dev) {
170                 int i;
171
172                 for (i = 0; i < hose->nr_resources; i++)
173                         bus->resource[i] = hose->resources + i;
174         }
175
176         for (ln = bus->devices.next; ln != &bus->devices; ln = ln->next) {
177                 dev = pci_dev_b(ln);
178
179                 if ((dev->class >> 8) != PCI_CLASS_BRIDGE_PCI)
180                         pcibios_fixup_device_resources(dev, bus);
181         }
182 }
183
184 /*
185  * We need to avoid collisions with `mirrored' VGA ports
186  * and other strange ISA hardware, so we always want the
187  * addresses to be allocated in the 0x000-0x0ff region
188  * modulo 0x400.
189  */
190 resource_size_t pcibios_align_resource(void *data, const struct resource *res,
191                                 resource_size_t size, resource_size_t align)
192 {
193         struct pci_dev *dev = data;
194         struct pci_channel *hose = dev->sysdata;
195         resource_size_t start = res->start;
196
197         if (res->flags & IORESOURCE_IO) {
198                 if (start < PCIBIOS_MIN_IO + hose->resources[0].start)
199                         start = PCIBIOS_MIN_IO + hose->resources[0].start;
200
201                 /*
202                  * Put everything into 0x00-0xff region modulo 0x400.
203                  */
204                 if (start & 0x300)
205                         start = (start + 0x3ff) & ~0x3ff;
206         }
207
208         return start;
209 }
210
211 void pcibios_resource_to_bus(struct pci_dev *dev, struct pci_bus_region *region,
212                              struct resource *res)
213 {
214         struct pci_channel *hose = dev->sysdata;
215         unsigned long offset = 0;
216
217         if (res->flags & IORESOURCE_IO)
218                 offset = hose->io_offset;
219         else if (res->flags & IORESOURCE_MEM)
220                 offset = hose->mem_offset;
221
222         region->start = res->start - offset;
223         region->end = res->end - offset;
224 }
225
226 void pcibios_bus_to_resource(struct pci_dev *dev, struct resource *res,
227                              struct pci_bus_region *region)
228 {
229         struct pci_channel *hose = dev->sysdata;
230         unsigned long offset = 0;
231
232         if (res->flags & IORESOURCE_IO)
233                 offset = hose->io_offset;
234         else if (res->flags & IORESOURCE_MEM)
235                 offset = hose->mem_offset;
236
237         res->start = region->start + offset;
238         res->end = region->end + offset;
239 }
240
241 int pcibios_enable_device(struct pci_dev *dev, int mask)
242 {
243         return pci_enable_resources(dev, mask);
244 }
245
246 void pcibios_set_master(struct pci_dev *dev)
247 {
248         u8 lat;
249         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
250         if (lat < 16)
251                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
252         else if (lat > pcibios_max_latency)
253                 lat = pcibios_max_latency;
254         else
255                 return;
256         printk(KERN_INFO "PCI: Setting latency timer of device %s to %d\n",
257                pci_name(dev), lat);
258         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
259 }
260
261 void __init pcibios_update_irq(struct pci_dev *dev, int irq)
262 {
263         pci_write_config_byte(dev, PCI_INTERRUPT_LINE, irq);
264 }
265
266 char * __devinit __weak pcibios_setup(char *str)
267 {
268         return str;
269 }
270
271 static void __init
272 pcibios_bus_report_status_early(struct pci_channel *hose,
273                                 int top_bus, int current_bus,
274                                 unsigned int status_mask, int warn)
275 {
276         unsigned int pci_devfn;
277         u16 status;
278         int ret;
279
280         for (pci_devfn = 0; pci_devfn < 0xff; pci_devfn++) {
281                 if (PCI_FUNC(pci_devfn))
282                         continue;
283                 ret = early_read_config_word(hose, top_bus, current_bus,
284                                              pci_devfn, PCI_STATUS, &status);
285                 if (ret != PCIBIOS_SUCCESSFUL)
286                         continue;
287                 if (status == 0xffff)
288                         continue;
289
290                 early_write_config_word(hose, top_bus, current_bus,
291                                         pci_devfn, PCI_STATUS,
292                                         status & status_mask);
293                 if (warn)
294                         printk("(%02x:%02x: %04X) ", current_bus,
295                                pci_devfn, status);
296         }
297 }
298
299 /*
300  * We can't use pci_find_device() here since we are
301  * called from interrupt context.
302  */
303 static void __init_refok
304 pcibios_bus_report_status(struct pci_bus *bus, unsigned int status_mask,
305                           int warn)
306 {
307         struct pci_dev *dev;
308
309         list_for_each_entry(dev, &bus->devices, bus_list) {
310                 u16 status;
311
312                 /*
313                  * ignore host bridge - we handle
314                  * that separately
315                  */
316                 if (dev->bus->number == 0 && dev->devfn == 0)
317                         continue;
318
319                 pci_read_config_word(dev, PCI_STATUS, &status);
320                 if (status == 0xffff)
321                         continue;
322
323                 if ((status & status_mask) == 0)
324                         continue;
325
326                 /* clear the status errors */
327                 pci_write_config_word(dev, PCI_STATUS, status & status_mask);
328
329                 if (warn)
330                         printk("(%s: %04X) ", pci_name(dev), status);
331         }
332
333         list_for_each_entry(dev, &bus->devices, bus_list)
334                 if (dev->subordinate)
335                         pcibios_bus_report_status(dev->subordinate, status_mask, warn);
336 }
337
338 void __init_refok pcibios_report_status(unsigned int status_mask, int warn)
339 {
340         struct pci_channel *hose;
341
342         for (hose = hose_head; hose; hose = hose->next) {
343                 if (unlikely(!hose->bus))
344                         pcibios_bus_report_status_early(hose, hose_head->index,
345                                         hose->index, status_mask, warn);
346                 else
347                         pcibios_bus_report_status(hose->bus, status_mask, warn);
348         }
349 }
350
351 int pci_mmap_page_range(struct pci_dev *dev, struct vm_area_struct *vma,
352                         enum pci_mmap_state mmap_state, int write_combine)
353 {
354         /*
355          * I/O space can be accessed via normal processor loads and stores on
356          * this platform but for now we elect not to do this and portable
357          * drivers should not do this anyway.
358          */
359         if (mmap_state == pci_mmap_io)
360                 return -EINVAL;
361
362         /*
363          * Ignore write-combine; for now only return uncached mappings.
364          */
365         vma->vm_page_prot = pgprot_noncached(vma->vm_page_prot);
366
367         return remap_pfn_range(vma, vma->vm_start, vma->vm_pgoff,
368                                vma->vm_end - vma->vm_start,
369                                vma->vm_page_prot);
370 }
371
372 #ifndef CONFIG_GENERIC_IOMAP
373
374 static void __iomem *ioport_map_pci(struct pci_dev *dev,
375                                     unsigned long port, unsigned int nr)
376 {
377         struct pci_channel *chan = dev->sysdata;
378
379         if (unlikely(!chan->io_map_base)) {
380                 chan->io_map_base = sh_io_port_base;
381
382                 if (pci_domains_supported)
383                         panic("To avoid data corruption io_map_base MUST be "
384                               "set with multiple PCI domains.");
385         }
386
387         return (void __iomem *)(chan->io_map_base + port);
388 }
389
390 void __iomem *pci_iomap(struct pci_dev *dev, int bar, unsigned long maxlen)
391 {
392         resource_size_t start = pci_resource_start(dev, bar);
393         resource_size_t len = pci_resource_len(dev, bar);
394         unsigned long flags = pci_resource_flags(dev, bar);
395
396         if (unlikely(!len || !start))
397                 return NULL;
398         if (maxlen && len > maxlen)
399                 len = maxlen;
400
401         if (flags & IORESOURCE_IO)
402                 return ioport_map_pci(dev, start, len);
403         if (flags & IORESOURCE_MEM) {
404                 if (flags & IORESOURCE_CACHEABLE)
405                         return ioremap(start, len);
406                 return ioremap_nocache(start, len);
407         }
408
409         return NULL;
410 }
411 EXPORT_SYMBOL(pci_iomap);
412
413 void pci_iounmap(struct pci_dev *dev, void __iomem *addr)
414 {
415         iounmap(addr);
416 }
417 EXPORT_SYMBOL(pci_iounmap);
418
419 #endif /* CONFIG_GENERIC_IOMAP */
420
421 #ifdef CONFIG_HOTPLUG
422 EXPORT_SYMBOL(pcibios_resource_to_bus);
423 EXPORT_SYMBOL(pcibios_bus_to_resource);
424 EXPORT_SYMBOL(PCIBIOS_MIN_IO);
425 EXPORT_SYMBOL(PCIBIOS_MIN_MEM);
426 #endif