]> nv-tegra.nvidia Code Review - linux-3.10.git/blob - arch/arm/mm/dma-mapping.c
Merge branch 'depends/rmk/devel-stable' into imx/imx6q
[linux-3.10.git] / arch / arm / mm / dma-mapping.c
1 /*
2  *  linux/arch/arm/mm/dma-mapping.c
3  *
4  *  Copyright (C) 2000-2004 Russell King
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  *  DMA uncached mapping support.
11  */
12 #include <linux/module.h>
13 #include <linux/mm.h>
14 #include <linux/gfp.h>
15 #include <linux/errno.h>
16 #include <linux/list.h>
17 #include <linux/init.h>
18 #include <linux/device.h>
19 #include <linux/dma-mapping.h>
20 #include <linux/highmem.h>
21 #include <linux/slab.h>
22
23 #include <asm/memory.h>
24 #include <asm/highmem.h>
25 #include <asm/cacheflush.h>
26 #include <asm/tlbflush.h>
27 #include <asm/sizes.h>
28 #include <asm/mach/arch.h>
29
30 #include "mm.h"
31
32 static u64 get_coherent_dma_mask(struct device *dev)
33 {
34         u64 mask = (u64)arm_dma_limit;
35
36         if (dev) {
37                 mask = dev->coherent_dma_mask;
38
39                 /*
40                  * Sanity check the DMA mask - it must be non-zero, and
41                  * must be able to be satisfied by a DMA allocation.
42                  */
43                 if (mask == 0) {
44                         dev_warn(dev, "coherent DMA mask is unset\n");
45                         return 0;
46                 }
47
48                 if ((~mask) & (u64)arm_dma_limit) {
49                         dev_warn(dev, "coherent DMA mask %#llx is smaller "
50                                  "than system GFP_DMA mask %#llx\n",
51                                  mask, (u64)arm_dma_limit);
52                         return 0;
53                 }
54         }
55
56         return mask;
57 }
58
59 /*
60  * Allocate a DMA buffer for 'dev' of size 'size' using the
61  * specified gfp mask.  Note that 'size' must be page aligned.
62  */
63 static struct page *__dma_alloc_buffer(struct device *dev, size_t size, gfp_t gfp)
64 {
65         unsigned long order = get_order(size);
66         struct page *page, *p, *e;
67         void *ptr;
68         u64 mask = get_coherent_dma_mask(dev);
69
70 #ifdef CONFIG_DMA_API_DEBUG
71         u64 limit = (mask + 1) & ~mask;
72         if (limit && size >= limit) {
73                 dev_warn(dev, "coherent allocation too big (requested %#x mask %#llx)\n",
74                         size, mask);
75                 return NULL;
76         }
77 #endif
78
79         if (!mask)
80                 return NULL;
81
82         if (mask < 0xffffffffULL)
83                 gfp |= GFP_DMA;
84
85         page = alloc_pages(gfp, order);
86         if (!page)
87                 return NULL;
88
89         /*
90          * Now split the huge page and free the excess pages
91          */
92         split_page(page, order);
93         for (p = page + (size >> PAGE_SHIFT), e = page + (1 << order); p < e; p++)
94                 __free_page(p);
95
96         /*
97          * Ensure that the allocated pages are zeroed, and that any data
98          * lurking in the kernel direct-mapped region is invalidated.
99          */
100         ptr = page_address(page);
101         memset(ptr, 0, size);
102         dmac_flush_range(ptr, ptr + size);
103         outer_flush_range(__pa(ptr), __pa(ptr) + size);
104
105         return page;
106 }
107
108 /*
109  * Free a DMA buffer.  'size' must be page aligned.
110  */
111 static void __dma_free_buffer(struct page *page, size_t size)
112 {
113         struct page *e = page + (size >> PAGE_SHIFT);
114
115         while (page < e) {
116                 __free_page(page);
117                 page++;
118         }
119 }
120
121 #ifdef CONFIG_MMU
122
123
124 #define CONSISTENT_OFFSET(x)    (((unsigned long)(x) - consistent_base) >> PAGE_SHIFT)
125 #define CONSISTENT_PTE_INDEX(x) (((unsigned long)(x) - consistent_base) >> PGDIR_SHIFT)
126
127 /*
128  * These are the page tables (2MB each) covering uncached, DMA consistent allocations
129  */
130 static pte_t **consistent_pte;
131
132 #define DEFAULT_CONSISTENT_DMA_SIZE SZ_2M
133
134 unsigned long consistent_base = CONSISTENT_END - DEFAULT_CONSISTENT_DMA_SIZE;
135
136 void __init init_consistent_dma_size(unsigned long size)
137 {
138         unsigned long base = CONSISTENT_END - ALIGN(size, SZ_2M);
139
140         BUG_ON(consistent_pte); /* Check we're called before DMA region init */
141         BUG_ON(base < VMALLOC_END);
142
143         /* Grow region to accommodate specified size  */
144         if (base < consistent_base)
145                 consistent_base = base;
146 }
147
148 #include "vmregion.h"
149
150 static struct arm_vmregion_head consistent_head = {
151         .vm_lock        = __SPIN_LOCK_UNLOCKED(&consistent_head.vm_lock),
152         .vm_list        = LIST_HEAD_INIT(consistent_head.vm_list),
153         .vm_end         = CONSISTENT_END,
154 };
155
156 #ifdef CONFIG_HUGETLB_PAGE
157 #error ARM Coherent DMA allocator does not (yet) support huge TLB
158 #endif
159
160 /*
161  * Initialise the consistent memory allocation.
162  */
163 static int __init consistent_init(void)
164 {
165         int ret = 0;
166         pgd_t *pgd;
167         pud_t *pud;
168         pmd_t *pmd;
169         pte_t *pte;
170         int i = 0;
171         unsigned long base = consistent_base;
172         unsigned long num_ptes = (CONSISTENT_END - base) >> PGDIR_SHIFT;
173
174         consistent_pte = kmalloc(num_ptes * sizeof(pte_t), GFP_KERNEL);
175         if (!consistent_pte) {
176                 pr_err("%s: no memory\n", __func__);
177                 return -ENOMEM;
178         }
179
180         pr_debug("DMA memory: 0x%08lx - 0x%08lx:\n", base, CONSISTENT_END);
181         consistent_head.vm_start = base;
182
183         do {
184                 pgd = pgd_offset(&init_mm, base);
185
186                 pud = pud_alloc(&init_mm, pgd, base);
187                 if (!pud) {
188                         printk(KERN_ERR "%s: no pud tables\n", __func__);
189                         ret = -ENOMEM;
190                         break;
191                 }
192
193                 pmd = pmd_alloc(&init_mm, pud, base);
194                 if (!pmd) {
195                         printk(KERN_ERR "%s: no pmd tables\n", __func__);
196                         ret = -ENOMEM;
197                         break;
198                 }
199                 WARN_ON(!pmd_none(*pmd));
200
201                 pte = pte_alloc_kernel(pmd, base);
202                 if (!pte) {
203                         printk(KERN_ERR "%s: no pte tables\n", __func__);
204                         ret = -ENOMEM;
205                         break;
206                 }
207
208                 consistent_pte[i++] = pte;
209                 base += (1 << PGDIR_SHIFT);
210         } while (base < CONSISTENT_END);
211
212         return ret;
213 }
214
215 core_initcall(consistent_init);
216
217 static void *
218 __dma_alloc_remap(struct page *page, size_t size, gfp_t gfp, pgprot_t prot)
219 {
220         struct arm_vmregion *c;
221         size_t align;
222         int bit;
223
224         if (!consistent_pte) {
225                 printk(KERN_ERR "%s: not initialised\n", __func__);
226                 dump_stack();
227                 return NULL;
228         }
229
230         /*
231          * Align the virtual region allocation - maximum alignment is
232          * a section size, minimum is a page size.  This helps reduce
233          * fragmentation of the DMA space, and also prevents allocations
234          * smaller than a section from crossing a section boundary.
235          */
236         bit = fls(size - 1);
237         if (bit > SECTION_SHIFT)
238                 bit = SECTION_SHIFT;
239         align = 1 << bit;
240
241         /*
242          * Allocate a virtual address in the consistent mapping region.
243          */
244         c = arm_vmregion_alloc(&consistent_head, align, size,
245                             gfp & ~(__GFP_DMA | __GFP_HIGHMEM));
246         if (c) {
247                 pte_t *pte;
248                 int idx = CONSISTENT_PTE_INDEX(c->vm_start);
249                 u32 off = CONSISTENT_OFFSET(c->vm_start) & (PTRS_PER_PTE-1);
250
251                 pte = consistent_pte[idx] + off;
252                 c->vm_pages = page;
253
254                 do {
255                         BUG_ON(!pte_none(*pte));
256
257                         set_pte_ext(pte, mk_pte(page, prot), 0);
258                         page++;
259                         pte++;
260                         off++;
261                         if (off >= PTRS_PER_PTE) {
262                                 off = 0;
263                                 pte = consistent_pte[++idx];
264                         }
265                 } while (size -= PAGE_SIZE);
266
267                 dsb();
268
269                 return (void *)c->vm_start;
270         }
271         return NULL;
272 }
273
274 static void __dma_free_remap(void *cpu_addr, size_t size)
275 {
276         struct arm_vmregion *c;
277         unsigned long addr;
278         pte_t *ptep;
279         int idx;
280         u32 off;
281
282         c = arm_vmregion_find_remove(&consistent_head, (unsigned long)cpu_addr);
283         if (!c) {
284                 printk(KERN_ERR "%s: trying to free invalid coherent area: %p\n",
285                        __func__, cpu_addr);
286                 dump_stack();
287                 return;
288         }
289
290         if ((c->vm_end - c->vm_start) != size) {
291                 printk(KERN_ERR "%s: freeing wrong coherent size (%ld != %d)\n",
292                        __func__, c->vm_end - c->vm_start, size);
293                 dump_stack();
294                 size = c->vm_end - c->vm_start;
295         }
296
297         idx = CONSISTENT_PTE_INDEX(c->vm_start);
298         off = CONSISTENT_OFFSET(c->vm_start) & (PTRS_PER_PTE-1);
299         ptep = consistent_pte[idx] + off;
300         addr = c->vm_start;
301         do {
302                 pte_t pte = ptep_get_and_clear(&init_mm, addr, ptep);
303
304                 ptep++;
305                 addr += PAGE_SIZE;
306                 off++;
307                 if (off >= PTRS_PER_PTE) {
308                         off = 0;
309                         ptep = consistent_pte[++idx];
310                 }
311
312                 if (pte_none(pte) || !pte_present(pte))
313                         printk(KERN_CRIT "%s: bad page in kernel page table\n",
314                                __func__);
315         } while (size -= PAGE_SIZE);
316
317         flush_tlb_kernel_range(c->vm_start, c->vm_end);
318
319         arm_vmregion_free(&consistent_head, c);
320 }
321
322 #else   /* !CONFIG_MMU */
323
324 #define __dma_alloc_remap(page, size, gfp, prot)        page_address(page)
325 #define __dma_free_remap(addr, size)                    do { } while (0)
326
327 #endif  /* CONFIG_MMU */
328
329 static void *
330 __dma_alloc(struct device *dev, size_t size, dma_addr_t *handle, gfp_t gfp,
331             pgprot_t prot)
332 {
333         struct page *page;
334         void *addr;
335
336         *handle = ~0;
337         size = PAGE_ALIGN(size);
338
339         page = __dma_alloc_buffer(dev, size, gfp);
340         if (!page)
341                 return NULL;
342
343         if (!arch_is_coherent())
344                 addr = __dma_alloc_remap(page, size, gfp, prot);
345         else
346                 addr = page_address(page);
347
348         if (addr)
349                 *handle = pfn_to_dma(dev, page_to_pfn(page));
350         else
351                 __dma_free_buffer(page, size);
352
353         return addr;
354 }
355
356 /*
357  * Allocate DMA-coherent memory space and return both the kernel remapped
358  * virtual and bus address for that space.
359  */
360 void *
361 dma_alloc_coherent(struct device *dev, size_t size, dma_addr_t *handle, gfp_t gfp)
362 {
363         void *memory;
364
365         if (dma_alloc_from_coherent(dev, size, handle, &memory))
366                 return memory;
367
368         return __dma_alloc(dev, size, handle, gfp,
369                            pgprot_dmacoherent(pgprot_kernel));
370 }
371 EXPORT_SYMBOL(dma_alloc_coherent);
372
373 /*
374  * Allocate a writecombining region, in much the same way as
375  * dma_alloc_coherent above.
376  */
377 void *
378 dma_alloc_writecombine(struct device *dev, size_t size, dma_addr_t *handle, gfp_t gfp)
379 {
380         return __dma_alloc(dev, size, handle, gfp,
381                            pgprot_writecombine(pgprot_kernel));
382 }
383 EXPORT_SYMBOL(dma_alloc_writecombine);
384
385 static int dma_mmap(struct device *dev, struct vm_area_struct *vma,
386                     void *cpu_addr, dma_addr_t dma_addr, size_t size)
387 {
388         int ret = -ENXIO;
389 #ifdef CONFIG_MMU
390         unsigned long user_size, kern_size;
391         struct arm_vmregion *c;
392
393         user_size = (vma->vm_end - vma->vm_start) >> PAGE_SHIFT;
394
395         c = arm_vmregion_find(&consistent_head, (unsigned long)cpu_addr);
396         if (c) {
397                 unsigned long off = vma->vm_pgoff;
398
399                 kern_size = (c->vm_end - c->vm_start) >> PAGE_SHIFT;
400
401                 if (off < kern_size &&
402                     user_size <= (kern_size - off)) {
403                         ret = remap_pfn_range(vma, vma->vm_start,
404                                               page_to_pfn(c->vm_pages) + off,
405                                               user_size << PAGE_SHIFT,
406                                               vma->vm_page_prot);
407                 }
408         }
409 #endif  /* CONFIG_MMU */
410
411         return ret;
412 }
413
414 int dma_mmap_coherent(struct device *dev, struct vm_area_struct *vma,
415                       void *cpu_addr, dma_addr_t dma_addr, size_t size)
416 {
417         vma->vm_page_prot = pgprot_dmacoherent(vma->vm_page_prot);
418         return dma_mmap(dev, vma, cpu_addr, dma_addr, size);
419 }
420 EXPORT_SYMBOL(dma_mmap_coherent);
421
422 int dma_mmap_writecombine(struct device *dev, struct vm_area_struct *vma,
423                           void *cpu_addr, dma_addr_t dma_addr, size_t size)
424 {
425         vma->vm_page_prot = pgprot_writecombine(vma->vm_page_prot);
426         return dma_mmap(dev, vma, cpu_addr, dma_addr, size);
427 }
428 EXPORT_SYMBOL(dma_mmap_writecombine);
429
430 /*
431  * free a page as defined by the above mapping.
432  * Must not be called with IRQs disabled.
433  */
434 void dma_free_coherent(struct device *dev, size_t size, void *cpu_addr, dma_addr_t handle)
435 {
436         WARN_ON(irqs_disabled());
437
438         if (dma_release_from_coherent(dev, get_order(size), cpu_addr))
439                 return;
440
441         size = PAGE_ALIGN(size);
442
443         if (!arch_is_coherent())
444                 __dma_free_remap(cpu_addr, size);
445
446         __dma_free_buffer(pfn_to_page(dma_to_pfn(dev, handle)), size);
447 }
448 EXPORT_SYMBOL(dma_free_coherent);
449
450 /*
451  * Make an area consistent for devices.
452  * Note: Drivers should NOT use this function directly, as it will break
453  * platforms with CONFIG_DMABOUNCE.
454  * Use the driver DMA support - see dma-mapping.h (dma_sync_*)
455  */
456 void ___dma_single_cpu_to_dev(const void *kaddr, size_t size,
457         enum dma_data_direction dir)
458 {
459         unsigned long paddr;
460
461         BUG_ON(!virt_addr_valid(kaddr) || !virt_addr_valid(kaddr + size - 1));
462
463         dmac_map_area(kaddr, size, dir);
464
465         paddr = __pa(kaddr);
466         if (dir == DMA_FROM_DEVICE) {
467                 outer_inv_range(paddr, paddr + size);
468         } else {
469                 outer_clean_range(paddr, paddr + size);
470         }
471         /* FIXME: non-speculating: flush on bidirectional mappings? */
472 }
473 EXPORT_SYMBOL(___dma_single_cpu_to_dev);
474
475 void ___dma_single_dev_to_cpu(const void *kaddr, size_t size,
476         enum dma_data_direction dir)
477 {
478         BUG_ON(!virt_addr_valid(kaddr) || !virt_addr_valid(kaddr + size - 1));
479
480         /* FIXME: non-speculating: not required */
481         /* don't bother invalidating if DMA to device */
482         if (dir != DMA_TO_DEVICE) {
483                 unsigned long paddr = __pa(kaddr);
484                 outer_inv_range(paddr, paddr + size);
485         }
486
487         dmac_unmap_area(kaddr, size, dir);
488 }
489 EXPORT_SYMBOL(___dma_single_dev_to_cpu);
490
491 static void dma_cache_maint_page(struct page *page, unsigned long offset,
492         size_t size, enum dma_data_direction dir,
493         void (*op)(const void *, size_t, int))
494 {
495         /*
496          * A single sg entry may refer to multiple physically contiguous
497          * pages.  But we still need to process highmem pages individually.
498          * If highmem is not configured then the bulk of this loop gets
499          * optimized out.
500          */
501         size_t left = size;
502         do {
503                 size_t len = left;
504                 void *vaddr;
505
506                 if (PageHighMem(page)) {
507                         if (len + offset > PAGE_SIZE) {
508                                 if (offset >= PAGE_SIZE) {
509                                         page += offset / PAGE_SIZE;
510                                         offset %= PAGE_SIZE;
511                                 }
512                                 len = PAGE_SIZE - offset;
513                         }
514                         vaddr = kmap_high_get(page);
515                         if (vaddr) {
516                                 vaddr += offset;
517                                 op(vaddr, len, dir);
518                                 kunmap_high(page);
519                         } else if (cache_is_vipt()) {
520                                 /* unmapped pages might still be cached */
521                                 vaddr = kmap_atomic(page);
522                                 op(vaddr + offset, len, dir);
523                                 kunmap_atomic(vaddr);
524                         }
525                 } else {
526                         vaddr = page_address(page) + offset;
527                         op(vaddr, len, dir);
528                 }
529                 offset = 0;
530                 page++;
531                 left -= len;
532         } while (left);
533 }
534
535 void ___dma_page_cpu_to_dev(struct page *page, unsigned long off,
536         size_t size, enum dma_data_direction dir)
537 {
538         unsigned long paddr;
539
540         dma_cache_maint_page(page, off, size, dir, dmac_map_area);
541
542         paddr = page_to_phys(page) + off;
543         if (dir == DMA_FROM_DEVICE) {
544                 outer_inv_range(paddr, paddr + size);
545         } else {
546                 outer_clean_range(paddr, paddr + size);
547         }
548         /* FIXME: non-speculating: flush on bidirectional mappings? */
549 }
550 EXPORT_SYMBOL(___dma_page_cpu_to_dev);
551
552 void ___dma_page_dev_to_cpu(struct page *page, unsigned long off,
553         size_t size, enum dma_data_direction dir)
554 {
555         unsigned long paddr = page_to_phys(page) + off;
556
557         /* FIXME: non-speculating: not required */
558         /* don't bother invalidating if DMA to device */
559         if (dir != DMA_TO_DEVICE)
560                 outer_inv_range(paddr, paddr + size);
561
562         dma_cache_maint_page(page, off, size, dir, dmac_unmap_area);
563
564         /*
565          * Mark the D-cache clean for this page to avoid extra flushing.
566          */
567         if (dir != DMA_TO_DEVICE && off == 0 && size >= PAGE_SIZE)
568                 set_bit(PG_dcache_clean, &page->flags);
569 }
570 EXPORT_SYMBOL(___dma_page_dev_to_cpu);
571
572 /**
573  * dma_map_sg - map a set of SG buffers for streaming mode DMA
574  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
575  * @sg: list of buffers
576  * @nents: number of buffers to map
577  * @dir: DMA transfer direction
578  *
579  * Map a set of buffers described by scatterlist in streaming mode for DMA.
580  * This is the scatter-gather version of the dma_map_single interface.
581  * Here the scatter gather list elements are each tagged with the
582  * appropriate dma address and length.  They are obtained via
583  * sg_dma_{address,length}.
584  *
585  * Device ownership issues as mentioned for dma_map_single are the same
586  * here.
587  */
588 int dma_map_sg(struct device *dev, struct scatterlist *sg, int nents,
589                 enum dma_data_direction dir)
590 {
591         struct scatterlist *s;
592         int i, j;
593
594         BUG_ON(!valid_dma_direction(dir));
595
596         for_each_sg(sg, s, nents, i) {
597                 s->dma_address = __dma_map_page(dev, sg_page(s), s->offset,
598                                                 s->length, dir);
599                 if (dma_mapping_error(dev, s->dma_address))
600                         goto bad_mapping;
601         }
602         debug_dma_map_sg(dev, sg, nents, nents, dir);
603         return nents;
604
605  bad_mapping:
606         for_each_sg(sg, s, i, j)
607                 __dma_unmap_page(dev, sg_dma_address(s), sg_dma_len(s), dir);
608         return 0;
609 }
610 EXPORT_SYMBOL(dma_map_sg);
611
612 /**
613  * dma_unmap_sg - unmap a set of SG buffers mapped by dma_map_sg
614  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
615  * @sg: list of buffers
616  * @nents: number of buffers to unmap (same as was passed to dma_map_sg)
617  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
618  *
619  * Unmap a set of streaming mode DMA translations.  Again, CPU access
620  * rules concerning calls here are the same as for dma_unmap_single().
621  */
622 void dma_unmap_sg(struct device *dev, struct scatterlist *sg, int nents,
623                 enum dma_data_direction dir)
624 {
625         struct scatterlist *s;
626         int i;
627
628         debug_dma_unmap_sg(dev, sg, nents, dir);
629
630         for_each_sg(sg, s, nents, i)
631                 __dma_unmap_page(dev, sg_dma_address(s), sg_dma_len(s), dir);
632 }
633 EXPORT_SYMBOL(dma_unmap_sg);
634
635 /**
636  * dma_sync_sg_for_cpu
637  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
638  * @sg: list of buffers
639  * @nents: number of buffers to map (returned from dma_map_sg)
640  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
641  */
642 void dma_sync_sg_for_cpu(struct device *dev, struct scatterlist *sg,
643                         int nents, enum dma_data_direction dir)
644 {
645         struct scatterlist *s;
646         int i;
647
648         for_each_sg(sg, s, nents, i) {
649                 if (!dmabounce_sync_for_cpu(dev, sg_dma_address(s), 0,
650                                             sg_dma_len(s), dir))
651                         continue;
652
653                 __dma_page_dev_to_cpu(sg_page(s), s->offset,
654                                       s->length, dir);
655         }
656
657         debug_dma_sync_sg_for_cpu(dev, sg, nents, dir);
658 }
659 EXPORT_SYMBOL(dma_sync_sg_for_cpu);
660
661 /**
662  * dma_sync_sg_for_device
663  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
664  * @sg: list of buffers
665  * @nents: number of buffers to map (returned from dma_map_sg)
666  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
667  */
668 void dma_sync_sg_for_device(struct device *dev, struct scatterlist *sg,
669                         int nents, enum dma_data_direction dir)
670 {
671         struct scatterlist *s;
672         int i;
673
674         for_each_sg(sg, s, nents, i) {
675                 if (!dmabounce_sync_for_device(dev, sg_dma_address(s), 0,
676                                         sg_dma_len(s), dir))
677                         continue;
678
679                 __dma_page_cpu_to_dev(sg_page(s), s->offset,
680                                       s->length, dir);
681         }
682
683         debug_dma_sync_sg_for_device(dev, sg, nents, dir);
684 }
685 EXPORT_SYMBOL(dma_sync_sg_for_device);
686
687 /*
688  * Return whether the given device DMA address mask can be supported
689  * properly.  For example, if your device can only drive the low 24-bits
690  * during bus mastering, then you would pass 0x00ffffff as the mask
691  * to this function.
692  */
693 int dma_supported(struct device *dev, u64 mask)
694 {
695         if (mask < (u64)arm_dma_limit)
696                 return 0;
697         return 1;
698 }
699 EXPORT_SYMBOL(dma_supported);
700
701 int dma_set_mask(struct device *dev, u64 dma_mask)
702 {
703         if (!dev->dma_mask || !dma_supported(dev, dma_mask))
704                 return -EIO;
705
706 #ifndef CONFIG_DMABOUNCE
707         *dev->dma_mask = dma_mask;
708 #endif
709
710         return 0;
711 }
712 EXPORT_SYMBOL(dma_set_mask);
713
714 #define PREALLOC_DMA_DEBUG_ENTRIES      4096
715
716 static int __init dma_debug_do_init(void)
717 {
718         dma_debug_init(PREALLOC_DMA_DEBUG_ENTRIES);
719         return 0;
720 }
721 fs_initcall(dma_debug_do_init);