ARM: dma-mapping: Round-up IOVA map base
[linux-3.10.git] / arch / arm / mm / dma-mapping.c
1 /*
2  *  linux/arch/arm/mm/dma-mapping.c
3  *
4  *  Copyright (C) 2000-2004 Russell King
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  *  DMA uncached mapping support.
11  */
12 #include <linux/module.h>
13 #include <linux/mm.h>
14 #include <linux/gfp.h>
15 #include <linux/errno.h>
16 #include <linux/list.h>
17 #include <linux/init.h>
18 #include <linux/device.h>
19 #include <linux/dma-mapping.h>
20 #include <linux/dma-contiguous.h>
21 #include <linux/highmem.h>
22 #include <linux/memblock.h>
23 #include <linux/slab.h>
24 #include <linux/iommu.h>
25 #include <linux/io.h>
26 #include <linux/vmalloc.h>
27 #include <linux/sizes.h>
28
29 #include <asm/memory.h>
30 #include <asm/highmem.h>
31 #include <asm/cacheflush.h>
32 #include <asm/tlbflush.h>
33 #include <asm/mach/arch.h>
34 #include <asm/dma-iommu.h>
35 #include <asm/mach/map.h>
36 #include <asm/system_info.h>
37 #include <asm/dma-contiguous.h>
38
39 #include "mm.h"
40
41 /*
42  * The DMA API is built upon the notion of "buffer ownership".  A buffer
43  * is either exclusively owned by the CPU (and therefore may be accessed
44  * by it) or exclusively owned by the DMA device.  These helper functions
45  * represent the transitions between these two ownership states.
46  *
47  * Note, however, that on later ARMs, this notion does not work due to
48  * speculative prefetches.  We model our approach on the assumption that
49  * the CPU does do speculative prefetches, which means we clean caches
50  * before transfers and delay cache invalidation until transfer completion.
51  *
52  */
53 static void __dma_page_cpu_to_dev(struct page *, unsigned long,
54                 size_t, enum dma_data_direction);
55 static void __dma_page_dev_to_cpu(struct page *, unsigned long,
56                 size_t, enum dma_data_direction);
57
58 /**
59  * arm_dma_map_page - map a portion of a page for streaming DMA
60  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
61  * @page: page that buffer resides in
62  * @offset: offset into page for start of buffer
63  * @size: size of buffer to map
64  * @dir: DMA transfer direction
65  *
66  * Ensure that any data held in the cache is appropriately discarded
67  * or written back.
68  *
69  * The device owns this memory once this call has completed.  The CPU
70  * can regain ownership by calling dma_unmap_page().
71  */
72 static dma_addr_t arm_dma_map_page(struct device *dev, struct page *page,
73              unsigned long offset, size_t size, enum dma_data_direction dir,
74              struct dma_attrs *attrs)
75 {
76         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
77                 __dma_page_cpu_to_dev(page, offset, size, dir);
78         return pfn_to_dma(dev, page_to_pfn(page)) + offset;
79 }
80
81 static dma_addr_t arm_coherent_dma_map_page(struct device *dev, struct page *page,
82              unsigned long offset, size_t size, enum dma_data_direction dir,
83              struct dma_attrs *attrs)
84 {
85         return pfn_to_dma(dev, page_to_pfn(page)) + offset;
86 }
87
88 /**
89  * arm_dma_unmap_page - unmap a buffer previously mapped through dma_map_page()
90  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
91  * @handle: DMA address of buffer
92  * @size: size of buffer (same as passed to dma_map_page)
93  * @dir: DMA transfer direction (same as passed to dma_map_page)
94  *
95  * Unmap a page streaming mode DMA translation.  The handle and size
96  * must match what was provided in the previous dma_map_page() call.
97  * All other usages are undefined.
98  *
99  * After this call, reads by the CPU to the buffer are guaranteed to see
100  * whatever the device wrote there.
101  */
102 static void arm_dma_unmap_page(struct device *dev, dma_addr_t handle,
103                 size_t size, enum dma_data_direction dir,
104                 struct dma_attrs *attrs)
105 {
106         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
107                 __dma_page_dev_to_cpu(pfn_to_page(dma_to_pfn(dev, handle)),
108                                       handle & ~PAGE_MASK, size, dir);
109 }
110
111 static void arm_dma_sync_single_for_cpu(struct device *dev,
112                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
113 {
114         unsigned int offset = handle & (PAGE_SIZE - 1);
115         struct page *page = pfn_to_page(dma_to_pfn(dev, handle-offset));
116         __dma_page_dev_to_cpu(page, offset, size, dir);
117 }
118
119 static void arm_dma_sync_single_for_device(struct device *dev,
120                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
121 {
122         unsigned int offset = handle & (PAGE_SIZE - 1);
123         struct page *page = pfn_to_page(dma_to_pfn(dev, handle-offset));
124         __dma_page_cpu_to_dev(page, offset, size, dir);
125 }
126
127 struct dma_map_ops arm_dma_ops = {
128         .alloc                  = arm_dma_alloc,
129         .free                   = arm_dma_free,
130         .mmap                   = arm_dma_mmap,
131         .get_sgtable            = arm_dma_get_sgtable,
132         .map_page               = arm_dma_map_page,
133         .unmap_page             = arm_dma_unmap_page,
134         .map_sg                 = arm_dma_map_sg,
135         .unmap_sg               = arm_dma_unmap_sg,
136         .sync_single_for_cpu    = arm_dma_sync_single_for_cpu,
137         .sync_single_for_device = arm_dma_sync_single_for_device,
138         .sync_sg_for_cpu        = arm_dma_sync_sg_for_cpu,
139         .sync_sg_for_device     = arm_dma_sync_sg_for_device,
140         .set_dma_mask           = arm_dma_set_mask,
141 };
142 EXPORT_SYMBOL(arm_dma_ops);
143
144 static void *arm_coherent_dma_alloc(struct device *dev, size_t size,
145         dma_addr_t *handle, gfp_t gfp, struct dma_attrs *attrs);
146 static void arm_coherent_dma_free(struct device *dev, size_t size, void *cpu_addr,
147                                   dma_addr_t handle, struct dma_attrs *attrs);
148
149 struct dma_map_ops arm_coherent_dma_ops = {
150         .alloc                  = arm_coherent_dma_alloc,
151         .free                   = arm_coherent_dma_free,
152         .mmap                   = arm_dma_mmap,
153         .get_sgtable            = arm_dma_get_sgtable,
154         .map_page               = arm_coherent_dma_map_page,
155         .map_sg                 = arm_dma_map_sg,
156         .set_dma_mask           = arm_dma_set_mask,
157 };
158 EXPORT_SYMBOL(arm_coherent_dma_ops);
159
160 static u64 get_coherent_dma_mask(struct device *dev)
161 {
162         u64 mask = (u64)arm_dma_limit;
163
164         if (dev) {
165                 mask = dev->coherent_dma_mask;
166
167                 /*
168                  * Sanity check the DMA mask - it must be non-zero, and
169                  * must be able to be satisfied by a DMA allocation.
170                  */
171                 if (mask == 0) {
172                         dev_warn(dev, "coherent DMA mask is unset\n");
173                         return 0;
174                 }
175
176                 if ((~mask) & (u64)arm_dma_limit) {
177                         dev_warn(dev, "coherent DMA mask %#llx is smaller "
178                                  "than system GFP_DMA mask %#llx\n",
179                                  mask, (u64)arm_dma_limit);
180                         return 0;
181                 }
182         }
183
184         return mask;
185 }
186
187 static void __dma_clear_buffer(struct page *page, size_t size)
188 {
189         /*
190          * Ensure that the allocated pages are zeroed, and that any data
191          * lurking in the kernel direct-mapped region is invalidated.
192          */
193         if (PageHighMem(page)) {
194                 phys_addr_t base = __pfn_to_phys(page_to_pfn(page));
195                 phys_addr_t end = base + size;
196                 while (size > 0) {
197                         void *ptr = kmap_atomic(page);
198                         memset(ptr, 0, PAGE_SIZE);
199                         dmac_flush_range(ptr, ptr + PAGE_SIZE);
200                         kunmap_atomic(ptr);
201                         page++;
202                         size -= PAGE_SIZE;
203                 }
204                 outer_flush_range(base, end);
205         } else {
206                 void *ptr = page_address(page);
207                 memset(ptr, 0, size);
208                 dmac_flush_range(ptr, ptr + size);
209                 outer_flush_range(__pa(ptr), __pa(ptr) + size);
210         }
211 }
212
213 /*
214  * Allocate a DMA buffer for 'dev' of size 'size' using the
215  * specified gfp mask.  Note that 'size' must be page aligned.
216  */
217 static struct page *__dma_alloc_buffer(struct device *dev, size_t size, gfp_t gfp)
218 {
219         unsigned long order = get_order(size);
220         struct page *page, *p, *e;
221
222         page = alloc_pages(gfp, order);
223         if (!page)
224                 return NULL;
225
226         /*
227          * Now split the huge page and free the excess pages
228          */
229         split_page(page, order);
230         for (p = page + (size >> PAGE_SHIFT), e = page + (1 << order); p < e; p++)
231                 __free_page(p);
232
233         __dma_clear_buffer(page, size);
234
235         return page;
236 }
237
238 /*
239  * Free a DMA buffer.  'size' must be page aligned.
240  */
241 static void __dma_free_buffer(struct page *page, size_t size)
242 {
243         struct page *e = page + (size >> PAGE_SHIFT);
244
245         while (page < e) {
246                 __free_page(page);
247                 page++;
248         }
249 }
250
251 #ifdef CONFIG_MMU
252 #ifdef CONFIG_HUGETLB_PAGE
253 #error ARM Coherent DMA allocator does not (yet) support huge TLB
254 #endif
255
256 static void *__alloc_from_contiguous(struct device *dev, size_t size,
257                                      pgprot_t prot, struct page **ret_page,
258                                      const void *caller);
259
260 static void *__alloc_remap_buffer(struct device *dev, size_t size, gfp_t gfp,
261                                  pgprot_t prot, struct page **ret_page,
262                                  const void *caller);
263
264 static void *
265 __dma_alloc_remap(struct page *page, size_t size, gfp_t gfp, pgprot_t prot,
266         const void *caller)
267 {
268         struct vm_struct *area;
269         unsigned long addr;
270
271         /*
272          * DMA allocation can be mapped to user space, so lets
273          * set VM_USERMAP flags too.
274          */
275         area = get_vm_area_caller(size, VM_ARM_DMA_CONSISTENT | VM_USERMAP,
276                                   caller);
277         if (!area)
278                 return NULL;
279         addr = (unsigned long)area->addr;
280         area->phys_addr = __pfn_to_phys(page_to_pfn(page));
281
282         if (ioremap_page_range(addr, addr + size, area->phys_addr, prot)) {
283                 vunmap((void *)addr);
284                 return NULL;
285         }
286         return (void *)addr;
287 }
288
289 static void __dma_free_remap(void *cpu_addr, size_t size)
290 {
291         unsigned int flags = VM_ARM_DMA_CONSISTENT | VM_USERMAP;
292         struct vm_struct *area = find_vm_area(cpu_addr);
293         if (!area || (area->flags & flags) != flags) {
294                 WARN(1, "trying to free invalid coherent area: %p\n", cpu_addr);
295                 return;
296         }
297         unmap_kernel_range((unsigned long)cpu_addr, size);
298         vunmap(cpu_addr);
299 }
300
301 #define DEFAULT_DMA_COHERENT_POOL_SIZE  SZ_256K
302
303 struct dma_pool {
304         size_t size;
305         spinlock_t lock;
306         unsigned long *bitmap;
307         unsigned long nr_pages;
308         void *vaddr;
309         struct page **pages;
310 };
311
312 static struct dma_pool atomic_pool = {
313         .size = DEFAULT_DMA_COHERENT_POOL_SIZE,
314 };
315
316 static int __init early_coherent_pool(char *p)
317 {
318         atomic_pool.size = memparse(p, &p);
319         return 0;
320 }
321 early_param("coherent_pool", early_coherent_pool);
322
323 void __init init_dma_coherent_pool_size(unsigned long size)
324 {
325         /*
326          * Catch any attempt to set the pool size too late.
327          */
328         BUG_ON(atomic_pool.vaddr);
329
330         /*
331          * Set architecture specific coherent pool size only if
332          * it has not been changed by kernel command line parameter.
333          */
334         if (atomic_pool.size == DEFAULT_DMA_COHERENT_POOL_SIZE)
335                 atomic_pool.size = size;
336 }
337
338 /*
339  * Initialise the coherent pool for atomic allocations.
340  */
341 static int __init atomic_pool_init(void)
342 {
343         struct dma_pool *pool = &atomic_pool;
344         pgprot_t prot = pgprot_dmacoherent(pgprot_kernel);
345         gfp_t gfp = GFP_KERNEL | GFP_DMA;
346         unsigned long nr_pages = pool->size >> PAGE_SHIFT;
347         unsigned long *bitmap;
348         struct page *page;
349         struct page **pages;
350         void *ptr;
351         int bitmap_size = BITS_TO_LONGS(nr_pages) * sizeof(long);
352
353         bitmap = kzalloc(bitmap_size, GFP_KERNEL);
354         if (!bitmap)
355                 goto no_bitmap;
356
357         pages = kzalloc(nr_pages * sizeof(struct page *), GFP_KERNEL);
358         if (!pages)
359                 goto no_pages;
360
361         if (IS_ENABLED(CONFIG_CMA))
362                 ptr = __alloc_from_contiguous(NULL, pool->size, prot, &page,
363                                               atomic_pool_init);
364         else
365                 ptr = __alloc_remap_buffer(NULL, pool->size, gfp, prot, &page,
366                                            atomic_pool_init);
367         if (ptr) {
368                 int i;
369
370                 for (i = 0; i < nr_pages; i++)
371                         pages[i] = page + i;
372
373                 spin_lock_init(&pool->lock);
374                 pool->vaddr = ptr;
375                 pool->pages = pages;
376                 pool->bitmap = bitmap;
377                 pool->nr_pages = nr_pages;
378                 pr_info("DMA: preallocated %u KiB pool for atomic coherent allocations\n",
379                        (unsigned)pool->size / 1024);
380                 return 0;
381         }
382
383         kfree(pages);
384 no_pages:
385         kfree(bitmap);
386 no_bitmap:
387         pr_err("DMA: failed to allocate %u KiB pool for atomic coherent allocation\n",
388                (unsigned)pool->size / 1024);
389         return -ENOMEM;
390 }
391 /*
392  * CMA is activated by core_initcall, so we must be called after it.
393  */
394 postcore_initcall(atomic_pool_init);
395
396 struct dma_contig_early_reserve {
397         phys_addr_t base;
398         unsigned long size;
399 };
400
401 static struct dma_contig_early_reserve dma_mmu_remap[MAX_CMA_AREAS] __initdata;
402
403 static int dma_mmu_remap_num __initdata;
404
405 void __init dma_contiguous_early_fixup(phys_addr_t base, unsigned long size)
406 {
407         dma_mmu_remap[dma_mmu_remap_num].base = base;
408         dma_mmu_remap[dma_mmu_remap_num].size = size;
409         dma_mmu_remap_num++;
410 }
411
412 void __init dma_contiguous_remap(void)
413 {
414         int i;
415         for (i = 0; i < dma_mmu_remap_num; i++) {
416                 phys_addr_t start = dma_mmu_remap[i].base;
417                 phys_addr_t end = start + dma_mmu_remap[i].size;
418                 struct map_desc map;
419                 unsigned long addr;
420
421                 if (end > arm_lowmem_limit)
422                         end = arm_lowmem_limit;
423                 if (start >= end)
424                         continue;
425
426                 map.pfn = __phys_to_pfn(start);
427                 map.virtual = __phys_to_virt(start);
428                 map.length = end - start;
429                 map.type = MT_MEMORY_DMA_READY;
430
431                 /*
432                  * Clear previous low-memory mapping
433                  */
434                 for (addr = __phys_to_virt(start); addr < __phys_to_virt(end);
435                      addr += PMD_SIZE)
436                         pmd_clear(pmd_off_k(addr));
437
438                 iotable_init(&map, 1);
439         }
440 }
441
442 static int __dma_update_pte(pte_t *pte, pgtable_t token, unsigned long addr,
443                             void *data)
444 {
445         struct page *page = virt_to_page(addr);
446         pgprot_t prot = *(pgprot_t *)data;
447
448         set_pte_ext(pte, mk_pte(page, prot), 0);
449         return 0;
450 }
451
452 static void __dma_remap(struct page *page, size_t size, pgprot_t prot)
453 {
454         unsigned long start = (unsigned long) page_address(page);
455         unsigned end = start + size;
456
457         apply_to_page_range(&init_mm, start, size, __dma_update_pte, &prot);
458         dsb();
459         flush_tlb_kernel_range(start, end);
460 }
461
462 static void *__alloc_remap_buffer(struct device *dev, size_t size, gfp_t gfp,
463                                  pgprot_t prot, struct page **ret_page,
464                                  const void *caller)
465 {
466         struct page *page;
467         void *ptr;
468         page = __dma_alloc_buffer(dev, size, gfp);
469         if (!page)
470                 return NULL;
471
472         ptr = __dma_alloc_remap(page, size, gfp, prot, caller);
473         if (!ptr) {
474                 __dma_free_buffer(page, size);
475                 return NULL;
476         }
477
478         *ret_page = page;
479         return ptr;
480 }
481
482 static void *__alloc_from_pool(size_t size, struct page **ret_page)
483 {
484         struct dma_pool *pool = &atomic_pool;
485         unsigned int count = PAGE_ALIGN(size) >> PAGE_SHIFT;
486         unsigned int pageno;
487         unsigned long flags;
488         void *ptr = NULL;
489         unsigned long align_mask;
490
491         if (!pool->vaddr) {
492                 WARN(1, "coherent pool not initialised!\n");
493                 return NULL;
494         }
495
496         /*
497          * Align the region allocation - allocations from pool are rather
498          * small, so align them to their order in pages, minimum is a page
499          * size. This helps reduce fragmentation of the DMA space.
500          */
501         align_mask = (1 << get_order(size)) - 1;
502
503         spin_lock_irqsave(&pool->lock, flags);
504         pageno = bitmap_find_next_zero_area(pool->bitmap, pool->nr_pages,
505                                             0, count, align_mask);
506         if (pageno < pool->nr_pages) {
507                 bitmap_set(pool->bitmap, pageno, count);
508                 ptr = pool->vaddr + PAGE_SIZE * pageno;
509                 *ret_page = pool->pages[pageno];
510         } else {
511                 pr_err_once("ERROR: %u KiB atomic DMA coherent pool is too small!\n"
512                             "Please increase it with coherent_pool= kernel parameter!\n",
513                             (unsigned)pool->size / 1024);
514         }
515         spin_unlock_irqrestore(&pool->lock, flags);
516
517         return ptr;
518 }
519
520 static bool __in_atomic_pool(void *start, size_t size)
521 {
522         struct dma_pool *pool = &atomic_pool;
523         void *end = start + size;
524         void *pool_start = pool->vaddr;
525         void *pool_end = pool->vaddr + pool->size;
526
527         if (start < pool_start || start >= pool_end)
528                 return false;
529
530         if (end <= pool_end)
531                 return true;
532
533         WARN(1, "Wrong coherent size(%p-%p) from atomic pool(%p-%p)\n",
534              start, end - 1, pool_start, pool_end - 1);
535
536         return false;
537 }
538
539 static int __free_from_pool(void *start, size_t size)
540 {
541         struct dma_pool *pool = &atomic_pool;
542         unsigned long pageno, count;
543         unsigned long flags;
544
545         if (!__in_atomic_pool(start, size))
546                 return 0;
547
548         pageno = (start - pool->vaddr) >> PAGE_SHIFT;
549         count = size >> PAGE_SHIFT;
550
551         spin_lock_irqsave(&pool->lock, flags);
552         bitmap_clear(pool->bitmap, pageno, count);
553         spin_unlock_irqrestore(&pool->lock, flags);
554
555         return 1;
556 }
557
558 static void *__alloc_from_contiguous(struct device *dev, size_t size,
559                                      pgprot_t prot, struct page **ret_page,
560                                      const void *caller)
561 {
562         unsigned long order = get_order(size);
563         size_t count = size >> PAGE_SHIFT;
564         struct page *page;
565         void *ptr;
566
567         page = dma_alloc_from_contiguous(dev, count, order);
568         if (!page)
569                 return NULL;
570
571         __dma_clear_buffer(page, size);
572
573         if (PageHighMem(page)) {
574                 ptr = __dma_alloc_remap(page, size, GFP_KERNEL, prot, caller);
575                 if (!ptr) {
576                         dma_release_from_contiguous(dev, page, count);
577                         return NULL;
578                 }
579         } else {
580                 __dma_remap(page, size, prot);
581                 ptr = page_address(page);
582         }
583         *ret_page = page;
584         return ptr;
585 }
586
587 static void __free_from_contiguous(struct device *dev, struct page *page,
588                                    void *cpu_addr, size_t size)
589 {
590         if (PageHighMem(page))
591                 __dma_free_remap(cpu_addr, size);
592         else
593                 __dma_remap(page, size, pgprot_kernel);
594         dma_release_from_contiguous(dev, page, size >> PAGE_SHIFT);
595 }
596
597 static inline pgprot_t __get_dma_pgprot(struct dma_attrs *attrs, pgprot_t prot)
598 {
599         prot = dma_get_attr(DMA_ATTR_WRITE_COMBINE, attrs) ?
600                             pgprot_writecombine(prot) :
601                             pgprot_dmacoherent(prot);
602         return prot;
603 }
604
605 #define nommu() 0
606
607 #else   /* !CONFIG_MMU */
608
609 #define nommu() 1
610
611 #define __get_dma_pgprot(attrs, prot)   __pgprot(0)
612 #define __alloc_remap_buffer(dev, size, gfp, prot, ret, c)      NULL
613 #define __alloc_from_pool(size, ret_page)                       NULL
614 #define __alloc_from_contiguous(dev, size, prot, ret, c)        NULL
615 #define __free_from_pool(cpu_addr, size)                        0
616 #define __free_from_contiguous(dev, page, cpu_addr, size)       do { } while (0)
617 #define __dma_free_remap(cpu_addr, size)                        do { } while (0)
618
619 #endif  /* CONFIG_MMU */
620
621 static void *__alloc_simple_buffer(struct device *dev, size_t size, gfp_t gfp,
622                                    struct page **ret_page)
623 {
624         struct page *page;
625         page = __dma_alloc_buffer(dev, size, gfp);
626         if (!page)
627                 return NULL;
628
629         *ret_page = page;
630         return page_address(page);
631 }
632
633
634
635 static void *__dma_alloc(struct device *dev, size_t size, dma_addr_t *handle,
636                          gfp_t gfp, pgprot_t prot, bool is_coherent, const void *caller)
637 {
638         u64 mask = get_coherent_dma_mask(dev);
639         struct page *page = NULL;
640         void *addr;
641
642 #ifdef CONFIG_DMA_API_DEBUG
643         u64 limit = (mask + 1) & ~mask;
644         if (limit && size >= limit) {
645                 dev_warn(dev, "coherent allocation too big (requested %#x mask %#llx)\n",
646                         size, mask);
647                 return NULL;
648         }
649 #endif
650
651         if (!mask)
652                 return NULL;
653
654         if (mask < 0xffffffffULL)
655                 gfp |= GFP_DMA;
656
657         /*
658          * Following is a work-around (a.k.a. hack) to prevent pages
659          * with __GFP_COMP being passed to split_page() which cannot
660          * handle them.  The real problem is that this flag probably
661          * should be 0 on ARM as it is not supported on this
662          * platform; see CONFIG_HUGETLBFS.
663          */
664         gfp &= ~(__GFP_COMP);
665
666         *handle = DMA_ERROR_CODE;
667         size = PAGE_ALIGN(size);
668
669         if (is_coherent || nommu())
670                 addr = __alloc_simple_buffer(dev, size, gfp, &page);
671         else if (!(gfp & __GFP_WAIT))
672                 addr = __alloc_from_pool(size, &page);
673         else if (!IS_ENABLED(CONFIG_CMA))
674                 addr = __alloc_remap_buffer(dev, size, gfp, prot, &page, caller);
675         else
676                 addr = __alloc_from_contiguous(dev, size, prot, &page, caller);
677
678         if (addr)
679                 *handle = pfn_to_dma(dev, page_to_pfn(page));
680
681         return addr;
682 }
683
684 /*
685  * Allocate DMA-coherent memory space and return both the kernel remapped
686  * virtual and bus address for that space.
687  */
688 void *arm_dma_alloc(struct device *dev, size_t size, dma_addr_t *handle,
689                     gfp_t gfp, struct dma_attrs *attrs)
690 {
691         pgprot_t prot = __get_dma_pgprot(attrs, pgprot_kernel);
692         void *memory;
693
694         if (dma_alloc_from_coherent(dev, size, handle, &memory))
695                 return memory;
696
697         return __dma_alloc(dev, size, handle, gfp, prot, false,
698                            __builtin_return_address(0));
699 }
700
701 static void *arm_coherent_dma_alloc(struct device *dev, size_t size,
702         dma_addr_t *handle, gfp_t gfp, struct dma_attrs *attrs)
703 {
704         pgprot_t prot = __get_dma_pgprot(attrs, pgprot_kernel);
705         void *memory;
706
707         if (dma_alloc_from_coherent(dev, size, handle, &memory))
708                 return memory;
709
710         return __dma_alloc(dev, size, handle, gfp, prot, true,
711                            __builtin_return_address(0));
712 }
713
714 /*
715  * Create userspace mapping for the DMA-coherent memory.
716  */
717 int arm_dma_mmap(struct device *dev, struct vm_area_struct *vma,
718                  void *cpu_addr, dma_addr_t dma_addr, size_t size,
719                  struct dma_attrs *attrs)
720 {
721         int ret = -ENXIO;
722 #ifdef CONFIG_MMU
723         unsigned long nr_vma_pages = (vma->vm_end - vma->vm_start) >> PAGE_SHIFT;
724         unsigned long nr_pages = PAGE_ALIGN(size) >> PAGE_SHIFT;
725         unsigned long pfn = dma_to_pfn(dev, dma_addr);
726         unsigned long off = vma->vm_pgoff;
727
728         vma->vm_page_prot = __get_dma_pgprot(attrs, vma->vm_page_prot);
729
730         if (dma_mmap_from_coherent(dev, vma, cpu_addr, size, &ret))
731                 return ret;
732
733         if (off < nr_pages && nr_vma_pages <= (nr_pages - off)) {
734                 ret = remap_pfn_range(vma, vma->vm_start,
735                                       pfn + off,
736                                       vma->vm_end - vma->vm_start,
737                                       vma->vm_page_prot);
738         }
739 #endif  /* CONFIG_MMU */
740
741         return ret;
742 }
743
744 /*
745  * Free a buffer as defined by the above mapping.
746  */
747 static void __arm_dma_free(struct device *dev, size_t size, void *cpu_addr,
748                            dma_addr_t handle, struct dma_attrs *attrs,
749                            bool is_coherent)
750 {
751         struct page *page = pfn_to_page(dma_to_pfn(dev, handle));
752
753         if (dma_release_from_coherent(dev, get_order(size), cpu_addr))
754                 return;
755
756         size = PAGE_ALIGN(size);
757
758         if (is_coherent || nommu()) {
759                 __dma_free_buffer(page, size);
760         } else if (__free_from_pool(cpu_addr, size)) {
761                 return;
762         } else if (!IS_ENABLED(CONFIG_CMA)) {
763                 __dma_free_remap(cpu_addr, size);
764                 __dma_free_buffer(page, size);
765         } else {
766                 /*
767                  * Non-atomic allocations cannot be freed with IRQs disabled
768                  */
769                 WARN_ON(irqs_disabled());
770                 __free_from_contiguous(dev, page, cpu_addr, size);
771         }
772 }
773
774 void arm_dma_free(struct device *dev, size_t size, void *cpu_addr,
775                   dma_addr_t handle, struct dma_attrs *attrs)
776 {
777         __arm_dma_free(dev, size, cpu_addr, handle, attrs, false);
778 }
779
780 static void arm_coherent_dma_free(struct device *dev, size_t size, void *cpu_addr,
781                                   dma_addr_t handle, struct dma_attrs *attrs)
782 {
783         __arm_dma_free(dev, size, cpu_addr, handle, attrs, true);
784 }
785
786 int arm_dma_get_sgtable(struct device *dev, struct sg_table *sgt,
787                  void *cpu_addr, dma_addr_t handle, size_t size,
788                  struct dma_attrs *attrs)
789 {
790         struct page *page = pfn_to_page(dma_to_pfn(dev, handle));
791         int ret;
792
793         ret = sg_alloc_table(sgt, 1, GFP_KERNEL);
794         if (unlikely(ret))
795                 return ret;
796
797         sg_set_page(sgt->sgl, page, PAGE_ALIGN(size), 0);
798         return 0;
799 }
800
801 static void dma_cache_maint_page(struct page *page, unsigned long offset,
802         size_t size, enum dma_data_direction dir,
803         void (*op)(const void *, size_t, int))
804 {
805         unsigned long pfn;
806         size_t left = size;
807
808         pfn = page_to_pfn(page) + offset / PAGE_SIZE;
809         offset %= PAGE_SIZE;
810
811         /*
812          * A single sg entry may refer to multiple physically contiguous
813          * pages.  But we still need to process highmem pages individually.
814          * If highmem is not configured then the bulk of this loop gets
815          * optimized out.
816          */
817         do {
818                 size_t len = left;
819                 void *vaddr;
820
821                 page = pfn_to_page(pfn);
822
823                 if (PageHighMem(page)) {
824                         if (len + offset > PAGE_SIZE)
825                                 len = PAGE_SIZE - offset;
826
827                         if (cache_is_vipt_nonaliasing()) {
828                                 vaddr = kmap_atomic(page);
829                                 op(vaddr + offset, len, dir);
830                                 kunmap_atomic(vaddr);
831                         } else {
832                                 vaddr = kmap_high_get(page);
833                                 if (vaddr) {
834                                         op(vaddr + offset, len, dir);
835                                         kunmap_high(page);
836                                 }
837                         }
838                 } else {
839                         vaddr = page_address(page) + offset;
840                         op(vaddr, len, dir);
841                 }
842                 offset = 0;
843                 pfn++;
844                 left -= len;
845         } while (left);
846 }
847
848 /*
849  * Make an area consistent for devices.
850  * Note: Drivers should NOT use this function directly, as it will break
851  * platforms with CONFIG_DMABOUNCE.
852  * Use the driver DMA support - see dma-mapping.h (dma_sync_*)
853  */
854 static void __dma_page_cpu_to_dev(struct page *page, unsigned long off,
855         size_t size, enum dma_data_direction dir)
856 {
857         unsigned long paddr;
858
859         dma_cache_maint_page(page, off, size, dir, dmac_map_area);
860
861         paddr = page_to_phys(page) + off;
862         if (dir == DMA_FROM_DEVICE) {
863                 outer_inv_range(paddr, paddr + size);
864         } else {
865                 outer_clean_range(paddr, paddr + size);
866         }
867         /* FIXME: non-speculating: flush on bidirectional mappings? */
868 }
869
870 static void __dma_page_dev_to_cpu(struct page *page, unsigned long off,
871         size_t size, enum dma_data_direction dir)
872 {
873         unsigned long paddr = page_to_phys(page) + off;
874
875         /* FIXME: non-speculating: not required */
876         /* don't bother invalidating if DMA to device */
877         if (dir != DMA_TO_DEVICE)
878                 outer_inv_range(paddr, paddr + size);
879
880         dma_cache_maint_page(page, off, size, dir, dmac_unmap_area);
881
882         /*
883          * Mark the D-cache clean for this page to avoid extra flushing.
884          */
885         if (dir != DMA_TO_DEVICE && off == 0 && size >= PAGE_SIZE)
886                 set_bit(PG_dcache_clean, &page->flags);
887 }
888
889 /**
890  * arm_dma_map_sg - map a set of SG buffers for streaming mode DMA
891  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
892  * @sg: list of buffers
893  * @nents: number of buffers to map
894  * @dir: DMA transfer direction
895  *
896  * Map a set of buffers described by scatterlist in streaming mode for DMA.
897  * This is the scatter-gather version of the dma_map_single interface.
898  * Here the scatter gather list elements are each tagged with the
899  * appropriate dma address and length.  They are obtained via
900  * sg_dma_{address,length}.
901  *
902  * Device ownership issues as mentioned for dma_map_single are the same
903  * here.
904  */
905 int arm_dma_map_sg(struct device *dev, struct scatterlist *sg, int nents,
906                 enum dma_data_direction dir, struct dma_attrs *attrs)
907 {
908         struct dma_map_ops *ops = get_dma_ops(dev);
909         struct scatterlist *s;
910         int i, j;
911
912         for_each_sg(sg, s, nents, i) {
913 #ifdef CONFIG_NEED_SG_DMA_LENGTH
914                 s->dma_length = s->length;
915 #endif
916                 s->dma_address = ops->map_page(dev, sg_page(s), s->offset,
917                                                 s->length, dir, attrs);
918                 if (dma_mapping_error(dev, s->dma_address))
919                         goto bad_mapping;
920         }
921         return nents;
922
923  bad_mapping:
924         for_each_sg(sg, s, i, j)
925                 ops->unmap_page(dev, sg_dma_address(s), sg_dma_len(s), dir, attrs);
926         return 0;
927 }
928
929 /**
930  * arm_dma_unmap_sg - unmap a set of SG buffers mapped by dma_map_sg
931  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
932  * @sg: list of buffers
933  * @nents: number of buffers to unmap (same as was passed to dma_map_sg)
934  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
935  *
936  * Unmap a set of streaming mode DMA translations.  Again, CPU access
937  * rules concerning calls here are the same as for dma_unmap_single().
938  */
939 void arm_dma_unmap_sg(struct device *dev, struct scatterlist *sg, int nents,
940                 enum dma_data_direction dir, struct dma_attrs *attrs)
941 {
942         struct dma_map_ops *ops = get_dma_ops(dev);
943         struct scatterlist *s;
944
945         int i;
946
947         for_each_sg(sg, s, nents, i)
948                 ops->unmap_page(dev, sg_dma_address(s), sg_dma_len(s), dir, attrs);
949 }
950
951 /**
952  * arm_dma_sync_sg_for_cpu
953  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
954  * @sg: list of buffers
955  * @nents: number of buffers to map (returned from dma_map_sg)
956  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
957  */
958 void arm_dma_sync_sg_for_cpu(struct device *dev, struct scatterlist *sg,
959                         int nents, enum dma_data_direction dir)
960 {
961         struct dma_map_ops *ops = get_dma_ops(dev);
962         struct scatterlist *s;
963         int i;
964
965         for_each_sg(sg, s, nents, i)
966                 ops->sync_single_for_cpu(dev, sg_dma_address(s), s->length,
967                                          dir);
968 }
969
970 /**
971  * arm_dma_sync_sg_for_device
972  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
973  * @sg: list of buffers
974  * @nents: number of buffers to map (returned from dma_map_sg)
975  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
976  */
977 void arm_dma_sync_sg_for_device(struct device *dev, struct scatterlist *sg,
978                         int nents, enum dma_data_direction dir)
979 {
980         struct dma_map_ops *ops = get_dma_ops(dev);
981         struct scatterlist *s;
982         int i;
983
984         for_each_sg(sg, s, nents, i)
985                 ops->sync_single_for_device(dev, sg_dma_address(s), s->length,
986                                             dir);
987 }
988
989 /*
990  * Return whether the given device DMA address mask can be supported
991  * properly.  For example, if your device can only drive the low 24-bits
992  * during bus mastering, then you would pass 0x00ffffff as the mask
993  * to this function.
994  */
995 int dma_supported(struct device *dev, u64 mask)
996 {
997         if (mask < (u64)arm_dma_limit)
998                 return 0;
999         return 1;
1000 }
1001 EXPORT_SYMBOL(dma_supported);
1002
1003 int arm_dma_set_mask(struct device *dev, u64 dma_mask)
1004 {
1005         if (!dev->dma_mask || !dma_supported(dev, dma_mask))
1006                 return -EIO;
1007
1008         *dev->dma_mask = dma_mask;
1009
1010         return 0;
1011 }
1012
1013 #define PREALLOC_DMA_DEBUG_ENTRIES      4096
1014
1015 static int __init dma_debug_do_init(void)
1016 {
1017         dma_debug_init(PREALLOC_DMA_DEBUG_ENTRIES);
1018         return 0;
1019 }
1020 fs_initcall(dma_debug_do_init);
1021
1022 #ifdef CONFIG_ARM_DMA_USE_IOMMU
1023
1024 /* IOMMU */
1025
1026 static size_t arm_iommu_iova_get_free_total(struct device *dev)
1027 {
1028         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1029         unsigned long flags;
1030         size_t size = 0;
1031         unsigned long start = 0;
1032
1033         BUG_ON(!dev);
1034         BUG_ON(!mapping);
1035
1036         spin_lock_irqsave(&mapping->lock, flags);
1037         while (1) {
1038                 unsigned long end;
1039
1040                 start = bitmap_find_next_zero_area(mapping->bitmap,
1041                                                    mapping->bits, start, 1, 0);
1042                 if (start > mapping->bits)
1043                         break;
1044
1045                 end = find_next_bit(mapping->bitmap, mapping->bits, start);
1046                 size += end - start;
1047                 start = end;
1048         }
1049         spin_unlock_irqrestore(&mapping->lock, flags);
1050         return size << (mapping->order + PAGE_SHIFT);
1051 }
1052
1053 static size_t arm_iommu_iova_get_free_max(struct device *dev)
1054 {
1055         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1056         unsigned long flags;
1057         size_t max_free = 0;
1058         unsigned long start = 0;
1059
1060         spin_lock_irqsave(&mapping->lock, flags);
1061         while (1) {
1062                 unsigned long end;
1063
1064                 start = bitmap_find_next_zero_area(mapping->bitmap,
1065                                                    mapping->bits, start, 1, 0);
1066                 if (start > mapping->bits)
1067                         break;
1068
1069                 end = find_next_bit(mapping->bitmap, mapping->bits, start);
1070                 max_free = max_t(size_t, max_free, end - start);
1071                 start = end;
1072         }
1073         spin_unlock_irqrestore(&mapping->lock, flags);
1074         return max_free << (mapping->order + PAGE_SHIFT);
1075 }
1076
1077 static inline dma_addr_t __alloc_iova(struct dma_iommu_mapping *mapping,
1078                                       size_t size)
1079 {
1080         unsigned int order = get_order(size);
1081         unsigned int align = 0;
1082         unsigned int count, start;
1083         unsigned long flags;
1084
1085         if (order > CONFIG_ARM_DMA_IOMMU_ALIGNMENT)
1086                 order = CONFIG_ARM_DMA_IOMMU_ALIGNMENT;
1087
1088         count = ((PAGE_ALIGN(size) >> PAGE_SHIFT) +
1089                  (1 << mapping->order) - 1) >> mapping->order;
1090
1091         if (order > mapping->order)
1092                 align = (1 << (order - mapping->order)) - 1;
1093
1094         spin_lock_irqsave(&mapping->lock, flags);
1095         start = bitmap_find_next_zero_area(mapping->bitmap, mapping->bits, 0,
1096                                            count, align);
1097         if (start > mapping->bits) {
1098                 spin_unlock_irqrestore(&mapping->lock, flags);
1099                 return DMA_ERROR_CODE;
1100         }
1101
1102         bitmap_set(mapping->bitmap, start, count);
1103         spin_unlock_irqrestore(&mapping->lock, flags);
1104
1105         return mapping->base + (start << (mapping->order + PAGE_SHIFT));
1106 }
1107
1108 static dma_addr_t __alloc_iova_at(struct dma_iommu_mapping *mapping,
1109                                   dma_addr_t *iova, size_t size)
1110 {
1111         unsigned int count, start, orig;
1112         unsigned long flags;
1113
1114         count = ((PAGE_ALIGN(size) >> PAGE_SHIFT) +
1115                  (1 << mapping->order) - 1) >> mapping->order;
1116
1117         spin_lock_irqsave(&mapping->lock, flags);
1118
1119         if ((*iova < mapping->base) || (*iova >= mapping->end)) {
1120                 *iova = -ENXIO;
1121                 goto err_out;
1122         }
1123
1124         orig = (*iova - mapping->base) >> (mapping->order + PAGE_SHIFT);
1125         start = bitmap_find_next_zero_area(mapping->bitmap, mapping->bits,
1126                                            orig, count, 0);
1127
1128         if ((start > mapping->bits) || (orig != start)) {
1129                 *iova = -EINVAL;
1130                 goto err_out;
1131         }
1132
1133         bitmap_set(mapping->bitmap, start, count);
1134         spin_unlock_irqrestore(&mapping->lock, flags);
1135
1136         return mapping->base + (start << (mapping->order + PAGE_SHIFT));
1137
1138 err_out:
1139         spin_unlock_irqrestore(&mapping->lock, flags);
1140         return DMA_ERROR_CODE;
1141 }
1142
1143 static dma_addr_t arm_iommu_iova_alloc_at(struct device *dev, dma_addr_t *iova,
1144                                 size_t size)
1145 {
1146         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1147
1148         return __alloc_iova_at(mapping, iova, size);
1149 }
1150
1151 static dma_addr_t arm_iommu_iova_alloc(struct device *dev, size_t size)
1152 {
1153         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1154
1155         return __alloc_iova(mapping, size);
1156 }
1157
1158 static inline void __free_iova(struct dma_iommu_mapping *mapping,
1159                                dma_addr_t addr, size_t size)
1160 {
1161         unsigned int start = (addr - mapping->base) >>
1162                              (mapping->order + PAGE_SHIFT);
1163         unsigned int count = ((size >> PAGE_SHIFT) +
1164                               (1 << mapping->order) - 1) >> mapping->order;
1165         unsigned long flags;
1166
1167         spin_lock_irqsave(&mapping->lock, flags);
1168         bitmap_clear(mapping->bitmap, start, count);
1169         spin_unlock_irqrestore(&mapping->lock, flags);
1170 }
1171
1172 static void arm_iommu_iova_free(struct device *dev, dma_addr_t addr,
1173                                 size_t size)
1174 {
1175         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1176
1177         __free_iova(mapping, addr, size);
1178 }
1179
1180 static struct page **__iommu_alloc_buffer(struct device *dev, size_t size,
1181                                           gfp_t gfp, struct dma_attrs *attrs)
1182 {
1183         struct page **pages;
1184         int count = size >> PAGE_SHIFT;
1185         int array_size = count * sizeof(struct page *);
1186         int i = 0;
1187
1188         if (array_size <= PAGE_SIZE)
1189                 pages = kzalloc(array_size, gfp);
1190         else
1191                 pages = vzalloc(array_size);
1192         if (!pages)
1193                 return NULL;
1194
1195         if (dma_get_attr(DMA_ATTR_FORCE_CONTIGUOUS, attrs))
1196         {
1197                 unsigned long order = get_order(size);
1198                 struct page *page;
1199
1200                 page = dma_alloc_from_contiguous(dev, count, order);
1201                 if (!page)
1202                         goto error;
1203
1204                 __dma_clear_buffer(page, size);
1205
1206                 for (i = 0; i < count; i++)
1207                         pages[i] = page + i;
1208
1209                 return pages;
1210         }
1211
1212         /*
1213          * IOMMU can map any pages, so himem can also be used here
1214          */
1215         gfp |= __GFP_NOWARN | __GFP_HIGHMEM;
1216
1217         while (count) {
1218                 int j, order = __fls(count);
1219
1220                 pages[i] = alloc_pages(gfp, order);
1221                 while (!pages[i] && order)
1222                         pages[i] = alloc_pages(gfp, --order);
1223                 if (!pages[i])
1224                         goto error;
1225
1226                 if (order) {
1227                         split_page(pages[i], order);
1228                         j = 1 << order;
1229                         while (--j)
1230                                 pages[i + j] = pages[i] + j;
1231                 }
1232
1233                 __dma_clear_buffer(pages[i], PAGE_SIZE << order);
1234                 i += 1 << order;
1235                 count -= 1 << order;
1236         }
1237
1238         return pages;
1239 error:
1240         while (i--)
1241                 if (pages[i])
1242                         __free_pages(pages[i], 0);
1243         if (array_size <= PAGE_SIZE)
1244                 kfree(pages);
1245         else
1246                 vfree(pages);
1247         return NULL;
1248 }
1249
1250 static int __iommu_free_buffer(struct device *dev, struct page **pages,
1251                                size_t size, struct dma_attrs *attrs)
1252 {
1253         int count = size >> PAGE_SHIFT;
1254         int array_size = count * sizeof(struct page *);
1255         int i;
1256
1257         if (dma_get_attr(DMA_ATTR_FORCE_CONTIGUOUS, attrs)) {
1258                 dma_release_from_contiguous(dev, pages[0], count);
1259         } else {
1260                 for (i = 0; i < count; i++)
1261                         if (pages[i])
1262                                 __free_pages(pages[i], 0);
1263         }
1264
1265         if (array_size <= PAGE_SIZE)
1266                 kfree(pages);
1267         else
1268                 vfree(pages);
1269         return 0;
1270 }
1271
1272 /*
1273  * Create a CPU mapping for a specified pages
1274  */
1275 static void *
1276 __iommu_alloc_remap(struct page **pages, size_t size, gfp_t gfp, pgprot_t prot,
1277                     const void *caller)
1278 {
1279         unsigned int i, nr_pages = PAGE_ALIGN(size) >> PAGE_SHIFT;
1280         struct vm_struct *area;
1281         unsigned long p;
1282
1283         area = get_vm_area_caller(size, VM_ARM_DMA_CONSISTENT | VM_USERMAP,
1284                                   caller);
1285         if (!area)
1286                 return NULL;
1287
1288         area->pages = pages;
1289         area->nr_pages = nr_pages;
1290         p = (unsigned long)area->addr;
1291
1292         for (i = 0; i < nr_pages; i++) {
1293                 phys_addr_t phys = __pfn_to_phys(page_to_pfn(pages[i]));
1294                 if (ioremap_page_range(p, p + PAGE_SIZE, phys, prot))
1295                         goto err;
1296                 p += PAGE_SIZE;
1297         }
1298         return area->addr;
1299 err:
1300         unmap_kernel_range((unsigned long)area->addr, size);
1301         vunmap(area->addr);
1302         return NULL;
1303 }
1304
1305 /*
1306  * Create a mapping in device IO address space for specified pages
1307  */
1308 static dma_addr_t
1309 __iommu_create_mapping(struct device *dev, struct page **pages, size_t size)
1310 {
1311         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1312         unsigned int count = PAGE_ALIGN(size) >> PAGE_SHIFT;
1313         dma_addr_t dma_addr, iova;
1314         int i, ret = DMA_ERROR_CODE;
1315
1316         dma_addr = __alloc_iova(mapping, size);
1317         if (dma_addr == DMA_ERROR_CODE)
1318                 return dma_addr;
1319
1320         iova = dma_addr;
1321         for (i = 0; i < count; ) {
1322                 unsigned int next_pfn = page_to_pfn(pages[i]) + 1;
1323                 phys_addr_t phys = page_to_phys(pages[i]);
1324                 unsigned int len, j;
1325
1326                 for (j = i + 1; j < count; j++, next_pfn++)
1327                         if (page_to_pfn(pages[j]) != next_pfn)
1328                                 break;
1329
1330                 len = (j - i) << PAGE_SHIFT;
1331                 ret = iommu_map(mapping->domain, iova, phys, len, 0);
1332                 if (ret < 0)
1333                         goto fail;
1334                 iova += len;
1335                 i = j;
1336         }
1337         return dma_addr;
1338 fail:
1339         iommu_unmap(mapping->domain, dma_addr, iova-dma_addr);
1340         __free_iova(mapping, dma_addr, size);
1341         return DMA_ERROR_CODE;
1342 }
1343
1344 static int __iommu_remove_mapping(struct device *dev, dma_addr_t iova, size_t size)
1345 {
1346         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1347
1348         /*
1349          * add optional in-page offset from iova to size and align
1350          * result to page size
1351          */
1352         size = PAGE_ALIGN((iova & ~PAGE_MASK) + size);
1353         iova &= PAGE_MASK;
1354
1355         iommu_unmap(mapping->domain, iova, size);
1356         __free_iova(mapping, iova, size);
1357         return 0;
1358 }
1359
1360 static struct page **__atomic_get_pages(void *addr)
1361 {
1362         struct dma_pool *pool = &atomic_pool;
1363         struct page **pages = pool->pages;
1364         int offs = (addr - pool->vaddr) >> PAGE_SHIFT;
1365
1366         return pages + offs;
1367 }
1368
1369 static struct page **__iommu_get_pages(void *cpu_addr, struct dma_attrs *attrs)
1370 {
1371         struct vm_struct *area;
1372
1373         if (__in_atomic_pool(cpu_addr, PAGE_SIZE))
1374                 return __atomic_get_pages(cpu_addr);
1375
1376         if (dma_get_attr(DMA_ATTR_NO_KERNEL_MAPPING, attrs))
1377                 return cpu_addr;
1378
1379         area = find_vm_area(cpu_addr);
1380         if (area && (area->flags & VM_ARM_DMA_CONSISTENT))
1381                 return area->pages;
1382         return NULL;
1383 }
1384
1385 static void *__iommu_alloc_atomic(struct device *dev, size_t size,
1386                                   dma_addr_t *handle)
1387 {
1388         struct page *page;
1389         void *addr;
1390
1391         addr = __alloc_from_pool(size, &page);
1392         if (!addr)
1393                 return NULL;
1394
1395         *handle = __iommu_create_mapping(dev, &page, size);
1396         if (*handle == DMA_ERROR_CODE)
1397                 goto err_mapping;
1398
1399         dev_dbg(dev, "%s() %08x(%x)\n", __func__, *handle, size);
1400         return addr;
1401
1402 err_mapping:
1403         __free_from_pool(addr, size);
1404         return NULL;
1405 }
1406
1407 static void __iommu_free_atomic(struct device *dev, void *cpu_addr,
1408                                 dma_addr_t handle, size_t size)
1409 {
1410         __iommu_remove_mapping(dev, handle, size);
1411         __free_from_pool(cpu_addr, size);
1412         dev_dbg(dev, "%s() %08x(%x)\n", __func__, handle, size);
1413 }
1414
1415 static void *arm_iommu_alloc_attrs(struct device *dev, size_t size,
1416             dma_addr_t *handle, gfp_t gfp, struct dma_attrs *attrs)
1417 {
1418         pgprot_t prot = __get_dma_pgprot(attrs, pgprot_kernel);
1419         struct page **pages;
1420         void *addr = NULL;
1421
1422         /* Following is a work-around (a.k.a. hack) to prevent pages
1423          * with __GFP_COMP being passed to split_page() which cannot
1424          * handle them.  The real problem is that this flag probably
1425          * should be 0 on ARM as it is not supported on this
1426          * platform--see CONFIG_HUGETLB_PAGE. */
1427         gfp &= ~(__GFP_COMP);
1428
1429         *handle = DMA_ERROR_CODE;
1430         size = PAGE_ALIGN(size);
1431
1432         if (gfp & GFP_ATOMIC)
1433                 return __iommu_alloc_atomic(dev, size, handle);
1434
1435         pages = __iommu_alloc_buffer(dev, size, gfp, attrs);
1436         if (!pages)
1437                 return NULL;
1438
1439         *handle = __iommu_create_mapping(dev, pages, size);
1440         if (*handle == DMA_ERROR_CODE)
1441                 goto err_buffer;
1442
1443         if (dma_get_attr(DMA_ATTR_NO_KERNEL_MAPPING, attrs))
1444                 return pages;
1445
1446         addr = __iommu_alloc_remap(pages, size, gfp, prot,
1447                                    __builtin_return_address(0));
1448         if (!addr)
1449                 goto err_mapping;
1450
1451         return addr;
1452
1453 err_mapping:
1454         __iommu_remove_mapping(dev, *handle, size);
1455 err_buffer:
1456         __iommu_free_buffer(dev, pages, size, attrs);
1457         return NULL;
1458 }
1459
1460 static int arm_iommu_mmap_attrs(struct device *dev, struct vm_area_struct *vma,
1461                     void *cpu_addr, dma_addr_t dma_addr, size_t size,
1462                     struct dma_attrs *attrs)
1463 {
1464         unsigned long uaddr = vma->vm_start;
1465         unsigned long usize = vma->vm_end - vma->vm_start;
1466         struct page **pages = __iommu_get_pages(cpu_addr, attrs);
1467
1468         vma->vm_page_prot = __get_dma_pgprot(attrs, vma->vm_page_prot);
1469
1470         if (!pages)
1471                 return -ENXIO;
1472
1473         do {
1474                 int ret = vm_insert_page(vma, uaddr, *pages++);
1475                 if (ret) {
1476                         pr_err("Remapping memory failed: %d\n", ret);
1477                         return ret;
1478                 }
1479                 uaddr += PAGE_SIZE;
1480                 usize -= PAGE_SIZE;
1481         } while (usize > 0);
1482
1483         return 0;
1484 }
1485
1486 /*
1487  * free a page as defined by the above mapping.
1488  * Must not be called with IRQs disabled.
1489  */
1490 void arm_iommu_free_attrs(struct device *dev, size_t size, void *cpu_addr,
1491                           dma_addr_t handle, struct dma_attrs *attrs)
1492 {
1493         struct page **pages = __iommu_get_pages(cpu_addr, attrs);
1494         size = PAGE_ALIGN(size);
1495
1496         if (!pages) {
1497                 WARN(1, "trying to free invalid coherent area: %p\n", cpu_addr);
1498                 return;
1499         }
1500
1501         if (__in_atomic_pool(cpu_addr, size)) {
1502                 __iommu_free_atomic(dev, cpu_addr, handle, size);
1503                 return;
1504         }
1505
1506         if (!dma_get_attr(DMA_ATTR_NO_KERNEL_MAPPING, attrs)) {
1507                 unmap_kernel_range((unsigned long)cpu_addr, size);
1508                 vunmap(cpu_addr);
1509         }
1510
1511         __iommu_remove_mapping(dev, handle, size);
1512         __iommu_free_buffer(dev, pages, size, attrs);
1513 }
1514
1515 static int arm_iommu_get_sgtable(struct device *dev, struct sg_table *sgt,
1516                                  void *cpu_addr, dma_addr_t dma_addr,
1517                                  size_t size, struct dma_attrs *attrs)
1518 {
1519         unsigned int count = PAGE_ALIGN(size) >> PAGE_SHIFT;
1520         struct page **pages = __iommu_get_pages(cpu_addr, attrs);
1521
1522         if (!pages)
1523                 return -ENXIO;
1524
1525         return sg_alloc_table_from_pages(sgt, pages, count, 0, size,
1526                                          GFP_KERNEL);
1527 }
1528
1529 /*
1530  * Map a part of the scatter-gather list into contiguous io address space
1531  */
1532 static int __map_sg_chunk(struct device *dev, struct scatterlist *sg,
1533                           size_t size, dma_addr_t *handle,
1534                           enum dma_data_direction dir, struct dma_attrs *attrs,
1535                           bool is_coherent)
1536 {
1537         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1538         dma_addr_t iova, iova_base;
1539         int ret = 0;
1540         unsigned int count;
1541         struct scatterlist *s;
1542
1543         size = PAGE_ALIGN(size);
1544         *handle = DMA_ERROR_CODE;
1545
1546         iova_base = iova = __alloc_iova(mapping, size);
1547         if (iova == DMA_ERROR_CODE)
1548                 return -ENOMEM;
1549
1550         for (count = 0, s = sg; count < (size >> PAGE_SHIFT); s = sg_next(s)) {
1551                 phys_addr_t phys = page_to_phys(sg_page(s));
1552                 unsigned int len = PAGE_ALIGN(s->offset + s->length);
1553
1554                 if (!is_coherent &&
1555                         !dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1556                         __dma_page_cpu_to_dev(sg_page(s), s->offset, s->length, dir);
1557
1558                 ret = iommu_map(mapping->domain, iova, phys, len, 0);
1559                 if (ret < 0)
1560                         goto fail;
1561                 count += len >> PAGE_SHIFT;
1562                 iova += len;
1563         }
1564         *handle = iova_base;
1565
1566         return 0;
1567 fail:
1568         iommu_unmap(mapping->domain, iova_base, count * PAGE_SIZE);
1569         __free_iova(mapping, iova_base, size);
1570         return ret;
1571 }
1572
1573 static int __iommu_map_sg(struct device *dev, struct scatterlist *sg, int nents,
1574                      enum dma_data_direction dir, struct dma_attrs *attrs,
1575                      bool is_coherent)
1576 {
1577         struct scatterlist *s = sg, *dma = sg, *start = sg;
1578         int i, count = 0;
1579         unsigned int offset = s->offset;
1580         unsigned int size = s->offset + s->length;
1581         unsigned int max = dma_get_max_seg_size(dev);
1582
1583         for (i = 1; i < nents; i++) {
1584                 s = sg_next(s);
1585
1586                 s->dma_address = DMA_ERROR_CODE;
1587                 s->dma_length = 0;
1588
1589                 if (s->offset || (size & ~PAGE_MASK) || size + s->length > max) {
1590                         if (__map_sg_chunk(dev, start, size, &dma->dma_address,
1591                             dir, attrs, is_coherent) < 0)
1592                                 goto bad_mapping;
1593
1594                         dma->dma_address += offset;
1595                         dma->dma_length = size - offset;
1596
1597                         size = offset = s->offset;
1598                         start = s;
1599                         dma = sg_next(dma);
1600                         count += 1;
1601                 }
1602                 size += s->length;
1603         }
1604         if (__map_sg_chunk(dev, start, size, &dma->dma_address, dir, attrs,
1605                 is_coherent) < 0)
1606                 goto bad_mapping;
1607
1608         dma->dma_address += offset;
1609         dma->dma_length = size - offset;
1610
1611         return count+1;
1612
1613 bad_mapping:
1614         for_each_sg(sg, s, count, i)
1615                 __iommu_remove_mapping(dev, sg_dma_address(s), sg_dma_len(s));
1616         return 0;
1617 }
1618
1619 /**
1620  * arm_coherent_iommu_map_sg - map a set of SG buffers for streaming mode DMA
1621  * @dev: valid struct device pointer
1622  * @sg: list of buffers
1623  * @nents: number of buffers to map
1624  * @dir: DMA transfer direction
1625  *
1626  * Map a set of i/o coherent buffers described by scatterlist in streaming
1627  * mode for DMA. The scatter gather list elements are merged together (if
1628  * possible) and tagged with the appropriate dma address and length. They are
1629  * obtained via sg_dma_{address,length}.
1630  */
1631 int arm_coherent_iommu_map_sg(struct device *dev, struct scatterlist *sg,
1632                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs)
1633 {
1634         return __iommu_map_sg(dev, sg, nents, dir, attrs, true);
1635 }
1636
1637 /**
1638  * arm_iommu_map_sg - map a set of SG buffers for streaming mode DMA
1639  * @dev: valid struct device pointer
1640  * @sg: list of buffers
1641  * @nents: number of buffers to map
1642  * @dir: DMA transfer direction
1643  *
1644  * Map a set of buffers described by scatterlist in streaming mode for DMA.
1645  * The scatter gather list elements are merged together (if possible) and
1646  * tagged with the appropriate dma address and length. They are obtained via
1647  * sg_dma_{address,length}.
1648  */
1649 int arm_iommu_map_sg(struct device *dev, struct scatterlist *sg,
1650                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs)
1651 {
1652         return __iommu_map_sg(dev, sg, nents, dir, attrs, false);
1653 }
1654
1655 static void __iommu_unmap_sg(struct device *dev, struct scatterlist *sg,
1656                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs,
1657                 bool is_coherent)
1658 {
1659         struct scatterlist *s;
1660         int i;
1661
1662         for_each_sg(sg, s, nents, i) {
1663                 if (sg_dma_len(s))
1664                         __iommu_remove_mapping(dev, sg_dma_address(s),
1665                                                sg_dma_len(s));
1666                 if (!is_coherent &&
1667                     !dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1668                         __dma_page_dev_to_cpu(sg_page(s), s->offset,
1669                                               s->length, dir);
1670         }
1671 }
1672
1673 /**
1674  * arm_coherent_iommu_unmap_sg - unmap a set of SG buffers mapped by dma_map_sg
1675  * @dev: valid struct device pointer
1676  * @sg: list of buffers
1677  * @nents: number of buffers to unmap (same as was passed to dma_map_sg)
1678  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1679  *
1680  * Unmap a set of streaming mode DMA translations.  Again, CPU access
1681  * rules concerning calls here are the same as for dma_unmap_single().
1682  */
1683 void arm_coherent_iommu_unmap_sg(struct device *dev, struct scatterlist *sg,
1684                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs)
1685 {
1686         __iommu_unmap_sg(dev, sg, nents, dir, attrs, true);
1687 }
1688
1689 /**
1690  * arm_iommu_unmap_sg - unmap a set of SG buffers mapped by dma_map_sg
1691  * @dev: valid struct device pointer
1692  * @sg: list of buffers
1693  * @nents: number of buffers to unmap (same as was passed to dma_map_sg)
1694  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1695  *
1696  * Unmap a set of streaming mode DMA translations.  Again, CPU access
1697  * rules concerning calls here are the same as for dma_unmap_single().
1698  */
1699 void arm_iommu_unmap_sg(struct device *dev, struct scatterlist *sg, int nents,
1700                         enum dma_data_direction dir, struct dma_attrs *attrs)
1701 {
1702         __iommu_unmap_sg(dev, sg, nents, dir, attrs, false);
1703 }
1704
1705 /**
1706  * arm_iommu_sync_sg_for_cpu
1707  * @dev: valid struct device pointer
1708  * @sg: list of buffers
1709  * @nents: number of buffers to map (returned from dma_map_sg)
1710  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1711  */
1712 void arm_iommu_sync_sg_for_cpu(struct device *dev, struct scatterlist *sg,
1713                         int nents, enum dma_data_direction dir)
1714 {
1715         struct scatterlist *s;
1716         int i;
1717
1718         for_each_sg(sg, s, nents, i)
1719                 __dma_page_dev_to_cpu(sg_page(s), s->offset, s->length, dir);
1720
1721 }
1722
1723 /**
1724  * arm_iommu_sync_sg_for_device
1725  * @dev: valid struct device pointer
1726  * @sg: list of buffers
1727  * @nents: number of buffers to map (returned from dma_map_sg)
1728  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1729  */
1730 void arm_iommu_sync_sg_for_device(struct device *dev, struct scatterlist *sg,
1731                         int nents, enum dma_data_direction dir)
1732 {
1733         struct scatterlist *s;
1734         int i;
1735
1736         for_each_sg(sg, s, nents, i)
1737                 __dma_page_cpu_to_dev(sg_page(s), s->offset, s->length, dir);
1738 }
1739
1740
1741 /**
1742  * arm_coherent_iommu_map_page
1743  * @dev: valid struct device pointer
1744  * @page: page that buffer resides in
1745  * @offset: offset into page for start of buffer
1746  * @size: size of buffer to map
1747  * @dir: DMA transfer direction
1748  *
1749  * Coherent IOMMU aware version of arm_dma_map_page()
1750  */
1751 static dma_addr_t arm_coherent_iommu_map_page(struct device *dev, struct page *page,
1752              unsigned long offset, size_t size, enum dma_data_direction dir,
1753              struct dma_attrs *attrs)
1754 {
1755         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1756         dma_addr_t dma_addr;
1757         int ret, len = PAGE_ALIGN(size + offset);
1758
1759         dma_addr = __alloc_iova(mapping, len);
1760         if (dma_addr == DMA_ERROR_CODE)
1761                 return dma_addr;
1762
1763         ret = iommu_map(mapping->domain, dma_addr, page_to_phys(page), len, 0);
1764         if (ret < 0)
1765                 goto fail;
1766
1767         return dma_addr + offset;
1768 fail:
1769         __free_iova(mapping, dma_addr, len);
1770         return DMA_ERROR_CODE;
1771 }
1772
1773 /**
1774  * arm_iommu_map_page
1775  * @dev: valid struct device pointer
1776  * @page: page that buffer resides in
1777  * @offset: offset into page for start of buffer
1778  * @size: size of buffer to map
1779  * @dir: DMA transfer direction
1780  *
1781  * IOMMU aware version of arm_dma_map_page()
1782  */
1783 static dma_addr_t arm_iommu_map_page(struct device *dev, struct page *page,
1784              unsigned long offset, size_t size, enum dma_data_direction dir,
1785              struct dma_attrs *attrs)
1786 {
1787         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1788                 __dma_page_cpu_to_dev(page, offset, size, dir);
1789
1790         return arm_coherent_iommu_map_page(dev, page, offset, size, dir, attrs);
1791 }
1792
1793 static dma_addr_t arm_iommu_map_page_at(struct device *dev, struct page *page,
1794                  dma_addr_t dma_addr, unsigned long offset, size_t size,
1795                  enum dma_data_direction dir, struct dma_attrs *attrs)
1796 {
1797         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1798         int ret, len = PAGE_ALIGN(size + offset);
1799
1800         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1801                 __dma_page_cpu_to_dev(page, offset, size, dir);
1802
1803         ret = iommu_map(mapping->domain, dma_addr, page_to_phys(page), len, 0);
1804         if (ret < 0)
1805                 return DMA_ERROR_CODE;
1806
1807         return dma_addr + offset;
1808 }
1809
1810 static dma_addr_t arm_iommu_map_pages(struct device *dev, struct page **pages,
1811                                   dma_addr_t dma_handle, size_t count,
1812                                   enum dma_data_direction dir,
1813                                   struct dma_attrs *attrs)
1814 {
1815         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1816         int ret;
1817
1818         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs)) {
1819                 int i;
1820
1821                 for (i = 0; i < count; i++)
1822                         __dma_page_cpu_to_dev(pages[i], 0, PAGE_SIZE, dir);
1823         }
1824
1825         ret = iommu_map_pages(mapping->domain, dma_handle, pages, count, 0);
1826         if (ret < 0)
1827                 return DMA_ERROR_CODE;
1828
1829         return dma_handle;
1830 }
1831
1832
1833 /**
1834  * arm_coherent_iommu_unmap_page
1835  * @dev: valid struct device pointer
1836  * @handle: DMA address of buffer
1837  * @size: size of buffer (same as passed to dma_map_page)
1838  * @dir: DMA transfer direction (same as passed to dma_map_page)
1839  *
1840  * Coherent IOMMU aware version of arm_dma_unmap_page()
1841  */
1842 static void arm_coherent_iommu_unmap_page(struct device *dev, dma_addr_t handle,
1843                 size_t size, enum dma_data_direction dir,
1844                 struct dma_attrs *attrs)
1845 {
1846         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1847         dma_addr_t iova = handle & PAGE_MASK;
1848         int offset = handle & ~PAGE_MASK;
1849         int len = PAGE_ALIGN(size + offset);
1850
1851         if (!iova)
1852                 return;
1853
1854         iommu_unmap(mapping->domain, iova, len);
1855         if (!dma_get_attr(DMA_ATTR_SKIP_FREE_IOVA, attrs))
1856                 __free_iova(mapping, iova, len);
1857 }
1858
1859 /**
1860  * arm_iommu_unmap_page
1861  * @dev: valid struct device pointer
1862  * @handle: DMA address of buffer
1863  * @size: size of buffer (same as passed to dma_map_page)
1864  * @dir: DMA transfer direction (same as passed to dma_map_page)
1865  *
1866  * IOMMU aware version of arm_dma_unmap_page()
1867  */
1868 static void arm_iommu_unmap_page(struct device *dev, dma_addr_t handle,
1869                 size_t size, enum dma_data_direction dir,
1870                 struct dma_attrs *attrs)
1871 {
1872         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1873         dma_addr_t iova = handle & PAGE_MASK;
1874         struct page *page = phys_to_page(iommu_iova_to_phys(mapping->domain, iova));
1875         int offset = handle & ~PAGE_MASK;
1876         int len = PAGE_ALIGN(size + offset);
1877
1878         if (!iova)
1879                 return;
1880
1881         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1882                 __dma_page_dev_to_cpu(page, offset, size, dir);
1883
1884         iommu_unmap(mapping->domain, iova, len);
1885         if (!dma_get_attr(DMA_ATTR_SKIP_FREE_IOVA, attrs))
1886                 __free_iova(mapping, iova, len);
1887 }
1888
1889 static void arm_iommu_sync_single_for_cpu(struct device *dev,
1890                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
1891 {
1892         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1893         dma_addr_t iova = handle & PAGE_MASK;
1894         struct page *page = phys_to_page(iommu_iova_to_phys(mapping->domain, iova));
1895         unsigned int offset = handle & ~PAGE_MASK;
1896
1897         if (!iova)
1898                 return;
1899
1900         if (WARN_ON(!pfn_valid(page_to_pfn(page))))
1901                 return;
1902
1903         __dma_page_dev_to_cpu(page, offset, size, dir);
1904 }
1905
1906 static void arm_iommu_sync_single_for_device(struct device *dev,
1907                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
1908 {
1909         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1910         dma_addr_t iova = handle & PAGE_MASK;
1911         struct page *page = phys_to_page(iommu_iova_to_phys(mapping->domain, iova));
1912         unsigned int offset = handle & ~PAGE_MASK;
1913
1914         if (!iova)
1915                 return;
1916
1917         if (WARN_ON(!pfn_valid(page_to_pfn(page))))
1918                 return;
1919
1920         __dma_page_cpu_to_dev(page, offset, size, dir);
1921 }
1922
1923 struct dma_map_ops iommu_ops = {
1924         .alloc          = arm_iommu_alloc_attrs,
1925         .free           = arm_iommu_free_attrs,
1926         .mmap           = arm_iommu_mmap_attrs,
1927         .get_sgtable    = arm_iommu_get_sgtable,
1928
1929         .map_page               = arm_iommu_map_page,
1930         .map_pages              = arm_iommu_map_pages,
1931         .map_page_at            = arm_iommu_map_page_at,
1932         .unmap_page             = arm_iommu_unmap_page,
1933         .sync_single_for_cpu    = arm_iommu_sync_single_for_cpu,
1934         .sync_single_for_device = arm_iommu_sync_single_for_device,
1935
1936         .map_sg                 = arm_iommu_map_sg,
1937         .unmap_sg               = arm_iommu_unmap_sg,
1938         .sync_sg_for_cpu        = arm_iommu_sync_sg_for_cpu,
1939         .sync_sg_for_device     = arm_iommu_sync_sg_for_device,
1940
1941         .set_dma_mask           = arm_dma_set_mask,
1942
1943         .iova_alloc             = arm_iommu_iova_alloc,
1944         .iova_alloc_at          = arm_iommu_iova_alloc_at,
1945         .iova_free              = arm_iommu_iova_free,
1946         .iova_get_free_total    = arm_iommu_iova_get_free_total,
1947         .iova_get_free_max      = arm_iommu_iova_get_free_max,
1948 };
1949
1950 struct dma_map_ops iommu_coherent_ops = {
1951         .alloc          = arm_iommu_alloc_attrs,
1952         .free           = arm_iommu_free_attrs,
1953         .mmap           = arm_iommu_mmap_attrs,
1954         .get_sgtable    = arm_iommu_get_sgtable,
1955
1956         .map_page       = arm_coherent_iommu_map_page,
1957         .unmap_page     = arm_coherent_iommu_unmap_page,
1958
1959         .map_sg         = arm_coherent_iommu_map_sg,
1960         .unmap_sg       = arm_coherent_iommu_unmap_sg,
1961
1962         .set_dma_mask   = arm_dma_set_mask,
1963 };
1964
1965 /**
1966  * arm_iommu_create_mapping
1967  * @bus: pointer to the bus holding the client device (for IOMMU calls)
1968  * @base: start address of the valid IO address space
1969  * @size: size of the valid IO address space
1970  * @order: accuracy of the IO addresses allocations
1971  *
1972  * Creates a mapping structure which holds information about used/unused
1973  * IO address ranges, which is required to perform memory allocation and
1974  * mapping with IOMMU aware functions.
1975  *
1976  * The client device need to be attached to the mapping with
1977  * arm_iommu_attach_device function.
1978  */
1979 struct dma_iommu_mapping *
1980 arm_iommu_create_mapping(struct bus_type *bus, dma_addr_t base, size_t size,
1981                          int order)
1982 {
1983         unsigned int count = size >> (PAGE_SHIFT + order);
1984         unsigned int bitmap_size = BITS_TO_LONGS(count) * sizeof(long);
1985         struct dma_iommu_mapping *mapping;
1986         int err = -ENOMEM;
1987
1988         if (!count)
1989                 return ERR_PTR(-EINVAL);
1990
1991         mapping = kzalloc(sizeof(struct dma_iommu_mapping), GFP_KERNEL);
1992         if (!mapping)
1993                 goto err;
1994
1995         mapping->bitmap = kzalloc(bitmap_size, GFP_KERNEL);
1996         if (!mapping->bitmap)
1997                 goto err2;
1998
1999         base = round_up(base, 1 << (order + PAGE_SHIFT));
2000         mapping->base = base;
2001         mapping->end = base + size;
2002         mapping->bits = BITS_PER_BYTE * bitmap_size;
2003         mapping->order = order;
2004         spin_lock_init(&mapping->lock);
2005
2006         mapping->domain = iommu_domain_alloc(bus);
2007         if (!mapping->domain)
2008                 goto err3;
2009
2010         kref_init(&mapping->kref);
2011         return mapping;
2012 err3:
2013         kfree(mapping->bitmap);
2014 err2:
2015         kfree(mapping);
2016 err:
2017         return ERR_PTR(err);
2018 }
2019 EXPORT_SYMBOL_GPL(arm_iommu_create_mapping);
2020
2021 static void release_iommu_mapping(struct kref *kref)
2022 {
2023         struct dma_iommu_mapping *mapping =
2024                 container_of(kref, struct dma_iommu_mapping, kref);
2025
2026         iommu_domain_free(mapping->domain);
2027         kfree(mapping->bitmap);
2028         kfree(mapping);
2029 }
2030
2031 void arm_iommu_release_mapping(struct dma_iommu_mapping *mapping)
2032 {
2033         if (mapping)
2034                 kref_put(&mapping->kref, release_iommu_mapping);
2035 }
2036 EXPORT_SYMBOL_GPL(arm_iommu_release_mapping);
2037
2038 /**
2039  * arm_iommu_attach_device
2040  * @dev: valid struct device pointer
2041  * @mapping: io address space mapping structure (returned from
2042  *      arm_iommu_create_mapping)
2043  *
2044  * Attaches specified io address space mapping to the provided device,
2045  * this replaces the dma operations (dma_map_ops pointer) with the
2046  * IOMMU aware version. More than one client might be attached to
2047  * the same io address space mapping.
2048  */
2049 int arm_iommu_attach_device(struct device *dev,
2050                             struct dma_iommu_mapping *mapping)
2051 {
2052         int err;
2053
2054         err = iommu_attach_device(mapping->domain, dev);
2055         if (err)
2056                 return err;
2057
2058         kref_get(&mapping->kref);
2059         dev->archdata.mapping = mapping;
2060         set_dma_ops(dev, &iommu_ops);
2061
2062         pr_debug("Attached IOMMU controller to %s device.\n", dev_name(dev));
2063         return 0;
2064 }
2065 EXPORT_SYMBOL_GPL(arm_iommu_attach_device);
2066
2067 /**
2068  * arm_iommu_detach_device
2069  * @dev: valid struct device pointer
2070  *
2071  * Detaches the provided device from a previously attached map.
2072  * This voids the dma operations (dma_map_ops pointer)
2073  */
2074 void arm_iommu_detach_device(struct device *dev)
2075 {
2076         struct dma_iommu_mapping *mapping;
2077
2078         mapping = to_dma_iommu_mapping(dev);
2079         if (!mapping) {
2080                 dev_warn(dev, "Not attached\n");
2081                 return;
2082         }
2083
2084         iommu_detach_device(mapping->domain, dev);
2085         kref_put(&mapping->kref, release_iommu_mapping);
2086         mapping = NULL;
2087         set_dma_ops(dev, NULL);
2088
2089         pr_debug("Detached IOMMU controller from %s device.\n", dev_name(dev));
2090 }
2091 EXPORT_SYMBOL_GPL(arm_iommu_detach_device);
2092
2093 #endif