ARM: dma-mapping: Introduce iova_gap_phys
[linux-3.10.git] / arch / arm / mm / dma-mapping.c
1 /*
2  *  linux/arch/arm/mm/dma-mapping.c
3  *
4  *  Copyright (C) 2000-2004 Russell King
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  *  DMA uncached mapping support.
11  */
12 #include <linux/module.h>
13 #include <linux/mm.h>
14 #include <linux/gfp.h>
15 #include <linux/errno.h>
16 #include <linux/list.h>
17 #include <linux/init.h>
18 #include <linux/device.h>
19 #include <linux/dma-mapping.h>
20 #include <linux/dma-contiguous.h>
21 #include <linux/highmem.h>
22 #include <linux/memblock.h>
23 #include <linux/slab.h>
24 #include <linux/iommu.h>
25 #include <linux/io.h>
26 #include <linux/vmalloc.h>
27 #include <linux/sizes.h>
28
29 #include <asm/memory.h>
30 #include <asm/highmem.h>
31 #include <asm/cacheflush.h>
32 #include <asm/tlbflush.h>
33 #include <asm/mach/arch.h>
34 #include <asm/dma-iommu.h>
35 #include <asm/mach/map.h>
36 #include <asm/system_info.h>
37 #include <asm/dma-contiguous.h>
38
39 #include "mm.h"
40
41 /*
42  * The DMA API is built upon the notion of "buffer ownership".  A buffer
43  * is either exclusively owned by the CPU (and therefore may be accessed
44  * by it) or exclusively owned by the DMA device.  These helper functions
45  * represent the transitions between these two ownership states.
46  *
47  * Note, however, that on later ARMs, this notion does not work due to
48  * speculative prefetches.  We model our approach on the assumption that
49  * the CPU does do speculative prefetches, which means we clean caches
50  * before transfers and delay cache invalidation until transfer completion.
51  *
52  */
53 static void __dma_page_cpu_to_dev(struct page *, unsigned long,
54                 size_t, enum dma_data_direction);
55 static void __dma_page_dev_to_cpu(struct page *, unsigned long,
56                 size_t, enum dma_data_direction);
57
58 /**
59  * arm_dma_map_page - map a portion of a page for streaming DMA
60  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
61  * @page: page that buffer resides in
62  * @offset: offset into page for start of buffer
63  * @size: size of buffer to map
64  * @dir: DMA transfer direction
65  *
66  * Ensure that any data held in the cache is appropriately discarded
67  * or written back.
68  *
69  * The device owns this memory once this call has completed.  The CPU
70  * can regain ownership by calling dma_unmap_page().
71  */
72 static dma_addr_t arm_dma_map_page(struct device *dev, struct page *page,
73              unsigned long offset, size_t size, enum dma_data_direction dir,
74              struct dma_attrs *attrs)
75 {
76         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
77                 __dma_page_cpu_to_dev(page, offset, size, dir);
78         return pfn_to_dma(dev, page_to_pfn(page)) + offset;
79 }
80
81 static dma_addr_t arm_coherent_dma_map_page(struct device *dev, struct page *page,
82              unsigned long offset, size_t size, enum dma_data_direction dir,
83              struct dma_attrs *attrs)
84 {
85         return pfn_to_dma(dev, page_to_pfn(page)) + offset;
86 }
87
88 /**
89  * arm_dma_unmap_page - unmap a buffer previously mapped through dma_map_page()
90  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
91  * @handle: DMA address of buffer
92  * @size: size of buffer (same as passed to dma_map_page)
93  * @dir: DMA transfer direction (same as passed to dma_map_page)
94  *
95  * Unmap a page streaming mode DMA translation.  The handle and size
96  * must match what was provided in the previous dma_map_page() call.
97  * All other usages are undefined.
98  *
99  * After this call, reads by the CPU to the buffer are guaranteed to see
100  * whatever the device wrote there.
101  */
102 static void arm_dma_unmap_page(struct device *dev, dma_addr_t handle,
103                 size_t size, enum dma_data_direction dir,
104                 struct dma_attrs *attrs)
105 {
106         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
107                 __dma_page_dev_to_cpu(pfn_to_page(dma_to_pfn(dev, handle)),
108                                       handle & ~PAGE_MASK, size, dir);
109 }
110
111 static void arm_dma_sync_single_for_cpu(struct device *dev,
112                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
113 {
114         unsigned int offset = handle & (PAGE_SIZE - 1);
115         struct page *page = pfn_to_page(dma_to_pfn(dev, handle-offset));
116         __dma_page_dev_to_cpu(page, offset, size, dir);
117 }
118
119 static void arm_dma_sync_single_for_device(struct device *dev,
120                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
121 {
122         unsigned int offset = handle & (PAGE_SIZE - 1);
123         struct page *page = pfn_to_page(dma_to_pfn(dev, handle-offset));
124         __dma_page_cpu_to_dev(page, offset, size, dir);
125 }
126
127 struct dma_map_ops arm_dma_ops = {
128         .alloc                  = arm_dma_alloc,
129         .free                   = arm_dma_free,
130         .mmap                   = arm_dma_mmap,
131         .get_sgtable            = arm_dma_get_sgtable,
132         .map_page               = arm_dma_map_page,
133         .unmap_page             = arm_dma_unmap_page,
134         .map_sg                 = arm_dma_map_sg,
135         .unmap_sg               = arm_dma_unmap_sg,
136         .sync_single_for_cpu    = arm_dma_sync_single_for_cpu,
137         .sync_single_for_device = arm_dma_sync_single_for_device,
138         .sync_sg_for_cpu        = arm_dma_sync_sg_for_cpu,
139         .sync_sg_for_device     = arm_dma_sync_sg_for_device,
140         .set_dma_mask           = arm_dma_set_mask,
141 };
142 EXPORT_SYMBOL(arm_dma_ops);
143
144 static void *arm_coherent_dma_alloc(struct device *dev, size_t size,
145         dma_addr_t *handle, gfp_t gfp, struct dma_attrs *attrs);
146 static void arm_coherent_dma_free(struct device *dev, size_t size, void *cpu_addr,
147                                   dma_addr_t handle, struct dma_attrs *attrs);
148
149 struct dma_map_ops arm_coherent_dma_ops = {
150         .alloc                  = arm_coherent_dma_alloc,
151         .free                   = arm_coherent_dma_free,
152         .mmap                   = arm_dma_mmap,
153         .get_sgtable            = arm_dma_get_sgtable,
154         .map_page               = arm_coherent_dma_map_page,
155         .map_sg                 = arm_dma_map_sg,
156         .set_dma_mask           = arm_dma_set_mask,
157 };
158 EXPORT_SYMBOL(arm_coherent_dma_ops);
159
160 static u64 get_coherent_dma_mask(struct device *dev)
161 {
162         u64 mask = (u64)arm_dma_limit;
163
164         if (dev) {
165                 mask = dev->coherent_dma_mask;
166
167                 /*
168                  * Sanity check the DMA mask - it must be non-zero, and
169                  * must be able to be satisfied by a DMA allocation.
170                  */
171                 if (mask == 0) {
172                         dev_warn(dev, "coherent DMA mask is unset\n");
173                         return 0;
174                 }
175
176                 if ((~mask) & (u64)arm_dma_limit) {
177                         dev_warn(dev, "coherent DMA mask %#llx is smaller "
178                                  "than system GFP_DMA mask %#llx\n",
179                                  mask, (u64)arm_dma_limit);
180                         return 0;
181                 }
182         }
183
184         return mask;
185 }
186
187 static void __dma_clear_buffer(struct page *page, size_t size)
188 {
189         /*
190          * Ensure that the allocated pages are zeroed, and that any data
191          * lurking in the kernel direct-mapped region is invalidated.
192          */
193         if (PageHighMem(page)) {
194                 phys_addr_t base = __pfn_to_phys(page_to_pfn(page));
195                 phys_addr_t end = base + size;
196                 while (size > 0) {
197                         void *ptr = kmap_atomic(page);
198                         memset(ptr, 0, PAGE_SIZE);
199                         dmac_flush_range(ptr, ptr + PAGE_SIZE);
200                         kunmap_atomic(ptr);
201                         page++;
202                         size -= PAGE_SIZE;
203                 }
204                 outer_flush_range(base, end);
205         } else {
206                 void *ptr = page_address(page);
207                 memset(ptr, 0, size);
208                 dmac_flush_range(ptr, ptr + size);
209                 outer_flush_range(__pa(ptr), __pa(ptr) + size);
210         }
211 }
212
213 /*
214  * Allocate a DMA buffer for 'dev' of size 'size' using the
215  * specified gfp mask.  Note that 'size' must be page aligned.
216  */
217 static struct page *__dma_alloc_buffer(struct device *dev, size_t size, gfp_t gfp)
218 {
219         unsigned long order = get_order(size);
220         struct page *page, *p, *e;
221
222         page = alloc_pages(gfp, order);
223         if (!page)
224                 return NULL;
225
226         /*
227          * Now split the huge page and free the excess pages
228          */
229         split_page(page, order);
230         for (p = page + (size >> PAGE_SHIFT), e = page + (1 << order); p < e; p++)
231                 __free_page(p);
232
233         __dma_clear_buffer(page, size);
234
235         return page;
236 }
237
238 /*
239  * Free a DMA buffer.  'size' must be page aligned.
240  */
241 static void __dma_free_buffer(struct page *page, size_t size)
242 {
243         struct page *e = page + (size >> PAGE_SHIFT);
244
245         while (page < e) {
246                 __free_page(page);
247                 page++;
248         }
249 }
250
251 #ifdef CONFIG_MMU
252 #ifdef CONFIG_HUGETLB_PAGE
253 #error ARM Coherent DMA allocator does not (yet) support huge TLB
254 #endif
255
256 static void *__alloc_from_contiguous(struct device *dev, size_t size,
257                                      pgprot_t prot, struct page **ret_page,
258                                      const void *caller);
259
260 static void *__alloc_remap_buffer(struct device *dev, size_t size, gfp_t gfp,
261                                  pgprot_t prot, struct page **ret_page,
262                                  const void *caller);
263
264 static void *
265 __dma_alloc_remap(struct page *page, size_t size, gfp_t gfp, pgprot_t prot,
266         const void *caller)
267 {
268         struct vm_struct *area;
269         unsigned long addr;
270
271         /*
272          * DMA allocation can be mapped to user space, so lets
273          * set VM_USERMAP flags too.
274          */
275         area = get_vm_area_caller(size, VM_ARM_DMA_CONSISTENT | VM_USERMAP,
276                                   caller);
277         if (!area)
278                 return NULL;
279         addr = (unsigned long)area->addr;
280         area->phys_addr = __pfn_to_phys(page_to_pfn(page));
281
282         if (ioremap_page_range(addr, addr + size, area->phys_addr, prot)) {
283                 vunmap((void *)addr);
284                 return NULL;
285         }
286         return (void *)addr;
287 }
288
289 static void __dma_free_remap(void *cpu_addr, size_t size)
290 {
291         unsigned int flags = VM_ARM_DMA_CONSISTENT | VM_USERMAP;
292         struct vm_struct *area = find_vm_area(cpu_addr);
293         if (!area || (area->flags & flags) != flags) {
294                 WARN(1, "trying to free invalid coherent area: %p\n", cpu_addr);
295                 return;
296         }
297         unmap_kernel_range((unsigned long)cpu_addr, size);
298         vunmap(cpu_addr);
299 }
300
301 #define DEFAULT_DMA_COHERENT_POOL_SIZE  SZ_256K
302
303 struct dma_pool {
304         size_t size;
305         spinlock_t lock;
306         unsigned long *bitmap;
307         unsigned long nr_pages;
308         void *vaddr;
309         struct page **pages;
310 };
311
312 static struct dma_pool atomic_pool = {
313         .size = DEFAULT_DMA_COHERENT_POOL_SIZE,
314 };
315
316 static int __init early_coherent_pool(char *p)
317 {
318         atomic_pool.size = memparse(p, &p);
319         return 0;
320 }
321 early_param("coherent_pool", early_coherent_pool);
322
323 void __init init_dma_coherent_pool_size(unsigned long size)
324 {
325         /*
326          * Catch any attempt to set the pool size too late.
327          */
328         BUG_ON(atomic_pool.vaddr);
329
330         /*
331          * Set architecture specific coherent pool size only if
332          * it has not been changed by kernel command line parameter.
333          */
334         if (atomic_pool.size == DEFAULT_DMA_COHERENT_POOL_SIZE)
335                 atomic_pool.size = size;
336 }
337
338 /*
339  * Initialise the coherent pool for atomic allocations.
340  */
341 static int __init atomic_pool_init(void)
342 {
343         struct dma_pool *pool = &atomic_pool;
344         pgprot_t prot = pgprot_dmacoherent(pgprot_kernel);
345         gfp_t gfp = GFP_KERNEL | GFP_DMA;
346         unsigned long nr_pages = pool->size >> PAGE_SHIFT;
347         unsigned long *bitmap;
348         struct page *page;
349         struct page **pages;
350         void *ptr;
351         int bitmap_size = BITS_TO_LONGS(nr_pages) * sizeof(long);
352
353         bitmap = kzalloc(bitmap_size, GFP_KERNEL);
354         if (!bitmap)
355                 goto no_bitmap;
356
357         pages = kzalloc(nr_pages * sizeof(struct page *), GFP_KERNEL);
358         if (!pages)
359                 goto no_pages;
360
361         if (IS_ENABLED(CONFIG_CMA))
362                 ptr = __alloc_from_contiguous(NULL, pool->size, prot, &page,
363                                               atomic_pool_init);
364         else
365                 ptr = __alloc_remap_buffer(NULL, pool->size, gfp, prot, &page,
366                                            atomic_pool_init);
367         if (ptr) {
368                 int i;
369
370                 for (i = 0; i < nr_pages; i++)
371                         pages[i] = page + i;
372
373                 spin_lock_init(&pool->lock);
374                 pool->vaddr = ptr;
375                 pool->pages = pages;
376                 pool->bitmap = bitmap;
377                 pool->nr_pages = nr_pages;
378                 pr_info("DMA: preallocated %u KiB pool for atomic coherent allocations\n",
379                        (unsigned)pool->size / 1024);
380                 return 0;
381         }
382
383         kfree(pages);
384 no_pages:
385         kfree(bitmap);
386 no_bitmap:
387         pr_err("DMA: failed to allocate %u KiB pool for atomic coherent allocation\n",
388                (unsigned)pool->size / 1024);
389         return -ENOMEM;
390 }
391 /*
392  * CMA is activated by core_initcall, so we must be called after it.
393  */
394 postcore_initcall(atomic_pool_init);
395
396 struct dma_contig_early_reserve {
397         phys_addr_t base;
398         unsigned long size;
399 };
400
401 static struct dma_contig_early_reserve dma_mmu_remap[MAX_CMA_AREAS] __initdata;
402
403 static int dma_mmu_remap_num __initdata;
404
405 void __init dma_contiguous_early_fixup(phys_addr_t base, unsigned long size)
406 {
407         dma_mmu_remap[dma_mmu_remap_num].base = base;
408         dma_mmu_remap[dma_mmu_remap_num].size = size;
409         dma_mmu_remap_num++;
410 }
411
412 void __init dma_contiguous_remap(void)
413 {
414         int i;
415         for (i = 0; i < dma_mmu_remap_num; i++) {
416                 phys_addr_t start = dma_mmu_remap[i].base;
417                 phys_addr_t end = start + dma_mmu_remap[i].size;
418                 struct map_desc map;
419                 unsigned long addr;
420
421                 if (end > arm_lowmem_limit)
422                         end = arm_lowmem_limit;
423                 if (start >= end)
424                         continue;
425
426                 map.pfn = __phys_to_pfn(start);
427                 map.virtual = __phys_to_virt(start);
428                 map.length = end - start;
429                 map.type = MT_MEMORY_DMA_READY;
430
431                 /*
432                  * Clear previous low-memory mapping
433                  */
434                 for (addr = __phys_to_virt(start); addr < __phys_to_virt(end);
435                      addr += PMD_SIZE)
436                         pmd_clear(pmd_off_k(addr));
437
438                 iotable_init(&map, 1);
439         }
440 }
441
442 static int __dma_update_pte(pte_t *pte, pgtable_t token, unsigned long addr,
443                             void *data)
444 {
445         struct page *page = virt_to_page(addr);
446         pgprot_t prot = *(pgprot_t *)data;
447
448         set_pte_ext(pte, mk_pte(page, prot), 0);
449         return 0;
450 }
451
452 static void __dma_remap(struct page *page, size_t size, pgprot_t prot)
453 {
454         unsigned long start = (unsigned long) page_address(page);
455         unsigned end = start + size;
456
457         apply_to_page_range(&init_mm, start, size, __dma_update_pte, &prot);
458         dsb();
459         flush_tlb_kernel_range(start, end);
460 }
461
462 static void *__alloc_remap_buffer(struct device *dev, size_t size, gfp_t gfp,
463                                  pgprot_t prot, struct page **ret_page,
464                                  const void *caller)
465 {
466         struct page *page;
467         void *ptr;
468         page = __dma_alloc_buffer(dev, size, gfp);
469         if (!page)
470                 return NULL;
471
472         ptr = __dma_alloc_remap(page, size, gfp, prot, caller);
473         if (!ptr) {
474                 __dma_free_buffer(page, size);
475                 return NULL;
476         }
477
478         *ret_page = page;
479         return ptr;
480 }
481
482 static void *__alloc_from_pool(size_t size, struct page **ret_page)
483 {
484         struct dma_pool *pool = &atomic_pool;
485         unsigned int count = PAGE_ALIGN(size) >> PAGE_SHIFT;
486         unsigned int pageno;
487         unsigned long flags;
488         void *ptr = NULL;
489         unsigned long align_mask;
490
491         if (!pool->vaddr) {
492                 WARN(1, "coherent pool not initialised!\n");
493                 return NULL;
494         }
495
496         /*
497          * Align the region allocation - allocations from pool are rather
498          * small, so align them to their order in pages, minimum is a page
499          * size. This helps reduce fragmentation of the DMA space.
500          */
501         align_mask = (1 << get_order(size)) - 1;
502
503         spin_lock_irqsave(&pool->lock, flags);
504         pageno = bitmap_find_next_zero_area(pool->bitmap, pool->nr_pages,
505                                             0, count, align_mask);
506         if (pageno < pool->nr_pages) {
507                 bitmap_set(pool->bitmap, pageno, count);
508                 ptr = pool->vaddr + PAGE_SIZE * pageno;
509                 *ret_page = pool->pages[pageno];
510         } else {
511                 pr_err_once("ERROR: %u KiB atomic DMA coherent pool is too small!\n"
512                             "Please increase it with coherent_pool= kernel parameter!\n",
513                             (unsigned)pool->size / 1024);
514         }
515         spin_unlock_irqrestore(&pool->lock, flags);
516
517         return ptr;
518 }
519
520 static bool __in_atomic_pool(void *start, size_t size)
521 {
522         struct dma_pool *pool = &atomic_pool;
523         void *end = start + size;
524         void *pool_start = pool->vaddr;
525         void *pool_end = pool->vaddr + pool->size;
526
527         if (start < pool_start || start >= pool_end)
528                 return false;
529
530         if (end <= pool_end)
531                 return true;
532
533         WARN(1, "Wrong coherent size(%p-%p) from atomic pool(%p-%p)\n",
534              start, end - 1, pool_start, pool_end - 1);
535
536         return false;
537 }
538
539 static int __free_from_pool(void *start, size_t size)
540 {
541         struct dma_pool *pool = &atomic_pool;
542         unsigned long pageno, count;
543         unsigned long flags;
544
545         if (!__in_atomic_pool(start, size))
546                 return 0;
547
548         pageno = (start - pool->vaddr) >> PAGE_SHIFT;
549         count = size >> PAGE_SHIFT;
550
551         spin_lock_irqsave(&pool->lock, flags);
552         bitmap_clear(pool->bitmap, pageno, count);
553         spin_unlock_irqrestore(&pool->lock, flags);
554
555         return 1;
556 }
557
558 static void *__alloc_from_contiguous(struct device *dev, size_t size,
559                                      pgprot_t prot, struct page **ret_page,
560                                      const void *caller)
561 {
562         unsigned long order = get_order(size);
563         size_t count = size >> PAGE_SHIFT;
564         struct page *page;
565         void *ptr;
566
567         page = dma_alloc_from_contiguous(dev, count, order);
568         if (!page)
569                 return NULL;
570
571         __dma_clear_buffer(page, size);
572
573         if (PageHighMem(page)) {
574                 ptr = __dma_alloc_remap(page, size, GFP_KERNEL, prot, caller);
575                 if (!ptr) {
576                         dma_release_from_contiguous(dev, page, count);
577                         return NULL;
578                 }
579         } else {
580                 __dma_remap(page, size, prot);
581                 ptr = page_address(page);
582         }
583         *ret_page = page;
584         return ptr;
585 }
586
587 static void __free_from_contiguous(struct device *dev, struct page *page,
588                                    void *cpu_addr, size_t size)
589 {
590         if (PageHighMem(page))
591                 __dma_free_remap(cpu_addr, size);
592         else
593                 __dma_remap(page, size, pgprot_kernel);
594         dma_release_from_contiguous(dev, page, size >> PAGE_SHIFT);
595 }
596
597 static inline pgprot_t __get_dma_pgprot(struct dma_attrs *attrs, pgprot_t prot)
598 {
599         prot = dma_get_attr(DMA_ATTR_WRITE_COMBINE, attrs) ?
600                             pgprot_writecombine(prot) :
601                             pgprot_dmacoherent(prot);
602         return prot;
603 }
604
605 #define nommu() 0
606
607 #else   /* !CONFIG_MMU */
608
609 #define nommu() 1
610
611 #define __get_dma_pgprot(attrs, prot)   __pgprot(0)
612 #define __alloc_remap_buffer(dev, size, gfp, prot, ret, c)      NULL
613 #define __alloc_from_pool(size, ret_page)                       NULL
614 #define __alloc_from_contiguous(dev, size, prot, ret, c)        NULL
615 #define __free_from_pool(cpu_addr, size)                        0
616 #define __free_from_contiguous(dev, page, cpu_addr, size)       do { } while (0)
617 #define __dma_free_remap(cpu_addr, size)                        do { } while (0)
618
619 #endif  /* CONFIG_MMU */
620
621 static void *__alloc_simple_buffer(struct device *dev, size_t size, gfp_t gfp,
622                                    struct page **ret_page)
623 {
624         struct page *page;
625         page = __dma_alloc_buffer(dev, size, gfp);
626         if (!page)
627                 return NULL;
628
629         *ret_page = page;
630         return page_address(page);
631 }
632
633
634
635 static void *__dma_alloc(struct device *dev, size_t size, dma_addr_t *handle,
636                          gfp_t gfp, pgprot_t prot, bool is_coherent, const void *caller)
637 {
638         u64 mask = get_coherent_dma_mask(dev);
639         struct page *page = NULL;
640         void *addr;
641
642 #ifdef CONFIG_DMA_API_DEBUG
643         u64 limit = (mask + 1) & ~mask;
644         if (limit && size >= limit) {
645                 dev_warn(dev, "coherent allocation too big (requested %#x mask %#llx)\n",
646                         size, mask);
647                 return NULL;
648         }
649 #endif
650
651         if (!mask)
652                 return NULL;
653
654         if (mask < 0xffffffffULL)
655                 gfp |= GFP_DMA;
656
657         /*
658          * Following is a work-around (a.k.a. hack) to prevent pages
659          * with __GFP_COMP being passed to split_page() which cannot
660          * handle them.  The real problem is that this flag probably
661          * should be 0 on ARM as it is not supported on this
662          * platform; see CONFIG_HUGETLBFS.
663          */
664         gfp &= ~(__GFP_COMP);
665
666         *handle = DMA_ERROR_CODE;
667         size = PAGE_ALIGN(size);
668
669         if (is_coherent || nommu())
670                 addr = __alloc_simple_buffer(dev, size, gfp, &page);
671         else if (!(gfp & __GFP_WAIT))
672                 addr = __alloc_from_pool(size, &page);
673         else if (!IS_ENABLED(CONFIG_CMA))
674                 addr = __alloc_remap_buffer(dev, size, gfp, prot, &page, caller);
675         else
676                 addr = __alloc_from_contiguous(dev, size, prot, &page, caller);
677
678         if (addr)
679                 *handle = pfn_to_dma(dev, page_to_pfn(page));
680
681         return addr;
682 }
683
684 /*
685  * Allocate DMA-coherent memory space and return both the kernel remapped
686  * virtual and bus address for that space.
687  */
688 void *arm_dma_alloc(struct device *dev, size_t size, dma_addr_t *handle,
689                     gfp_t gfp, struct dma_attrs *attrs)
690 {
691         pgprot_t prot = __get_dma_pgprot(attrs, pgprot_kernel);
692         void *memory;
693
694         if (dma_alloc_from_coherent(dev, size, handle, &memory))
695                 return memory;
696
697         return __dma_alloc(dev, size, handle, gfp, prot, false,
698                            __builtin_return_address(0));
699 }
700
701 static void *arm_coherent_dma_alloc(struct device *dev, size_t size,
702         dma_addr_t *handle, gfp_t gfp, struct dma_attrs *attrs)
703 {
704         pgprot_t prot = __get_dma_pgprot(attrs, pgprot_kernel);
705         void *memory;
706
707         if (dma_alloc_from_coherent(dev, size, handle, &memory))
708                 return memory;
709
710         return __dma_alloc(dev, size, handle, gfp, prot, true,
711                            __builtin_return_address(0));
712 }
713
714 /*
715  * Create userspace mapping for the DMA-coherent memory.
716  */
717 int arm_dma_mmap(struct device *dev, struct vm_area_struct *vma,
718                  void *cpu_addr, dma_addr_t dma_addr, size_t size,
719                  struct dma_attrs *attrs)
720 {
721         int ret = -ENXIO;
722 #ifdef CONFIG_MMU
723         unsigned long nr_vma_pages = (vma->vm_end - vma->vm_start) >> PAGE_SHIFT;
724         unsigned long nr_pages = PAGE_ALIGN(size) >> PAGE_SHIFT;
725         unsigned long pfn = dma_to_pfn(dev, dma_addr);
726         unsigned long off = vma->vm_pgoff;
727
728         vma->vm_page_prot = __get_dma_pgprot(attrs, vma->vm_page_prot);
729
730         if (dma_mmap_from_coherent(dev, vma, cpu_addr, size, &ret))
731                 return ret;
732
733         if (off < nr_pages && nr_vma_pages <= (nr_pages - off)) {
734                 ret = remap_pfn_range(vma, vma->vm_start,
735                                       pfn + off,
736                                       vma->vm_end - vma->vm_start,
737                                       vma->vm_page_prot);
738         }
739 #endif  /* CONFIG_MMU */
740
741         return ret;
742 }
743
744 /*
745  * Free a buffer as defined by the above mapping.
746  */
747 static void __arm_dma_free(struct device *dev, size_t size, void *cpu_addr,
748                            dma_addr_t handle, struct dma_attrs *attrs,
749                            bool is_coherent)
750 {
751         struct page *page = pfn_to_page(dma_to_pfn(dev, handle));
752
753         if (dma_release_from_coherent(dev, get_order(size), cpu_addr))
754                 return;
755
756         size = PAGE_ALIGN(size);
757
758         if (is_coherent || nommu()) {
759                 __dma_free_buffer(page, size);
760         } else if (__free_from_pool(cpu_addr, size)) {
761                 return;
762         } else if (!IS_ENABLED(CONFIG_CMA)) {
763                 __dma_free_remap(cpu_addr, size);
764                 __dma_free_buffer(page, size);
765         } else {
766                 /*
767                  * Non-atomic allocations cannot be freed with IRQs disabled
768                  */
769                 WARN_ON(irqs_disabled());
770                 __free_from_contiguous(dev, page, cpu_addr, size);
771         }
772 }
773
774 void arm_dma_free(struct device *dev, size_t size, void *cpu_addr,
775                   dma_addr_t handle, struct dma_attrs *attrs)
776 {
777         __arm_dma_free(dev, size, cpu_addr, handle, attrs, false);
778 }
779
780 static void arm_coherent_dma_free(struct device *dev, size_t size, void *cpu_addr,
781                                   dma_addr_t handle, struct dma_attrs *attrs)
782 {
783         __arm_dma_free(dev, size, cpu_addr, handle, attrs, true);
784 }
785
786 int arm_dma_get_sgtable(struct device *dev, struct sg_table *sgt,
787                  void *cpu_addr, dma_addr_t handle, size_t size,
788                  struct dma_attrs *attrs)
789 {
790         struct page *page = pfn_to_page(dma_to_pfn(dev, handle));
791         int ret;
792
793         ret = sg_alloc_table(sgt, 1, GFP_KERNEL);
794         if (unlikely(ret))
795                 return ret;
796
797         sg_set_page(sgt->sgl, page, PAGE_ALIGN(size), 0);
798         return 0;
799 }
800
801 static void dma_cache_maint_page(struct page *page, unsigned long offset,
802         size_t size, enum dma_data_direction dir,
803         void (*op)(const void *, size_t, int))
804 {
805         unsigned long pfn;
806         size_t left = size;
807
808         pfn = page_to_pfn(page) + offset / PAGE_SIZE;
809         offset %= PAGE_SIZE;
810
811         /*
812          * A single sg entry may refer to multiple physically contiguous
813          * pages.  But we still need to process highmem pages individually.
814          * If highmem is not configured then the bulk of this loop gets
815          * optimized out.
816          */
817         do {
818                 size_t len = left;
819                 void *vaddr;
820
821                 page = pfn_to_page(pfn);
822
823                 if (PageHighMem(page)) {
824                         if (len + offset > PAGE_SIZE)
825                                 len = PAGE_SIZE - offset;
826
827                         if (cache_is_vipt_nonaliasing()) {
828                                 vaddr = kmap_atomic(page);
829                                 op(vaddr + offset, len, dir);
830                                 kunmap_atomic(vaddr);
831                         } else {
832                                 vaddr = kmap_high_get(page);
833                                 if (vaddr) {
834                                         op(vaddr + offset, len, dir);
835                                         kunmap_high(page);
836                                 }
837                         }
838                 } else {
839                         vaddr = page_address(page) + offset;
840                         op(vaddr, len, dir);
841                 }
842                 offset = 0;
843                 pfn++;
844                 left -= len;
845         } while (left);
846 }
847
848 /*
849  * Make an area consistent for devices.
850  * Note: Drivers should NOT use this function directly, as it will break
851  * platforms with CONFIG_DMABOUNCE.
852  * Use the driver DMA support - see dma-mapping.h (dma_sync_*)
853  */
854 static void __dma_page_cpu_to_dev(struct page *page, unsigned long off,
855         size_t size, enum dma_data_direction dir)
856 {
857         unsigned long paddr;
858
859         dma_cache_maint_page(page, off, size, dir, dmac_map_area);
860
861         paddr = page_to_phys(page) + off;
862         if (dir == DMA_FROM_DEVICE) {
863                 outer_inv_range(paddr, paddr + size);
864         } else {
865                 outer_clean_range(paddr, paddr + size);
866         }
867         /* FIXME: non-speculating: flush on bidirectional mappings? */
868 }
869
870 static void __dma_page_dev_to_cpu(struct page *page, unsigned long off,
871         size_t size, enum dma_data_direction dir)
872 {
873         unsigned long paddr = page_to_phys(page) + off;
874
875         /* FIXME: non-speculating: not required */
876         /* don't bother invalidating if DMA to device */
877         if (dir != DMA_TO_DEVICE)
878                 outer_inv_range(paddr, paddr + size);
879
880         dma_cache_maint_page(page, off, size, dir, dmac_unmap_area);
881
882         /*
883          * Mark the D-cache clean for this page to avoid extra flushing.
884          */
885         if (dir != DMA_TO_DEVICE && off == 0 && size >= PAGE_SIZE)
886                 set_bit(PG_dcache_clean, &page->flags);
887 }
888
889 /**
890  * arm_dma_map_sg - map a set of SG buffers for streaming mode DMA
891  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
892  * @sg: list of buffers
893  * @nents: number of buffers to map
894  * @dir: DMA transfer direction
895  *
896  * Map a set of buffers described by scatterlist in streaming mode for DMA.
897  * This is the scatter-gather version of the dma_map_single interface.
898  * Here the scatter gather list elements are each tagged with the
899  * appropriate dma address and length.  They are obtained via
900  * sg_dma_{address,length}.
901  *
902  * Device ownership issues as mentioned for dma_map_single are the same
903  * here.
904  */
905 int arm_dma_map_sg(struct device *dev, struct scatterlist *sg, int nents,
906                 enum dma_data_direction dir, struct dma_attrs *attrs)
907 {
908         struct dma_map_ops *ops = get_dma_ops(dev);
909         struct scatterlist *s;
910         int i, j;
911
912         for_each_sg(sg, s, nents, i) {
913 #ifdef CONFIG_NEED_SG_DMA_LENGTH
914                 s->dma_length = s->length;
915 #endif
916                 s->dma_address = ops->map_page(dev, sg_page(s), s->offset,
917                                                 s->length, dir, attrs);
918                 if (dma_mapping_error(dev, s->dma_address))
919                         goto bad_mapping;
920         }
921         return nents;
922
923  bad_mapping:
924         for_each_sg(sg, s, i, j)
925                 ops->unmap_page(dev, sg_dma_address(s), sg_dma_len(s), dir, attrs);
926         return 0;
927 }
928
929 /**
930  * arm_dma_unmap_sg - unmap a set of SG buffers mapped by dma_map_sg
931  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
932  * @sg: list of buffers
933  * @nents: number of buffers to unmap (same as was passed to dma_map_sg)
934  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
935  *
936  * Unmap a set of streaming mode DMA translations.  Again, CPU access
937  * rules concerning calls here are the same as for dma_unmap_single().
938  */
939 void arm_dma_unmap_sg(struct device *dev, struct scatterlist *sg, int nents,
940                 enum dma_data_direction dir, struct dma_attrs *attrs)
941 {
942         struct dma_map_ops *ops = get_dma_ops(dev);
943         struct scatterlist *s;
944
945         int i;
946
947         for_each_sg(sg, s, nents, i)
948                 ops->unmap_page(dev, sg_dma_address(s), sg_dma_len(s), dir, attrs);
949 }
950
951 /**
952  * arm_dma_sync_sg_for_cpu
953  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
954  * @sg: list of buffers
955  * @nents: number of buffers to map (returned from dma_map_sg)
956  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
957  */
958 void arm_dma_sync_sg_for_cpu(struct device *dev, struct scatterlist *sg,
959                         int nents, enum dma_data_direction dir)
960 {
961         struct dma_map_ops *ops = get_dma_ops(dev);
962         struct scatterlist *s;
963         int i;
964
965         for_each_sg(sg, s, nents, i)
966                 ops->sync_single_for_cpu(dev, sg_dma_address(s), s->length,
967                                          dir);
968 }
969
970 /**
971  * arm_dma_sync_sg_for_device
972  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
973  * @sg: list of buffers
974  * @nents: number of buffers to map (returned from dma_map_sg)
975  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
976  */
977 void arm_dma_sync_sg_for_device(struct device *dev, struct scatterlist *sg,
978                         int nents, enum dma_data_direction dir)
979 {
980         struct dma_map_ops *ops = get_dma_ops(dev);
981         struct scatterlist *s;
982         int i;
983
984         for_each_sg(sg, s, nents, i)
985                 ops->sync_single_for_device(dev, sg_dma_address(s), s->length,
986                                             dir);
987 }
988
989 /*
990  * Return whether the given device DMA address mask can be supported
991  * properly.  For example, if your device can only drive the low 24-bits
992  * during bus mastering, then you would pass 0x00ffffff as the mask
993  * to this function.
994  */
995 int dma_supported(struct device *dev, u64 mask)
996 {
997         if (mask < (u64)arm_dma_limit)
998                 return 0;
999         return 1;
1000 }
1001 EXPORT_SYMBOL(dma_supported);
1002
1003 int arm_dma_set_mask(struct device *dev, u64 dma_mask)
1004 {
1005         if (!dev->dma_mask || !dma_supported(dev, dma_mask))
1006                 return -EIO;
1007
1008         *dev->dma_mask = dma_mask;
1009
1010         return 0;
1011 }
1012
1013 #define PREALLOC_DMA_DEBUG_ENTRIES      4096
1014
1015 static int __init dma_debug_do_init(void)
1016 {
1017         dma_debug_init(PREALLOC_DMA_DEBUG_ENTRIES);
1018         return 0;
1019 }
1020 fs_initcall(dma_debug_do_init);
1021
1022 #ifdef CONFIG_ARM_DMA_USE_IOMMU
1023
1024 /* IOMMU */
1025
1026 static unsigned int prefetch_page_count = 1;
1027 static unsigned int gap_page_count = 1;
1028
1029 #define PF_PAGES_SIZE (prefetch_page_count << PAGE_SHIFT)
1030 #define PG_PAGES (prefetch_page_count + gap_page_count)
1031
1032 static struct page *iova_gap_pages;
1033 static phys_addr_t iova_gap_phys;
1034
1035 static int __init iova_gap_pages_init(void)
1036 {
1037         unsigned long order = get_order(PF_PAGES_SIZE);
1038
1039         iova_gap_pages = alloc_pages(GFP_KERNEL, order);
1040         if (WARN_ON(!iova_gap_pages)) {
1041                 prefetch_page_count = 0;
1042                 return 0;
1043         }
1044
1045         __dma_clear_buffer(iova_gap_pages, PAGE_SIZE << order);
1046         iova_gap_phys = page_to_phys(iova_gap_pages);
1047         return 0;
1048 }
1049 core_initcall(iova_gap_pages_init);
1050
1051 static int pg_iommu_map(struct iommu_domain *domain, unsigned long iova,
1052                         phys_addr_t phys, size_t len, int prot)
1053 {
1054         int err;
1055
1056         err = iommu_map(domain, iova + len, iova_gap_phys,
1057                            PF_PAGES_SIZE, prot);
1058         if (err)
1059                 return err;
1060
1061         err = iommu_map(domain, iova, phys, len, prot);
1062         if (err)
1063                 iommu_unmap(domain, iova + len, PF_PAGES_SIZE);
1064
1065         return err;
1066 }
1067
1068 static size_t pg_iommu_unmap(struct iommu_domain *domain,
1069                             unsigned long iova, size_t len)
1070 {
1071         phys_addr_t phys_addr;
1072
1073         phys_addr = iommu_iova_to_phys(domain, iova + len);
1074         BUG_ON(phys_addr != iova_gap_phys);
1075         iommu_unmap(domain, iova + len, PF_PAGES_SIZE);
1076         return iommu_unmap(domain, iova, len);
1077 }
1078
1079 static int pg_iommu_map_pages(struct iommu_domain *domain, unsigned long iova,
1080                     struct page **pages, size_t count, int prot)
1081 {
1082         int err;
1083
1084         err = iommu_map(domain, iova + (count << PAGE_SHIFT),
1085                            iova_gap_phys,
1086                            PF_PAGES_SIZE, prot);
1087         if (err)
1088                 return err;
1089
1090         err = iommu_map_pages(domain, iova, pages, count, prot);
1091         if (err)
1092                 iommu_unmap(domain, iova + (count << PAGE_SHIFT), PF_PAGES_SIZE);
1093
1094         return err;
1095 }
1096
1097 static int pg_iommu_map_sg(struct iommu_domain *domain, unsigned long iova,
1098                  struct scatterlist *sgl, int nents, int prot)
1099 {
1100         int err;
1101
1102         err = iommu_map(domain, iova + (nents << PAGE_SHIFT),
1103                            iova_gap_phys,
1104                            PF_PAGES_SIZE, prot);
1105         if (err)
1106                 return err;
1107
1108         err = iommu_map_sg(domain, iova, sgl, nents, prot);
1109         if (err)
1110                 iommu_unmap(domain, iova + (nents << PAGE_SHIFT), PF_PAGES_SIZE);
1111         return err;
1112 }
1113
1114 static size_t arm_iommu_iova_get_free_total(struct device *dev)
1115 {
1116         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1117         unsigned long flags;
1118         size_t size = 0;
1119         unsigned long start = 0;
1120
1121         BUG_ON(!dev);
1122         BUG_ON(!mapping);
1123
1124         spin_lock_irqsave(&mapping->lock, flags);
1125         while (1) {
1126                 unsigned long end;
1127
1128                 start = bitmap_find_next_zero_area(mapping->bitmap,
1129                                                    mapping->bits, start, 1, 0);
1130                 if (start > mapping->bits)
1131                         break;
1132
1133                 end = find_next_bit(mapping->bitmap, mapping->bits, start);
1134                 size += end - start;
1135                 start = end;
1136         }
1137         spin_unlock_irqrestore(&mapping->lock, flags);
1138         return size << (mapping->order + PAGE_SHIFT);
1139 }
1140
1141 static size_t arm_iommu_iova_get_free_max(struct device *dev)
1142 {
1143         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1144         unsigned long flags;
1145         size_t max_free = 0;
1146         unsigned long start = 0;
1147
1148         spin_lock_irqsave(&mapping->lock, flags);
1149         while (1) {
1150                 unsigned long end;
1151
1152                 start = bitmap_find_next_zero_area(mapping->bitmap,
1153                                                    mapping->bits, start, 1, 0);
1154                 if (start > mapping->bits)
1155                         break;
1156
1157                 end = find_next_bit(mapping->bitmap, mapping->bits, start);
1158                 max_free = max_t(size_t, max_free, end - start);
1159                 start = end;
1160         }
1161         spin_unlock_irqrestore(&mapping->lock, flags);
1162         return max_free << (mapping->order + PAGE_SHIFT);
1163 }
1164
1165 static inline dma_addr_t __alloc_iova(struct dma_iommu_mapping *mapping,
1166                                       size_t size)
1167 {
1168         unsigned int order = get_order(size);
1169         unsigned int align = 0;
1170         unsigned int count, start;
1171         unsigned long flags;
1172
1173         if (order > CONFIG_ARM_DMA_IOMMU_ALIGNMENT)
1174                 order = CONFIG_ARM_DMA_IOMMU_ALIGNMENT;
1175
1176         count = ((PAGE_ALIGN(size) >> PAGE_SHIFT) + PG_PAGES +
1177                  (1 << mapping->order) - 1) >> mapping->order;
1178
1179         if (order > mapping->order)
1180                 align = (1 << (order - mapping->order)) - 1;
1181
1182         spin_lock_irqsave(&mapping->lock, flags);
1183         start = bitmap_find_next_zero_area(mapping->bitmap, mapping->bits, 0,
1184                                            count, align);
1185         if (start > mapping->bits) {
1186                 spin_unlock_irqrestore(&mapping->lock, flags);
1187                 return DMA_ERROR_CODE;
1188         }
1189
1190         bitmap_set(mapping->bitmap, start, count);
1191         spin_unlock_irqrestore(&mapping->lock, flags);
1192
1193         return mapping->base + (start << (mapping->order + PAGE_SHIFT));
1194 }
1195
1196 static dma_addr_t __alloc_iova_at(struct dma_iommu_mapping *mapping,
1197                                   dma_addr_t *iova, size_t size)
1198 {
1199         unsigned int count, start, orig;
1200         unsigned long flags;
1201         size_t bytes;
1202
1203         count = ((PAGE_ALIGN(size) >> PAGE_SHIFT) + PG_PAGES +
1204                  (1 << mapping->order) - 1) >> mapping->order;
1205         bytes = count << (mapping->order + PAGE_SHIFT);
1206
1207         spin_lock_irqsave(&mapping->lock, flags);
1208
1209         if ((*iova < mapping->base) || (bytes > mapping->end - *iova)) {
1210                 *iova = -ENXIO;
1211                 goto err_out;
1212         }
1213
1214         orig = (*iova - mapping->base) >> (mapping->order + PAGE_SHIFT);
1215         start = bitmap_find_next_zero_area(mapping->bitmap, mapping->bits,
1216                                            orig, count, 0);
1217
1218         if ((start > mapping->bits) || (orig != start)) {
1219                 *iova = -EINVAL;
1220                 goto err_out;
1221         }
1222
1223         bitmap_set(mapping->bitmap, start, count);
1224         spin_unlock_irqrestore(&mapping->lock, flags);
1225
1226         return mapping->base + (start << (mapping->order + PAGE_SHIFT));
1227
1228 err_out:
1229         spin_unlock_irqrestore(&mapping->lock, flags);
1230         return DMA_ERROR_CODE;
1231 }
1232
1233 static dma_addr_t arm_iommu_iova_alloc_at(struct device *dev, dma_addr_t *iova,
1234                                 size_t size)
1235 {
1236         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1237
1238         return __alloc_iova_at(mapping, iova, size);
1239 }
1240
1241 static dma_addr_t arm_iommu_iova_alloc(struct device *dev, size_t size)
1242 {
1243         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1244
1245         return __alloc_iova(mapping, size);
1246 }
1247
1248 static inline void __free_iova(struct dma_iommu_mapping *mapping,
1249                                dma_addr_t addr, size_t size)
1250 {
1251         unsigned int start = (addr - mapping->base) >>
1252                              (mapping->order + PAGE_SHIFT);
1253         unsigned int count = ((size >> PAGE_SHIFT) + PG_PAGES +
1254                               (1 << mapping->order) - 1) >> mapping->order;
1255         unsigned long flags;
1256
1257         spin_lock_irqsave(&mapping->lock, flags);
1258         bitmap_clear(mapping->bitmap, start, count);
1259         spin_unlock_irqrestore(&mapping->lock, flags);
1260 }
1261
1262 static void arm_iommu_iova_free(struct device *dev, dma_addr_t addr,
1263                                 size_t size)
1264 {
1265         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1266
1267         __free_iova(mapping, addr, size);
1268 }
1269
1270 static struct page **__iommu_alloc_buffer(struct device *dev, size_t size,
1271                                           gfp_t gfp, struct dma_attrs *attrs)
1272 {
1273         struct page **pages;
1274         int count = size >> PAGE_SHIFT;
1275         int array_size = count * sizeof(struct page *);
1276         int i = 0;
1277
1278         if (array_size <= PAGE_SIZE)
1279                 pages = kzalloc(array_size, gfp);
1280         else
1281                 pages = vzalloc(array_size);
1282         if (!pages)
1283                 return NULL;
1284
1285         if (dma_get_attr(DMA_ATTR_FORCE_CONTIGUOUS, attrs))
1286         {
1287                 unsigned long order = get_order(size);
1288                 struct page *page;
1289
1290                 page = dma_alloc_from_contiguous(dev, count, order);
1291                 if (!page)
1292                         goto error;
1293
1294                 __dma_clear_buffer(page, size);
1295
1296                 for (i = 0; i < count; i++)
1297                         pages[i] = page + i;
1298
1299                 return pages;
1300         }
1301
1302         /*
1303          * IOMMU can map any pages, so himem can also be used here
1304          */
1305         gfp |= __GFP_NOWARN | __GFP_HIGHMEM;
1306
1307         while (count) {
1308                 int j, order = __fls(count);
1309
1310                 pages[i] = alloc_pages(gfp, order);
1311                 while (!pages[i] && order)
1312                         pages[i] = alloc_pages(gfp, --order);
1313                 if (!pages[i])
1314                         goto error;
1315
1316                 if (order) {
1317                         split_page(pages[i], order);
1318                         j = 1 << order;
1319                         while (--j)
1320                                 pages[i + j] = pages[i] + j;
1321                 }
1322
1323                 __dma_clear_buffer(pages[i], PAGE_SIZE << order);
1324                 i += 1 << order;
1325                 count -= 1 << order;
1326         }
1327
1328         return pages;
1329 error:
1330         while (i--)
1331                 if (pages[i])
1332                         __free_pages(pages[i], 0);
1333         if (array_size <= PAGE_SIZE)
1334                 kfree(pages);
1335         else
1336                 vfree(pages);
1337         return NULL;
1338 }
1339
1340 static int __iommu_free_buffer(struct device *dev, struct page **pages,
1341                                size_t size, struct dma_attrs *attrs)
1342 {
1343         int count = size >> PAGE_SHIFT;
1344         int array_size = count * sizeof(struct page *);
1345         int i;
1346
1347         if (dma_get_attr(DMA_ATTR_FORCE_CONTIGUOUS, attrs)) {
1348                 dma_release_from_contiguous(dev, pages[0], count);
1349         } else {
1350                 for (i = 0; i < count; i++)
1351                         if (pages[i])
1352                                 __free_pages(pages[i], 0);
1353         }
1354
1355         if (array_size <= PAGE_SIZE)
1356                 kfree(pages);
1357         else
1358                 vfree(pages);
1359         return 0;
1360 }
1361
1362 /*
1363  * Create a CPU mapping for a specified pages
1364  */
1365 static void *
1366 __iommu_alloc_remap(struct page **pages, size_t size, gfp_t gfp, pgprot_t prot,
1367                     const void *caller)
1368 {
1369         unsigned int i, nr_pages = PAGE_ALIGN(size) >> PAGE_SHIFT;
1370         struct vm_struct *area;
1371         unsigned long p;
1372
1373         area = get_vm_area_caller(size, VM_ARM_DMA_CONSISTENT | VM_USERMAP,
1374                                   caller);
1375         if (!area)
1376                 return NULL;
1377
1378         area->pages = pages;
1379         area->nr_pages = nr_pages;
1380         p = (unsigned long)area->addr;
1381
1382         for (i = 0; i < nr_pages; i++) {
1383                 phys_addr_t phys = __pfn_to_phys(page_to_pfn(pages[i]));
1384                 if (ioremap_page_range(p, p + PAGE_SIZE, phys, prot))
1385                         goto err;
1386                 p += PAGE_SIZE;
1387         }
1388         return area->addr;
1389 err:
1390         unmap_kernel_range((unsigned long)area->addr, size);
1391         vunmap(area->addr);
1392         return NULL;
1393 }
1394
1395 /*
1396  * Create a mapping in device IO address space for specified pages
1397  */
1398 static dma_addr_t
1399 ____iommu_create_mapping(struct device *dev, dma_addr_t *req,
1400                          struct page **pages, size_t size,
1401                          struct dma_attrs *attrs)
1402 {
1403         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1404         unsigned int count = PAGE_ALIGN(size) >> PAGE_SHIFT;
1405         dma_addr_t dma_addr, iova;
1406         int i, ret = DMA_ERROR_CODE;
1407
1408         if (req)
1409                 dma_addr = __alloc_iova_at(mapping, req, size);
1410         else
1411                 dma_addr = __alloc_iova(mapping, size);
1412
1413         if (dma_addr == DMA_ERROR_CODE)
1414                 return dma_addr;
1415
1416         iova = dma_addr;
1417         for (i = 0; i < count; ) {
1418                 unsigned int next_pfn = page_to_pfn(pages[i]) + 1;
1419                 phys_addr_t phys = page_to_phys(pages[i]);
1420                 unsigned int len, j;
1421
1422                 for (j = i + 1; j < count; j++, next_pfn++)
1423                         if (page_to_pfn(pages[j]) != next_pfn)
1424                                 break;
1425
1426                 len = (j - i) << PAGE_SHIFT;
1427                 ret = pg_iommu_map(mapping->domain, iova, phys, len,
1428                                    (int)attrs);
1429                 if (ret < 0)
1430                         goto fail;
1431                 iova += len;
1432                 i = j;
1433         }
1434         return dma_addr;
1435 fail:
1436         pg_iommu_unmap(mapping->domain, dma_addr, iova-dma_addr);
1437         __free_iova(mapping, dma_addr, size);
1438         return DMA_ERROR_CODE;
1439 }
1440
1441 static dma_addr_t
1442 __iommu_create_mapping(struct device *dev, struct page **pages, size_t size,
1443                        struct dma_attrs *attrs)
1444 {
1445         return ____iommu_create_mapping(dev, NULL, pages, size, attrs);
1446 }
1447
1448 static int __iommu_remove_mapping(struct device *dev, dma_addr_t iova, size_t size)
1449 {
1450         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1451
1452         /*
1453          * add optional in-page offset from iova to size and align
1454          * result to page size
1455          */
1456         size = PAGE_ALIGN((iova & ~PAGE_MASK) + size);
1457         iova &= PAGE_MASK;
1458
1459         pg_iommu_unmap(mapping->domain, iova, size);
1460         __free_iova(mapping, iova, size);
1461         return 0;
1462 }
1463
1464 static struct page **__atomic_get_pages(void *addr)
1465 {
1466         struct dma_pool *pool = &atomic_pool;
1467         struct page **pages = pool->pages;
1468         int offs = (addr - pool->vaddr) >> PAGE_SHIFT;
1469
1470         return pages + offs;
1471 }
1472
1473 static struct page **__iommu_get_pages(void *cpu_addr, struct dma_attrs *attrs)
1474 {
1475         struct vm_struct *area;
1476
1477         if (__in_atomic_pool(cpu_addr, PAGE_SIZE))
1478                 return __atomic_get_pages(cpu_addr);
1479
1480         if (dma_get_attr(DMA_ATTR_NO_KERNEL_MAPPING, attrs))
1481                 return cpu_addr;
1482
1483         area = find_vm_area(cpu_addr);
1484         if (area && (area->flags & VM_ARM_DMA_CONSISTENT))
1485                 return area->pages;
1486         return NULL;
1487 }
1488
1489 static void *__iommu_alloc_atomic(struct device *dev, size_t size,
1490                                   dma_addr_t *handle, struct dma_attrs *attrs)
1491 {
1492         struct page *page;
1493         void *addr;
1494
1495         addr = __alloc_from_pool(size, &page);
1496         if (!addr)
1497                 return NULL;
1498
1499         *handle = __iommu_create_mapping(dev, &page, size, attrs);
1500         if (*handle == DMA_ERROR_CODE)
1501                 goto err_mapping;
1502
1503         dev_dbg(dev, "%s() %08x(%x)\n", __func__, *handle, size);
1504         return addr;
1505
1506 err_mapping:
1507         __free_from_pool(addr, size);
1508         return NULL;
1509 }
1510
1511 static void __iommu_free_atomic(struct device *dev, void *cpu_addr,
1512                                 dma_addr_t handle, size_t size)
1513 {
1514         __iommu_remove_mapping(dev, handle, size);
1515         __free_from_pool(cpu_addr, size);
1516         dev_dbg(dev, "%s() %08x(%x)\n", __func__, handle, size);
1517 }
1518
1519 static void *arm_iommu_alloc_attrs(struct device *dev, size_t size,
1520             dma_addr_t *handle, gfp_t gfp, struct dma_attrs *attrs)
1521 {
1522         pgprot_t prot = __get_dma_pgprot(attrs, pgprot_kernel);
1523         struct page **pages;
1524         void *addr = NULL;
1525
1526         /* Following is a work-around (a.k.a. hack) to prevent pages
1527          * with __GFP_COMP being passed to split_page() which cannot
1528          * handle them.  The real problem is that this flag probably
1529          * should be 0 on ARM as it is not supported on this
1530          * platform--see CONFIG_HUGETLB_PAGE. */
1531         gfp &= ~(__GFP_COMP);
1532
1533         size = PAGE_ALIGN(size);
1534
1535         if (gfp & GFP_ATOMIC)
1536
1537                 return __iommu_alloc_atomic(dev, size, handle, attrs);
1538
1539         pages = __iommu_alloc_buffer(dev, size, gfp, attrs);
1540         if (!pages)
1541                 return NULL;
1542
1543         if (*handle == DMA_ERROR_CODE)
1544                 *handle = __iommu_create_mapping(dev, pages, size, attrs);
1545         else
1546                 *handle = ____iommu_create_mapping(dev, handle, pages, size,
1547                                                    attrs);
1548
1549         if (*handle == DMA_ERROR_CODE)
1550                 goto err_buffer;
1551
1552         if (dma_get_attr(DMA_ATTR_NO_KERNEL_MAPPING, attrs))
1553                 return pages;
1554
1555         addr = __iommu_alloc_remap(pages, size, gfp, prot,
1556                                    __builtin_return_address(0));
1557         if (!addr)
1558                 goto err_mapping;
1559
1560         return addr;
1561
1562 err_mapping:
1563         __iommu_remove_mapping(dev, *handle, size);
1564 err_buffer:
1565         __iommu_free_buffer(dev, pages, size, attrs);
1566         return NULL;
1567 }
1568
1569 static int arm_iommu_mmap_attrs(struct device *dev, struct vm_area_struct *vma,
1570                     void *cpu_addr, dma_addr_t dma_addr, size_t size,
1571                     struct dma_attrs *attrs)
1572 {
1573         unsigned long uaddr = vma->vm_start;
1574         unsigned long usize = vma->vm_end - vma->vm_start;
1575         struct page **pages = __iommu_get_pages(cpu_addr, attrs);
1576
1577         vma->vm_page_prot = __get_dma_pgprot(attrs, vma->vm_page_prot);
1578
1579         if (!pages)
1580                 return -ENXIO;
1581
1582         do {
1583                 int ret = vm_insert_page(vma, uaddr, *pages++);
1584                 if (ret) {
1585                         pr_err("Remapping memory failed: %d\n", ret);
1586                         return ret;
1587                 }
1588                 uaddr += PAGE_SIZE;
1589                 usize -= PAGE_SIZE;
1590         } while (usize > 0);
1591
1592         return 0;
1593 }
1594
1595 /*
1596  * free a page as defined by the above mapping.
1597  * Must not be called with IRQs disabled.
1598  */
1599 void arm_iommu_free_attrs(struct device *dev, size_t size, void *cpu_addr,
1600                           dma_addr_t handle, struct dma_attrs *attrs)
1601 {
1602         struct page **pages = __iommu_get_pages(cpu_addr, attrs);
1603         size = PAGE_ALIGN(size);
1604
1605         if (!pages) {
1606                 WARN(1, "trying to free invalid coherent area: %p\n", cpu_addr);
1607                 return;
1608         }
1609
1610         if (__in_atomic_pool(cpu_addr, size)) {
1611                 __iommu_free_atomic(dev, cpu_addr, handle, size);
1612                 return;
1613         }
1614
1615         if (!dma_get_attr(DMA_ATTR_NO_KERNEL_MAPPING, attrs)) {
1616                 unmap_kernel_range((unsigned long)cpu_addr, size);
1617                 vunmap(cpu_addr);
1618         }
1619
1620         __iommu_remove_mapping(dev, handle, size);
1621         __iommu_free_buffer(dev, pages, size, attrs);
1622 }
1623
1624 static int arm_iommu_get_sgtable(struct device *dev, struct sg_table *sgt,
1625                                  void *cpu_addr, dma_addr_t dma_addr,
1626                                  size_t size, struct dma_attrs *attrs)
1627 {
1628         unsigned int count = PAGE_ALIGN(size) >> PAGE_SHIFT;
1629         struct page **pages = __iommu_get_pages(cpu_addr, attrs);
1630
1631         if (!pages)
1632                 return -ENXIO;
1633
1634         return sg_alloc_table_from_pages(sgt, pages, count, 0, size,
1635                                          GFP_KERNEL);
1636 }
1637
1638 /*
1639  * Map a part of the scatter-gather list into contiguous io address space
1640  */
1641 static int __map_sg_chunk(struct device *dev, struct scatterlist *sg,
1642                           size_t size, dma_addr_t *handle,
1643                           enum dma_data_direction dir, struct dma_attrs *attrs,
1644                           bool is_coherent)
1645 {
1646         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1647         dma_addr_t iova, iova_base;
1648         int ret = 0;
1649         unsigned int count;
1650         struct scatterlist *s;
1651
1652         size = PAGE_ALIGN(size);
1653         *handle = DMA_ERROR_CODE;
1654
1655         iova_base = iova = __alloc_iova(mapping, size);
1656         if (iova == DMA_ERROR_CODE)
1657                 return -ENOMEM;
1658
1659         if (is_coherent || dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1660                 goto skip_cmaint;
1661
1662         for (count = 0, s = sg; count < (size >> PAGE_SHIFT); s = sg_next(s)) {
1663                 unsigned int len = PAGE_ALIGN(s->offset + s->length);
1664
1665                 __dma_page_cpu_to_dev(sg_page(s), s->offset, s->length, dir);
1666
1667                 count += len >> PAGE_SHIFT;
1668                 iova += len;
1669         }
1670
1671 skip_cmaint:
1672         count = size >> PAGE_SHIFT;
1673         ret = pg_iommu_map_sg(mapping->domain, iova_base, sg, count,
1674                               (int)attrs);
1675         if (WARN_ON(ret < 0))
1676                 goto fail;
1677
1678         *handle = iova_base;
1679
1680         return 0;
1681 fail:
1682         pg_iommu_unmap(mapping->domain, iova_base, count * PAGE_SIZE);
1683         __free_iova(mapping, iova_base, size);
1684         return ret;
1685 }
1686
1687 static int __iommu_map_sg(struct device *dev, struct scatterlist *sg, int nents,
1688                      enum dma_data_direction dir, struct dma_attrs *attrs,
1689                      bool is_coherent)
1690 {
1691         struct scatterlist *s = sg, *dma = sg, *start = sg;
1692         int i, count = 0;
1693         unsigned int offset = s->offset;
1694         unsigned int size = s->offset + s->length;
1695         unsigned int max = dma_get_max_seg_size(dev);
1696
1697         for (i = 1; i < nents; i++) {
1698                 s = sg_next(s);
1699
1700                 s->dma_address = DMA_ERROR_CODE;
1701                 s->dma_length = 0;
1702
1703                 if (s->offset || (size & ~PAGE_MASK) || size + s->length > max) {
1704                         if (__map_sg_chunk(dev, start, size, &dma->dma_address,
1705                             dir, attrs, is_coherent) < 0)
1706                                 goto bad_mapping;
1707
1708                         dma->dma_address += offset;
1709                         dma->dma_length = size - offset;
1710
1711                         size = offset = s->offset;
1712                         start = s;
1713                         dma = sg_next(dma);
1714                         count += 1;
1715                 }
1716                 size += s->length;
1717         }
1718         if (__map_sg_chunk(dev, start, size, &dma->dma_address, dir, attrs,
1719                 is_coherent) < 0)
1720                 goto bad_mapping;
1721
1722         dma->dma_address += offset;
1723         dma->dma_length = size - offset;
1724
1725         return count+1;
1726
1727 bad_mapping:
1728         for_each_sg(sg, s, count, i)
1729                 __iommu_remove_mapping(dev, sg_dma_address(s), sg_dma_len(s));
1730         return 0;
1731 }
1732
1733 /**
1734  * arm_coherent_iommu_map_sg - map a set of SG buffers for streaming mode DMA
1735  * @dev: valid struct device pointer
1736  * @sg: list of buffers
1737  * @nents: number of buffers to map
1738  * @dir: DMA transfer direction
1739  *
1740  * Map a set of i/o coherent buffers described by scatterlist in streaming
1741  * mode for DMA. The scatter gather list elements are merged together (if
1742  * possible) and tagged with the appropriate dma address and length. They are
1743  * obtained via sg_dma_{address,length}.
1744  */
1745 int arm_coherent_iommu_map_sg(struct device *dev, struct scatterlist *sg,
1746                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs)
1747 {
1748         return __iommu_map_sg(dev, sg, nents, dir, attrs, true);
1749 }
1750
1751 /**
1752  * arm_iommu_map_sg - map a set of SG buffers for streaming mode DMA
1753  * @dev: valid struct device pointer
1754  * @sg: list of buffers
1755  * @nents: number of buffers to map
1756  * @dir: DMA transfer direction
1757  *
1758  * Map a set of buffers described by scatterlist in streaming mode for DMA.
1759  * The scatter gather list elements are merged together (if possible) and
1760  * tagged with the appropriate dma address and length. They are obtained via
1761  * sg_dma_{address,length}.
1762  */
1763 int arm_iommu_map_sg(struct device *dev, struct scatterlist *sg,
1764                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs)
1765 {
1766         return __iommu_map_sg(dev, sg, nents, dir, attrs, false);
1767 }
1768
1769 static void __iommu_unmap_sg(struct device *dev, struct scatterlist *sg,
1770                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs,
1771                 bool is_coherent)
1772 {
1773         struct scatterlist *s;
1774         int i;
1775
1776         for_each_sg(sg, s, nents, i) {
1777                 if (sg_dma_len(s))
1778                         __iommu_remove_mapping(dev, sg_dma_address(s),
1779                                                sg_dma_len(s));
1780                 if (!is_coherent &&
1781                     !dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1782                         __dma_page_dev_to_cpu(sg_page(s), s->offset,
1783                                               s->length, dir);
1784         }
1785 }
1786
1787 /**
1788  * arm_coherent_iommu_unmap_sg - unmap a set of SG buffers mapped by dma_map_sg
1789  * @dev: valid struct device pointer
1790  * @sg: list of buffers
1791  * @nents: number of buffers to unmap (same as was passed to dma_map_sg)
1792  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1793  *
1794  * Unmap a set of streaming mode DMA translations.  Again, CPU access
1795  * rules concerning calls here are the same as for dma_unmap_single().
1796  */
1797 void arm_coherent_iommu_unmap_sg(struct device *dev, struct scatterlist *sg,
1798                 int nents, enum dma_data_direction dir, struct dma_attrs *attrs)
1799 {
1800         __iommu_unmap_sg(dev, sg, nents, dir, attrs, true);
1801 }
1802
1803 /**
1804  * arm_iommu_unmap_sg - unmap a set of SG buffers mapped by dma_map_sg
1805  * @dev: valid struct device pointer
1806  * @sg: list of buffers
1807  * @nents: number of buffers to unmap (same as was passed to dma_map_sg)
1808  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1809  *
1810  * Unmap a set of streaming mode DMA translations.  Again, CPU access
1811  * rules concerning calls here are the same as for dma_unmap_single().
1812  */
1813 void arm_iommu_unmap_sg(struct device *dev, struct scatterlist *sg, int nents,
1814                         enum dma_data_direction dir, struct dma_attrs *attrs)
1815 {
1816         __iommu_unmap_sg(dev, sg, nents, dir, attrs, false);
1817 }
1818
1819 /**
1820  * arm_iommu_sync_sg_for_cpu
1821  * @dev: valid struct device pointer
1822  * @sg: list of buffers
1823  * @nents: number of buffers to map (returned from dma_map_sg)
1824  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1825  */
1826 void arm_iommu_sync_sg_for_cpu(struct device *dev, struct scatterlist *sg,
1827                         int nents, enum dma_data_direction dir)
1828 {
1829         struct scatterlist *s;
1830         int i;
1831
1832         for_each_sg(sg, s, nents, i)
1833                 __dma_page_dev_to_cpu(sg_page(s), s->offset, s->length, dir);
1834
1835 }
1836
1837 /**
1838  * arm_iommu_sync_sg_for_device
1839  * @dev: valid struct device pointer
1840  * @sg: list of buffers
1841  * @nents: number of buffers to map (returned from dma_map_sg)
1842  * @dir: DMA transfer direction (same as was passed to dma_map_sg)
1843  */
1844 void arm_iommu_sync_sg_for_device(struct device *dev, struct scatterlist *sg,
1845                         int nents, enum dma_data_direction dir)
1846 {
1847         struct scatterlist *s;
1848         int i;
1849
1850         for_each_sg(sg, s, nents, i)
1851                 __dma_page_cpu_to_dev(sg_page(s), s->offset, s->length, dir);
1852 }
1853
1854
1855 /**
1856  * arm_coherent_iommu_map_page
1857  * @dev: valid struct device pointer
1858  * @page: page that buffer resides in
1859  * @offset: offset into page for start of buffer
1860  * @size: size of buffer to map
1861  * @dir: DMA transfer direction
1862  *
1863  * Coherent IOMMU aware version of arm_dma_map_page()
1864  */
1865 static dma_addr_t arm_coherent_iommu_map_page(struct device *dev, struct page *page,
1866              unsigned long offset, size_t size, enum dma_data_direction dir,
1867              struct dma_attrs *attrs)
1868 {
1869         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1870         dma_addr_t dma_addr;
1871         int ret, len = PAGE_ALIGN(size + offset);
1872
1873         dma_addr = __alloc_iova(mapping, len);
1874         if (dma_addr == DMA_ERROR_CODE)
1875                 return dma_addr;
1876
1877         ret = pg_iommu_map(mapping->domain, dma_addr,
1878                            page_to_phys(page), len, (int)attrs);
1879         if (ret < 0)
1880                 goto fail;
1881
1882         return dma_addr + offset;
1883 fail:
1884         __free_iova(mapping, dma_addr, len);
1885         return DMA_ERROR_CODE;
1886 }
1887
1888 /**
1889  * arm_iommu_map_page
1890  * @dev: valid struct device pointer
1891  * @page: page that buffer resides in
1892  * @offset: offset into page for start of buffer
1893  * @size: size of buffer to map
1894  * @dir: DMA transfer direction
1895  *
1896  * IOMMU aware version of arm_dma_map_page()
1897  */
1898 static dma_addr_t arm_iommu_map_page(struct device *dev, struct page *page,
1899              unsigned long offset, size_t size, enum dma_data_direction dir,
1900              struct dma_attrs *attrs)
1901 {
1902         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1903                 __dma_page_cpu_to_dev(page, offset, size, dir);
1904
1905         return arm_coherent_iommu_map_page(dev, page, offset, size, dir, attrs);
1906 }
1907
1908 static dma_addr_t arm_iommu_map_page_at(struct device *dev, struct page *page,
1909                  dma_addr_t dma_addr, unsigned long offset, size_t size,
1910                  enum dma_data_direction dir, struct dma_attrs *attrs)
1911 {
1912         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1913         int ret, len = PAGE_ALIGN(size + offset);
1914
1915         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1916                 __dma_page_cpu_to_dev(page, offset, size, dir);
1917
1918         ret = pg_iommu_map(mapping->domain, dma_addr,
1919                            page_to_phys(page), len, (int)attrs);
1920         if (ret < 0)
1921                 return DMA_ERROR_CODE;
1922
1923         return dma_addr + offset;
1924 }
1925
1926 static dma_addr_t arm_iommu_map_pages(struct device *dev, struct page **pages,
1927                                   dma_addr_t dma_handle, size_t count,
1928                                   enum dma_data_direction dir,
1929                                   struct dma_attrs *attrs)
1930 {
1931         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1932         int ret;
1933
1934         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs)) {
1935                 int i;
1936
1937                 for (i = 0; i < count; i++)
1938                         __dma_page_cpu_to_dev(pages[i], 0, PAGE_SIZE, dir);
1939         }
1940
1941         ret = pg_iommu_map_pages(mapping->domain, dma_handle, pages, count,
1942                                  (int)attrs);
1943         if (ret < 0)
1944                 return DMA_ERROR_CODE;
1945
1946         return dma_handle;
1947 }
1948
1949
1950 /**
1951  * arm_coherent_iommu_unmap_page
1952  * @dev: valid struct device pointer
1953  * @handle: DMA address of buffer
1954  * @size: size of buffer (same as passed to dma_map_page)
1955  * @dir: DMA transfer direction (same as passed to dma_map_page)
1956  *
1957  * Coherent IOMMU aware version of arm_dma_unmap_page()
1958  */
1959 static void arm_coherent_iommu_unmap_page(struct device *dev, dma_addr_t handle,
1960                 size_t size, enum dma_data_direction dir,
1961                 struct dma_attrs *attrs)
1962 {
1963         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1964         dma_addr_t iova = handle & PAGE_MASK;
1965         int offset = handle & ~PAGE_MASK;
1966         int len = PAGE_ALIGN(size + offset);
1967
1968         if (!iova)
1969                 return;
1970
1971         pg_iommu_unmap(mapping->domain, iova, len);
1972         if (!dma_get_attr(DMA_ATTR_SKIP_FREE_IOVA, attrs))
1973                 __free_iova(mapping, iova, len);
1974 }
1975
1976 /**
1977  * arm_iommu_unmap_page
1978  * @dev: valid struct device pointer
1979  * @handle: DMA address of buffer
1980  * @size: size of buffer (same as passed to dma_map_page)
1981  * @dir: DMA transfer direction (same as passed to dma_map_page)
1982  *
1983  * IOMMU aware version of arm_dma_unmap_page()
1984  */
1985 static void arm_iommu_unmap_page(struct device *dev, dma_addr_t handle,
1986                 size_t size, enum dma_data_direction dir,
1987                 struct dma_attrs *attrs)
1988 {
1989         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
1990         dma_addr_t iova = handle & PAGE_MASK;
1991         struct page *page = phys_to_page(iommu_iova_to_phys(mapping->domain, iova));
1992         int offset = handle & ~PAGE_MASK;
1993         int len = PAGE_ALIGN(size + offset);
1994
1995         if (!iova)
1996                 return;
1997
1998         if (!dma_get_attr(DMA_ATTR_SKIP_CPU_SYNC, attrs))
1999                 __dma_page_dev_to_cpu(page, offset, size, dir);
2000
2001         pg_iommu_unmap(mapping->domain, iova, len);
2002         if (!dma_get_attr(DMA_ATTR_SKIP_FREE_IOVA, attrs))
2003                 __free_iova(mapping, iova, len);
2004 }
2005
2006 static void arm_iommu_sync_single_for_cpu(struct device *dev,
2007                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
2008 {
2009         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
2010         dma_addr_t iova = handle & PAGE_MASK;
2011         struct page *page = phys_to_page(iommu_iova_to_phys(mapping->domain, iova));
2012         unsigned int offset = handle & ~PAGE_MASK;
2013
2014         if (!iova)
2015                 return;
2016
2017         if (WARN_ON(!pfn_valid(page_to_pfn(page))))
2018                 return;
2019
2020         __dma_page_dev_to_cpu(page, offset, size, dir);
2021 }
2022
2023 static void arm_iommu_sync_single_for_device(struct device *dev,
2024                 dma_addr_t handle, size_t size, enum dma_data_direction dir)
2025 {
2026         struct dma_iommu_mapping *mapping = dev->archdata.mapping;
2027         dma_addr_t iova = handle & PAGE_MASK;
2028         struct page *page = phys_to_page(iommu_iova_to_phys(mapping->domain, iova));
2029         unsigned int offset = handle & ~PAGE_MASK;
2030
2031         if (!iova)
2032                 return;
2033
2034         if (WARN_ON(!pfn_valid(page_to_pfn(page))))
2035                 return;
2036
2037         __dma_page_cpu_to_dev(page, offset, size, dir);
2038 }
2039
2040 struct dma_map_ops iommu_ops = {
2041         .alloc          = arm_iommu_alloc_attrs,
2042         .free           = arm_iommu_free_attrs,
2043         .mmap           = arm_iommu_mmap_attrs,
2044         .get_sgtable    = arm_iommu_get_sgtable,
2045
2046         .map_page               = arm_iommu_map_page,
2047         .map_pages              = arm_iommu_map_pages,
2048         .map_page_at            = arm_iommu_map_page_at,
2049         .unmap_page             = arm_iommu_unmap_page,
2050         .sync_single_for_cpu    = arm_iommu_sync_single_for_cpu,
2051         .sync_single_for_device = arm_iommu_sync_single_for_device,
2052
2053         .map_sg                 = arm_iommu_map_sg,
2054         .unmap_sg               = arm_iommu_unmap_sg,
2055         .sync_sg_for_cpu        = arm_iommu_sync_sg_for_cpu,
2056         .sync_sg_for_device     = arm_iommu_sync_sg_for_device,
2057
2058         .set_dma_mask           = arm_dma_set_mask,
2059
2060         .iova_alloc             = arm_iommu_iova_alloc,
2061         .iova_alloc_at          = arm_iommu_iova_alloc_at,
2062         .iova_free              = arm_iommu_iova_free,
2063         .iova_get_free_total    = arm_iommu_iova_get_free_total,
2064         .iova_get_free_max      = arm_iommu_iova_get_free_max,
2065 };
2066
2067 struct dma_map_ops iommu_coherent_ops = {
2068         .alloc          = arm_iommu_alloc_attrs,
2069         .free           = arm_iommu_free_attrs,
2070         .mmap           = arm_iommu_mmap_attrs,
2071         .get_sgtable    = arm_iommu_get_sgtable,
2072
2073         .map_page       = arm_coherent_iommu_map_page,
2074         .unmap_page     = arm_coherent_iommu_unmap_page,
2075
2076         .map_sg         = arm_coherent_iommu_map_sg,
2077         .unmap_sg       = arm_coherent_iommu_unmap_sg,
2078
2079         .set_dma_mask   = arm_dma_set_mask,
2080 };
2081
2082 /**
2083  * arm_iommu_create_mapping
2084  * @bus: pointer to the bus holding the client device (for IOMMU calls)
2085  * @base: start address of the valid IO address space
2086  * @size: size of the valid IO address space
2087  * @order: accuracy of the IO addresses allocations
2088  *
2089  * Creates a mapping structure which holds information about used/unused
2090  * IO address ranges, which is required to perform memory allocation and
2091  * mapping with IOMMU aware functions.
2092  *
2093  * The client device need to be attached to the mapping with
2094  * arm_iommu_attach_device function.
2095  */
2096 struct dma_iommu_mapping *
2097 arm_iommu_create_mapping(struct bus_type *bus, dma_addr_t base, size_t size,
2098                          int order)
2099 {
2100         unsigned int count = size >> (PAGE_SHIFT + order);
2101         unsigned int bitmap_size = BITS_TO_LONGS(count) * sizeof(long);
2102         struct dma_iommu_mapping *mapping;
2103         int err = -ENOMEM;
2104
2105         if (!count)
2106                 return ERR_PTR(-EINVAL);
2107
2108         mapping = kzalloc(sizeof(struct dma_iommu_mapping), GFP_KERNEL);
2109         if (!mapping)
2110                 goto err;
2111
2112         mapping->bitmap = kzalloc(bitmap_size, GFP_KERNEL);
2113         if (!mapping->bitmap)
2114                 goto err2;
2115
2116         base = round_up(base, 1 << (order + PAGE_SHIFT));
2117         mapping->base = base;
2118         mapping->end = base + size;
2119         mapping->bits = BITS_PER_BYTE * bitmap_size;
2120         mapping->order = order;
2121         spin_lock_init(&mapping->lock);
2122
2123         mapping->domain = iommu_domain_alloc(bus);
2124         if (!mapping->domain)
2125                 goto err3;
2126
2127         kref_init(&mapping->kref);
2128         return mapping;
2129 err3:
2130         kfree(mapping->bitmap);
2131 err2:
2132         kfree(mapping);
2133 err:
2134         return ERR_PTR(err);
2135 }
2136 EXPORT_SYMBOL_GPL(arm_iommu_create_mapping);
2137
2138 static void release_iommu_mapping(struct kref *kref)
2139 {
2140         struct dma_iommu_mapping *mapping =
2141                 container_of(kref, struct dma_iommu_mapping, kref);
2142
2143         iommu_domain_free(mapping->domain);
2144         kfree(mapping->bitmap);
2145         kfree(mapping);
2146 }
2147
2148 void arm_iommu_release_mapping(struct dma_iommu_mapping *mapping)
2149 {
2150         if (mapping)
2151                 kref_put(&mapping->kref, release_iommu_mapping);
2152 }
2153 EXPORT_SYMBOL_GPL(arm_iommu_release_mapping);
2154
2155 /**
2156  * arm_iommu_attach_device
2157  * @dev: valid struct device pointer
2158  * @mapping: io address space mapping structure (returned from
2159  *      arm_iommu_create_mapping)
2160  *
2161  * Attaches specified io address space mapping to the provided device,
2162  * this replaces the dma operations (dma_map_ops pointer) with the
2163  * IOMMU aware version. More than one client might be attached to
2164  * the same io address space mapping.
2165  */
2166 int arm_iommu_attach_device(struct device *dev,
2167                             struct dma_iommu_mapping *mapping)
2168 {
2169         int err;
2170         struct dma_map_ops *org_ops;
2171         struct dma_iommu_mapping *org_map;
2172
2173         org_ops = get_dma_ops(dev);
2174         set_dma_ops(dev, &iommu_ops);
2175
2176         org_map = dev->archdata.mapping;
2177         dev->archdata.mapping = mapping;
2178
2179         err = iommu_attach_device(mapping->domain, dev);
2180         if (err) {
2181                 set_dma_ops(dev, org_ops);
2182                 dev->archdata.mapping = org_map;
2183                 return err;
2184         }
2185
2186         kref_get(&mapping->kref);
2187
2188         pr_debug("Attached IOMMU controller to %s device.\n", dev_name(dev));
2189         return 0;
2190 }
2191 EXPORT_SYMBOL_GPL(arm_iommu_attach_device);
2192
2193 /**
2194  * arm_iommu_detach_device
2195  * @dev: valid struct device pointer
2196  *
2197  * Detaches the provided device from a previously attached map.
2198  * This voids the dma operations (dma_map_ops pointer)
2199  */
2200 void arm_iommu_detach_device(struct device *dev)
2201 {
2202         struct dma_iommu_mapping *mapping;
2203
2204         mapping = to_dma_iommu_mapping(dev);
2205         if (!mapping) {
2206                 dev_warn(dev, "Not attached\n");
2207                 return;
2208         }
2209
2210         iommu_detach_device(mapping->domain, dev);
2211         kref_put(&mapping->kref, release_iommu_mapping);
2212         mapping = NULL;
2213         set_dma_ops(dev, NULL);
2214
2215         pr_debug("Detached IOMMU controller from %s device.\n", dev_name(dev));
2216 }
2217 EXPORT_SYMBOL_GPL(arm_iommu_detach_device);
2218
2219 #endif