ARM: tegra: clock: Return minimum iso bandwidth
[linux-3.10.git] / arch / arm / mach-tegra / tegra_emc.h
1 /*
2  * arch/arm/mach-tegra/tegra_emc.h
3  *
4  * Copyright (c) 2013, NVIDIA CORPORATION.  All rights reserved.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful, but WITHOUT
11  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13  * more details.
14  *
15  * You should have received a copy of the GNU General Public License along
16  * with this program; if not, write to the Free Software Foundation, Inc.,
17  * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
18  *
19  */
20
21 #ifndef _MACH_TEGRA_TEGRA_EMC_H
22 #define _MACH_TEGRA_TEGRA_EMC_H
23
24 #define TEGRA_EMC_ISO_USE_CASES_MAX_NUM         8
25
26 extern u8 tegra_emc_bw_efficiency;
27
28 enum {
29         DRAM_OVER_TEMP_NONE = 0,
30         DRAM_OVER_TEMP_REFRESH,
31 };
32
33 enum emc_user_id {
34         EMC_USER_DC = 0,
35         EMC_USER_VI,
36         EMC_USER_MSENC,
37         EMC_USER_2D,
38         EMC_USER_3D,
39         EMC_USER_BB,
40
41         EMC_USER_NUM,
42 };
43
44 struct emc_iso_usage {
45         u32 emc_usage_flags;
46         u8 iso_usage_share;
47 };
48
49 struct clk;
50 struct dentry;
51
52 void tegra_emc_iso_usage_table_init(struct emc_iso_usage *table, int size);
53 int  tegra_emc_iso_usage_debugfs_init(struct dentry *emc_debugfs_root);
54 unsigned long tegra_emc_apply_efficiency(unsigned long total_bw,
55         unsigned long iso_bw, unsigned long max_rate, u32 usage_flags,
56         unsigned long *iso_bw_min);
57 void tegra_emc_dram_type_init(struct clk *c);
58 int tegra_emc_get_dram_type(void);
59 int tegra_emc_get_dram_temperature(void);
60 int tegra_emc_set_over_temp_state(unsigned long state);
61
62 int tegra_emc_set_rate(unsigned long rate);
63 long tegra_emc_round_rate(unsigned long rate);
64 long tegra_emc_round_rate_updown(unsigned long rate, bool up);
65 struct clk *tegra_emc_predict_parent(unsigned long rate, u32 *div_value);
66 bool tegra_emc_is_parent_ready(unsigned long rate, struct clk **parent,
67                 unsigned long *parent_rate, unsigned long *backup_rate);
68 void tegra_emc_timing_invalidate(void);
69
70 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
71 int tegra_emc_backup(unsigned long rate);
72 void tegra_init_dram_bit_map(const u32 *bit_map, int map_size);
73 #endif
74
75 #ifdef CONFIG_ARCH_TEGRA_14x_SOC
76 #define TEGRA_EMC_DSR_NORMAL    0x0
77 #define TEGRA_EMC_DSR_OVERRIDE  0x1
78 int tegra_emc_dsr_override(int override);
79 #endif
80
81 #ifdef CONFIG_PM_SLEEP
82 void tegra_mc_timing_restore(void);
83 #else
84 static inline void tegra_mc_timing_restore(void)
85 { }
86 #endif
87
88 #endif