ARM: tegra: la: Fix build warnings
[linux-3.10.git] / arch / arm / mach-tegra / tegra3_la.c
1 /*
2  * arch/arm/mach-tegra/tegra3_la.c
3  *
4  * Copyright (C) 2012-2013, NVIDIA CORPORATION. All rights reserved.
5  *
6  * This software is licensed under the terms of the GNU General Public
7  * License version 2, as published by the Free Software Foundation, and
8  * may be copied, distributed, and modified under those terms.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  */
16
17 #include <linux/types.h>
18 #include <linux/kernel.h>
19 #include <linux/err.h>
20 #include <linux/stringify.h>
21 #include <linux/clk.h>
22 #include <asm/io.h>
23 #include <mach/hardware.h>
24 #include <mach/iomap.h>
25 #include <mach/clk.h>
26 #include <mach/latency_allowance.h>
27 #include "la_priv.h"
28
29 #define T3_MC_LA_AFI_0          0x2e0
30 #define T3_MC_LA_AVPC_ARM7_0    0x2e4
31 #define T3_MC_LA_DC_0           0x2e8
32 #define T3_MC_LA_DC_1           0x2ec
33 #define T3_MC_LA_DC_2           0x2f0
34 #define T3_MC_LA_DCB_0          0x2f4
35 #define T3_MC_LA_DCB_1          0x2f8
36 #define T3_MC_LA_DCB_2          0x2fc
37 #define T3_MC_LA_EPP_0          0x300
38 #define T3_MC_LA_EPP_1          0x304
39 #define T3_MC_LA_G2_0           0x308
40 #define T3_MC_LA_G2_1           0x30c
41 #define T3_MC_LA_HC_0           0x310
42 #define T3_MC_LA_HC_1           0x314
43 #define T3_MC_LA_HDA_0          0x318
44 #define T3_MC_LA_ISP_0          0x31C
45 #define T3_MC_LA_MPCORE_0               0x320
46 #define T3_MC_LA_MPCORELP_0     0x324
47 #define T3_MC_LA_MPE_0          0x328
48 #define T3_MC_LA_MPE_1          0x32c
49 #define T3_MC_LA_MPE_2          0x330
50 #define T3_MC_LA_NV_0           0x334
51 #define T3_MC_LA_NV_1           0x338
52 #define T3_MC_LA_NV2_0          0x33c
53 #define T3_MC_LA_NV2_1          0x340
54 #define T3_MC_LA_PPCS_0         0x344
55 #define T3_MC_LA_PPCS_1         0x348
56 #define T3_MC_LA_PTC_0          0x34c
57 #define T3_MC_LA_SATA_0         0x350
58 #define T3_MC_LA_VDE_0          0x354
59 #define T3_MC_LA_VDE_1          0x358
60 #define T3_MC_LA_VDE_2          0x35c
61 #define T3_MC_LA_VDE_3          0x360
62 #define T3_MC_LA_VI_0           0x364
63 #define T3_MC_LA_VI_1           0x368
64 #define T3_MC_LA_VI_2           0x36c
65
66 #define T3_MC_ARB_OVERRIDE              0xe8
67 #define GLOBAL_LATENCY_SCALING_ENABLE_BIT 7
68
69 #define DS_DISP_MCCIF_DISPLAY0A_HYST (0x481 * 4)
70 #define DS_DISP_MCCIF_DISPLAY0B_HYST (0x482 * 4)
71 #define DS_DISP_MCCIF_DISPLAY0C_HYST (0x483 * 4)
72 #define DS_DISP_MCCIF_DISPLAY1B_HYST (0x484 * 4)
73
74 #define DS_DISP_MCCIF_DISPLAY0AB_HYST (0x481 * 4)
75 #define DS_DISP_MCCIF_DISPLAY0BB_HYST (0x482 * 4)
76 #define DS_DISP_MCCIF_DISPLAY0CB_HYST (0x483 * 4)
77 #define DS_DISP_MCCIF_DISPLAY1BB_HYST (0x484 * 4)
78
79 #define VI_MCCIF_VIWSB_HYST     (0x9a * 4)
80 #define VI_MCCIF_VIWU_HYST      (0x9b * 4)
81 #define VI_MCCIF_VIWV_HYST      (0x9c * 4)
82 #define VI_MCCIF_VIWY_HYST      (0x9d * 4)
83
84 #define VI_TIMEOUT_WOCAL_VI     (0x70 * 4)
85 #define VI_RESERVE_3            (0x97 * 4)
86 #define VI_RESERVE_4            (0x98 * 4)
87
88 /* maximum valid value for latency allowance */
89 #define T3_MC_LA_MAX_VALUE              255
90
91 #define T3_MC_RA(r) \
92         (IO_ADDRESS(TEGRA_MC_BASE) + (T3_MC_##r))
93 #define T3_RA(r) \
94         (IO_ADDRESS(TEGRA_MC_BASE) + (T3_MC_LA_##r))
95
96 #define T3_LA(f, e, a, r, i, ss, la) \
97 { \
98         .fifo_size_in_atoms = f, \
99         .expiration_in_ns = e, \
100         .reg_addr = T3_RA(a), \
101         .mask = MASK(r), \
102         .shift = SHIFT(r), \
103         .id = ID(i), \
104         .name = __stringify(i), \
105         .scaling_supported = ss, \
106         .init_la = la, \
107 }
108
109 /*
110  * The consensus for getting the fifo_size_in_atoms is:
111  * 1.If REORDER_DEPTH exists, use it(default is overridden).
112  * 2.Else if (write_client) use RFIFO_DEPTH.
113  * 3.Else (read client) use RDFIFO_DEPTH.
114  * Multiply the value by 2 for wide clients.
115  * A client is wide, if CMW is larger than MW.
116  * Refer to project.h file.
117  */
118 struct la_client_info t3_la_info_array[] = {
119         T3_LA(32,       150,    AFI_0,  7 : 0,          AFIR,           false,  0),
120         T3_LA(32,       150,    AFI_0,  23 : 16,        AFIW,           false,  0),
121         T3_LA(2,        150,    AVPC_ARM7_0, 7 : 0,     AVPC_ARM7R,     false,  0),
122         T3_LA(2,        150,    AVPC_ARM7_0, 23 : 16,   AVPC_ARM7W,     false,  0),
123         T3_LA(128,      1050,   DC_0,   7 : 0,          DISPLAY_0A,     true,   0),
124         T3_LA(64,       1050,   DC_0,   23 : 16,        DISPLAY_0B,     true,   0),
125         T3_LA(128,      1050,   DC_1,   7 : 0,          DISPLAY_0C,     true,   0),
126         T3_LA(64,       1050,   DC_1,   23 : 16,        DISPLAY_1B,     true,   0),
127         T3_LA(2,        1050,   DC_2,   7 : 0,          DISPLAY_HC,     false,  0),
128         T3_LA(128,      1050,   DCB_0,  7 : 0,          DISPLAY_0AB,    true,   0),
129         T3_LA(64,       1050,   DCB_0,  23 : 16,        DISPLAY_0BB,    true,   0),
130         T3_LA(128,      1050,   DCB_1,  7 : 0,          DISPLAY_0CB,    true,   0),
131         T3_LA(64,       1050,   DCB_1,  23 : 16,        DISPLAY_1BB,    true,   0),
132         T3_LA(2,        1050,   DCB_2,  7 : 0,          DISPLAY_HCB,    false,  0),
133         T3_LA(8,        150,    EPP_0,  7 : 0,          EPPUP,          false,  0),
134         T3_LA(64,       150,    EPP_0,  23 : 16,        EPPU,           false,  0),
135         T3_LA(64,       150,    EPP_1,  7 : 0,          EPPV,           false,  0),
136         T3_LA(64,       150,    EPP_1,  23 : 16,        EPPY,           false,  0),
137         T3_LA(64,       150,    G2_0,   7 : 0,          G2PR,           false,  0),
138         T3_LA(64,       150,    G2_0,   23 : 16,        G2SR,           false,  0),
139         T3_LA(48,       150,    G2_1,   7 : 0,          G2DR,           false,  0),
140         T3_LA(128,      150,    G2_1,   23 : 16,        G2DW,           false,  0),
141         T3_LA(16,       150,    HC_0,   7 : 0,          HOST1X_DMAR,    false,  0),
142         T3_LA(8,        150,    HC_0,   23 : 16,        HOST1XR,        false,  0),
143         T3_LA(32,       150,    HC_1,   7 : 0,          HOST1XW,        false,  0),
144         T3_LA(16,       150,    HDA_0,  7 : 0,          HDAR,           false,  0),
145         T3_LA(16,       150,    HDA_0,  23 : 16,        HDAW,           false,  0),
146         T3_LA(64,       150,    ISP_0,  7 : 0,          ISPW,           false,  0),
147         T3_LA(14,       150,    MPCORE_0, 7 : 0,        MPCORER,        false,  0),
148         T3_LA(24,       150,    MPCORE_0, 23 : 16,      MPCOREW,        false,  0),
149         T3_LA(14,       150,    MPCORELP_0, 7 : 0,      MPCORE_LPR,     false,  0),
150         T3_LA(24,       150,    MPCORELP_0, 23 : 16,    MPCORE_LPW,     false,  0),
151         T3_LA(8,        150,    MPE_0,  7 : 0,          MPE_UNIFBR,     false,  0),
152         T3_LA(2,        150,    MPE_0,  23 : 16,        MPE_IPRED,      false,  0),
153         T3_LA(64,       150,    MPE_1,  7 : 0,          MPE_AMEMRD,     false,  0),
154         T3_LA(8,        150,    MPE_1,  23 : 16,        MPE_CSRD,       false,  0),
155         T3_LA(8,        150,    MPE_2,  7 : 0,          MPE_UNIFBW,     false,  0),
156         T3_LA(8,        150,    MPE_2,  23 : 16,        MPE_CSWR,       false,  0),
157         T3_LA(96,       150,    NV_0,   7 : 0,          FDCDRD,         false,  0),
158         T3_LA(64,       150,    NV_0,   23 : 16,        IDXSRD,         false,  0),
159         T3_LA(64,       150,    NV_1,   7 : 0,          TEXSRD,         false,  0),
160         T3_LA(96,       150,    NV_1,   23 : 16,        FDCDWR,         false,  0),
161         T3_LA(96,       150,    NV2_0,  7 : 0,          FDCDRD2,        false,  0),
162         T3_LA(64,       150,    NV2_0,  23 : 16,        IDXSRD2,        false,  0),
163         T3_LA(64,       150,    NV2_1,  7 : 0,          TEXSRD2,        false,  0),
164         T3_LA(96,       150,    NV2_1,  23 : 16,        FDCDWR2,        false,  0),
165         T3_LA(2,        150,    PPCS_0, 7 : 0,          PPCS_AHBDMAR,   false,  0),
166         T3_LA(8,        150,    PPCS_0, 23 : 16,        PPCS_AHBSLVR,   false,  0),
167         T3_LA(2,        150,    PPCS_1, 7 : 0,          PPCS_AHBDMAW,   false,  0),
168         T3_LA(4,        150,    PPCS_1, 23 : 16,        PPCS_AHBSLVW,   false,  0),
169         T3_LA(2,        150,    PTC_0,  7 : 0,          PTCR,           false,  0),
170         T3_LA(32,       150,    SATA_0, 7 : 0,          SATAR,          false,  0),
171         T3_LA(32,       150,    SATA_0, 23 : 16,        SATAW,          false,  0),
172         T3_LA(8,        150,    VDE_0,  7 : 0,          VDE_BSEVR,      false,  0),
173         T3_LA(4,        150,    VDE_0,  23 : 16,        VDE_MBER,       false,  0),
174         T3_LA(16,       150,    VDE_1,  7 : 0,          VDE_MCER,       false,  0),
175         T3_LA(16,       150,    VDE_1,  23 : 16,        VDE_TPER,       false,  0),
176         T3_LA(4,        150,    VDE_2,  7 : 0,          VDE_BSEVW,      false,  0),
177         T3_LA(16,       150,    VDE_2,  23 : 16,        VDE_DBGW,       false,  0),
178         T3_LA(2,        150,    VDE_3,  7 : 0,          VDE_MBEW,       false,  0),
179         T3_LA(16,       150,    VDE_3,  23 : 16,        VDE_TPMW,       false,  0),
180         T3_LA(8,        1050,   VI_0,   7 : 0,          VI_RUV,         false,  0),
181         T3_LA(64,       1050,   VI_0,   23 : 16,        VI_WSB,         true,   0),
182         T3_LA(64,       1050,   VI_1,   7 : 0,          VI_WU,          true,   0),
183         T3_LA(64,       1050,   VI_1,   23 : 16,        VI_WV,          true,   0),
184         T3_LA(64,       1050,   VI_2,   7 : 0,          VI_WY,          true,   0),
185
186 /* end of list. */
187         T3_LA(0,        0,      AFI_0,  0 : 0,          MAX_ID,         false,  0)
188 };
189
190 #define DISP1_RA(r) \
191         (IO_ADDRESS(TEGRA_DISPLAY_BASE) + DS_DISP_MCCIF_##r##_HYST)
192 #define DISP2_RA(r) \
193         (IO_ADDRESS(TEGRA_DISPLAY2_BASE) + DS_DISP_MCCIF_##r##_HYST)
194
195 #define DISP_SCALING_REG_INFO(id, r, ra) \
196         { \
197                 ID(id), \
198                 ra(r), MASK(15 : 8), SHIFT(15 : 8), \
199                 ra(r), MASK(23 : 16), SHIFT(15 : 8), \
200                 ra(r), MASK(7 : 0), SHIFT(15 : 8) \
201         }
202
203 struct la_scaling_reg_info disp_info[] = {
204         DISP_SCALING_REG_INFO(DISPLAY_0A, DISPLAY0A, DISP1_RA),
205         DISP_SCALING_REG_INFO(DISPLAY_0B, DISPLAY0B, DISP1_RA),
206         DISP_SCALING_REG_INFO(DISPLAY_0C, DISPLAY0C, DISP1_RA),
207         DISP_SCALING_REG_INFO(DISPLAY_1B, DISPLAY1B, DISP1_RA),
208         DISP_SCALING_REG_INFO(MAX_ID,     DISPLAY1B, DISP1_RA), /*dummy entry*/
209         DISP_SCALING_REG_INFO(DISPLAY_0AB, DISPLAY0AB, DISP2_RA),
210         DISP_SCALING_REG_INFO(DISPLAY_0BB, DISPLAY0BB, DISP2_RA),
211         DISP_SCALING_REG_INFO(DISPLAY_0CB, DISPLAY0CB, DISP2_RA),
212         DISP_SCALING_REG_INFO(DISPLAY_1BB, DISPLAY1BB, DISP2_RA),
213 };
214
215 #define VI_TH_RA(r) \
216         (IO_ADDRESS(TEGRA_VI_BASE) + VI_MCCIF_##r##_HYST)
217 #define VI_TM_RA(r) \
218         (IO_ADDRESS(TEGRA_VI_BASE) + VI_TIMEOUT_WOCAL_VI)
219 #define VI_TL_RA(r) \
220         (IO_ADDRESS(TEGRA_VI_BASE) + VI_RESERVE_##r)
221
222 struct la_scaling_reg_info vi_info[] = {
223         {
224                 ID(VI_WSB),
225                 VI_TL_RA(4), MASK(7 : 0), SHIFT(7 : 0),
226                 VI_TM_RA(0), MASK(7 : 0), SHIFT(7 : 0),
227                 VI_TH_RA(VIWSB), MASK(7 : 0), SHIFT(7 : 0)
228         },
229         {
230                 ID(VI_WU),
231                 VI_TL_RA(3), MASK(15 : 8), SHIFT(15 : 8),
232                 VI_TM_RA(0), MASK(15 : 8), SHIFT(15 : 8),
233                 VI_TH_RA(VIWU), MASK(7 : 0), SHIFT(7 : 0)
234         },
235         {
236                 ID(VI_WV),
237                 VI_TL_RA(3), MASK(7 : 0), SHIFT(7 : 0),
238                 VI_TM_RA(0), MASK(23 : 16), SHIFT(23 : 16),
239                 VI_TH_RA(VIWV), MASK(7 : 0), SHIFT(7 : 0)
240         },
241         {
242                 ID(VI_WY),
243                 VI_TL_RA(4), MASK(15 : 8), SHIFT(15 : 8),
244                 VI_TM_RA(0), MASK(31 : 24), SHIFT(31 : 24),
245                 VI_TH_RA(VIWY), MASK(7 : 0), SHIFT(7 : 0)
246         }
247 };
248
249 static struct la_chip_specific *cs;
250
251 static void set_thresholds(struct la_scaling_reg_info *info,
252                             enum tegra_la_id id)
253 {
254         unsigned long reg_read;
255         unsigned long reg_write;
256         unsigned int thresh_low;
257         unsigned int thresh_mid;
258         unsigned int thresh_high;
259         int la_set;
260         int idx = cs->id_to_index[id];
261
262         reg_read = readl(cs->la_info_array[idx].reg_addr);
263         la_set = (reg_read & cs->la_info_array[idx].mask) >>
264                  cs->la_info_array[idx].shift;
265         /* la should be set before enabling scaling. */
266         BUG_ON(la_set != cs->scaling_info[idx].la_set);
267
268         thresh_low = (cs->scaling_info[idx].threshold_low * la_set) / 100;
269         thresh_mid = (cs->scaling_info[idx].threshold_mid * la_set) / 100;
270         thresh_high = (cs->scaling_info[idx].threshold_high * la_set) / 100;
271         la_debug("%s: la_set=%d, thresh_low=%d(%d%%), thresh_mid=%d(%d%%),"
272                 " thresh_high=%d(%d%%) ", __func__, la_set,
273                 thresh_low, cs->scaling_info[idx].threshold_low,
274                 thresh_mid, cs->scaling_info[idx].threshold_mid,
275                 thresh_high, cs->scaling_info[idx].threshold_high);
276
277         reg_read = readl(info->tl_reg_addr);
278         reg_write = (reg_read & ~info->tl_mask) |
279                 (thresh_low << info->tl_shift);
280         writel(reg_write, info->tl_reg_addr);
281         la_debug("reg_addr=0x%x, read=0x%x, write=0x%x",
282                 (u32)info->tl_reg_addr, (u32)reg_read, (u32)reg_write);
283
284         reg_read = readl(info->tm_reg_addr);
285         reg_write = (reg_read & ~info->tm_mask) |
286                 (thresh_mid << info->tm_shift);
287         writel(reg_write, info->tm_reg_addr);
288         la_debug("reg_addr=0x%x, read=0x%x, write=0x%x",
289                 (u32)info->tm_reg_addr, (u32)reg_read, (u32)reg_write);
290
291         reg_read = readl(info->th_reg_addr);
292         reg_write = (reg_read & ~info->th_mask) |
293                 (thresh_high << info->th_shift);
294         writel(reg_write, info->th_reg_addr);
295         la_debug("reg_addr=0x%x, read=0x%x, write=0x%x",
296                 (u32)info->th_reg_addr, (u32)reg_read, (u32)reg_write);
297 }
298
299 static void set_disp_latency_thresholds(enum tegra_la_id id)
300 {
301         set_thresholds(&disp_info[id - ID(DISPLAY_0A)], id);
302 }
303
304 static void set_vi_latency_thresholds(enum tegra_la_id id)
305 {
306         set_thresholds(&vi_info[id - ID(VI_WSB)], id);
307 }
308
309 /* Thresholds for scaling are specified in % of fifo freeness.
310  * If threshold_low is specified as 20%, it means when the fifo free
311  * between 0 to 20%, use la as programmed_la.
312  * If threshold_mid is specified as 50%, it means when the fifo free
313  * between 20 to 50%, use la as programmed_la/2 .
314  * If threshold_high is specified as 80%, it means when the fifo free
315  * between 50 to 80%, use la as programmed_la/4.
316  * When the fifo is free between 80 to 100%, use la as 0(highest priority).
317  */
318 int t3_enable_la_scaling(enum tegra_la_id id,
319                                     unsigned int threshold_low,
320                                     unsigned int threshold_mid,
321                                     unsigned int threshold_high)
322 {
323         unsigned long reg;
324         void __iomem *scaling_enable_reg =
325                                 (void __iomem *)(T3_MC_RA(ARB_OVERRIDE));
326         int idx = cs->id_to_index[id];
327
328         VALIDATE_ID(id, cs);
329         VALIDATE_THRESHOLDS(threshold_low, threshold_mid, threshold_high);
330
331         if (cs->la_info_array[idx].scaling_supported == false)
332                 goto exit;
333
334         spin_lock(&cs->lock);
335
336         la_debug("\n%s: id=%d, tl=%d, tm=%d, th=%d", __func__,
337                 id, threshold_low, threshold_mid, threshold_high);
338         cs->scaling_info[idx].threshold_low = threshold_low;
339         cs->scaling_info[idx].threshold_mid = threshold_mid;
340         cs->scaling_info[idx].threshold_high = threshold_high;
341         cs->scaling_info[idx].scaling_ref_count++;
342
343         if (id >= ID(DISPLAY_0A) && id <= ID(DISPLAY_1BB))
344                 set_disp_latency_thresholds(id);
345         else if (id >= ID(VI_WSB) && id <= ID(VI_WY))
346                 set_vi_latency_thresholds(id);
347         if (!cs->la_scaling_enable_count++) {
348                 reg = readl(scaling_enable_reg);
349                 reg |= (1 << GLOBAL_LATENCY_SCALING_ENABLE_BIT);
350                 writel(reg,  scaling_enable_reg);
351                 la_debug("enabled scaling.");
352         }
353         spin_unlock(&cs->lock);
354 exit:
355         return 0;
356 }
357
358 void t3_disable_la_scaling(enum tegra_la_id id)
359 {
360         unsigned long reg;
361         void __iomem *scaling_enable_reg =
362                                 (void __iomem *)(T3_MC_RA(ARB_OVERRIDE));
363         int idx;
364
365         BUG_ON(id >= TEGRA_LA_MAX_ID);
366         idx = cs->id_to_index[id];
367         BUG_ON(cs->la_info_array[idx].id != id);
368
369         if (cs->la_info_array[idx].scaling_supported == false)
370                 return;
371         spin_lock(&cs->lock);
372         la_debug("\n%s: id=%d", __func__, id);
373         cs->scaling_info[idx].scaling_ref_count--;
374         BUG_ON(cs->scaling_info[idx].scaling_ref_count < 0);
375
376         if (!--cs->la_scaling_enable_count) {
377                 reg = readl(scaling_enable_reg);
378                 reg = reg & ~(1 << GLOBAL_LATENCY_SCALING_ENABLE_BIT);
379                 writel(reg, scaling_enable_reg);
380                 la_debug("disabled scaling.");
381         }
382         spin_unlock(&cs->lock);
383 }
384
385 void tegra_la_get_t3_specific(struct la_chip_specific *cs_la)
386 {
387         cs_la->ns_per_tick = 30;
388         cs_la->atom_size = 16;
389         cs_la->la_max_value = T3_MC_LA_MAX_VALUE;
390         cs_la->la_info_array = t3_la_info_array;
391         cs_la->la_info_array_size = ARRAY_SIZE(t3_la_info_array);
392         cs_la->enable_la_scaling = t3_enable_la_scaling;
393         cs_la->disable_la_scaling = t3_disable_la_scaling;
394         cs = cs_la;
395 }