ARM: tegra: power: Modify auto-hotplug locking
[linux-3.10.git] / arch / arm / mach-tegra / pm.h
1 /*
2  * arch/arm/mach-tegra/include/mach/suspend.h
3  *
4  * Copyright (C) 2010 Google, Inc.
5  *
6  * Author:
7  *      Colin Cross <ccross@google.com>
8  *
9  * This software is licensed under the terms of the GNU General Public
10  * License version 2, as published by the Free Software Foundation, and
11  * may be copied, distributed, and modified under those terms.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  */
19
20
21 #ifndef _MACH_TEGRA_SUSPEND_H_
22 #define _MACH_TEGRA_SUSPEND_H_
23
24 #include <linux/mutex.h>
25
26 enum tegra_suspend_mode {
27         TEGRA_SUSPEND_NONE = 0,
28         TEGRA_SUSPEND_LP2,      /* CPU voltage off */
29         TEGRA_SUSPEND_LP1,      /* CPU voltage off, DRAM self-refresh */
30         TEGRA_SUSPEND_LP0,      /* CPU + core voltage off, DRAM self-refresh */
31         TEGRA_MAX_SUSPEND_MODE,
32 };
33
34 struct tegra_suspend_platform_data {
35         unsigned long cpu_timer;   /* CPU power good time in us,  LP2/LP1 */
36         unsigned long cpu_off_timer;    /* CPU power off time us, LP2/LP1 */
37         unsigned long core_timer;  /* core power good time in ticks,  LP0 */
38         unsigned long core_off_timer;   /* core power off time ticks, LP0 */
39         bool corereq_high;         /* Core power request active-high */
40         bool sysclkreq_high;       /* System clock request is active-high */
41         enum tegra_suspend_mode suspend_mode;
42 };
43
44 unsigned long tegra_cpu_power_good_time(void);
45 unsigned long tegra_cpu_power_off_time(void);
46
47 #define TEGRA_POWER_SDRAM_SELFREFRESH   0x400   /* SDRAM is in self-refresh */
48
49 #define TEGRA_POWER_CLUSTER_G           0x1000  /* G CPU */
50 #define TEGRA_POWER_CLUSTER_LP          0x2000  /* LP CPU */
51 #define TEGRA_POWER_CLUSTER_MASK        0x3000
52 #define TEGRA_POWER_CLUSTER_IMMEDIATE   0x4000  /* Immediate wake */
53 #define TEGRA_POWER_CLUSTER_FORCE       0x8000  /* Force switch */
54
55 #define FLOW_CTRL_CLUSTER_CONTROL \
56         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
57
58 #define FUSE_SKU_DIRECT_CONFIG \
59         (IO_ADDRESS(TEGRA_FUSE_BASE) + 0x1F4)
60 #define FUSE_SKU_DISABLE_ALL_CPUS       (1<<5)
61 #define FUSE_SKU_NUM_DISABLED_CPUS(x)   (((x) >> 3) & 3)
62
63 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
64 void tegra2_lp0_suspend_init(void);
65 #else
66 static inline void tegra2_lp0_suspend_init(void)
67 {
68 }
69 #endif
70 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
71
72 void tegra_idle_lp2(void);
73
74 #if defined(CONFIG_TEGRA_AUTO_HOTPLUG) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
75 int tegra_auto_hotplug_init(struct mutex *cpu_lock);
76 void tegra_auto_hotplug_exit(void);
77 void tegra_auto_hotplug_governor(unsigned int cpu_freq);
78 #else
79 static inline int tegra_auto_hotplug_init(struct mutex *cpu_lock)
80 { return 0; }
81 static inline void tegra_auto_hotplug_exit(void)
82 { }
83 static inline void tegra_auto_hotplug_governor(unsigned int cpu_freq)
84 { }
85 #endif
86
87 u64 tegra_rtc_read_ms(void);
88
89 /*
90  * Callbacks for platform drivers to implement.
91  */
92 extern void (*tegra_deep_sleep)(int);
93
94 void tegra_idle_lp2_last(unsigned int flags);
95 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
96 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Must be zero for ARCH_TEGRA_2x_SOC */
97 #define DEBUG_CLUSTER_SWITCH 0          /* Must be zero for ARCH_TEGRA_2x_SOC */
98 #define PARAMETERIZE_CLUSTER_SWITCH 0   /* Must be zero for ARCH_TEGRA_2x_SOC */
99 static inline int tegra_cluster_control(unsigned int us, unsigned int flags)
100 { return -EPERM; }
101 #define tegra_cluster_switch_prolog(flags) do {} while(0)
102 #define tegra_cluster_switch_epilog(flags) do {} while(0)
103 static inline bool is_g_cluster_present(void)
104 { return true; }
105 static inline unsigned int is_lp_cluster(void)
106 { return 0; }
107 #define tegra_lp0_suspend_mc() do {} while(0)
108 #define tegra_lp0_resume_mc() do {} while(0)
109 #else
110 #define INSTRUMENT_CLUSTER_SWITCH 1     /* Should be zero for shipping code */
111 #define DEBUG_CLUSTER_SWITCH 1          /* Should be zero for shipping code */
112 #define PARAMETERIZE_CLUSTER_SWITCH 1   /* Should be zero for shipping code */
113 int tegra_cluster_control(unsigned int us, unsigned int flags);
114 void tegra_cluster_switch_prolog(unsigned int flags);
115 void tegra_cluster_switch_epilog(unsigned int flags);
116 static inline bool is_g_cluster_present(void)
117 {
118         u32 fuse_sku = readl(FUSE_SKU_DIRECT_CONFIG);
119         if (fuse_sku & FUSE_SKU_DISABLE_ALL_CPUS)
120                 return false;
121         return true;
122 }
123 static inline unsigned int is_lp_cluster(void)
124 {
125         unsigned int reg;
126         reg = readl(FLOW_CTRL_CLUSTER_CONTROL);
127         return (reg & 1); /* 0 == G, 1 == LP*/
128 }
129 void tegra_lp0_suspend_mc(void);
130 void tegra_lp0_resume_mc(void);
131 #endif
132
133 #if DEBUG_CLUSTER_SWITCH
134 extern unsigned int tegra_cluster_debug;
135 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
136 #else
137 #define DEBUG_CLUSTER(x) do { } while (0)
138 #endif
139 #if PARAMETERIZE_CLUSTER_SWITCH
140 void tegra_cluster_switch_set_parameters(unsigned int us, unsigned int flags);
141 #else
142 static inline void tegra_cluster_switch_set_parameters(
143         unsigned int us, unsigned int flags)
144 { }
145 #endif
146
147 #endif /* _MACH_TEGRA_SUSPEND_H_ */