arm: tegra: optimize L2 enable/disable paths for secureos
[linux-3.10.git] / arch / arm / mach-tegra / pm.h
1 /*
2  * arch/arm/mach-tegra/include/mach/pm.h
3  *
4  * Copyright (C) 2010 Google, Inc.
5  * Copyright (c) 2010-2012, NVIDIA CORPORATION.  All rights reserved.
6  *
7  * Author:
8  *      Colin Cross <ccross@google.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21
22 #ifndef _MACH_TEGRA_PM_H_
23 #define _MACH_TEGRA_PM_H_
24
25 #include <linux/mutex.h>
26 #include <linux/init.h>
27 #include <linux/errno.h>
28 #include <linux/clkdev.h>
29
30 #include <mach/iomap.h>
31
32 #define PMC_SCRATCH0            0x50
33 #define PMC_SCRATCH1            0x54
34 #define PMC_SCRATCH4            0x60
35
36 enum tegra_suspend_mode {
37         TEGRA_SUSPEND_NONE = 0,
38         TEGRA_SUSPEND_LP2,      /* CPU voltage off */
39         TEGRA_SUSPEND_LP1,      /* CPU voltage off, DRAM self-refresh */
40         TEGRA_SUSPEND_LP0,      /* CPU + core voltage off, DRAM self-refresh */
41         TEGRA_MAX_SUSPEND_MODE,
42 };
43
44 enum suspend_stage {
45         TEGRA_SUSPEND_BEFORE_PERIPHERAL,
46         TEGRA_SUSPEND_BEFORE_CPU,
47 };
48
49 enum resume_stage {
50         TEGRA_RESUME_AFTER_PERIPHERAL,
51         TEGRA_RESUME_AFTER_CPU,
52 };
53
54 struct tegra_suspend_platform_data {
55         unsigned long cpu_timer;   /* CPU power good time in us,  LP2/LP1 */
56         unsigned long cpu_off_timer;    /* CPU power off time us, LP2/LP1 */
57         unsigned long core_timer;  /* core power good time in ticks,  LP0 */
58         unsigned long core_off_timer;   /* core power off time ticks, LP0 */
59         bool corereq_high;         /* Core power request active-high */
60         bool sysclkreq_high;       /* System clock request is active-high */
61         bool combined_req;         /* if core & CPU power requests are combined */
62         enum tegra_suspend_mode suspend_mode;
63         unsigned long cpu_lp2_min_residency; /* Min LP2 state residency in us */
64         void (*board_suspend)(int lp_state, enum suspend_stage stg);
65         /* lp_state = 0 for LP0 state, 1 for LP1 state, 2 for LP2 state */
66         void (*board_resume)(int lp_state, enum resume_stage stg);
67         unsigned int cpu_resume_boost;  /* CPU frequency resume boost in kHz */
68 };
69
70 /* clears io dpd settings before kernel code */
71 void tegra_bl_io_dpd_cleanup(void);
72
73 unsigned long tegra_cpu_power_good_time(void);
74 unsigned long tegra_cpu_power_off_time(void);
75 unsigned long tegra_cpu_lp2_min_residency(void);
76 void tegra_clear_cpu_in_lp2(int cpu);
77 bool tegra_set_cpu_in_lp2(int cpu);
78 bool tegra_is_cpu_in_lp2(int cpu);
79
80 int tegra_suspend_dram(enum tegra_suspend_mode mode, unsigned int flags);
81
82 #define FLOW_CTRL_CLUSTER_CONTROL \
83         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
84
85 #define FLOW_CTRL_CPU_PWR_CSR \
86         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x38)
87 #define FLOW_CTRL_CPU_PWR_CSR_RAIL_ENABLE       1
88
89 #define FLOW_CTRL_RAM_REPAIR \
90         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x40)
91 #define FLOW_CTRL_RAM_REPAIR_BYPASS_EN  (1<<2)
92
93 #define FUSE_SKU_DIRECT_CONFIG \
94         (IO_ADDRESS(TEGRA_FUSE_BASE) + 0x1F4)
95 #define FUSE_SKU_DISABLE_ALL_CPUS       (1<<5)
96 #define FUSE_SKU_NUM_DISABLED_CPUS(x)   (((x) >> 3) & 3)
97
98 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
99
100 u64 tegra_rtc_read_ms(void);
101
102 /*
103  * Callbacks for platform drivers to implement.
104  */
105 extern void (*tegra_deep_sleep)(int);
106
107 unsigned int tegra_idle_lp2_last(unsigned int us, unsigned int flags);
108
109 #if defined(CONFIG_PM_SLEEP) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
110 void tegra_lp0_suspend_mc(void);
111 void tegra_lp0_resume_mc(void);
112 void tegra_lp0_cpu_mode(bool enter);
113 #else
114 static inline void tegra_lp0_suspend_mc(void) {}
115 static inline void tegra_lp0_resume_mc(void) {}
116 static inline void tegra_lp0_cpu_mode(bool enter) {}
117 #endif
118
119 #ifdef CONFIG_TEGRA_CLUSTER_CONTROL
120 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Should be zero for shipping code */
121 #define DEBUG_CLUSTER_SWITCH 0          /* Should be zero for shipping code */
122 #define PARAMETERIZE_CLUSTER_SWITCH 1   /* Should be zero for shipping code */
123
124 static inline bool is_g_cluster_present(void)
125 {
126         u32 fuse_sku = readl(FUSE_SKU_DIRECT_CONFIG);
127         if (fuse_sku & FUSE_SKU_DISABLE_ALL_CPUS)
128                 return false;
129         return true;
130 }
131 static inline unsigned int is_lp_cluster(void)
132 {
133         unsigned int reg;
134         reg = readl(FLOW_CTRL_CLUSTER_CONTROL);
135         return (reg & 1); /* 0 == G, 1 == LP*/
136 }
137 int tegra_cluster_control(unsigned int us, unsigned int flags);
138 void tegra_cluster_switch_prolog(unsigned int flags);
139 void tegra_cluster_switch_epilog(unsigned int flags);
140 #else
141 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Must be zero for ARCH_TEGRA_2x_SOC */
142 #define DEBUG_CLUSTER_SWITCH 0          /* Must be zero for ARCH_TEGRA_2x_SOC */
143 #define PARAMETERIZE_CLUSTER_SWITCH 0   /* Must be zero for ARCH_TEGRA_2x_SOC */
144
145 static inline bool is_g_cluster_present(void)   { return true; }
146 static inline unsigned int is_lp_cluster(void)  { return 0; }
147 static inline int tegra_cluster_control(unsigned int us, unsigned int flags)
148 {
149         return -EPERM;
150 }
151 static inline void tegra_cluster_switch_prolog(unsigned int flags) {}
152 static inline void tegra_cluster_switch_epilog(unsigned int flags) {}
153 #endif
154
155 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
156 void tegra2_lp0_suspend_init(void);
157 void tegra2_lp2_set_trigger(unsigned long cycles);
158 unsigned long tegra2_lp2_timer_remain(void);
159 #else
160 void tegra3_lp2_set_trigger(unsigned long cycles);
161 unsigned long tegra3_lp2_timer_remain(void);
162 int tegra3_is_lp2_timer_ready(unsigned int cpu);
163 void tegra3_lp2_timer_cancel_secondary(void);
164 #endif
165
166 static inline void tegra_lp0_suspend_init(void)
167 {
168 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
169         tegra2_lp0_suspend_init();
170 #endif
171 }
172
173 static inline void tegra_lp2_set_trigger(unsigned long cycles)
174 {
175 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
176         tegra2_lp2_set_trigger(cycles);
177 #else
178         tegra3_lp2_set_trigger(cycles);
179 #endif
180 }
181
182 static inline unsigned long tegra_lp2_timer_remain(void)
183 {
184 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
185         return tegra2_lp2_timer_remain();
186 #else
187         return tegra3_lp2_timer_remain();
188 #endif
189 }
190
191 static inline int tegra_is_lp2_timer_ready(unsigned int cpu)
192 {
193 #if defined(CONFIG_TEGRA_LP2_CPU_TIMER) || defined(CONFIG_ARCH_TEGRA_2x_SOC)
194         return 1;
195 #else
196         return tegra3_is_lp2_timer_ready(cpu);
197 #endif
198 }
199
200 static inline void tegra_lp2_timer_cancel_secondary(void)
201 {
202 #ifndef CONFIG_ARCH_TEGRA_2x_SOC
203         tegra3_lp2_timer_cancel_secondary();
204 #endif
205 }
206
207 #if DEBUG_CLUSTER_SWITCH && 0 /* !!!FIXME!!! THIS IS BROKEN */
208 extern unsigned int tegra_cluster_debug;
209 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
210 #else
211 #define DEBUG_CLUSTER(x) do { } while (0)
212 #endif
213 #if PARAMETERIZE_CLUSTER_SWITCH
214 void tegra_cluster_switch_set_parameters(unsigned int us, unsigned int flags);
215 #else
216 static inline void tegra_cluster_switch_set_parameters(
217         unsigned int us, unsigned int flags)
218 { }
219 #endif
220
221 #ifdef CONFIG_SMP
222 extern bool tegra_all_cpus_booted __read_mostly;
223 #else
224 #define tegra_all_cpus_booted (true)
225 #endif
226
227 #ifdef CONFIG_TRUSTED_FOUNDATIONS
228 void tegra_generic_smc(u32 type, u32 subtype, u32 arg);
229 void tegra_generic_smc_local(u32 type, u32 subtype, u32 arg);
230 void tegra_generic_smc_uncached(u32 type, u32 subtype, u32 arg);
231 #endif
232
233 /* The debug channel uart base physical address */
234 extern unsigned long  debug_uart_port_base;
235
236 extern struct clk *debug_uart_clk;
237 void tegra_console_uart_suspend(void);
238 void tegra_console_uart_resume(void);
239
240 #endif /* _MACH_TEGRA_PM_H_ */