ARM: tegra11: pm: disable overriding pinmux
[linux-3.10.git] / arch / arm / mach-tegra / pm.h
1 /*
2  * arch/arm/mach-tegra/include/mach/pm.h
3  *
4  * Copyright (C) 2010 Google, Inc.
5  * Copyright (c) 2010-2013, NVIDIA CORPORATION.  All rights reserved.
6  *
7  * Author:
8  *      Colin Cross <ccross@google.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21
22 #ifndef _MACH_TEGRA_PM_H_
23 #define _MACH_TEGRA_PM_H_
24
25 #include <linux/mutex.h>
26 #include <linux/init.h>
27 #include <linux/errno.h>
28 #include <linux/clkdev.h>
29
30 #include "iomap.h"
31
32 #define PMC_SCRATCH0            0x50
33 #define PMC_SCRATCH1            0x54
34 #define PMC_SCRATCH4            0x60
35
36 enum tegra_suspend_mode {
37         TEGRA_SUSPEND_NONE = 0,
38         TEGRA_SUSPEND_LP2,      /* CPU voltage off */
39         TEGRA_SUSPEND_LP1,      /* CPU voltage off, DRAM self-refresh */
40         TEGRA_SUSPEND_LP0,      /* CPU + core voltage off, DRAM self-refresh */
41         TEGRA_MAX_SUSPEND_MODE,
42 };
43
44 enum suspend_stage {
45         TEGRA_SUSPEND_BEFORE_PERIPHERAL,
46         TEGRA_SUSPEND_BEFORE_CPU,
47 };
48
49 enum resume_stage {
50         TEGRA_RESUME_AFTER_PERIPHERAL,
51         TEGRA_RESUME_AFTER_CPU,
52 };
53
54 struct tegra_suspend_platform_data {
55         unsigned long cpu_timer;   /* CPU power good time in us,  LP2/LP1 */
56         unsigned long cpu_off_timer;    /* CPU power off time us, LP2/LP1 */
57         unsigned long core_timer;  /* core power good time in ticks,  LP0 */
58         unsigned long core_off_timer;   /* core power off time ticks, LP0 */
59         bool corereq_high;         /* Core power request active-high */
60         bool sysclkreq_high;       /* System clock request is active-high */
61         bool sysclkreq_gpio;       /* if System clock request is set to gpio */
62         bool combined_req;         /* if core & CPU power requests are combined */
63         enum tegra_suspend_mode suspend_mode;
64         unsigned long cpu_lp2_min_residency; /* Min LP2 state residency in us */
65         void (*board_suspend)(int lp_state, enum suspend_stage stg);
66         /* lp_state = 0 for LP0 state, 1 for LP1 state, 2 for LP2 state */
67         void (*board_resume)(int lp_state, enum resume_stage stg);
68         unsigned int cpu_resume_boost;  /* CPU frequency resume boost in kHz */
69 #ifdef CONFIG_TEGRA_LP1_950
70         bool lp1_lowvolt_support;
71         unsigned int i2c_base_addr;
72         unsigned int pmuslave_addr;
73         unsigned int core_reg_addr;
74         unsigned int lp1_core_volt_low;
75         unsigned int lp1_core_volt_high;
76 #endif
77 #ifdef CONFIG_ARCH_TEGRA_HAS_SYMMETRIC_CPU_PWR_GATE
78         unsigned long min_residency_vmin_fmin;
79         unsigned long min_residency_ncpu_slow;
80         unsigned long min_residency_ncpu_fast;
81         unsigned long min_residency_crail;
82 #endif
83         unsigned long min_residency_mc_clk;
84 };
85
86 /* clears io dpd settings before kernel code */
87 void tegra_bl_io_dpd_cleanup(void);
88
89 unsigned long tegra_cpu_power_good_time(void);
90 unsigned long tegra_cpu_power_off_time(void);
91 unsigned long tegra_cpu_lp2_min_residency(void);
92 unsigned long tegra_mc_clk_stop_min_residency(void);
93 #ifdef CONFIG_ARCH_TEGRA_HAS_SYMMETRIC_CPU_PWR_GATE
94 unsigned long tegra_min_residency_vmin_fmin(void);
95 unsigned long tegra_min_residency_ncpu(void);
96 unsigned long tegra_min_residency_crail(void);
97 #endif
98 void tegra_clear_cpu_in_pd(int cpu);
99 bool tegra_set_cpu_in_pd(int cpu);
100
101 void tegra_mc_clk_prepare(void);
102 void tegra_mc_clk_finish(void);
103 int tegra_suspend_dram(enum tegra_suspend_mode mode, unsigned int flags);
104
105 #ifdef CONFIG_ARCH_TEGRA_14x_SOC
106 #define FLOW_CTRL_CLUSTER_CONTROL \
107         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
108 #endif
109
110 #define FLOW_CTRL_CPU_PWR_CSR \
111         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x38)
112 #define FLOW_CTRL_CPU_PWR_CSR_RAIL_ENABLE       1
113
114 #define FLOW_CTRL_MPID \
115         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x3c)
116
117 #define FLOW_CTRL_RAM_REPAIR \
118         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x40)
119 #define FLOW_CTRL_RAM_REPAIR_BYPASS_EN  (1<<2)
120
121 #define FUSE_SKU_DIRECT_CONFIG \
122         (IO_ADDRESS(TEGRA_FUSE_BASE) + 0x1F4)
123 #define FUSE_SKU_DISABLE_ALL_CPUS       (1<<5)
124 #define FUSE_SKU_NUM_DISABLED_CPUS(x)   (((x) >> 3) & 3)
125
126 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
127
128 u64 tegra_rtc_read_ms(void);
129
130 /*
131  * Callbacks for platform drivers to implement.
132  */
133 extern void (*tegra_deep_sleep)(int);
134
135 unsigned int tegra_idle_power_down_last(unsigned int us, unsigned int flags);
136
137 #if defined(CONFIG_PM_SLEEP) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
138 void tegra_lp0_suspend_mc(void);
139 void tegra_lp0_resume_mc(void);
140 void tegra_lp0_cpu_mode(bool enter);
141 #else
142 static inline void tegra_lp0_suspend_mc(void) {}
143 static inline void tegra_lp0_resume_mc(void) {}
144 static inline void tegra_lp0_cpu_mode(bool enter) {}
145 #endif
146
147 #ifdef CONFIG_TEGRA_CLUSTER_CONTROL
148 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Should be zero for shipping code */
149 #define DEBUG_CLUSTER_SWITCH 0          /* Should be zero for shipping code */
150 #define PARAMETERIZE_CLUSTER_SWITCH 1   /* Should be zero for shipping code */
151
152 static inline bool is_g_cluster_present(void)
153 {
154         u32 fuse_sku = readl(FUSE_SKU_DIRECT_CONFIG);
155         if (fuse_sku & FUSE_SKU_DISABLE_ALL_CPUS)
156                 return false;
157         return true;
158 }
159 static inline unsigned int is_lp_cluster(void)
160 {
161         unsigned int reg;
162 #ifdef CONFIG_ARCH_TEGRA_14x_SOC
163         reg = readl(FLOW_CTRL_CLUSTER_CONTROL);
164         return reg & 1; /* 0 == G, 1 == LP*/
165 #else
166         asm("mrc        p15, 0, %0, c0, c0, 5\n"
167             "ubfx       %0, %0, #8, #4"
168             : "=r" (reg)
169             :
170             : "cc","memory");
171         return reg ; /* 0 == G, 1 == LP*/
172 #endif
173 }
174 int tegra_cluster_control(unsigned int us, unsigned int flags);
175 void tegra_cluster_switch_prolog(unsigned int flags);
176 void tegra_cluster_switch_epilog(unsigned int flags);
177 int tegra_switch_to_g_cluster(void);
178 int tegra_switch_to_lp_cluster(void);
179 int tegra_cluster_switch(struct clk *cpu_clk, struct clk *new_cluster_clk);
180 #else
181 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Must be zero for ARCH_TEGRA_2x_SOC */
182 #define DEBUG_CLUSTER_SWITCH 0          /* Must be zero for ARCH_TEGRA_2x_SOC */
183 #define PARAMETERIZE_CLUSTER_SWITCH 0   /* Must be zero for ARCH_TEGRA_2x_SOC */
184
185 static inline bool is_g_cluster_present(void)   { return true; }
186 static inline unsigned int is_lp_cluster(void)  { return 0; }
187 static inline int tegra_cluster_control(unsigned int us, unsigned int flags)
188 {
189         return -EPERM;
190 }
191 static inline void tegra_cluster_switch_prolog(unsigned int flags) {}
192 static inline void tegra_cluster_switch_epilog(unsigned int flags) {}
193 static inline int tegra_switch_to_g_cluster(void)
194 {
195         return -EPERM;
196 }
197 static inline int tegra_switch_to_lp_cluster(void)
198 {
199         return -EPERM;
200 }
201 static inline int tegra_cluster_switch(struct clk *cpu_clk,
202                                        struct clk *new_cluster_clk)
203 {
204         return -EPERM;
205 }
206 #endif
207
208 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
209 void tegra2_lp0_suspend_init(void);
210 void tegra2_lp2_set_trigger(unsigned long cycles);
211 unsigned long tegra2_lp2_timer_remain(void);
212 #else
213 void tegra3_lp2_set_trigger(unsigned long cycles);
214 unsigned long tegra3_lp2_timer_remain(void);
215 int tegra3_is_cpu_wake_timer_ready(unsigned int cpu);
216 void tegra3_lp2_timer_cancel_secondary(void);
217 #endif
218
219 static inline void tegra_lp0_suspend_init(void)
220 {
221 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
222         tegra2_lp0_suspend_init();
223 #endif
224 }
225
226 static inline void tegra_pd_set_trigger(unsigned long cycles)
227 {
228 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
229         tegra2_lp2_set_trigger(cycles);
230 #else
231         tegra3_lp2_set_trigger(cycles);
232 #endif
233 }
234
235 static inline unsigned long tegra_pd_timer_remain(void)
236 {
237 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
238         return tegra2_lp2_timer_remain();
239 #else
240         return tegra3_lp2_timer_remain();
241 #endif
242 }
243
244 static inline int tegra_is_cpu_wake_timer_ready(unsigned int cpu)
245 {
246 #if defined(CONFIG_TEGRA_LP2_CPU_TIMER) || defined(CONFIG_ARCH_TEGRA_2x_SOC)
247         return 1;
248 #else
249         return tegra3_is_cpu_wake_timer_ready(cpu);
250 #endif
251 }
252
253 static inline void tegra_pd_timer_cancel_secondary(void)
254 {
255 #ifndef CONFIG_ARCH_TEGRA_2x_SOC
256         tegra3_lp2_timer_cancel_secondary();
257 #endif
258 }
259
260 #if DEBUG_CLUSTER_SWITCH && 0 /* !!!FIXME!!! THIS IS BROKEN */
261 extern unsigned int tegra_cluster_debug;
262 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
263 #else
264 #define DEBUG_CLUSTER(x) do { } while (0)
265 #endif
266 #if PARAMETERIZE_CLUSTER_SWITCH
267 void tegra_cluster_switch_set_parameters(unsigned int us, unsigned int flags);
268 #else
269 static inline void tegra_cluster_switch_set_parameters(
270         unsigned int us, unsigned int flags)
271 { }
272 #endif
273
274 #ifdef CONFIG_SMP
275 extern bool tegra_all_cpus_booted __read_mostly;
276 #else
277 #define tegra_all_cpus_booted (true)
278 #endif
279
280 #if !defined(CONFIG_ARCH_TEGRA_2x_SOC) && !defined(CONFIG_ARCH_TEGRA_3x_SOC) \
281         && defined(CONFIG_SMP)
282 void tegra_smp_clear_power_mask(void);
283 #else
284 static inline void tegra_smp_clear_power_mask(void){}
285 #endif
286
287 #if defined(CONFIG_ARCH_TEGRA_14x_SOC)
288 void tegra_smp_save_power_mask(void);
289 void tegra_smp_restore_power_mask(void);
290 #endif
291
292 #ifdef CONFIG_TRUSTED_FOUNDATIONS
293 void tegra_generic_smc(u32 type, u32 subtype, u32 arg);
294 #endif
295
296 /* The debug channel uart base physical address */
297 extern unsigned long  debug_uart_port_base;
298
299 extern struct clk *debug_uart_clk;
300 void tegra_console_uart_suspend(void);
301 void tegra_console_uart_resume(void);
302
303
304 #endif /* _MACH_TEGRA_PM_H_ */