ARM: tegra: disable cluster switch messages
[linux-3.10.git] / arch / arm / mach-tegra / pm.h
1 /*
2  * arch/arm/mach-tegra/include/mach/pm.h
3  *
4  * Copyright (C) 2010 Google, Inc.
5  * Copyright (C) 2010-2011 NVIDIA Corporation
6  *
7  * Author:
8  *      Colin Cross <ccross@google.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21
22 #ifndef _MACH_TEGRA_PM_H_
23 #define _MACH_TEGRA_PM_H_
24
25 #include <linux/mutex.h>
26 #include <linux/init.h>
27 #include <linux/errno.h>
28 #include <linux/clkdev.h>
29
30 #include <mach/iomap.h>
31
32 enum tegra_suspend_mode {
33         TEGRA_SUSPEND_NONE = 0,
34         TEGRA_SUSPEND_LP2,      /* CPU voltage off */
35         TEGRA_SUSPEND_LP1,      /* CPU voltage off, DRAM self-refresh */
36         TEGRA_SUSPEND_LP0,      /* CPU + core voltage off, DRAM self-refresh */
37         TEGRA_MAX_SUSPEND_MODE,
38 };
39
40 enum suspend_stage {
41         TEGRA_SUSPEND_BEFORE_PERIPHERAL,
42         TEGRA_SUSPEND_BEFORE_CPU,
43 };
44
45 enum resume_stage {
46         TEGRA_RESUME_AFTER_PERIPHERAL,
47         TEGRA_RESUME_AFTER_CPU,
48 };
49
50 struct tegra_suspend_platform_data {
51         unsigned long cpu_timer;   /* CPU power good time in us,  LP2/LP1 */
52         unsigned long cpu_off_timer;    /* CPU power off time us, LP2/LP1 */
53         unsigned long core_timer;  /* core power good time in ticks,  LP0 */
54         unsigned long core_off_timer;   /* core power off time ticks, LP0 */
55         bool corereq_high;         /* Core power request active-high */
56         bool sysclkreq_high;       /* System clock request is active-high */
57         bool combined_req;         /* if core & CPU power requests are combined */
58         enum tegra_suspend_mode suspend_mode;
59         unsigned long cpu_lp2_min_residency; /* Min LP2 state residency in us */
60         void (*board_suspend)(int lp_state, enum suspend_stage stg);
61         /* lp_state = 0 for LP0 state, 1 for LP1 state, 2 for LP2 state */
62         void (*board_resume)(int lp_state, enum resume_stage stg);
63 };
64
65 unsigned long tegra_cpu_power_good_time(void);
66 unsigned long tegra_cpu_power_off_time(void);
67 unsigned long tegra_cpu_lp2_min_residency(void);
68 void tegra_clear_cpu_in_lp2(int cpu);
69 bool tegra_set_cpu_in_lp2(int cpu);
70
71 int tegra_suspend_dram(enum tegra_suspend_mode mode, unsigned int flags);
72
73 #define FLOW_CTRL_CLUSTER_CONTROL \
74         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
75
76 #define FUSE_SKU_DIRECT_CONFIG \
77         (IO_ADDRESS(TEGRA_FUSE_BASE) + 0x1F4)
78 #define FUSE_SKU_DISABLE_ALL_CPUS       (1<<5)
79 #define FUSE_SKU_NUM_DISABLED_CPUS(x)   (((x) >> 3) & 3)
80
81 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
82
83 u64 tegra_rtc_read_ms(void);
84
85 /*
86  * Callbacks for platform drivers to implement.
87  */
88 extern void (*tegra_deep_sleep)(int);
89
90 unsigned int tegra_idle_lp2_last(unsigned int us, unsigned int flags);
91
92 #if defined(CONFIG_PM_SLEEP) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
93 void tegra_lp0_suspend_mc(void);
94 void tegra_lp0_resume_mc(void);
95 void tegra_lp0_cpu_mode(bool enter);
96 #else
97 static inline void tegra_lp0_suspend_mc(void) {}
98 static inline void tegra_lp0_resume_mc(void) {}
99 static inline void tegra_lp0_cpu_mode(bool enter) {}
100 #endif
101
102 #ifdef CONFIG_TEGRA_CLUSTER_CONTROL
103 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Should be zero for shipping code */
104 #define DEBUG_CLUSTER_SWITCH 0          /* Should be zero for shipping code */
105 #define PARAMETERIZE_CLUSTER_SWITCH 1   /* Should be zero for shipping code */
106
107 static inline bool is_g_cluster_present(void)
108 {
109         u32 fuse_sku = readl(FUSE_SKU_DIRECT_CONFIG);
110         if (fuse_sku & FUSE_SKU_DISABLE_ALL_CPUS)
111                 return false;
112         return true;
113 }
114 static inline unsigned int is_lp_cluster(void)
115 {
116         unsigned int reg;
117         reg = readl(FLOW_CTRL_CLUSTER_CONTROL);
118         return (reg & 1); /* 0 == G, 1 == LP*/
119 }
120 int tegra_cluster_control(unsigned int us, unsigned int flags);
121 void tegra_cluster_switch_prolog(unsigned int flags);
122 void tegra_cluster_switch_epilog(unsigned int flags);
123 #else
124 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Must be zero for ARCH_TEGRA_2x_SOC */
125 #define DEBUG_CLUSTER_SWITCH 0          /* Must be zero for ARCH_TEGRA_2x_SOC */
126 #define PARAMETERIZE_CLUSTER_SWITCH 0   /* Must be zero for ARCH_TEGRA_2x_SOC */
127
128 static inline bool is_g_cluster_present(void)   { return true; }
129 static inline unsigned int is_lp_cluster(void)  { return 0; }
130 static inline int tegra_cluster_control(unsigned int us, unsigned int flags)
131 {
132         return -EPERM;
133 }
134 static inline void tegra_cluster_switch_prolog(unsigned int flags) {}
135 static inline void tegra_cluster_switch_epilog(unsigned int flags) {}
136 #endif
137
138 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
139 void tegra2_lp0_suspend_init(void);
140 void tegra2_lp2_set_trigger(unsigned long cycles);
141 unsigned long tegra2_lp2_timer_remain(void);
142 #endif
143 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
144 void tegra3_lp2_set_trigger(unsigned long cycles);
145 unsigned long tegra3_lp2_timer_remain(void);
146 #endif
147
148 static inline void tegra_lp0_suspend_init(void)
149 {
150 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
151         tegra2_lp0_suspend_init();
152 #endif
153 }
154
155 static inline void tegra_lp2_set_trigger(unsigned long cycles)
156 {
157 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
158         tegra2_lp2_set_trigger(cycles);
159 #endif
160 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
161         tegra3_lp2_set_trigger(cycles);
162 #endif
163 }
164
165 static inline unsigned long tegra_lp2_timer_remain(void)
166 {
167 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
168         return tegra2_lp2_timer_remain();
169 #endif
170 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
171         return tegra3_lp2_timer_remain();
172 #endif
173 }
174
175 #if DEBUG_CLUSTER_SWITCH && 0 /* !!!FIXME!!! THIS IS BROKEN */
176 extern unsigned int tegra_cluster_debug;
177 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
178 #else
179 #define DEBUG_CLUSTER(x) do { } while (0)
180 #endif
181 #if PARAMETERIZE_CLUSTER_SWITCH
182 void tegra_cluster_switch_set_parameters(unsigned int us, unsigned int flags);
183 #else
184 static inline void tegra_cluster_switch_set_parameters(
185         unsigned int us, unsigned int flags)
186 { }
187 #endif
188
189 #ifdef CONFIG_SMP
190 extern bool tegra_all_cpus_booted __read_mostly;
191 #else
192 #define tegra_all_cpus_booted (true)
193 #endif
194
195 /* The debug channel uart base physical address */
196 extern unsigned long  debug_uart_port_base;
197
198 extern struct clk *debug_uart_clk;
199 void tegra_console_uart_suspend(void);
200 void tegra_console_uart_resume(void);
201
202 #endif /* _MACH_TEGRA_PM_H_ */