arm: tegra: Enable MC early ACK and scoreboard
[linux-3.10.git] / arch / arm / mach-tegra / pm.h
1 /*
2  * arch/arm/mach-tegra/include/mach/suspend.h
3  *
4  * Copyright (C) 2010 Google, Inc.
5  *
6  * Author:
7  *      Colin Cross <ccross@google.com>
8  *
9  * This software is licensed under the terms of the GNU General Public
10  * License version 2, as published by the Free Software Foundation, and
11  * may be copied, distributed, and modified under those terms.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  */
19
20
21 #ifndef _MACH_TEGRA_SUSPEND_H_
22 #define _MACH_TEGRA_SUSPEND_H_
23
24 enum tegra_suspend_mode {
25         TEGRA_SUSPEND_NONE = 0,
26         TEGRA_SUSPEND_LP2,      /* CPU voltage off */
27         TEGRA_SUSPEND_LP1,      /* CPU voltage off, DRAM self-refresh */
28         TEGRA_SUSPEND_LP0,      /* CPU + core voltage off, DRAM self-refresh */
29         TEGRA_MAX_SUSPEND_MODE,
30 };
31
32 struct tegra_suspend_platform_data {
33         unsigned long cpu_timer;   /* CPU power good time in us,  LP2/LP1 */
34         unsigned long cpu_off_timer;    /* CPU power off time us, LP2/LP1 */
35         unsigned long core_timer;  /* core power good time in ticks,  LP0 */
36         unsigned long core_off_timer;   /* core power off time ticks, LP0 */
37         bool corereq_high;         /* Core power request active-high */
38         bool sysclkreq_high;       /* System clock request is active-high */
39         enum tegra_suspend_mode suspend_mode;
40 };
41
42 unsigned long tegra_cpu_power_good_time(void);
43 unsigned long tegra_cpu_power_off_time(void);
44
45 #define TEGRA_POWER_SDRAM_SELFREFRESH   0x400   /* SDRAM is in self-refresh */
46
47 #define TEGRA_POWER_CLUSTER_G           0x1000  /* G CPU */
48 #define TEGRA_POWER_CLUSTER_LP          0x2000  /* LP CPU */
49 #define TEGRA_POWER_CLUSTER_MASK        0x3000
50 #define TEGRA_POWER_CLUSTER_IMMEDIATE   0x4000  /* Immediate wake */
51 #define TEGRA_POWER_CLUSTER_FORCE       0x8000  /* Force switch */
52
53 #define FLOW_CTRL_CLUSTER_CONTROL \
54         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
55
56 #define FUSE_SKU_DIRECT_CONFIG \
57         (IO_ADDRESS(TEGRA_FUSE_BASE) + 0x1F4)
58 #define FUSE_SKU_DISABLE_ALL_CPUS       (1<<5)
59 #define FUSE_SKU_NUM_DISABLED_CPUS(x)   (((x) >> 3) & 3)
60
61 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
62 void tegra2_lp0_suspend_init(void);
63 #else
64 static inline void tegra2_lp0_suspend_init(void)
65 {
66 }
67 #endif
68 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
69
70 void tegra_idle_lp2(void);
71
72 #if defined(CONFIG_TEGRA_AUTO_HOTPLUG) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
73 int tegra_auto_hotplug_init(void);
74 void tegra_auto_hotplug_exit(void);
75 void tegra_auto_hotplug_governor(unsigned int cpu_freq);
76 #else
77 static inline int tegra_auto_hotplug_init(void)
78 { return 0; }
79 static inline void tegra_auto_hotplug_exit(void)
80 { }
81 static inline void tegra_auto_hotplug_governor(unsigned int cpu_freq)
82 { }
83 #endif
84
85 u64 tegra_rtc_read_ms(void);
86
87 /*
88  * Callbacks for platform drivers to implement.
89  */
90 extern void (*tegra_deep_sleep)(int);
91
92 void tegra_idle_lp2_last(unsigned int flags);
93 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
94 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Must be zero for ARCH_TEGRA_2x_SOC */
95 #define DEBUG_CLUSTER_SWITCH 0          /* Must be zero for ARCH_TEGRA_2x_SOC */
96 static inline int tegra_cluster_control(unsigned int us, unsigned int flags)
97 { return -EPERM; }
98 #define tegra_cluster_switch_prolog(flags) do {} while(0)
99 #define tegra_cluster_switch_epilog(flags) do {} while(0)
100 static inline bool is_g_cluster_present(void)
101 { return true; }
102 static inline unsigned int is_lp_cluster(void)
103 { return 0; }
104 static inline unsigned long tegra_get_lpcpu_max_rate(void)
105 { return 0; }
106 #define tegra_lp0_suspend_mc() do {} while(0)
107 #define tegra_lp0_resume_mc() do {} while(0)
108 #else
109 #define INSTRUMENT_CLUSTER_SWITCH 1     /* Should be zero for shipping code */
110 #define DEBUG_CLUSTER_SWITCH 1          /* Should be zero for shipping code */
111 int tegra_cluster_control(unsigned int us, unsigned int flags);
112 void tegra_cluster_switch_prolog(unsigned int flags);
113 void tegra_cluster_switch_epilog(unsigned int flags);
114 static inline bool is_g_cluster_present(void)
115 {
116         u32 fuse_sku = readl(FUSE_SKU_DIRECT_CONFIG);
117         if (fuse_sku & FUSE_SKU_DISABLE_ALL_CPUS)
118                 return false;
119         return true;
120 }
121 static inline unsigned int is_lp_cluster(void)
122 {
123         unsigned int reg;
124         reg = readl(FLOW_CTRL_CLUSTER_CONTROL);
125         return (reg & 1); /* 0 == G, 1 == LP*/
126 }
127 unsigned long tegra_get_lpcpu_max_rate(void);
128 void tegra_lp0_suspend_mc(void);
129 void tegra_lp0_resume_mc(void);
130 #endif
131
132 #if DEBUG_CLUSTER_SWITCH
133 extern unsigned int tegra_cluster_debug;
134 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
135 #else
136 #define DEBUG_CLUSTER(x) do { } while (0)
137 #endif
138
139 #endif /* _MACH_TEGRA_SUSPEND_H_ */