ARM: tegra: Add Tegra11x power partitions
[linux-3.10.git] / arch / arm / mach-tegra / include / mach / powergate.h
1 /*
2  * drivers/regulator/tegra-regulator.c
3  *
4  * Copyright (c) 2010 Google, Inc
5  * Copyright (C) 2011 NVIDIA Corporation.
6  *
7  * Author:
8  *      Colin Cross <ccross@google.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21 #ifndef _MACH_TEGRA_POWERGATE_H_
22 #define _MACH_TEGRA_POWERGATE_H_
23
24 #if defined(CONFIG_ARCH_TEGRA_2x_SOC) || defined(CONFIG_ARCH_TEGRA_3x_SOC)
25 #define TEGRA_POWERGATE_CPU0    0
26 #else
27 #define TEGRA_POWERGATE_CRAIL   0
28 #endif
29 #define TEGRA_POWERGATE_3D      1
30 #define TEGRA_POWERGATE_3D0     TEGRA_POWERGATE_3D
31 #define TEGRA_POWERGATE_VENC    2
32 #define TEGRA_POWERGATE_PCIE    3
33 #define TEGRA_POWERGATE_VDEC    4
34 #define TEGRA_POWERGATE_L2      5
35 #define TEGRA_POWERGATE_MPE     6
36 #define TEGRA_POWERGATE_HEG     7
37 #define TEGRA_POWERGATE_SATA    8
38 #define TEGRA_POWERGATE_CPU1    9
39 #define TEGRA_POWERGATE_CPU2    10
40 #define TEGRA_POWERGATE_CPU3    11
41 #define TEGRA_POWERGATE_CELP    12
42 #define TEGRA_POWERGATE_3D1     13
43 #if !defined(CONFIG_ARCH_TEGRA_2x_SOC) && !defined(CONFIG_ARCH_TEGRA_3x_SOC)
44 #define TEGRA_POWERGATE_CPU0    14
45 #endif
46 #define TEGRA_POWERGATE_C0NC    15
47 #define TEGRA_POWERGATE_C1NC    16
48 #define TEGRA_POWERGATE_DISA    18
49 #define TEGRA_POWERGATE_DISB    19
50 #define TEGRA_POWERGATE_XUSBA   20
51 #define TEGRA_POWERGATE_XUSBB   21
52 #define TEGRA_POWERGATE_XUSBC   22
53
54 #define TEGRA_POWERGATE_CPU     TEGRA_POWERGATE_CPU0
55
56 #if defined(CONFIG_ARCH_TEGRA_2x_SOC)
57 #define TEGRA_NUM_POWERGATE     7
58 #define TEGRA_CPU_POWERGATE_ID(cpu)     (TEGRA_POWERGATE_CPU)
59 #define TEGRA_IS_CPU_POWERGATE_ID(id)   ((id) == TEGRA_POWERGATE_CPU)
60 #else
61 #if defined(CONFIG_ARCH_TEGRA_3x_SOC)
62 #define TEGRA_NUM_POWERGATE     14
63 #else
64 #define TEGRA_NUM_POWERGATE     23
65 #endif
66 #define TEGRA_CPU_POWERGATE_ID(cpu)     ((cpu == 0) ? TEGRA_POWERGATE_CPU0 : \
67                                                 (cpu + TEGRA_POWERGATE_CPU1 - 1))
68 #define TEGRA_IS_CPU_POWERGATE_ID(id)  (((id) == TEGRA_POWERGATE_CPU0) || \
69                                         ((id) == TEGRA_POWERGATE_CPU1) || \
70                                         ((id) == TEGRA_POWERGATE_CPU2) || \
71                                         ((id) == TEGRA_POWERGATE_CPU3))
72 #endif
73
74 int  __init tegra_powergate_init(void);
75
76 int tegra_cpu_powergate_id(int cpuid);
77 bool tegra_powergate_is_powered(int id);
78 int tegra_powergate_power_on(int id);
79 int tegra_powergate_power_off(int id);
80 int tegra_powergate_mc_disable(int id);
81 int tegra_powergate_mc_enable(int id);
82 int tegra_powergate_mc_flush(int id);
83 int tegra_powergate_mc_flush_done(int id);
84 int tegra_powergate_remove_clamping(int id);
85 const char *tegra_powergate_get_name(int id);
86
87 /*
88  * Functions to powergate/un-powergate partitions.
89  * Handle clk management in the API's.
90  *
91  * tegra_powergate_partition_with_clk_off() can be called with
92  * clks ON. It disables all required clks.
93  *
94  * tegra_unpowergate_partition_with_clk_on() can be called with
95  * all required clks OFF. Returns with all clks ON.
96  *
97  * Warning: In general drivers should take care of the module
98  * clks and use tegra_powergate_partition() &
99  * tegra_unpowergate_partition() API's.
100  */
101 int tegra_powergate_partition_with_clk_off(int id);
102 int tegra_unpowergate_partition_with_clk_on(int id);
103
104 /*
105  * Functions to powergate un-powergate partitions.
106  * Drivers are responsible for clk enable-disable
107  *
108  * tegra_powergate_partition() should be called with all
109  * required clks OFF. Drivers should disable clks BEFORE
110  * calling this fucntion
111  *
112  * tegra_unpowergate_partition should be called with all
113  * required clks OFF. Returns with all clks OFF. Drivers
114  * should enable all clks AFTER this function
115  */
116 int tegra_powergate_partition(int id);
117 int tegra_unpowergate_partition(int id);
118
119 #endif /* _MACH_TEGRA_POWERGATE_H_ */