ARM: tegra: add gpu rail-gate framework for t124
[linux-3.10.git] / arch / arm / mach-tegra / include / mach / powergate.h
1 /*
2  * drivers/regulator/tegra-regulator.c
3  *
4  * Copyright (c) 2010 Google, Inc
5  * Copyright (C) 2011 NVIDIA Corporation.
6  *
7  * Author:
8  *      Colin Cross <ccross@google.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21 #ifndef _MACH_TEGRA_POWERGATE_H_
22 #define _MACH_TEGRA_POWERGATE_H_
23
24 #include <linux/init.h>
25
26 #if defined(CONFIG_ARCH_TEGRA_2x_SOC) || defined(CONFIG_ARCH_TEGRA_3x_SOC)
27 #define TEGRA_POWERGATE_CPU0    0
28 #else
29 #define TEGRA_POWERGATE_CRAIL   0
30 #endif
31 #define TEGRA_POWERGATE_3D      1
32 #define TEGRA_POWERGATE_3D0     TEGRA_POWERGATE_3D
33 #define TEGRA_POWERGATE_GPU     TEGRA_POWERGATE_3D
34 #define TEGRA_POWERGATE_VENC    2
35 #define TEGRA_POWERGATE_PCIE    3
36 #define TEGRA_POWERGATE_VDEC    4
37 #if defined(CONFIG_ARCH_TEGRA_14x_SOC)
38 #define TEGRA_POWERGATE_C0L2    5
39 #else
40 #define TEGRA_POWERGATE_L2      5
41 #endif
42 #define TEGRA_POWERGATE_MPE     6
43 #define TEGRA_POWERGATE_HEG     7
44 #define TEGRA_POWERGATE_SATA    8
45 #define TEGRA_POWERGATE_CPU1    9
46 #define TEGRA_POWERGATE_CPU2    10
47 #define TEGRA_POWERGATE_CPU3    11
48 #define TEGRA_POWERGATE_CELP    12
49 #define TEGRA_POWERGATE_3D1     13
50 #if !defined(CONFIG_ARCH_TEGRA_2x_SOC) && !defined(CONFIG_ARCH_TEGRA_3x_SOC)
51 #define TEGRA_POWERGATE_CPU0    14
52 #endif
53 #define TEGRA_POWERGATE_C0NC    15
54 #define TEGRA_POWERGATE_C1NC    16
55 #define TEGRA_POWERGATE_SOR     17
56 #define TEGRA_POWERGATE_DISA    18
57 #define TEGRA_POWERGATE_DISB    19
58 #define TEGRA_POWERGATE_XUSBA   20
59 #define TEGRA_POWERGATE_XUSBB   21
60 #define TEGRA_POWERGATE_XUSBC   22
61 #if defined(CONFIG_ARCH_TEGRA_14x_SOC) || defined(CONFIG_ARCH_TEGRA_12x_SOC)
62 #define TEGRA_POWERGATE_VIC     23
63 #define TEGRA_POWERGATE_IRAM    24
64 #endif
65
66 #define TEGRA_POWERGATE_CPU     TEGRA_POWERGATE_CPU0
67
68 #if defined(CONFIG_ARCH_TEGRA_2x_SOC)
69 #define TEGRA_NUM_POWERGATE     7
70 #define TEGRA_CPU_POWERGATE_ID(cpu)     (TEGRA_POWERGATE_CPU)
71 #define TEGRA_IS_CPU_POWERGATE_ID(id)   ((id) == TEGRA_POWERGATE_CPU)
72 #else
73 #if defined(CONFIG_ARCH_TEGRA_3x_SOC)
74 #define TEGRA_NUM_POWERGATE     14
75 #elif defined(CONFIG_ARCH_TEGRA_11x_SOC)
76 #define TEGRA_NUM_POWERGATE     23
77 #else
78 #define TEGRA_NUM_POWERGATE     25
79 #endif
80 #define TEGRA_CPU_POWERGATE_ID(cpu)     ((cpu == 0) ? TEGRA_POWERGATE_CPU0 : \
81                                                 (cpu + TEGRA_POWERGATE_CPU1 - 1))
82 #define TEGRA_IS_CPU_POWERGATE_ID(id)  (((id) == TEGRA_POWERGATE_CPU0) || \
83                                         ((id) == TEGRA_POWERGATE_CPU1) || \
84                                         ((id) == TEGRA_POWERGATE_CPU2) || \
85                                         ((id) == TEGRA_POWERGATE_CPU3))
86 #define TEGRA_IS_GPU_POWERGATE_ID(id)  ((id) == TEGRA_POWERGATE_GPU)
87 #endif
88
89 int  __init tegra_powergate_init(void);
90
91 int tegra_cpu_powergate_id(int cpuid);
92 bool tegra_powergate_is_powered(int id);
93 int tegra_powergate_power_on(int id);
94 int tegra_powergate_power_off(int id);
95 int tegra_powergate_mc_disable(int id);
96 int tegra_powergate_mc_enable(int id);
97 int tegra_powergate_mc_flush(int id);
98 int tegra_powergate_mc_flush_done(int id);
99 int tegra_powergate_remove_clamping(int id);
100 const char *tegra_powergate_get_name(int id);
101
102 /*
103  * Functions to powergate/un-powergate partitions.
104  * Handle clk management in the API's.
105  *
106  * tegra_powergate_partition_with_clk_off() can be called with
107  * clks ON. It disables all required clks.
108  *
109  * tegra_unpowergate_partition_with_clk_on() can be called with
110  * all required clks OFF. Returns with all clks ON.
111  *
112  * Warning: In general drivers should take care of the module
113  * clks and use tegra_powergate_partition() &
114  * tegra_unpowergate_partition() API's.
115  */
116 int tegra_powergate_partition_with_clk_off(int id);
117 int tegra_unpowergate_partition_with_clk_on(int id);
118
119 /*
120  * Functions to powergate un-powergate partitions.
121  * Drivers are responsible for clk enable-disable
122  *
123  * tegra_powergate_partition() should be called with all
124  * required clks OFF. Drivers should disable clks BEFORE
125  * calling this fucntion
126  *
127  * tegra_unpowergate_partition should be called with all
128  * required clks OFF. Returns with all clks OFF. Drivers
129  * should enable all clks AFTER this function
130  */
131 int tegra_powergate_partition(int id);
132 int tegra_unpowergate_partition(int id);
133
134 bool tegra_powergate_check_clamping(int id);
135 #endif /* _MACH_TEGRA_POWERGATE_H_ */