ARM: tegra: make device can run on UP
[linux-3.10.git] / arch / arm / mach-tegra / common.c
1 /*
2  * arch/arm/mach-tegra/common.c
3  *
4  * Copyright (C) 2010 Google, Inc.
5  *
6  * Author:
7  *      Colin Cross <ccross@android.com>
8  *
9  * This software is licensed under the terms of the GNU General Public
10  * License version 2, as published by the Free Software Foundation, and
11  * may be copied, distributed, and modified under those terms.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  */
19
20 #include <linux/init.h>
21 #include <linux/io.h>
22 #include <linux/clk.h>
23 #include <linux/delay.h>
24 #include <linux/of_irq.h>
25
26 #include <asm/hardware/cache-l2x0.h>
27 #include <asm/hardware/gic.h>
28
29 #include <mach/powergate.h>
30
31 #include "board.h"
32 #include "clock.h"
33 #include "common.h"
34 #include "fuse.h"
35 #include "iomap.h"
36 #include "pmc.h"
37 #include "apbio.h"
38 #include "sleep.h"
39 #include "pm.h"
40 #include "reset.h"
41
42 /*
43  * Storage for debug-macro.S's state.
44  *
45  * This must be in .data not .bss so that it gets initialized each time the
46  * kernel is loaded. The data is declared here rather than debug-macro.S so
47  * that multiple inclusions of debug-macro.S point at the same data.
48  */
49 u32 tegra_uart_config[4] = {
50         /* Debug UART initialization required */
51         1,
52         /* Debug UART physical address */
53         0,
54         /* Debug UART virtual address */
55         0,
56         /* Scratch space for debug macro */
57         0,
58 };
59
60 #ifdef CONFIG_OF
61 static const struct of_device_id tegra_dt_irq_match[] __initconst = {
62         { .compatible = "arm,cortex-a9-gic", .data = gic_of_init },
63         { }
64 };
65
66 void __init tegra_dt_init_irq(void)
67 {
68         tegra_init_irq();
69         of_irq_init(tegra_dt_irq_match);
70 }
71 #endif
72
73 void tegra_assert_system_reset(char mode, const char *cmd)
74 {
75         void __iomem *reset = IO_ADDRESS(TEGRA_PMC_BASE + 0);
76         u32 reg;
77
78         reg = readl_relaxed(reset);
79         reg |= 0x10;
80         writel_relaxed(reg, reset);
81 }
82
83 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
84 static __initdata struct tegra_clk_init_table tegra20_clk_init_table[] = {
85         /* name         parent          rate            enabled */
86         { "clk_m",      NULL,           0,              true },
87         { "pll_p",      "clk_m",        216000000,      true },
88         { "pll_p_out1", "pll_p",        28800000,       true },
89         { "pll_p_out2", "pll_p",        48000000,       true },
90         { "pll_p_out3", "pll_p",        72000000,       true },
91         { "pll_p_out4", "pll_p",        24000000,       true },
92         { "pll_c",      "clk_m",        600000000,      true },
93         { "pll_c_out1", "pll_c",        120000000,      true },
94         { "sclk",       "pll_c_out1",   120000000,      true },
95         { "hclk",       "sclk",         120000000,      true },
96         { "pclk",       "hclk",         60000000,       true },
97         { "csite",      NULL,           0,              true },
98         { "emc",        NULL,           0,              true },
99         { "cpu",        NULL,           0,              true },
100         { NULL,         NULL,           0,              0},
101 };
102 #endif
103
104 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
105 static __initdata struct tegra_clk_init_table tegra30_clk_init_table[] = {
106         /* name         parent          rate            enabled */
107         { "clk_m",      NULL,           0,              true },
108         { "pll_p",      "pll_ref",      408000000,      true },
109         { "pll_p_out1", "pll_p",        9600000,        true },
110         { "pll_p_out4", "pll_p",        102000000,      true },
111         { "sclk",       "pll_p_out4",   102000000,      true },
112         { "hclk",       "sclk",         102000000,      true },
113         { "pclk",       "hclk",         51000000,       true },
114         { "csite",      NULL,           0,              true },
115         { NULL,         NULL,           0,              0},
116 };
117 #endif
118
119
120 static void __init tegra_init_cache(void)
121 {
122 #ifdef CONFIG_CACHE_L2X0
123         int ret;
124         void __iomem *p = IO_ADDRESS(TEGRA_ARM_PERIF_BASE) + 0x3000;
125         u32 aux_ctrl, cache_type;
126
127         cache_type = readl(p + L2X0_CACHE_TYPE);
128         aux_ctrl = (cache_type & 0x700) << (17-8);
129         aux_ctrl |= 0x7C400001;
130
131         ret = l2x0_of_init(aux_ctrl, 0x8200c3fe);
132         if (!ret)
133                 l2x0_saved_regs_addr = virt_to_phys(&l2x0_saved_regs);
134 #endif
135
136 }
137
138 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
139 void __init tegra20_init_early(void)
140 {
141         tegra_cpu_reset_handler_init();
142         tegra_apb_io_init();
143         tegra_init_fuse();
144         tegra2_init_clocks();
145         tegra_clk_init_from_table(tegra20_clk_init_table);
146         tegra_init_cache();
147         tegra_pmc_init();
148         tegra_powergate_init();
149         tegra20_hotplug_init();
150 }
151 #endif
152 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
153 void __init tegra30_init_early(void)
154 {
155         tegra_cpu_reset_handler_init();
156         tegra_apb_io_init();
157         tegra_init_fuse();
158         tegra30_init_clocks();
159         tegra_clk_init_from_table(tegra30_clk_init_table);
160         tegra_init_cache();
161         tegra_pmc_init();
162         tegra_powergate_init();
163         tegra30_hotplug_init();
164 }
165 #endif
166
167 void __init tegra_init_late(void)
168 {
169         tegra_powergate_debugfs_init();
170 }