arm: tegra: macallan: create board file
[linux-3.10.git] / arch / arm / mach-tegra / board-macallan.h
1 /*
2  * arch/arm/mach-tegra/board-macallan.h
3  *
4  * Copyright (c) 2013, NVIDIA Corporation.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful, but WITHOUT
11  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13  * more details.
14  *
15  * You should have received a copy of the GNU General Public License along
16  * with this program; if not, write to the Free Software Foundation, Inc.,
17  * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
18  */
19
20 #ifndef _MACH_TEGRA_BOARD_MACALLAN_H
21 #define _MACH_TEGRA_BOARD_MACALLAN_H
22
23 #include <mach/irqs.h>
24 #include "gpio-names.h"
25
26 /* External peripheral act as gpio */
27 #define PALMAS_TEGRA_GPIO_BASE  TEGRA_NR_GPIOS
28
29 /* Audio-related GPIOs */
30 #define TEGRA_GPIO_CDC_IRQ              TEGRA_GPIO_PW3
31 #define TEGRA_GPIO_LDO1_EN              TEGRA_GPIO_PV3
32 #define TEGRA_GPIO_CODEC1_EN    TEGRA_GPIO_PP3
33 #define TEGRA_GPIO_CODEC2_EN    TEGRA_GPIO_PP1
34 #define TEGRA_GPIO_CODEC3_EN    TEGRA_GPIO_PV0
35
36 #define TEGRA_GPIO_SPKR_EN              -1
37 #define TEGRA_GPIO_HP_DET               TEGRA_GPIO_PR7
38 #define TEGRA_GPIO_INT_MIC_EN           TEGRA_GPIO_PK3
39 #define TEGRA_GPIO_EXT_MIC_EN           -1
40
41 /* External peripheral act as interrupt controller */
42 #define PALMAS_TEGRA_IRQ_BASE   TEGRA_NR_IRQS
43 #define PALMAS_TEGRA_IRQ_END    (PALMAS_TEGRA_IRQ_BASE + PALMAS_NUM_IRQ)
44
45 /* I2C related GPIOs */
46 #define TEGRA_GPIO_I2C1_SCL             TEGRA_GPIO_PC4
47 #define TEGRA_GPIO_I2C1_SDA             TEGRA_GPIO_PC5
48 #define TEGRA_GPIO_I2C2_SCL             TEGRA_GPIO_PT5
49 #define TEGRA_GPIO_I2C2_SDA             TEGRA_GPIO_PT6
50 #define TEGRA_GPIO_I2C3_SCL             TEGRA_GPIO_PBB1
51 #define TEGRA_GPIO_I2C3_SDA             TEGRA_GPIO_PBB2
52 #define TEGRA_GPIO_I2C4_SCL             TEGRA_GPIO_PV4
53 #define TEGRA_GPIO_I2C4_SDA             TEGRA_GPIO_PV5
54 #define TEGRA_GPIO_I2C5_SCL             TEGRA_GPIO_PZ6
55 #define TEGRA_GPIO_I2C5_SDA             TEGRA_GPIO_PZ7
56
57 /* Camera related GPIOs */
58 #define CAM_RSTN                        TEGRA_GPIO_PBB3
59 #define CAM_FLASH_STROBE                TEGRA_GPIO_PBB4
60 #define CAM1_POWER_DWN_GPIO             TEGRA_GPIO_PBB5
61 #define CAM2_POWER_DWN_GPIO             TEGRA_GPIO_PBB6
62 #define CAM_AF_PWDN                     TEGRA_GPIO_PBB7
63 #define CAM_GPIO1                       TEGRA_GPIO_PCC1
64 #define CAM_GPIO2                       TEGRA_GPIO_PCC2
65
66 /* Touchscreen definitions */
67 #define TOUCH_GPIO_IRQ_RAYDIUM_SPI      TEGRA_GPIO_PK2
68 #define TOUCH_GPIO_RST_RAYDIUM_SPI      TEGRA_GPIO_PK4
69
70 /* Invensense MPU Definitions */
71 #define MPU_GYRO_NAME           "mpu9150"
72 #define MPU_GYRO_IRQ_GPIO       TEGRA_GPIO_PR3
73 #define MPU_GYRO_ADDR           0x69
74 #define MPU_GYRO_BUS_NUM        0
75 #define MPU_GYRO_ORIENTATION    { -1, 0, 0, 0, 1, 0, 0, 0, -1 }
76 #define MPU_ACCEL_NAME          "kxtf9"
77 #define MPU_ACCEL_IRQ_GPIO      0 /* DISABLE ACCELIRQ:  TEGRA_GPIO_PJ2 */
78 #define MPU_ACCEL_ADDR          0x0F
79 #define MPU_ACCEL_BUS_NUM       0
80 #define MPU_ACCEL_ORIENTATION   { 0, 1, 0, -1, 0, 0, 0, 0, 1 }
81 #define MPU_COMPASS_NAME        "ak8975"
82 #define MPU_COMPASS_IRQ_GPIO    0
83 #define MPU_COMPASS_ADDR        0x0D
84 #define MPU_COMPASS_BUS_NUM     0
85 #define MPU_COMPASS_ORIENTATION { 0, 1, 0, -1, 0, 0, 0, 0, 1 }
86
87 /* Modem related GPIOs */
88 #define MODEM_EN                TEGRA_GPIO_PP2
89 #define MDM_RST                 TEGRA_GPIO_PP0
90 #define MDM_COLDBOOT            TEGRA_GPIO_PO5
91
92 int macallan_regulator_init(void);
93 int macallan_suspend_init(void);
94 int macallan_sdhci_init(void);
95 int macallan_pinmux_init(void);
96 int macallan_sensors_init(void);
97 int macallan_emc_init(void);
98 int macallan_edp_init(void);
99 int macallan_panel_init(void);
100 int roth_panel_init(void);
101 int macallan_kbc_init(void);
102 int macallan_pmon_init(void);
103 int macallan_soctherm_init(void);
104
105 extern struct tegra_sdhci_platform_data macallan_tegra_sdhci_platform_data0;
106
107 /* Baseband IDs */
108 enum tegra_bb_type {
109         TEGRA_BB_NEMO = 1,
110 };
111
112 #define UTMI1_PORT_OWNER_XUSB   0x1
113 #define UTMI2_PORT_OWNER_XUSB   0x2
114 #define HSIC1_PORT_OWNER_XUSB   0x4
115
116 #endif