arm: tegra: macallan: create board file
[linux-3.10.git] / arch / arm / mach-tegra / board-macallan-pinmux-t11x.h
1 /*
2  * arch/arm/mach-tegra/board-macallan-pinmux-t11x.h
3  *
4  * Copyright (c) 2013, NVIDIA Corporation.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful, but WITHOUT
11  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12  * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
13  * more details.
14  *
15  * You should have received a copy of the GNU General Public License along
16  * with this program; if not, write to the Free Software Foundation, Inc.,
17  * 51 Franklin Street, Fifth floor, Boston, MA  02110-1301, USA
18  */
19
20
21 /* DO NOT EDIT THIS FILE. THIS FILE IS GENERATED FROM MACALLAN_PINMUX.XLSM */
22
23
24 static __initdata struct tegra_pingroup_config macallan_pinmux_common[] = {
25
26         /* EXTPERIPH1 pinmux */
27         DEFAULT_PINMUX(CLK1_OUT,      EXTPERIPH1,  NORMAL,    NORMAL,   OUTPUT),
28
29         /* I2S0 pinmux */
30         DEFAULT_PINMUX(DAP1_DIN,      I2S0,        NORMAL,    NORMAL,   INPUT),
31         DEFAULT_PINMUX(DAP1_DOUT,     I2S0,        NORMAL,    NORMAL,   OUTPUT),
32         DEFAULT_PINMUX(DAP1_FS,       I2S0,        NORMAL,    NORMAL,   OUTPUT),
33         DEFAULT_PINMUX(DAP1_SCLK,     I2S0,        NORMAL,    NORMAL,   OUTPUT),
34
35         /* I2S1 pinmux */
36         DEFAULT_PINMUX(DAP2_DIN,      I2S1,        NORMAL,    NORMAL,   INPUT),
37         DEFAULT_PINMUX(DAP2_DOUT,     I2S1,        NORMAL,    NORMAL,   OUTPUT),
38         DEFAULT_PINMUX(DAP2_FS,       I2S1,        NORMAL,    NORMAL,   OUTPUT),
39         DEFAULT_PINMUX(DAP2_SCLK,     I2S1,        NORMAL,    NORMAL,   OUTPUT),
40
41         /* CLDVFS pinmux */
42         DEFAULT_PINMUX(DVFS_PWM,      CLDVFS,      NORMAL,    NORMAL,   OUTPUT),
43         DEFAULT_PINMUX(DVFS_CLK,      CLDVFS,      NORMAL,    NORMAL,   OUTPUT),
44
45         /* SPI1 pinmux */
46         DEFAULT_PINMUX(ULPI_CLK,      SPI1,        NORMAL,    NORMAL,   OUTPUT),
47         DEFAULT_PINMUX(ULPI_DIR,      SPI1,        NORMAL,    NORMAL,   INPUT),
48         DEFAULT_PINMUX(ULPI_NXT,      SPI1,        NORMAL,    NORMAL,   OUTPUT),
49         DEFAULT_PINMUX(ULPI_STP,      SPI1,        NORMAL,    NORMAL,   OUTPUT),
50
51         /* I2C3 pinmux */
52         I2C_PINMUX(CAM_I2C_SCL, I2C3, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
53         I2C_PINMUX(CAM_I2C_SDA, I2C3, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
54
55         /* VI_ALT3 pinmux */
56         VI_PINMUX(CAM_MCLK, VI_ALT3, NORMAL, NORMAL, OUTPUT, DISABLE, DISABLE),
57         VI_PINMUX(GPIO_PBB0, VI_ALT3, NORMAL, NORMAL, OUTPUT, DISABLE, DISABLE),
58
59         /* I2C2 pinmux */
60         I2C_PINMUX(GEN2_I2C_SCL, I2C2, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
61         I2C_PINMUX(GEN2_I2C_SDA, I2C2, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
62
63         /* UARTD pinmux */
64         DEFAULT_PINMUX(GMI_A16,       UARTD,       NORMAL,    NORMAL,   OUTPUT),
65         DEFAULT_PINMUX(GMI_A17,       UARTD,       NORMAL,    NORMAL,   INPUT),
66         DEFAULT_PINMUX(GMI_A18,       UARTD,       NORMAL,    NORMAL,   INPUT),
67         DEFAULT_PINMUX(GMI_A19,       UARTD,       NORMAL,    NORMAL,   OUTPUT),
68
69         /* SPI4 pinmux */
70         DEFAULT_PINMUX(GMI_AD5,       SPI4,        NORMAL,    NORMAL,   OUTPUT),
71         DEFAULT_PINMUX(GMI_AD6,       SPI4,        NORMAL,    NORMAL,   OUTPUT),
72         DEFAULT_PINMUX(GMI_AD7,       SPI4,        PULL_UP,   NORMAL,   INPUT),
73         DEFAULT_PINMUX(GMI_WR_N,      SPI4,        NORMAL,    NORMAL,   OUTPUT),
74
75         /* PWM1 pinmux */
76         DEFAULT_PINMUX(GMI_AD9,       PWM1,        NORMAL,    NORMAL,   OUTPUT),
77
78         /* SOC pinmux */
79         DEFAULT_PINMUX(GMI_CS1_N,     SOC,         PULL_UP,   NORMAL,   INPUT),
80         DEFAULT_PINMUX(GMI_OE_N,      SOC,         PULL_UP,   NORMAL,   INPUT),
81         DEFAULT_PINMUX(CLK_32K_OUT,   SOC,         PULL_UP,   NORMAL,   INPUT),
82
83         /* EXTPERIPH2 pinmux */
84         DEFAULT_PINMUX(CLK2_OUT,      EXTPERIPH2,  NORMAL,    NORMAL,   OUTPUT),
85
86         /* SDMMC1 pinmux */
87         DEFAULT_PINMUX(SDMMC1_CLK,    SDMMC1,      NORMAL,    NORMAL,   INPUT),
88         DEFAULT_PINMUX(SDMMC1_CMD,    SDMMC1,      PULL_UP,   NORMAL,   INPUT),
89         DEFAULT_PINMUX(SDMMC1_DAT0,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
90         DEFAULT_PINMUX(SDMMC1_DAT1,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
91         DEFAULT_PINMUX(SDMMC1_DAT2,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
92         DEFAULT_PINMUX(SDMMC1_DAT3,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
93
94         /* SDMMC3 pinmux */
95         DEFAULT_PINMUX(SDMMC3_CLK,    SDMMC3,      NORMAL,    NORMAL,   OUTPUT),
96         DEFAULT_PINMUX(SDMMC3_CMD,    SDMMC3,      PULL_UP,   NORMAL,   INPUT),
97         DEFAULT_PINMUX(SDMMC3_DAT0,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
98         DEFAULT_PINMUX(SDMMC3_DAT1,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
99         DEFAULT_PINMUX(SDMMC3_DAT2,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
100         DEFAULT_PINMUX(SDMMC3_DAT3,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
101         DEFAULT_PINMUX(SDMMC3_CLK_LB_OUT, SDMMC3,  PULL_UP,   NORMAL,   INPUT),
102         DEFAULT_PINMUX(SDMMC3_CLK_LB_IN, SDMMC3,   PULL_UP,   NORMAL,   INPUT),
103         DEFAULT_PINMUX(KB_COL4,       SDMMC3,      PULL_UP,   NORMAL,   INPUT),
104         DEFAULT_PINMUX(SDMMC3_CD_N,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
105
106         /* SDMMC4 pinmux */
107         DEFAULT_PINMUX(SDMMC4_CLK,    SDMMC4,      NORMAL,    NORMAL,   INPUT),
108         DEFAULT_PINMUX(SDMMC4_CMD,    SDMMC4,      PULL_UP,   NORMAL,   INPUT),
109         DEFAULT_PINMUX(SDMMC4_DAT0,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
110         DEFAULT_PINMUX(SDMMC4_DAT1,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
111         DEFAULT_PINMUX(SDMMC4_DAT2,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
112         DEFAULT_PINMUX(SDMMC4_DAT3,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
113         DEFAULT_PINMUX(SDMMC4_DAT4,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
114         DEFAULT_PINMUX(SDMMC4_DAT5,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
115         DEFAULT_PINMUX(SDMMC4_DAT6,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
116         DEFAULT_PINMUX(SDMMC4_DAT7,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
117
118         /* UARTA pinmux */
119         DEFAULT_PINMUX(KB_ROW10,      UARTA,       PULL_DOWN, NORMAL,   INPUT),
120         DEFAULT_PINMUX(KB_ROW9,       UARTA,       NORMAL,    NORMAL,   OUTPUT),
121
122         DEFAULT_PINMUX(KB_ROW6,       KBC,         PULL_DOWN, NORMAL,   INPUT),
123
124         /* I2CPWR pinmux */
125         I2C_PINMUX(PWR_I2C_SCL, I2CPWR, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
126         I2C_PINMUX(PWR_I2C_SDA, I2CPWR, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
127
128         /* SYSCLK pinmux */
129         DEFAULT_PINMUX(SYS_CLK_REQ,   SYSCLK,      NORMAL,    NORMAL,   OUTPUT),
130
131         /* RTCK pinmux */
132         DEFAULT_PINMUX(JTAG_RTCK,     RTCK,        NORMAL,    NORMAL,   INPUT),
133
134         /* CLK pinmux */
135         DEFAULT_PINMUX(CLK_32K_IN,    CLK,         NORMAL,    NORMAL,   INPUT),
136
137         /* PWRON pinmux */
138         DEFAULT_PINMUX(CORE_PWR_REQ,  PWRON,       NORMAL,    NORMAL,   OUTPUT),
139
140         /* CPU pinmux */
141         DEFAULT_PINMUX(CPU_PWR_REQ,   CPU,         NORMAL,    NORMAL,   OUTPUT),
142
143         /* PMI pinmux */
144         DEFAULT_PINMUX(PWR_INT_N,     PMI,         PULL_UP,   NORMAL,   INPUT),
145
146         /* RESET_OUT_N pinmux */
147         DEFAULT_PINMUX(RESET_OUT_N,   RESET_OUT_N, NORMAL,    NORMAL,   OUTPUT),
148
149         /* EXTPERIPH3 pinmux */
150         DEFAULT_PINMUX(CLK3_OUT,      EXTPERIPH3,  NORMAL,    NORMAL,   OUTPUT),
151
152         /* I2S3 pinmux */
153         DEFAULT_PINMUX(DAP4_DIN,      I2S3,        NORMAL,    NORMAL,   INPUT),
154         DEFAULT_PINMUX(DAP4_DOUT,     I2S3,        NORMAL,    NORMAL,   OUTPUT),
155         DEFAULT_PINMUX(DAP4_FS,       I2S3,        NORMAL,    NORMAL,   OUTPUT),
156         DEFAULT_PINMUX(DAP4_SCLK,     I2S3,        NORMAL,    NORMAL,   OUTPUT),
157
158         /* I2C1 pinmux */
159         I2C_PINMUX(GEN1_I2C_SCL, I2C1, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
160         I2C_PINMUX(GEN1_I2C_SDA, I2C1, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
161
162         /* UARTB pinmux */
163         DEFAULT_PINMUX(UART2_CTS_N,   UARTB,       PULL_UP,   NORMAL,   INPUT),
164         DEFAULT_PINMUX(UART2_RTS_N,   UARTB,       NORMAL,    NORMAL,   OUTPUT),
165
166         /* IRDA pinmux */
167         DEFAULT_PINMUX(UART2_RXD,     IRDA,        PULL_UP,   NORMAL,   INPUT),
168         DEFAULT_PINMUX(UART2_TXD,     IRDA,        NORMAL,    NORMAL,   OUTPUT),
169
170         /* UARTC pinmux */
171         DEFAULT_PINMUX(UART3_CTS_N,   UARTC,       PULL_UP,   NORMAL,   INPUT),
172         DEFAULT_PINMUX(UART3_RTS_N,   UARTC,       NORMAL,    NORMAL,   OUTPUT),
173         DEFAULT_PINMUX(UART3_RXD,     UARTC,       PULL_UP,   NORMAL,   INPUT),
174         DEFAULT_PINMUX(UART3_TXD,     UARTC,       NORMAL,    NORMAL,   OUTPUT),
175
176         /* CEC pinmux */
177         CEC_PINMUX(HDMI_CEC, CEC, NORMAL, NORMAL, INPUT, DISABLE, DISABLE),
178
179         /* I2C4 pinmux */
180         DDC_PINMUX(DDC_SCL, I2C4, NORMAL, NORMAL, INPUT, DISABLE, HIGH),
181         DDC_PINMUX(DDC_SDA, I2C4, NORMAL, NORMAL, INPUT, DISABLE, HIGH),
182
183         /* USB pinmux */
184         DEFAULT_PINMUX(USB_VBUS_EN0,  USB,         NORMAL,    NORMAL,   OUTPUT),
185
186         /* GPIO pinmux */
187         GPIO_PINMUX(GPIO_X4_AUD, NORMAL, NORMAL, OUTPUT, DISABLE),
188         GPIO_PINMUX(GPIO_X5_AUD, PULL_UP, NORMAL, INPUT, DISABLE),
189         GPIO_PINMUX(GPIO_X6_AUD, PULL_UP, NORMAL, INPUT, DISABLE),
190         GPIO_PINMUX(GPIO_X7_AUD, NORMAL, NORMAL, OUTPUT, DISABLE),
191         GPIO_PINMUX(GPIO_W2_AUD, PULL_UP, NORMAL, INPUT, DISABLE),
192         GPIO_PINMUX(GPIO_W3_AUD, PULL_UP, NORMAL, INPUT, DISABLE),
193         GPIO_PINMUX(GPIO_X1_AUD, PULL_UP, NORMAL, INPUT, DISABLE),
194         GPIO_PINMUX(GPIO_X3_AUD, PULL_UP, NORMAL, INPUT, DISABLE),
195         GPIO_PINMUX(DAP3_DIN, NORMAL, NORMAL, OUTPUT, DISABLE),
196         GPIO_PINMUX(DAP3_DOUT, NORMAL, NORMAL, OUTPUT, DISABLE),
197         GPIO_PINMUX(DAP3_FS, NORMAL, NORMAL, OUTPUT, DISABLE),
198         GPIO_PINMUX(DAP3_SCLK, NORMAL, NORMAL, OUTPUT, DISABLE),
199         GPIO_PINMUX(GPIO_PV0, PULL_UP, NORMAL, INPUT, DISABLE),
200         GPIO_PINMUX(GPIO_PV1, PULL_UP, NORMAL, INPUT, DISABLE),
201         GPIO_PINMUX(ULPI_DATA2, PULL_UP, NORMAL, INPUT, DISABLE),
202         GPIO_PINMUX(ULPI_DATA3, PULL_UP, NORMAL, INPUT, DISABLE),
203         GPIO_PINMUX(ULPI_DATA4, PULL_UP, NORMAL, INPUT, DISABLE),
204         GPIO_PINMUX(GPIO_PBB3, NORMAL, NORMAL, OUTPUT, DISABLE),
205         GPIO_PINMUX(GPIO_PBB4, NORMAL, NORMAL, OUTPUT, DISABLE),
206         GPIO_PINMUX(GPIO_PBB5, NORMAL, NORMAL, OUTPUT, DISABLE),
207         GPIO_PINMUX(GPIO_PBB6, NORMAL, NORMAL, OUTPUT, DISABLE),
208         GPIO_PINMUX(GPIO_PBB7, NORMAL, NORMAL, OUTPUT, DISABLE),
209         GPIO_PINMUX(GPIO_PCC1, PULL_DOWN, NORMAL, INPUT, DISABLE),
210         GPIO_PINMUX(GPIO_PCC2, PULL_DOWN, NORMAL, INPUT, DISABLE),
211         GPIO_PINMUX(GMI_AD0, NORMAL, NORMAL, OUTPUT, DISABLE),
212         GPIO_PINMUX(GMI_AD1, NORMAL, NORMAL, OUTPUT, DISABLE),
213         GPIO_PINMUX(GMI_AD10, NORMAL, NORMAL, OUTPUT, DISABLE),
214         GPIO_PINMUX(GMI_AD11, NORMAL, NORMAL, OUTPUT, DISABLE),
215         GPIO_PINMUX(GMI_AD12, PULL_UP, NORMAL, INPUT, DISABLE),
216         GPIO_PINMUX(GMI_AD13, NORMAL, NORMAL, OUTPUT, DISABLE),
217         GPIO_PINMUX(GMI_AD14, NORMAL, NORMAL, OUTPUT, DISABLE),
218         GPIO_PINMUX(GMI_AD2, NORMAL, NORMAL, INPUT, DISABLE),
219         GPIO_PINMUX(GMI_AD3, NORMAL, NORMAL, INPUT, DISABLE),
220         GPIO_PINMUX(GMI_AD8, NORMAL, NORMAL, OUTPUT, DISABLE),
221         GPIO_PINMUX(GMI_ADV_N, PULL_UP, NORMAL, INPUT, DISABLE),
222         GPIO_PINMUX(GMI_CLK, NORMAL, NORMAL, OUTPUT, DISABLE),
223         GPIO_PINMUX(GMI_CS0_N, PULL_UP, NORMAL, INPUT, DISABLE),
224         GPIO_PINMUX(GMI_CS2_N, PULL_UP, NORMAL, INPUT, DISABLE),
225         GPIO_PINMUX(GMI_CS3_N, NORMAL, NORMAL, OUTPUT, DISABLE),
226         GPIO_PINMUX(GMI_CS4_N, PULL_UP, NORMAL, INPUT, DISABLE),
227         GPIO_PINMUX(GMI_CS7_N, PULL_UP, NORMAL, INPUT, DISABLE),
228         GPIO_PINMUX(GMI_DQS_P, PULL_UP, NORMAL, INPUT, DISABLE),
229         GPIO_PINMUX(GMI_IORDY, PULL_UP, NORMAL, INPUT, DISABLE),
230         GPIO_PINMUX(GMI_RST_N, NORMAL, NORMAL, OUTPUT, DISABLE),
231         GPIO_PINMUX(GMI_WAIT, NORMAL, NORMAL, OUTPUT, DISABLE),
232         GPIO_PINMUX(GMI_WP_N, PULL_UP, NORMAL, INPUT, DISABLE),
233         GPIO_PINMUX(CLK2_REQ, NORMAL, NORMAL, OUTPUT, DISABLE),
234         GPIO_PINMUX(SDMMC1_WP_N, NORMAL, NORMAL, OUTPUT, DISABLE),
235         GPIO_PINMUX(KB_COL0, PULL_UP, NORMAL, INPUT, DISABLE),
236         GPIO_PINMUX(KB_COL1, PULL_UP, NORMAL, INPUT, DISABLE),
237         GPIO_PINMUX(KB_COL2, PULL_UP, NORMAL, INPUT, DISABLE),
238         GPIO_PINMUX(KB_COL3, NORMAL, NORMAL, OUTPUT, DISABLE),
239         GPIO_PINMUX(KB_COL5, PULL_DOWN, NORMAL, INPUT, DISABLE),
240         GPIO_PINMUX(KB_COL6, NORMAL, NORMAL, OUTPUT, DISABLE),
241         GPIO_PINMUX(KB_COL7, NORMAL, NORMAL, OUTPUT, DISABLE),
242         GPIO_PINMUX(KB_ROW0, PULL_UP, NORMAL, INPUT, DISABLE),
243         GPIO_PINMUX(KB_ROW1, PULL_UP, NORMAL, INPUT, DISABLE),
244         GPIO_PINMUX(KB_ROW2, PULL_UP, NORMAL, INPUT, DISABLE),
245         GPIO_PINMUX(KB_ROW3, PULL_UP, NORMAL, INPUT, DISABLE),
246         GPIO_PINMUX(KB_ROW4, PULL_UP, NORMAL, INPUT, DISABLE),
247         GPIO_PINMUX(KB_ROW5, NORMAL, NORMAL, OUTPUT, DISABLE),
248         GPIO_PINMUX(KB_ROW7, PULL_UP, NORMAL, INPUT, DISABLE),
249         GPIO_PINMUX(KB_ROW8, PULL_UP, NORMAL, INPUT, DISABLE),
250         GPIO_PINMUX(CLK3_REQ, NORMAL, NORMAL, OUTPUT, DISABLE),
251         GPIO_PINMUX(GPIO_PU0, NORMAL, NORMAL, OUTPUT, DISABLE),
252         GPIO_PINMUX(GPIO_PU1, PULL_UP, NORMAL, INPUT, DISABLE),
253         GPIO_PINMUX(GPIO_PU2, PULL_UP, NORMAL, INPUT, DISABLE),
254         GPIO_PINMUX(GPIO_PU3, NORMAL, NORMAL, OUTPUT, DISABLE),
255         GPIO_PINMUX(GPIO_PU4, NORMAL, NORMAL, OUTPUT, DISABLE),
256         GPIO_PINMUX(GPIO_PU5, PULL_UP, NORMAL, INPUT, DISABLE),
257         GPIO_PINMUX(GPIO_PU6, NORMAL, NORMAL, INPUT, DISABLE),
258         GPIO_PINMUX(HDMI_INT, PULL_DOWN, NORMAL, INPUT, DEFAULT),
259         GPIO_PINMUX(SPDIF_IN, NORMAL, NORMAL, OUTPUT, DISABLE),
260 };
261
262 static __initdata struct tegra_pingroup_config unused_pins_lowpower[] = {
263         UNUSED_PINMUX(CLK1_REQ),
264         UNUSED_PINMUX(ULPI_DATA0),
265         UNUSED_PINMUX(ULPI_DATA1),
266         UNUSED_PINMUX(ULPI_DATA5),
267         UNUSED_PINMUX(ULPI_DATA6),
268         UNUSED_PINMUX(ULPI_DATA7),
269         UNUSED_PINMUX(GMI_AD15),
270         UNUSED_PINMUX(GMI_AD4),
271         UNUSED_PINMUX(GMI_CS6_N),
272         UNUSED_PINMUX(OWR),
273         UNUSED_PINMUX(SPDIF_OUT),
274         UNUSED_PINMUX(USB_VBUS_EN1),
275 };
276
277 static struct gpio_init_pin_info init_gpio_mode_macallan_common[] = {
278         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX4, false, 0),
279         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX5, true, 0),
280         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX6, true, 0),
281         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX7, false, 0),
282         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PW2, true, 0),
283         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PW3, true, 0),
284         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX1, true, 0),
285         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX3, true, 0),
286         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PP1, false, 0),
287         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PP2, false, 0),
288         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PP0, false, 0),
289         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PP3, false, 0),
290         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PV0, true, 0),
291         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PV1, true, 0),
292         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PO3, true, 0),
293         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PO4, true, 0),
294         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PO5, true, 0),
295         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PBB3, false, 0),
296         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PBB4, false, 0),
297         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PBB5, false, 0),
298         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PBB6, false, 0),
299         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PBB7, false, 0),
300         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PCC1, true, 0),
301         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PCC2, true, 0),
302         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG0, false, 0),
303         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG1, false, 0),
304         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH2, false, 0),
305         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH3, false, 0),
306         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH4, true, 0),
307         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH5, false, 0),
308         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH6, false, 0),
309         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG2, true, 0),
310         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG3, true, 0),
311         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH0, false, 0),
312         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK0, true, 0),
313         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK1, false, 0),
314         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PJ0, true, 0),
315         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK3, true, 0),
316         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK4, false, 0),
317         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK2, true, 0),
318         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI6, true, 0),
319         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PJ3, true, 0),
320         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI5, true, 0),
321         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI4, false, 0),
322         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI7, false, 0),
323         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PC7, true, 0),
324         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PCC5, false, 0),
325         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PV3, false, 0),
326         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ0, true, 0),
327         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ1, true, 0),
328         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ2, true, 0),
329         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ3, false, 0),
330         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ5, true, 0),
331         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ6, false, 0),
332         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ7, false, 0),
333         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR0, true, 0),
334         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR1, true, 0),
335         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR2, true, 0),
336         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR3, true, 0),
337         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR4, true, 0),
338         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR5, false, 0),
339         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR7, true, 0),
340         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PS0, true, 0),
341         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PEE1, false, 0),
342         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU0, false, 0),
343         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU1, true, 0),
344         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU2, true, 0),
345         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU3, false, 0),
346         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU4, false, 0),
347         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU5, true, 0),
348         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU6, true, 0),
349         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PN7, true, 0),
350         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK6, false, 0),
351 };