ARM: tegra: Use <linux/clk/tegra.h> instead of <mach/clk.h>
[linux-3.10.git] / arch / arm / mach-tegra / board-common.c
1 /*
2  * board-common.c: Implement function which is common across
3  * different boards.
4  *
5  * Copyright (c) 2011-2013, NVIDIA CORPORATION.  All rights reserved.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful, but WITHOUT
13  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
14  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
15  * more details.
16  *
17  * You should have received a copy of the GNU General Public License along
18  * with this program; if not, write to the Free Software Foundation, Inc.,
19  * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
20  */
21
22 #include <linux/clk.h>
23 #include <linux/serial_8250.h>
24 #include <linux/clk/tegra.h>
25
26 #include <mach/edp.h>
27
28 #include "board.h"
29 #include "board-common.h"
30 #include "devices.h"
31 #include "clock.h"
32 #include "dvfs.h"
33
34 extern unsigned long  debug_uart_port_base;
35 extern struct clk *debug_uart_clk;
36
37 struct platform_device *uart_console_debug_device = NULL;
38
39 struct platform_device vibrator_device = {
40         .name = "tegra-vibrator",
41         .id = -1,
42 };
43
44 int tegra_vibrator_init(void)
45 {
46         return platform_device_register(&vibrator_device);
47 }
48
49 int uart_console_debug_init(int default_debug_port)
50 {
51         int debug_port_id;
52
53         debug_port_id = get_tegra_uart_debug_port_id();
54         if (debug_port_id < 0)
55                 debug_port_id = default_debug_port;
56
57         if (debug_port_id < 0) {
58                 pr_warn("No debug console channel\n");
59                 return -EINVAL;
60         }
61
62         switch (debug_port_id) {
63         case 0:
64                 /* UARTA is the debug port. */
65                 pr_info("Selecting UARTA as the debug console\n");
66                 debug_uart_clk = clk_get_sys("serial8250.0", "uarta");
67                 debug_uart_port_base = ((struct plat_serial8250_port *)(
68                         debug_uarta_device.dev.platform_data))->mapbase;
69                 uart_console_debug_device = &debug_uarta_device;
70                 break;
71
72         case 1:
73                 /* UARTB is the debug port. */
74                 pr_info("Selecting UARTB as the debug console\n");
75                 debug_uart_clk =  clk_get_sys("serial8250.1", "uartb");
76                 debug_uart_port_base = ((struct plat_serial8250_port *)(
77                         debug_uartb_device.dev.platform_data))->mapbase;
78                 uart_console_debug_device = &debug_uartb_device;
79                 break;
80
81         case 2:
82                 /* UARTC is the debug port. */
83                 pr_info("Selecting UARTC as the debug console\n");
84                 debug_uart_clk =  clk_get_sys("serial8250.2", "uartc");
85                 debug_uart_port_base = ((struct plat_serial8250_port *)(
86                         debug_uartc_device.dev.platform_data))->mapbase;
87                 uart_console_debug_device = &debug_uartc_device;
88                 break;
89
90         case 3:
91                 /* UARTD is the debug port. */
92                 pr_info("Selecting UARTD as the debug console\n");
93                 debug_uart_clk =  clk_get_sys("serial8250.3", "uartd");
94                 debug_uart_port_base = ((struct plat_serial8250_port *)(
95                         debug_uartd_device.dev.platform_data))->mapbase;
96                 uart_console_debug_device = &debug_uartd_device;
97                 break;
98
99 #if !defined(CONFIG_ARCH_TEGRA_2x_SOC)
100         case 4:
101                 /* UARTE is the debug port. */
102                 pr_info("Selecting UARTE as the debug console\n");
103                 debug_uart_clk =  clk_get_sys("serial8250.4", "uarte");
104                 debug_uart_port_base = ((struct plat_serial8250_port *)(
105                         debug_uarte_device.dev.platform_data))->mapbase;
106                 uart_console_debug_device = &debug_uarte_device;
107                 break;
108 #endif
109
110         default:
111                 pr_info("The debug console id %d is invalid, Assuming UARTA", debug_port_id);
112                 debug_uart_clk = clk_get_sys("serial8250.0", "uarta");
113                 debug_uart_port_base = ((struct plat_serial8250_port *)(
114                         debug_uarta_device.dev.platform_data))->mapbase;
115                 uart_console_debug_device = &debug_uarta_device;
116                 break;
117         }
118
119         if (!IS_ERR_OR_NULL(debug_uart_clk)) {
120                 struct clk *c;
121 #ifndef CONFIG_COMMON_CLK
122                 pr_info("The debug console clock name is %s\n",
123                                                 debug_uart_clk->name);
124 #endif
125                 c = tegra_get_clock_by_name("pll_p");
126                 if (IS_ERR_OR_NULL(c))
127                         pr_err("Not getting the parent clock pll_p\n");
128                 else
129                         clk_set_parent(debug_uart_clk, c);
130
131                 tegra_clk_prepare_enable(debug_uart_clk);
132                 clk_set_rate(debug_uart_clk, clk_get_rate(c));
133         } else {
134                 pr_err("Not getting the clock for debug consolei %d\n",
135                         debug_port_id);
136         }
137         return debug_port_id;
138 }
139
140 static void tegra_add_trip_points(struct thermal_trip_info *trips,
141                                 int *num_trips,
142                                 struct tegra_cooling_device *cdev_data)
143 {
144         int i;
145         struct thermal_trip_info *trip_state;
146
147         if (!trips || !num_trips || !cdev_data)
148                 return;
149
150         if (*num_trips + cdev_data->trip_temperatures_num > THERMAL_MAX_TRIPS) {
151                 WARN(1, "%s: cooling device %s has too many trips\n",
152                      __func__, cdev_data->cdev_type);
153                 return;
154         }
155
156         for (i = 0; i < cdev_data->trip_temperatures_num; i++) {
157                 trip_state = &trips[*num_trips];
158
159                 trip_state->cdev_type = cdev_data->cdev_type;
160                 trip_state->trip_temp = cdev_data->trip_temperatures[i] * 1000;
161                 trip_state->trip_type = THERMAL_TRIP_ACTIVE;
162                 trip_state->upper = trip_state->lower = i + 1;
163                 trip_state->hysteresis = 1000;
164
165                 (*num_trips)++;
166         }
167 }
168
169 void tegra_add_cdev_trips(struct thermal_trip_info *trips, int *num_trips)
170 {
171         tegra_add_trip_points(trips, num_trips, tegra_dvfs_get_cpu_vmin_cdev());
172         tegra_add_trip_points(trips, num_trips,
173                               tegra_dvfs_get_core_vmin_cdev());
174 }
175
176 void tegra_add_tj_trips(struct thermal_trip_info *trips, int *num_trips)
177 {
178         tegra_add_trip_points(trips, num_trips, tegra_dvfs_get_cpu_vmax_cdev());
179         tegra_add_trip_points(trips, num_trips, tegra_core_edp_get_cdev());
180 }
181
182 #if defined(CONFIG_ARCH_TEGRA_11x_SOC)
183 void tegra_add_vc_trips(struct thermal_trip_info *trips, int *num_trips)
184 {
185 #ifdef CONFIG_CPU_FREQ
186         tegra_add_trip_points(trips, num_trips, tegra_vc_get_cdev());
187 #endif
188 }
189 #endif