287f32f1423af86ec5388c03f11b3593de72d644
[linux-3.10.git] / arch / arm / mach-tegra / board-ardbeg.h
1 /*
2  * arch/arm/mach-tegra/board-ardbeg.h
3  *
4  * Copyright (c) 2013, NVIDIA Corporation. All rights reserved.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful, but WITHOUT
11  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13  * more details.
14  *
15  * You should have received a copy of the GNU General Public License along
16  * with this program; if not, write to the Free Software Foundation, Inc.,
17  * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
18  */
19
20 #ifndef _MACH_TEGRA_BOARD_ARDBEG_H
21 #define _MACH_TEGRA_BOARD_ARDBEG_H
22
23 #include <linux/mfd/as3722-reg.h>
24 #include <mach/gpio-tegra.h>
25 #include <mach/irqs.h>
26 #include "gpio-names.h"
27
28 int ardbeg_pinmux_init(void);
29 int ardbeg_edp_init(void);
30 int ardbeg_emc_init(void);
31 int ardbeg_panel_init(void);
32 int ardbeg_kbc_init(void);
33 int ardbeg_sdhci_init(void);
34 int ardbeg_sensors_init(void);
35 int ardbeg_regulator_init(void);
36 int ardbeg_suspend_init(void);
37 int ardbeg_pmon_init(void);
38 int ardbeg_rail_alignment_init(void);
39 int ardbeg_soctherm_init(void);
40
41 /* Invensense MPU Definitions */
42 #define MPU_GYRO_NAME           "mpu9250"
43 #define MPU_GYRO_IRQ_GPIO       TEGRA_GPIO_PS0
44 #define MPU_GYRO_ADDR           0x69
45 #define MPU_GYRO_BUS_NUM        0
46 #define MPU_GYRO_ORIENTATION    MTMAT_TOP_CCW_0
47 #define MPU_COMPASS_NAME        "ak8975"
48 #define MPU_COMPASS_ADDR        0x0C
49 #define MPU_COMPASS_ADDR_TN8    0x0D
50 #define MPU_COMPASS_ORIENTATION MTMAT_BOT_CCW_270
51 #define MPU_BMP_NAME            "bmp280"
52 #define MPU_BMP_ADDR            0x77
53
54 /* PCA954x I2C bus expander bus addresses */
55 #define PCA954x_I2C_BUS_BASE    6
56 #define PCA954x_I2C_BUS0        (PCA954x_I2C_BUS_BASE + 0)
57 #define PCA954x_I2C_BUS1        (PCA954x_I2C_BUS_BASE + 1)
58 #define PCA954x_I2C_BUS2        (PCA954x_I2C_BUS_BASE + 2)
59 #define PCA954x_I2C_BUS3        (PCA954x_I2C_BUS_BASE + 3)
60
61
62 #define PALMAS_TEGRA_GPIO_BASE  TEGRA_NR_GPIOS
63 #define PALMAS_TEGRA_IRQ_BASE   TEGRA_NR_IRQS
64 #define AS3722_GPIO_BASE        TEGRA_NR_GPIOS
65 #define AS3722_GPIO_END (AS3722_GPIO_BASE + AS3722_NUM_GPIO)
66
67 /* PMU_TCA6416 GPIOs */
68 #define PMU_TCA6416_GPIO_BASE   (AS3722_GPIO_END)
69 #define PMU_TCA6416_GPIO(x)     (PMU_TCA6416_GPIO_BASE + x)
70 #define PMU_TCA6416_NR_GPIOS    18
71 /* External peripheral act as interrupt controller */
72 /* AS3720 IRQs */
73 #define AS3722_IRQ_BASE         TEGRA_NR_IRQS
74
75 #define CAM_RSTN TEGRA_GPIO_PBB3
76 #define CAM_FLASH_STROBE TEGRA_GPIO_PBB4
77 #define CAM2_PWDN TEGRA_GPIO_PBB6
78 #define CAM1_PWDN TEGRA_GPIO_PBB5
79 #define CAM_AF_PWDN TEGRA_GPIO_PBB7
80
81 /* Modem related GPIOs */
82 #define MODEM_EN                TEGRA_GPIO_PS4
83 #define MDM_RST                 TEGRA_GPIO_PS3
84 #define MDM_COLDBOOT            TEGRA_GPIO_PO5
85
86 /* Baseband IDs */
87 enum tegra_bb_type {
88         TEGRA_BB_BRUCE = 1,
89         TEGRA_BB_HSIC_HUB = 6,
90 };
91
92 #define UTMI1_PORT_OWNER_XUSB   0x1
93 #define UTMI2_PORT_OWNER_XUSB   0x2
94 #define HSIC1_PORT_OWNER_XUSB   0x4
95 #define HSIC2_PORT_OWNER_XUSB   0x8
96
97 /* Touchscreen definitions */
98 #define TOUCH_GPIO_IRQ_RAYDIUM_SPI      TEGRA_GPIO_PK2
99 #define TOUCH_GPIO_RST_RAYDIUM_SPI      TEGRA_GPIO_PK4
100 #define TOUCH_SPI_ID                    0       /*SPI 1 on ardbeg_interposer*/
101 #define TOUCH_SPI_CS                    0       /*CS  0 on ardbeg_interposer*/
102
103 /* Audio-related GPIOs */
104 /*Same GPIO's used for T114(Interposer) and T124*/
105 /*Below GPIO's are same for Laguna and Ardbeg*/
106 #define TEGRA_GPIO_CDC_IRQ      TEGRA_GPIO_PH4
107 #define TEGRA_GPIO_HP_DET               TEGRA_GPIO_PR7
108 /*LDO_EN signal is required only for RT5639 and not for RT5645,
109 on Laguna the LDO_EN signal comes from a GPIO expander and
110 this is exposed as a fixed regulator directly handeled from
111 machine driver of rt5639 and for ardebeg we use the below tegra
112 GPIO, also the GPIO is same for T114 interposer and T124*/
113 #define TEGRA_GPIO_LDO_EN       TEGRA_GPIO_PR2
114
115 /*GPIOs used by board panel file */
116 #define DSI_PANEL_RST_GPIO      TEGRA_GPIO_PH3
117 #define DSI_PANEL_BL_PWM_GPIO   TEGRA_GPIO_PH1
118
119 /* HDMI Hotplug detection pin */
120 #define ardbeg_hdmi_hpd TEGRA_GPIO_PN7
121
122 /* I2C related GPIOs */
123 /* Same for interposer and t124 */
124 #define TEGRA_GPIO_I2C1_SCL     TEGRA_GPIO_PC4
125 #define TEGRA_GPIO_I2C1_SDA     TEGRA_GPIO_PC5
126 #define TEGRA_GPIO_I2C2_SCL     TEGRA_GPIO_PT5
127 #define TEGRA_GPIO_I2C2_SDA     TEGRA_GPIO_PT6
128 #define TEGRA_GPIO_I2C3_SCL     TEGRA_GPIO_PBB1
129 #define TEGRA_GPIO_I2C3_SDA     TEGRA_GPIO_PBB2
130 #define TEGRA_GPIO_I2C4_SCL     TEGRA_GPIO_PV4
131 #define TEGRA_GPIO_I2C4_SDA     TEGRA_GPIO_PV5
132 #define TEGRA_GPIO_I2C5_SCL     TEGRA_GPIO_PZ6
133 #define TEGRA_GPIO_I2C5_SDA     TEGRA_GPIO_PZ7
134
135 /* Laguna specific */
136
137 int laguna_pinmux_init(void);
138 int laguna_regulator_init(void);
139 int laguna_pm358_pmon_init(void);
140
141 /* AUO Display related GPIO */
142 #define DSI_PANEL_RST_GPIO      TEGRA_GPIO_PH3 /* GMI_AD11 */
143 #define LCD_RST_L               TEGRA_GPIO_PH5 /* GMI_AD13 */
144 #define LCD_LR                  TEGRA_GPIO_PH6 /* GMI_AD14 */
145 #define LCD_TE                  TEGRA_GPIO_PI4 /* GMI_RST_N */
146 #define DSI_PANEL_BL_PWM        TEGRA_GPIO_PH1 /*GMI_AD9 */
147 #define en_vdd_bl       TEGRA_GPIO_PP2 /* DAP3_DOUT */
148 #define lvds_en         TEGRA_GPIO_PI0 /* GMI_WR_N */
149 #define refclk_en       TEGRA_GPIO_PG4 /* GMI_AD4 */
150
151 /* HID keyboard and trackpad irq same for interposer and t124 */
152 #define I2C_KB_IRQ      TEGRA_GPIO_PC7
153 #define I2C_TP_IRQ      TEGRA_GPIO_PW3
154
155 /* TN8 specific */
156
157 int tn8_regulator_init(void);
158 int tn8_fixed_regulator_init(void);
159
160 #endif