ARM: tegra11: clock: Combine DFLL usage controls
[linux-3.10.git] / arch / arm / kernel / devtree.c
1 /*
2  *  linux/arch/arm/kernel/devtree.c
3  *
4  *  Copyright (C) 2009 Canonical Ltd. <jeremy.kerr@canonical.com>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  */
10
11 #include <linux/init.h>
12 #include <linux/export.h>
13 #include <linux/errno.h>
14 #include <linux/types.h>
15 #include <linux/bootmem.h>
16 #include <linux/memblock.h>
17 #include <linux/of.h>
18 #include <linux/of_fdt.h>
19 #include <linux/of_irq.h>
20 #include <linux/of_platform.h>
21
22 #include <asm/cputype.h>
23 #include <asm/system_info.h>
24 #include <asm/setup.h>
25 #include <asm/page.h>
26 #include <asm/smp_plat.h>
27 #include <asm/mach/arch.h>
28 #include <asm/mach-types.h>
29
30 void __init early_init_dt_add_memory_arch(u64 base, u64 size)
31 {
32         arm_add_memory(base, size);
33 }
34
35 void * __init early_init_dt_alloc_memory_arch(u64 size, u64 align)
36 {
37         return alloc_bootmem_align(size, align);
38 }
39
40 void __init arm_dt_memblock_reserve(void)
41 {
42         u64 *reserve_map, base, size;
43
44         if (!initial_boot_params)
45                 return;
46
47         /* Reserve the dtb region */
48         memblock_reserve(virt_to_phys(initial_boot_params),
49                          be32_to_cpu(initial_boot_params->totalsize));
50
51         /*
52          * Process the reserve map.  This will probably overlap the initrd
53          * and dtb locations which are already reserved, but overlaping
54          * doesn't hurt anything
55          */
56         reserve_map = ((void*)initial_boot_params) +
57                         be32_to_cpu(initial_boot_params->off_mem_rsvmap);
58         while (1) {
59                 base = be64_to_cpup(reserve_map++);
60                 size = be64_to_cpup(reserve_map++);
61                 if (!size)
62                         break;
63                 memblock_reserve(base, size);
64         }
65 }
66
67 /*
68  * arm_dt_init_cpu_maps - Function retrieves cpu nodes from the device tree
69  * and builds the cpu logical map array containing MPIDR values related to
70  * logical cpus
71  *
72  * Updates the cpu possible mask with the number of parsed cpu nodes
73  */
74 void __init arm_dt_init_cpu_maps(void)
75 {
76         /*
77          * Temp logical map is initialized with UINT_MAX values that are
78          * considered invalid logical map entries since the logical map must
79          * contain a list of MPIDR[23:0] values where MPIDR[31:24] must
80          * read as 0.
81          */
82         struct device_node *cpu, *cpus;
83         u32 i, j, cpuidx = 1;
84         u32 mpidr = is_smp() ? read_cpuid_mpidr() & MPIDR_HWID_BITMASK : 0;
85
86         u32 tmp_map[NR_CPUS] = { [0 ... NR_CPUS-1] = MPIDR_INVALID };
87         bool bootcpu_valid = false;
88         cpus = of_find_node_by_path("/cpus");
89
90         if (!cpus)
91                 return;
92
93         for_each_child_of_node(cpus, cpu) {
94                 u32 hwid;
95
96                 if (of_node_cmp(cpu->type, "cpu"))
97                         continue;
98
99                 pr_debug(" * %s...\n", cpu->full_name);
100                 /*
101                  * A device tree containing CPU nodes with missing "reg"
102                  * properties is considered invalid to build the
103                  * cpu_logical_map.
104                  */
105                 if (of_property_read_u32(cpu, "reg", &hwid)) {
106                         pr_debug(" * %s missing reg property\n",
107                                      cpu->full_name);
108                         return;
109                 }
110
111                 /*
112                  * 8 MSBs must be set to 0 in the DT since the reg property
113                  * defines the MPIDR[23:0].
114                  */
115                 if (hwid & ~MPIDR_HWID_BITMASK)
116                         return;
117
118                 /*
119                  * Duplicate MPIDRs are a recipe for disaster.
120                  * Scan all initialized entries and check for
121                  * duplicates. If any is found just bail out.
122                  * temp values were initialized to UINT_MAX
123                  * to avoid matching valid MPIDR[23:0] values.
124                  */
125                 for (j = 0; j < cpuidx; j++)
126                         if (WARN(tmp_map[j] == hwid, "Duplicate /cpu reg "
127                                                      "properties in the DT\n"))
128                                 return;
129
130                 /*
131                  * Build a stashed array of MPIDR values. Numbering scheme
132                  * requires that if detected the boot CPU must be assigned
133                  * logical id 0. Other CPUs get sequential indexes starting
134                  * from 1. If a CPU node with a reg property matching the
135                  * boot CPU MPIDR is detected, this is recorded so that the
136                  * logical map built from DT is validated and can be used
137                  * to override the map created in smp_setup_processor_id().
138                  */
139                 if (hwid == mpidr) {
140                         i = 0;
141                         bootcpu_valid = true;
142                 } else {
143                         i = cpuidx++;
144                 }
145
146                 if (WARN(cpuidx > nr_cpu_ids, "DT /cpu %u nodes greater than "
147                                                "max cores %u, capping them\n",
148                                                cpuidx, nr_cpu_ids)) {
149                         cpuidx = nr_cpu_ids;
150                         break;
151                 }
152
153                 tmp_map[i] = hwid;
154         }
155
156         if (!bootcpu_valid) {
157                 pr_warn("DT missing boot CPU MPIDR[23:0], fall back to default cpu_logical_map\n");
158                 return;
159         }
160
161         /*
162          * Since the boot CPU node contains proper data, and all nodes have
163          * a reg property, the DT CPU list can be considered valid and the
164          * logical map created in smp_setup_processor_id() can be overridden
165          */
166         for (i = 0; i < cpuidx; i++) {
167                 set_cpu_possible(i, true);
168                 cpu_logical_map(i) = tmp_map[i];
169                 pr_debug("cpu logical map 0x%x\n", cpu_logical_map(i));
170         }
171 }
172
173 /**
174  * setup_machine_fdt - Machine setup when an dtb was passed to the kernel
175  * @dt_phys: physical address of dt blob
176  *
177  * If a dtb was passed to the kernel in r2, then use it to choose the
178  * correct machine_desc and to setup the system.
179  */
180 struct machine_desc * __init setup_machine_fdt(unsigned int dt_phys)
181 {
182         struct boot_param_header *devtree;
183         struct machine_desc *mdesc, *mdesc_best = NULL;
184         unsigned int score, mdesc_score = ~1;
185         unsigned long dt_root;
186         const char *model;
187         __be32 *serial_prop;
188         u64 serial = 0;
189         unsigned long len;
190
191 #ifdef CONFIG_ARCH_MULTIPLATFORM
192         DT_MACHINE_START(GENERIC_DT, "Generic DT based system")
193         MACHINE_END
194
195         mdesc_best = (struct machine_desc *)&__mach_desc_GENERIC_DT;
196 #endif
197
198         if (!dt_phys)
199                 return NULL;
200
201         devtree = phys_to_virt(dt_phys);
202
203         /* check device tree validity */
204         if (be32_to_cpu(devtree->magic) != OF_DT_HEADER)
205                 return NULL;
206
207         /* Search the mdescs for the 'best' compatible value match */
208         initial_boot_params = devtree;
209         dt_root = of_get_flat_dt_root();
210         for_each_machine_desc(mdesc) {
211                 score = of_flat_dt_match(dt_root, mdesc->dt_compat);
212                 if (score > 0 && score < mdesc_score) {
213                         mdesc_best = mdesc;
214                         mdesc_score = score;
215                 }
216         }
217         if (!mdesc_best) {
218                 const char *prop;
219                 long size;
220
221                 early_print("\nError: unrecognized/unsupported "
222                             "device tree compatible list:\n[ ");
223
224                 prop = of_get_flat_dt_prop(dt_root, "compatible", &size);
225                 while (size > 0) {
226                         early_print("'%s' ", prop);
227                         size -= strlen(prop) + 1;
228                         prop += strlen(prop) + 1;
229                 }
230                 early_print("]\n\n");
231
232                 dump_machine_table(); /* does not return */
233         }
234
235         model = of_get_flat_dt_prop(dt_root, "model", NULL);
236         if (!model)
237                 model = of_get_flat_dt_prop(dt_root, "compatible", NULL);
238         if (!model)
239                 model = "<unknown>";
240
241         serial_prop = of_get_flat_dt_prop(dt_root, "serial-num", &len);
242         if (serial_prop) {
243                 serial = of_read_number(serial_prop, len / 4);
244         }
245         system_serial_high = serial >> 32;
246         system_serial_low = serial;
247
248         pr_info("Machine: %s, model: %s, serial: %llu\n", mdesc_best->name,
249                 model, serial);
250
251         /* Retrieve various information from the /chosen node */
252         of_scan_flat_dt(early_init_dt_scan_chosen, boot_command_line);
253         /* Initialize {size,address}-cells info */
254         of_scan_flat_dt(early_init_dt_scan_root, NULL);
255         /* Setup memory, calling early_init_dt_add_memory_arch */
256         of_scan_flat_dt(early_init_dt_scan_memory, NULL);
257
258         /* Change machine number to match the mdesc we're using */
259         __machine_arch_type = mdesc_best->nr;
260
261         return mdesc_best;
262 }