Merge tag 'multi-platform-for-3.7' of git://sources.calxeda.com/kernel/linux into...
[linux-3.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAVE_CUSTOM_GPIO_H
5         select HAVE_AOUT
6         select HAVE_DMA_API_DEBUG
7         select HAVE_IDE if PCI || ISA || PCMCIA
8         select HAVE_DMA_ATTRS
9         select HAVE_DMA_CONTIGUOUS if MMU
10         select HAVE_MEMBLOCK
11         select RTC_LIB
12         select SYS_SUPPORTS_APM_EMULATION
13         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
14         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
15         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
16         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
17         select HAVE_ARCH_KGDB
18         select HAVE_ARCH_TRACEHOOK
19         select HAVE_KPROBES if !XIP_KERNEL
20         select HAVE_KRETPROBES if (HAVE_KPROBES)
21         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
22         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
23         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
24         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
25         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
26         select HAVE_GENERIC_DMA_COHERENT
27         select HAVE_KERNEL_GZIP
28         select HAVE_KERNEL_LZO
29         select HAVE_KERNEL_LZMA
30         select HAVE_KERNEL_XZ
31         select HAVE_IRQ_WORK
32         select HAVE_PERF_EVENTS
33         select PERF_USE_VMALLOC
34         select HAVE_REGS_AND_STACK_ACCESS_API
35         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
36         select HAVE_C_RECORDMCOUNT
37         select HAVE_GENERIC_HARDIRQS
38         select HARDIRQS_SW_RESEND
39         select GENERIC_IRQ_PROBE
40         select GENERIC_IRQ_SHOW
41         select ARCH_WANT_IPC_PARSE_VERSION
42         select HARDIRQS_SW_RESEND
43         select CPU_PM if (SUSPEND || CPU_IDLE)
44         select GENERIC_PCI_IOMAP
45         select HAVE_BPF_JIT
46         select GENERIC_SMP_IDLE_THREAD
47         select KTIME_SCALAR
48         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
49         select GENERIC_STRNCPY_FROM_USER
50         select GENERIC_STRNLEN_USER
51         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN
52         help
53           The ARM series is a line of low-power-consumption RISC chip designs
54           licensed by ARM Ltd and targeted at embedded applications and
55           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
56           manufactured, but legacy ARM-based PC hardware remains popular in
57           Europe.  There is an ARM Linux project with a web page at
58           <http://www.arm.linux.org.uk/>.
59
60 config ARM_HAS_SG_CHAIN
61         bool
62
63 config NEED_SG_DMA_LENGTH
64         bool
65
66 config ARM_DMA_USE_IOMMU
67         select NEED_SG_DMA_LENGTH
68         select ARM_HAS_SG_CHAIN
69         bool
70
71 config HAVE_PWM
72         bool
73
74 config MIGHT_HAVE_PCI
75         bool
76
77 config SYS_SUPPORTS_APM_EMULATION
78         bool
79
80 config GENERIC_GPIO
81         bool
82
83 config HAVE_TCM
84         bool
85         select GENERIC_ALLOCATOR
86
87 config HAVE_PROC_CPU
88         bool
89
90 config NO_IOPORT
91         bool
92
93 config EISA
94         bool
95         ---help---
96           The Extended Industry Standard Architecture (EISA) bus was
97           developed as an open alternative to the IBM MicroChannel bus.
98
99           The EISA bus provided some of the features of the IBM MicroChannel
100           bus while maintaining backward compatibility with cards made for
101           the older ISA bus.  The EISA bus saw limited use between 1988 and
102           1995 when it was made obsolete by the PCI bus.
103
104           Say Y here if you are building a kernel for an EISA-based machine.
105
106           Otherwise, say N.
107
108 config SBUS
109         bool
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config RWSEM_GENERIC_SPINLOCK
129         bool
130         default y
131
132 config RWSEM_XCHGADD_ALGORITHM
133         bool
134
135 config ARCH_HAS_ILOG2_U32
136         bool
137
138 config ARCH_HAS_ILOG2_U64
139         bool
140
141 config ARCH_HAS_CPUFREQ
142         bool
143         help
144           Internal node to signify that the ARCH has CPUFREQ support
145           and that the relevant menu configurations are displayed for
146           it.
147
148 config GENERIC_HWEIGHT
149         bool
150         default y
151
152 config GENERIC_CALIBRATE_DELAY
153         bool
154         default y
155
156 config ARCH_MAY_HAVE_PC_FDC
157         bool
158
159 config ZONE_DMA
160         bool
161
162 config NEED_DMA_MAP_STATE
163        def_bool y
164
165 config ARCH_HAS_DMA_SET_COHERENT_MASK
166         bool
167
168 config GENERIC_ISA_DMA
169         bool
170
171 config FIQ
172         bool
173
174 config NEED_RET_TO_USER
175         bool
176
177 config ARCH_MTD_XIP
178         bool
179
180 config VECTORS_BASE
181         hex
182         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
183         default DRAM_BASE if REMAP_VECTORS_TO_RAM
184         default 0x00000000
185         help
186           The base address of exception vectors.
187
188 config ARM_PATCH_PHYS_VIRT
189         bool "Patch physical to virtual translations at runtime" if EMBEDDED
190         default y
191         depends on !XIP_KERNEL && MMU
192         depends on !ARCH_REALVIEW || !SPARSEMEM
193         help
194           Patch phys-to-virt and virt-to-phys translation functions at
195           boot and module load time according to the position of the
196           kernel in system memory.
197
198           This can only be used with non-XIP MMU kernels where the base
199           of physical memory is at a 16MB boundary.
200
201           Only disable this option if you know that you do not require
202           this feature (eg, building a kernel for a single machine) and
203           you need to shrink the kernel to the minimal size.
204
205 config NEED_MACH_GPIO_H
206         bool
207         help
208           Select this when mach/gpio.h is required to provide special
209           definitions for this platform. The need for mach/gpio.h should
210           be avoided when possible.
211
212 config NEED_MACH_IO_H
213         bool
214         help
215           Select this when mach/io.h is required to provide special
216           definitions for this platform.  The need for mach/io.h should
217           be avoided when possible.
218
219 config NEED_MACH_MEMORY_H
220         bool
221         help
222           Select this when mach/memory.h is required to provide special
223           definitions for this platform.  The need for mach/memory.h should
224           be avoided when possible.
225
226 config PHYS_OFFSET
227         hex "Physical address of main memory" if MMU
228         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
229         default DRAM_BASE if !MMU
230         help
231           Please provide the physical address corresponding to the
232           location of main memory in your system.
233
234 config GENERIC_BUG
235         def_bool y
236         depends on BUG
237
238 source "init/Kconfig"
239
240 source "kernel/Kconfig.freezer"
241
242 menu "System Type"
243
244 config MMU
245         bool "MMU-based Paged Memory Management Support"
246         default y
247         help
248           Select if you want MMU-based virtualised addressing space
249           support by paged memory management. If unsure, say 'Y'.
250
251 #
252 # The "ARM system type" choice list is ordered alphabetically by option
253 # text.  Please add new entries in the option alphabetic order.
254 #
255 choice
256         prompt "ARM system type"
257         default ARCH_MULTIPLATFORM
258
259 config ARCH_MULTIPLATFORM
260         bool "Allow multiple platforms to be selected"
261         select ARM_PATCH_PHYS_VIRT
262         select AUTO_ZRELADDR
263         select COMMON_CLK
264         select MULTI_IRQ_HANDLER
265         select SPARSE_IRQ
266         select USE_OF
267         depends on MMU
268
269 config ARCH_INTEGRATOR
270         bool "ARM Ltd. Integrator family"
271         select ARM_AMBA
272         select ARCH_HAS_CPUFREQ
273         select COMMON_CLK
274         select COMMON_CLK_VERSATILE
275         select HAVE_TCM
276         select ICST
277         select GENERIC_CLOCKEVENTS
278         select PLAT_VERSATILE
279         select PLAT_VERSATILE_FPGA_IRQ
280         select NEED_MACH_MEMORY_H
281         select SPARSE_IRQ
282         select MULTI_IRQ_HANDLER
283         help
284           Support for ARM's Integrator platform.
285
286 config ARCH_REALVIEW
287         bool "ARM Ltd. RealView family"
288         select ARM_AMBA
289         select COMMON_CLK
290         select COMMON_CLK_VERSATILE
291         select ICST
292         select GENERIC_CLOCKEVENTS
293         select ARCH_WANT_OPTIONAL_GPIOLIB
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         select ARM_TIMER_SP804
297         select GPIO_PL061 if GPIOLIB
298         select NEED_MACH_MEMORY_H
299         help
300           This enables support for ARM Ltd RealView boards.
301
302 config ARCH_VERSATILE
303         bool "ARM Ltd. Versatile family"
304         select ARM_AMBA
305         select ARM_VIC
306         select CLKDEV_LOOKUP
307         select HAVE_MACH_CLKDEV
308         select ICST
309         select GENERIC_CLOCKEVENTS
310         select ARCH_WANT_OPTIONAL_GPIOLIB
311         select PLAT_VERSATILE
312         select PLAT_VERSATILE_CLOCK
313         select PLAT_VERSATILE_CLCD
314         select PLAT_VERSATILE_FPGA_IRQ
315         select ARM_TIMER_SP804
316         help
317           This enables support for ARM Ltd Versatile board.
318
319 config ARCH_AT91
320         bool "Atmel AT91"
321         select ARCH_REQUIRE_GPIOLIB
322         select HAVE_CLK
323         select CLKDEV_LOOKUP
324         select IRQ_DOMAIN
325         select NEED_MACH_GPIO_H
326         select NEED_MACH_IO_H if PCCARD
327         help
328           This enables support for systems based on Atmel
329           AT91RM9200 and AT91SAM9* processors.
330
331 config ARCH_BCM2835
332         bool "Broadcom BCM2835 family"
333         select ARCH_WANT_OPTIONAL_GPIOLIB
334         select ARM_AMBA
335         select ARM_ERRATA_411920
336         select ARM_TIMER_SP804
337         select CLKDEV_LOOKUP
338         select COMMON_CLK
339         select CPU_V6
340         select GENERIC_CLOCKEVENTS
341         select MULTI_IRQ_HANDLER
342         select SPARSE_IRQ
343         select USE_OF
344         help
345           This enables support for the Broadcom BCM2835 SoC. This SoC is
346           use in the Raspberry Pi, and Roku 2 devices.
347
348 config ARCH_BCMRING
349         bool "Broadcom BCMRING"
350         depends on MMU
351         select CPU_V6
352         select ARM_AMBA
353         select ARM_TIMER_SP804
354         select CLKDEV_LOOKUP
355         select GENERIC_CLOCKEVENTS
356         select ARCH_WANT_OPTIONAL_GPIOLIB
357         help
358           Support for Broadcom's BCMRing platform.
359
360 config ARCH_CLPS711X
361         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
362         select CPU_ARM720T
363         select ARCH_USES_GETTIMEOFFSET
364         select NEED_MACH_MEMORY_H
365         help
366           Support for Cirrus Logic 711x/721x/731x based boards.
367
368 config ARCH_CNS3XXX
369         bool "Cavium Networks CNS3XXX family"
370         select CPU_V6K
371         select GENERIC_CLOCKEVENTS
372         select ARM_GIC
373         select MIGHT_HAVE_CACHE_L2X0
374         select MIGHT_HAVE_PCI
375         select PCI_DOMAINS if PCI
376         help
377           Support for Cavium Networks CNS3XXX platform.
378
379 config ARCH_GEMINI
380         bool "Cortina Systems Gemini"
381         select CPU_FA526
382         select ARCH_REQUIRE_GPIOLIB
383         select ARCH_USES_GETTIMEOFFSET
384         help
385           Support for the Cortina Systems Gemini family SoCs
386
387 config ARCH_SIRF
388         bool "CSR SiRF"
389         select NO_IOPORT
390         select ARCH_REQUIRE_GPIOLIB
391         select GENERIC_CLOCKEVENTS
392         select COMMON_CLK
393         select GENERIC_IRQ_CHIP
394         select MIGHT_HAVE_CACHE_L2X0
395         select PINCTRL
396         select PINCTRL_SIRF
397         select USE_OF
398         help
399           Support for CSR SiRFprimaII/Marco/Polo platforms
400
401 config ARCH_EBSA110
402         bool "EBSA-110"
403         select CPU_SA110
404         select ISA
405         select NO_IOPORT
406         select ARCH_USES_GETTIMEOFFSET
407         select NEED_MACH_IO_H
408         select NEED_MACH_MEMORY_H
409         help
410           This is an evaluation board for the StrongARM processor available
411           from Digital. It has limited hardware on-board, including an
412           Ethernet interface, two PCMCIA sockets, two serial ports and a
413           parallel port.
414
415 config ARCH_EP93XX
416         bool "EP93xx-based"
417         select CPU_ARM920T
418         select ARM_AMBA
419         select ARM_VIC
420         select CLKDEV_LOOKUP
421         select ARCH_REQUIRE_GPIOLIB
422         select ARCH_HAS_HOLES_MEMORYMODEL
423         select ARCH_USES_GETTIMEOFFSET
424         select NEED_MACH_MEMORY_H
425         help
426           This enables support for the Cirrus EP93xx series of CPUs.
427
428 config ARCH_FOOTBRIDGE
429         bool "FootBridge"
430         select CPU_SA110
431         select FOOTBRIDGE
432         select GENERIC_CLOCKEVENTS
433         select HAVE_IDE
434         select NEED_MACH_IO_H if !MMU
435         select NEED_MACH_MEMORY_H
436         help
437           Support for systems based on the DC21285 companion chip
438           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
439
440 config ARCH_MXC
441         bool "Freescale MXC/iMX-based"
442         select GENERIC_CLOCKEVENTS
443         select ARCH_REQUIRE_GPIOLIB
444         select CLKDEV_LOOKUP
445         select CLKSRC_MMIO
446         select GENERIC_IRQ_CHIP
447         select MULTI_IRQ_HANDLER
448         select SPARSE_IRQ
449         select USE_OF
450         help
451           Support for Freescale MXC/iMX-based family of processors
452
453 config ARCH_MXS
454         bool "Freescale MXS-based"
455         select GENERIC_CLOCKEVENTS
456         select ARCH_REQUIRE_GPIOLIB
457         select CLKDEV_LOOKUP
458         select CLKSRC_MMIO
459         select COMMON_CLK
460         select HAVE_CLK_PREPARE
461         select PINCTRL
462         select USE_OF
463         help
464           Support for Freescale MXS-based family of processors
465
466 config ARCH_NETX
467         bool "Hilscher NetX based"
468         select CLKSRC_MMIO
469         select CPU_ARM926T
470         select ARM_VIC
471         select GENERIC_CLOCKEVENTS
472         help
473           This enables support for systems based on the Hilscher NetX Soc
474
475 config ARCH_H720X
476         bool "Hynix HMS720x-based"
477         select CPU_ARM720T
478         select ISA_DMA_API
479         select ARCH_USES_GETTIMEOFFSET
480         help
481           This enables support for systems based on the Hynix HMS720x
482
483 config ARCH_IOP13XX
484         bool "IOP13xx-based"
485         depends on MMU
486         select CPU_XSC3
487         select PLAT_IOP
488         select PCI
489         select ARCH_SUPPORTS_MSI
490         select VMSPLIT_1G
491         select NEED_MACH_MEMORY_H
492         select NEED_RET_TO_USER
493         help
494           Support for Intel's IOP13XX (XScale) family of processors.
495
496 config ARCH_IOP32X
497         bool "IOP32x-based"
498         depends on MMU
499         select CPU_XSCALE
500         select NEED_MACH_GPIO_H
501         select NEED_MACH_IO_H
502         select NEED_RET_TO_USER
503         select PLAT_IOP
504         select PCI
505         select ARCH_REQUIRE_GPIOLIB
506         help
507           Support for Intel's 80219 and IOP32X (XScale) family of
508           processors.
509
510 config ARCH_IOP33X
511         bool "IOP33x-based"
512         depends on MMU
513         select CPU_XSCALE
514         select NEED_MACH_GPIO_H
515         select NEED_MACH_IO_H
516         select NEED_RET_TO_USER
517         select PLAT_IOP
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         help
521           Support for Intel's IOP33X (XScale) family of processors.
522
523 config ARCH_IXP4XX
524         bool "IXP4xx-based"
525         depends on MMU
526         select ARCH_HAS_DMA_SET_COHERENT_MASK
527         select CLKSRC_MMIO
528         select CPU_XSCALE
529         select ARCH_REQUIRE_GPIOLIB
530         select GENERIC_CLOCKEVENTS
531         select MIGHT_HAVE_PCI
532         select NEED_MACH_IO_H
533         select DMABOUNCE if PCI
534         help
535           Support for Intel's IXP4XX (XScale) family of processors.
536
537 config ARCH_DOVE
538         bool "Marvell Dove"
539         select CPU_V7
540         select PCI
541         select ARCH_REQUIRE_GPIOLIB
542         select GENERIC_CLOCKEVENTS
543         select PLAT_ORION
544         help
545           Support for the Marvell Dove SoC 88AP510
546
547 config ARCH_KIRKWOOD
548         bool "Marvell Kirkwood"
549         select CPU_FEROCEON
550         select PCI
551         select ARCH_REQUIRE_GPIOLIB
552         select GENERIC_CLOCKEVENTS
553         select PLAT_ORION
554         help
555           Support for the following Marvell Kirkwood series SoCs:
556           88F6180, 88F6192 and 88F6281.
557
558 config ARCH_LPC32XX
559         bool "NXP LPC32XX"
560         select CLKSRC_MMIO
561         select CPU_ARM926T
562         select ARCH_REQUIRE_GPIOLIB
563         select HAVE_IDE
564         select ARM_AMBA
565         select USB_ARCH_HAS_OHCI
566         select CLKDEV_LOOKUP
567         select GENERIC_CLOCKEVENTS
568         select USE_OF
569         select HAVE_PWM
570         help
571           Support for the NXP LPC32XX family of processors
572
573 config ARCH_MV78XX0
574         bool "Marvell MV78xx0"
575         select CPU_FEROCEON
576         select PCI
577         select ARCH_REQUIRE_GPIOLIB
578         select GENERIC_CLOCKEVENTS
579         select PLAT_ORION
580         help
581           Support for the following Marvell MV78xx0 series SoCs:
582           MV781x0, MV782x0.
583
584 config ARCH_ORION5X
585         bool "Marvell Orion"
586         depends on MMU
587         select CPU_FEROCEON
588         select PCI
589         select ARCH_REQUIRE_GPIOLIB
590         select GENERIC_CLOCKEVENTS
591         select PLAT_ORION
592         help
593           Support for the following Marvell Orion 5x series SoCs:
594           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
595           Orion-2 (5281), Orion-1-90 (6183).
596
597 config ARCH_MMP
598         bool "Marvell PXA168/910/MMP2"
599         depends on MMU
600         select ARCH_REQUIRE_GPIOLIB
601         select CLKDEV_LOOKUP
602         select GENERIC_CLOCKEVENTS
603         select GPIO_PXA
604         select IRQ_DOMAIN
605         select PLAT_PXA
606         select SPARSE_IRQ
607         select GENERIC_ALLOCATOR
608         select NEED_MACH_GPIO_H
609         help
610           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
611
612 config ARCH_KS8695
613         bool "Micrel/Kendin KS8695"
614         select CPU_ARM922T
615         select ARCH_REQUIRE_GPIOLIB
616         select NEED_MACH_MEMORY_H
617         select CLKSRC_MMIO
618         select GENERIC_CLOCKEVENTS
619         help
620           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
621           System-on-Chip devices.
622
623 config ARCH_W90X900
624         bool "Nuvoton W90X900 CPU"
625         select CPU_ARM926T
626         select ARCH_REQUIRE_GPIOLIB
627         select CLKDEV_LOOKUP
628         select CLKSRC_MMIO
629         select GENERIC_CLOCKEVENTS
630         help
631           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
632           At present, the w90x900 has been renamed nuc900, regarding
633           the ARM series product line, you can login the following
634           link address to know more.
635
636           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
637                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
638
639 config ARCH_TEGRA
640         bool "NVIDIA Tegra"
641         select CLKDEV_LOOKUP
642         select CLKSRC_MMIO
643         select GENERIC_CLOCKEVENTS
644         select GENERIC_GPIO
645         select HAVE_CLK
646         select HAVE_SMP
647         select MIGHT_HAVE_CACHE_L2X0
648         select ARCH_HAS_CPUFREQ
649         select USE_OF
650         select COMMON_CLK
651         help
652           This enables support for NVIDIA Tegra based systems (Tegra APX,
653           Tegra 6xx and Tegra 2 series).
654
655 config ARCH_PXA
656         bool "PXA2xx/PXA3xx-based"
657         depends on MMU
658         select ARCH_MTD_XIP
659         select ARCH_HAS_CPUFREQ
660         select CLKDEV_LOOKUP
661         select CLKSRC_MMIO
662         select ARCH_REQUIRE_GPIOLIB
663         select GENERIC_CLOCKEVENTS
664         select GPIO_PXA
665         select PLAT_PXA
666         select SPARSE_IRQ
667         select AUTO_ZRELADDR
668         select MULTI_IRQ_HANDLER
669         select ARM_CPU_SUSPEND if PM
670         select HAVE_IDE
671         select NEED_MACH_GPIO_H
672         help
673           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
674
675 config ARCH_MSM
676         bool "Qualcomm MSM"
677         select HAVE_CLK
678         select GENERIC_CLOCKEVENTS
679         select ARCH_REQUIRE_GPIOLIB
680         select CLKDEV_LOOKUP
681         help
682           Support for Qualcomm MSM/QSD based systems.  This runs on the
683           apps processor of the MSM/QSD and depends on a shared memory
684           interface to the modem processor which runs the baseband
685           stack and controls some vital subsystems
686           (clock and power control, etc).
687
688 config ARCH_SHMOBILE
689         bool "Renesas SH-Mobile / R-Mobile"
690         select HAVE_CLK
691         select CLKDEV_LOOKUP
692         select HAVE_MACH_CLKDEV
693         select HAVE_SMP
694         select GENERIC_CLOCKEVENTS
695         select MIGHT_HAVE_CACHE_L2X0
696         select NO_IOPORT
697         select SPARSE_IRQ
698         select MULTI_IRQ_HANDLER
699         select PM_GENERIC_DOMAINS if PM
700         select NEED_MACH_MEMORY_H
701         help
702           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
703
704 config ARCH_RPC
705         bool "RiscPC"
706         select ARCH_ACORN
707         select FIQ
708         select ARCH_MAY_HAVE_PC_FDC
709         select HAVE_PATA_PLATFORM
710         select ISA_DMA_API
711         select NO_IOPORT
712         select ARCH_SPARSEMEM_ENABLE
713         select ARCH_USES_GETTIMEOFFSET
714         select HAVE_IDE
715         select NEED_MACH_IO_H
716         select NEED_MACH_MEMORY_H
717         help
718           On the Acorn Risc-PC, Linux can support the internal IDE disk and
719           CD-ROM interface, serial and parallel port, and the floppy drive.
720
721 config ARCH_SA1100
722         bool "SA1100-based"
723         select CLKSRC_MMIO
724         select CPU_SA1100
725         select ISA
726         select ARCH_SPARSEMEM_ENABLE
727         select ARCH_MTD_XIP
728         select ARCH_HAS_CPUFREQ
729         select CPU_FREQ
730         select GENERIC_CLOCKEVENTS
731         select CLKDEV_LOOKUP
732         select ARCH_REQUIRE_GPIOLIB
733         select HAVE_IDE
734         select NEED_MACH_GPIO_H
735         select NEED_MACH_MEMORY_H
736         select SPARSE_IRQ
737         help
738           Support for StrongARM 11x0 based boards.
739
740 config ARCH_S3C24XX
741         bool "Samsung S3C24XX SoCs"
742         select GENERIC_GPIO
743         select ARCH_HAS_CPUFREQ
744         select HAVE_CLK
745         select CLKDEV_LOOKUP
746         select ARCH_USES_GETTIMEOFFSET
747         select HAVE_S3C2410_I2C if I2C
748         select HAVE_S3C_RTC if RTC_CLASS
749         select HAVE_S3C2410_WATCHDOG if WATCHDOG
750         select NEED_MACH_GPIO_H
751         select NEED_MACH_IO_H
752         help
753           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
754           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
755           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
756           Samsung SMDK2410 development board (and derivatives).
757
758 config ARCH_S3C64XX
759         bool "Samsung S3C64XX"
760         select PLAT_SAMSUNG
761         select CPU_V6
762         select ARM_VIC
763         select HAVE_CLK
764         select HAVE_TCM
765         select CLKDEV_LOOKUP
766         select NO_IOPORT
767         select ARCH_USES_GETTIMEOFFSET
768         select ARCH_HAS_CPUFREQ
769         select ARCH_REQUIRE_GPIOLIB
770         select SAMSUNG_CLKSRC
771         select SAMSUNG_IRQ_VIC_TIMER
772         select S3C_GPIO_TRACK
773         select S3C_DEV_NAND
774         select USB_ARCH_HAS_OHCI
775         select SAMSUNG_GPIOLIB_4BIT
776         select HAVE_S3C2410_I2C if I2C
777         select HAVE_S3C2410_WATCHDOG if WATCHDOG
778         select NEED_MACH_GPIO_H
779         help
780           Samsung S3C64XX series based systems
781
782 config ARCH_S5P64X0
783         bool "Samsung S5P6440 S5P6450"
784         select CPU_V6
785         select GENERIC_GPIO
786         select HAVE_CLK
787         select CLKDEV_LOOKUP
788         select CLKSRC_MMIO
789         select HAVE_S3C2410_WATCHDOG if WATCHDOG
790         select GENERIC_CLOCKEVENTS
791         select HAVE_S3C2410_I2C if I2C
792         select HAVE_S3C_RTC if RTC_CLASS
793         select NEED_MACH_GPIO_H
794         help
795           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
796           SMDK6450.
797
798 config ARCH_S5PC100
799         bool "Samsung S5PC100"
800         select GENERIC_GPIO
801         select HAVE_CLK
802         select CLKDEV_LOOKUP
803         select CPU_V7
804         select ARCH_USES_GETTIMEOFFSET
805         select HAVE_S3C2410_I2C if I2C
806         select HAVE_S3C_RTC if RTC_CLASS
807         select HAVE_S3C2410_WATCHDOG if WATCHDOG
808         select NEED_MACH_GPIO_H
809         help
810           Samsung S5PC100 series based systems
811
812 config ARCH_S5PV210
813         bool "Samsung S5PV210/S5PC110"
814         select CPU_V7
815         select ARCH_SPARSEMEM_ENABLE
816         select ARCH_HAS_HOLES_MEMORYMODEL
817         select GENERIC_GPIO
818         select HAVE_CLK
819         select CLKDEV_LOOKUP
820         select CLKSRC_MMIO
821         select ARCH_HAS_CPUFREQ
822         select GENERIC_CLOCKEVENTS
823         select HAVE_S3C2410_I2C if I2C
824         select HAVE_S3C_RTC if RTC_CLASS
825         select HAVE_S3C2410_WATCHDOG if WATCHDOG
826         select NEED_MACH_GPIO_H
827         select NEED_MACH_MEMORY_H
828         help
829           Samsung S5PV210/S5PC110 series based systems
830
831 config ARCH_EXYNOS
832         bool "SAMSUNG EXYNOS"
833         select CPU_V7
834         select ARCH_SPARSEMEM_ENABLE
835         select ARCH_HAS_HOLES_MEMORYMODEL
836         select GENERIC_GPIO
837         select HAVE_CLK
838         select CLKDEV_LOOKUP
839         select ARCH_HAS_CPUFREQ
840         select GENERIC_CLOCKEVENTS
841         select HAVE_S3C_RTC if RTC_CLASS
842         select HAVE_S3C2410_I2C if I2C
843         select HAVE_S3C2410_WATCHDOG if WATCHDOG
844         select NEED_MACH_GPIO_H
845         select NEED_MACH_MEMORY_H
846         help
847           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
848
849 config ARCH_SHARK
850         bool "Shark"
851         select CPU_SA110
852         select ISA
853         select ISA_DMA
854         select ZONE_DMA
855         select PCI
856         select ARCH_USES_GETTIMEOFFSET
857         select NEED_MACH_MEMORY_H
858         help
859           Support for the StrongARM based Digital DNARD machine, also known
860           as "Shark" (<http://www.shark-linux.de/shark.html>).
861
862 config ARCH_U300
863         bool "ST-Ericsson U300 Series"
864         depends on MMU
865         select CLKSRC_MMIO
866         select CPU_ARM926T
867         select HAVE_TCM
868         select ARM_AMBA
869         select ARM_PATCH_PHYS_VIRT
870         select ARM_VIC
871         select GENERIC_CLOCKEVENTS
872         select CLKDEV_LOOKUP
873         select COMMON_CLK
874         select GENERIC_GPIO
875         select ARCH_REQUIRE_GPIOLIB
876         select SPARSE_IRQ
877         help
878           Support for ST-Ericsson U300 series mobile platforms.
879
880 config ARCH_U8500
881         bool "ST-Ericsson U8500 Series"
882         depends on MMU
883         select CPU_V7
884         select ARM_AMBA
885         select GENERIC_CLOCKEVENTS
886         select CLKDEV_LOOKUP
887         select ARCH_REQUIRE_GPIOLIB
888         select ARCH_HAS_CPUFREQ
889         select HAVE_SMP
890         select MIGHT_HAVE_CACHE_L2X0
891         help
892           Support for ST-Ericsson's Ux500 architecture
893
894 config ARCH_NOMADIK
895         bool "STMicroelectronics Nomadik"
896         select ARM_AMBA
897         select ARM_VIC
898         select CPU_ARM926T
899         select COMMON_CLK
900         select GENERIC_CLOCKEVENTS
901         select PINCTRL
902         select MIGHT_HAVE_CACHE_L2X0
903         select ARCH_REQUIRE_GPIOLIB
904         help
905           Support for the Nomadik platform by ST-Ericsson
906
907 config ARCH_DAVINCI
908         bool "TI DaVinci"
909         select GENERIC_CLOCKEVENTS
910         select ARCH_REQUIRE_GPIOLIB
911         select ZONE_DMA
912         select HAVE_IDE
913         select CLKDEV_LOOKUP
914         select GENERIC_ALLOCATOR
915         select GENERIC_IRQ_CHIP
916         select ARCH_HAS_HOLES_MEMORYMODEL
917         select NEED_MACH_GPIO_H
918         help
919           Support for TI's DaVinci platform.
920
921 config ARCH_OMAP
922         bool "TI OMAP"
923         depends on MMU
924         select HAVE_CLK
925         select ARCH_REQUIRE_GPIOLIB
926         select ARCH_HAS_CPUFREQ
927         select CLKSRC_MMIO
928         select GENERIC_CLOCKEVENTS
929         select ARCH_HAS_HOLES_MEMORYMODEL
930         select NEED_MACH_GPIO_H
931         help
932           Support for TI's OMAP platform (OMAP1/2/3/4).
933
934 config PLAT_SPEAR
935         bool "ST SPEAr"
936         select ARM_AMBA
937         select ARCH_REQUIRE_GPIOLIB
938         select CLKDEV_LOOKUP
939         select COMMON_CLK
940         select CLKSRC_MMIO
941         select GENERIC_CLOCKEVENTS
942         select HAVE_CLK
943         help
944           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
945
946 config ARCH_VT8500
947         bool "VIA/WonderMedia 85xx"
948         select CPU_ARM926T
949         select GENERIC_GPIO
950         select ARCH_HAS_CPUFREQ
951         select GENERIC_CLOCKEVENTS
952         select ARCH_REQUIRE_GPIOLIB
953         help
954           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
955
956 config ARCH_ZYNQ
957         bool "Xilinx Zynq ARM Cortex A9 Platform"
958         select CPU_V7
959         select GENERIC_CLOCKEVENTS
960         select CLKDEV_LOOKUP
961         select ARM_GIC
962         select ARM_AMBA
963         select ICST
964         select MIGHT_HAVE_CACHE_L2X0
965         select USE_OF
966         help
967           Support for Xilinx Zynq ARM Cortex A9 Platform
968 endchoice
969
970 menu "Multiple platform selection"
971         depends on ARCH_MULTIPLATFORM
972
973 comment "CPU Core family selection"
974
975 config ARCH_MULTI_V4
976         bool "ARMv4 based platforms (FA526, StrongARM)"
977         select ARCH_MULTI_V4_V5
978         depends on !ARCH_MULTI_V6_V7
979
980 config ARCH_MULTI_V4T
981         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
982         select ARCH_MULTI_V4_V5
983         depends on !ARCH_MULTI_V6_V7
984
985 config ARCH_MULTI_V5
986         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
987         select ARCH_MULTI_V4_V5
988         depends on !ARCH_MULTI_V6_V7
989
990 config ARCH_MULTI_V4_V5
991         bool
992
993 config ARCH_MULTI_V6
994         bool "ARMv6 based platforms (ARM11, Scorpion, ...)"
995         select CPU_V6
996         select ARCH_MULTI_V6_V7
997
998 config ARCH_MULTI_V7
999         bool "ARMv7 based platforms (Cortex-A, PJ4, Krait)"
1000         select CPU_V7
1001         select ARCH_VEXPRESS
1002         default y
1003         select ARCH_MULTI_V6_V7
1004
1005 config ARCH_MULTI_V6_V7
1006         bool
1007
1008 config ARCH_MULTI_CPU_AUTO
1009         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1010         select ARCH_MULTI_V5
1011
1012 endmenu
1013
1014 #
1015 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1016 # Kconfigs may be included either alphabetically (according to the
1017 # plat- suffix) or along side the corresponding mach-* source.
1018 #
1019 source "arch/arm/mach-mvebu/Kconfig"
1020
1021 source "arch/arm/mach-at91/Kconfig"
1022
1023 source "arch/arm/mach-bcmring/Kconfig"
1024
1025 source "arch/arm/mach-clps711x/Kconfig"
1026
1027 source "arch/arm/mach-cns3xxx/Kconfig"
1028
1029 source "arch/arm/mach-davinci/Kconfig"
1030
1031 source "arch/arm/mach-dove/Kconfig"
1032
1033 source "arch/arm/mach-ep93xx/Kconfig"
1034
1035 source "arch/arm/mach-footbridge/Kconfig"
1036
1037 source "arch/arm/mach-gemini/Kconfig"
1038
1039 source "arch/arm/mach-h720x/Kconfig"
1040
1041 source "arch/arm/mach-highbank/Kconfig"
1042
1043 source "arch/arm/mach-integrator/Kconfig"
1044
1045 source "arch/arm/mach-iop32x/Kconfig"
1046
1047 source "arch/arm/mach-iop33x/Kconfig"
1048
1049 source "arch/arm/mach-iop13xx/Kconfig"
1050
1051 source "arch/arm/mach-ixp4xx/Kconfig"
1052
1053 source "arch/arm/mach-kirkwood/Kconfig"
1054
1055 source "arch/arm/mach-ks8695/Kconfig"
1056
1057 source "arch/arm/mach-msm/Kconfig"
1058
1059 source "arch/arm/mach-mv78xx0/Kconfig"
1060
1061 source "arch/arm/plat-mxc/Kconfig"
1062
1063 source "arch/arm/mach-mxs/Kconfig"
1064
1065 source "arch/arm/mach-netx/Kconfig"
1066
1067 source "arch/arm/mach-nomadik/Kconfig"
1068 source "arch/arm/plat-nomadik/Kconfig"
1069
1070 source "arch/arm/plat-omap/Kconfig"
1071
1072 source "arch/arm/mach-omap1/Kconfig"
1073
1074 source "arch/arm/mach-omap2/Kconfig"
1075
1076 source "arch/arm/mach-orion5x/Kconfig"
1077
1078 source "arch/arm/mach-picoxcell/Kconfig"
1079
1080 source "arch/arm/mach-pxa/Kconfig"
1081 source "arch/arm/plat-pxa/Kconfig"
1082
1083 source "arch/arm/mach-mmp/Kconfig"
1084
1085 source "arch/arm/mach-realview/Kconfig"
1086
1087 source "arch/arm/mach-sa1100/Kconfig"
1088
1089 source "arch/arm/plat-samsung/Kconfig"
1090 source "arch/arm/plat-s3c24xx/Kconfig"
1091
1092 source "arch/arm/mach-socfpga/Kconfig"
1093
1094 source "arch/arm/plat-spear/Kconfig"
1095
1096 source "arch/arm/mach-s3c24xx/Kconfig"
1097 if ARCH_S3C24XX
1098 source "arch/arm/mach-s3c2412/Kconfig"
1099 source "arch/arm/mach-s3c2440/Kconfig"
1100 endif
1101
1102 if ARCH_S3C64XX
1103 source "arch/arm/mach-s3c64xx/Kconfig"
1104 endif
1105
1106 source "arch/arm/mach-s5p64x0/Kconfig"
1107
1108 source "arch/arm/mach-s5pc100/Kconfig"
1109
1110 source "arch/arm/mach-s5pv210/Kconfig"
1111
1112 source "arch/arm/mach-exynos/Kconfig"
1113
1114 source "arch/arm/mach-shmobile/Kconfig"
1115
1116 source "arch/arm/mach-prima2/Kconfig"
1117
1118 source "arch/arm/mach-tegra/Kconfig"
1119
1120 source "arch/arm/mach-u300/Kconfig"
1121
1122 source "arch/arm/mach-ux500/Kconfig"
1123
1124 source "arch/arm/mach-versatile/Kconfig"
1125
1126 source "arch/arm/mach-vexpress/Kconfig"
1127 source "arch/arm/plat-versatile/Kconfig"
1128
1129 source "arch/arm/mach-vt8500/Kconfig"
1130
1131 source "arch/arm/mach-w90x900/Kconfig"
1132
1133 # Definitions to make life easier
1134 config ARCH_ACORN
1135         bool
1136
1137 config PLAT_IOP
1138         bool
1139         select GENERIC_CLOCKEVENTS
1140
1141 config PLAT_ORION
1142         bool
1143         select CLKSRC_MMIO
1144         select GENERIC_IRQ_CHIP
1145         select IRQ_DOMAIN
1146         select COMMON_CLK
1147
1148 config PLAT_PXA
1149         bool
1150
1151 config PLAT_VERSATILE
1152         bool
1153
1154 config ARM_TIMER_SP804
1155         bool
1156         select CLKSRC_MMIO
1157         select HAVE_SCHED_CLOCK
1158
1159 source arch/arm/mm/Kconfig
1160
1161 config ARM_NR_BANKS
1162         int
1163         default 16 if ARCH_EP93XX
1164         default 8
1165
1166 config IWMMXT
1167         bool "Enable iWMMXt support"
1168         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1169         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1170         help
1171           Enable support for iWMMXt context switching at run time if
1172           running on a CPU that supports it.
1173
1174 config XSCALE_PMU
1175         bool
1176         depends on CPU_XSCALE
1177         default y
1178
1179 config MULTI_IRQ_HANDLER
1180         bool
1181         help
1182           Allow each machine to specify it's own IRQ handler at run time.
1183
1184 if !MMU
1185 source "arch/arm/Kconfig-nommu"
1186 endif
1187
1188 config ARM_ERRATA_326103
1189         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1190         depends on CPU_V6
1191         help
1192           Executing a SWP instruction to read-only memory does not set bit 11
1193           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1194           treat the access as a read, preventing a COW from occurring and
1195           causing the faulting task to livelock.
1196
1197 config ARM_ERRATA_411920
1198         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1199         depends on CPU_V6 || CPU_V6K
1200         help
1201           Invalidation of the Instruction Cache operation can
1202           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1203           It does not affect the MPCore. This option enables the ARM Ltd.
1204           recommended workaround.
1205
1206 config ARM_ERRATA_430973
1207         bool "ARM errata: Stale prediction on replaced interworking branch"
1208         depends on CPU_V7
1209         help
1210           This option enables the workaround for the 430973 Cortex-A8
1211           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1212           interworking branch is replaced with another code sequence at the
1213           same virtual address, whether due to self-modifying code or virtual
1214           to physical address re-mapping, Cortex-A8 does not recover from the
1215           stale interworking branch prediction. This results in Cortex-A8
1216           executing the new code sequence in the incorrect ARM or Thumb state.
1217           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1218           and also flushes the branch target cache at every context switch.
1219           Note that setting specific bits in the ACTLR register may not be
1220           available in non-secure mode.
1221
1222 config ARM_ERRATA_458693
1223         bool "ARM errata: Processor deadlock when a false hazard is created"
1224         depends on CPU_V7
1225         help
1226           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1227           erratum. For very specific sequences of memory operations, it is
1228           possible for a hazard condition intended for a cache line to instead
1229           be incorrectly associated with a different cache line. This false
1230           hazard might then cause a processor deadlock. The workaround enables
1231           the L1 caching of the NEON accesses and disables the PLD instruction
1232           in the ACTLR register. Note that setting specific bits in the ACTLR
1233           register may not be available in non-secure mode.
1234
1235 config ARM_ERRATA_460075
1236         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1237         depends on CPU_V7
1238         help
1239           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1240           erratum. Any asynchronous access to the L2 cache may encounter a
1241           situation in which recent store transactions to the L2 cache are lost
1242           and overwritten with stale memory contents from external memory. The
1243           workaround disables the write-allocate mode for the L2 cache via the
1244           ACTLR register. Note that setting specific bits in the ACTLR register
1245           may not be available in non-secure mode.
1246
1247 config ARM_ERRATA_742230
1248         bool "ARM errata: DMB operation may be faulty"
1249         depends on CPU_V7 && SMP
1250         help
1251           This option enables the workaround for the 742230 Cortex-A9
1252           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1253           between two write operations may not ensure the correct visibility
1254           ordering of the two writes. This workaround sets a specific bit in
1255           the diagnostic register of the Cortex-A9 which causes the DMB
1256           instruction to behave as a DSB, ensuring the correct behaviour of
1257           the two writes.
1258
1259 config ARM_ERRATA_742231
1260         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1261         depends on CPU_V7 && SMP
1262         help
1263           This option enables the workaround for the 742231 Cortex-A9
1264           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1265           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1266           accessing some data located in the same cache line, may get corrupted
1267           data due to bad handling of the address hazard when the line gets
1268           replaced from one of the CPUs at the same time as another CPU is
1269           accessing it. This workaround sets specific bits in the diagnostic
1270           register of the Cortex-A9 which reduces the linefill issuing
1271           capabilities of the processor.
1272
1273 config PL310_ERRATA_588369
1274         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1275         depends on CACHE_L2X0
1276         help
1277            The PL310 L2 cache controller implements three types of Clean &
1278            Invalidate maintenance operations: by Physical Address
1279            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1280            They are architecturally defined to behave as the execution of a
1281            clean operation followed immediately by an invalidate operation,
1282            both performing to the same memory location. This functionality
1283            is not correctly implemented in PL310 as clean lines are not
1284            invalidated as a result of these operations.
1285
1286 config ARM_ERRATA_720789
1287         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1288         depends on CPU_V7
1289         help
1290           This option enables the workaround for the 720789 Cortex-A9 (prior to
1291           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1292           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1293           As a consequence of this erratum, some TLB entries which should be
1294           invalidated are not, resulting in an incoherency in the system page
1295           tables. The workaround changes the TLB flushing routines to invalidate
1296           entries regardless of the ASID.
1297
1298 config PL310_ERRATA_727915
1299         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1300         depends on CACHE_L2X0
1301         help
1302           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1303           operation (offset 0x7FC). This operation runs in background so that
1304           PL310 can handle normal accesses while it is in progress. Under very
1305           rare circumstances, due to this erratum, write data can be lost when
1306           PL310 treats a cacheable write transaction during a Clean &
1307           Invalidate by Way operation.
1308
1309 config ARM_ERRATA_743622
1310         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1311         depends on CPU_V7
1312         help
1313           This option enables the workaround for the 743622 Cortex-A9
1314           (r2p*) erratum. Under very rare conditions, a faulty
1315           optimisation in the Cortex-A9 Store Buffer may lead to data
1316           corruption. This workaround sets a specific bit in the diagnostic
1317           register of the Cortex-A9 which disables the Store Buffer
1318           optimisation, preventing the defect from occurring. This has no
1319           visible impact on the overall performance or power consumption of the
1320           processor.
1321
1322 config ARM_ERRATA_751472
1323         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1324         depends on CPU_V7
1325         help
1326           This option enables the workaround for the 751472 Cortex-A9 (prior
1327           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1328           completion of a following broadcasted operation if the second
1329           operation is received by a CPU before the ICIALLUIS has completed,
1330           potentially leading to corrupted entries in the cache or TLB.
1331
1332 config PL310_ERRATA_753970
1333         bool "PL310 errata: cache sync operation may be faulty"
1334         depends on CACHE_PL310
1335         help
1336           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1337
1338           Under some condition the effect of cache sync operation on
1339           the store buffer still remains when the operation completes.
1340           This means that the store buffer is always asked to drain and
1341           this prevents it from merging any further writes. The workaround
1342           is to replace the normal offset of cache sync operation (0x730)
1343           by another offset targeting an unmapped PL310 register 0x740.
1344           This has the same effect as the cache sync operation: store buffer
1345           drain and waiting for all buffers empty.
1346
1347 config ARM_ERRATA_754322
1348         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1349         depends on CPU_V7
1350         help
1351           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1352           r3p*) erratum. A speculative memory access may cause a page table walk
1353           which starts prior to an ASID switch but completes afterwards. This
1354           can populate the micro-TLB with a stale entry which may be hit with
1355           the new ASID. This workaround places two dsb instructions in the mm
1356           switching code so that no page table walks can cross the ASID switch.
1357
1358 config ARM_ERRATA_754327
1359         bool "ARM errata: no automatic Store Buffer drain"
1360         depends on CPU_V7 && SMP
1361         help
1362           This option enables the workaround for the 754327 Cortex-A9 (prior to
1363           r2p0) erratum. The Store Buffer does not have any automatic draining
1364           mechanism and therefore a livelock may occur if an external agent
1365           continuously polls a memory location waiting to observe an update.
1366           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1367           written polling loops from denying visibility of updates to memory.
1368
1369 config ARM_ERRATA_364296
1370         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1371         depends on CPU_V6 && !SMP
1372         help
1373           This options enables the workaround for the 364296 ARM1136
1374           r0p2 erratum (possible cache data corruption with
1375           hit-under-miss enabled). It sets the undocumented bit 31 in
1376           the auxiliary control register and the FI bit in the control
1377           register, thus disabling hit-under-miss without putting the
1378           processor into full low interrupt latency mode. ARM11MPCore
1379           is not affected.
1380
1381 config ARM_ERRATA_764369
1382         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1383         depends on CPU_V7 && SMP
1384         help
1385           This option enables the workaround for erratum 764369
1386           affecting Cortex-A9 MPCore with two or more processors (all
1387           current revisions). Under certain timing circumstances, a data
1388           cache line maintenance operation by MVA targeting an Inner
1389           Shareable memory region may fail to proceed up to either the
1390           Point of Coherency or to the Point of Unification of the
1391           system. This workaround adds a DSB instruction before the
1392           relevant cache maintenance functions and sets a specific bit
1393           in the diagnostic control register of the SCU.
1394
1395 config PL310_ERRATA_769419
1396         bool "PL310 errata: no automatic Store Buffer drain"
1397         depends on CACHE_L2X0
1398         help
1399           On revisions of the PL310 prior to r3p2, the Store Buffer does
1400           not automatically drain. This can cause normal, non-cacheable
1401           writes to be retained when the memory system is idle, leading
1402           to suboptimal I/O performance for drivers using coherent DMA.
1403           This option adds a write barrier to the cpu_idle loop so that,
1404           on systems with an outer cache, the store buffer is drained
1405           explicitly.
1406
1407 endmenu
1408
1409 source "arch/arm/common/Kconfig"
1410
1411 menu "Bus support"
1412
1413 config ARM_AMBA
1414         bool
1415
1416 config ISA
1417         bool
1418         help
1419           Find out whether you have ISA slots on your motherboard.  ISA is the
1420           name of a bus system, i.e. the way the CPU talks to the other stuff
1421           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1422           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1423           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1424
1425 # Select ISA DMA controller support
1426 config ISA_DMA
1427         bool
1428         select ISA_DMA_API
1429
1430 # Select ISA DMA interface
1431 config ISA_DMA_API
1432         bool
1433
1434 config PCI
1435         bool "PCI support" if MIGHT_HAVE_PCI
1436         help
1437           Find out whether you have a PCI motherboard. PCI is the name of a
1438           bus system, i.e. the way the CPU talks to the other stuff inside
1439           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1440           VESA. If you have PCI, say Y, otherwise N.
1441
1442 config PCI_DOMAINS
1443         bool
1444         depends on PCI
1445
1446 config PCI_NANOENGINE
1447         bool "BSE nanoEngine PCI support"
1448         depends on SA1100_NANOENGINE
1449         help
1450           Enable PCI on the BSE nanoEngine board.
1451
1452 config PCI_SYSCALL
1453         def_bool PCI
1454
1455 # Select the host bridge type
1456 config PCI_HOST_VIA82C505
1457         bool
1458         depends on PCI && ARCH_SHARK
1459         default y
1460
1461 config PCI_HOST_ITE8152
1462         bool
1463         depends on PCI && MACH_ARMCORE
1464         default y
1465         select DMABOUNCE
1466
1467 source "drivers/pci/Kconfig"
1468
1469 source "drivers/pcmcia/Kconfig"
1470
1471 endmenu
1472
1473 menu "Kernel Features"
1474
1475 config HAVE_SMP
1476         bool
1477         help
1478           This option should be selected by machines which have an SMP-
1479           capable CPU.
1480
1481           The only effect of this option is to make the SMP-related
1482           options available to the user for configuration.
1483
1484 config SMP
1485         bool "Symmetric Multi-Processing"
1486         depends on CPU_V6K || CPU_V7
1487         depends on GENERIC_CLOCKEVENTS
1488         depends on HAVE_SMP
1489         depends on MMU
1490         select USE_GENERIC_SMP_HELPERS
1491         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1492         help
1493           This enables support for systems with more than one CPU. If you have
1494           a system with only one CPU, like most personal computers, say N. If
1495           you have a system with more than one CPU, say Y.
1496
1497           If you say N here, the kernel will run on single and multiprocessor
1498           machines, but will use only one CPU of a multiprocessor machine. If
1499           you say Y here, the kernel will run on many, but not all, single
1500           processor machines. On a single processor machine, the kernel will
1501           run faster if you say N here.
1502
1503           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1504           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1505           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1506
1507           If you don't know what to do here, say N.
1508
1509 config SMP_ON_UP
1510         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1511         depends on EXPERIMENTAL
1512         depends on SMP && !XIP_KERNEL
1513         default y
1514         help
1515           SMP kernels contain instructions which fail on non-SMP processors.
1516           Enabling this option allows the kernel to modify itself to make
1517           these instructions safe.  Disabling it allows about 1K of space
1518           savings.
1519
1520           If you don't know what to do here, say Y.
1521
1522 config ARM_CPU_TOPOLOGY
1523         bool "Support cpu topology definition"
1524         depends on SMP && CPU_V7
1525         default y
1526         help
1527           Support ARM cpu topology definition. The MPIDR register defines
1528           affinity between processors which is then used to describe the cpu
1529           topology of an ARM System.
1530
1531 config SCHED_MC
1532         bool "Multi-core scheduler support"
1533         depends on ARM_CPU_TOPOLOGY
1534         help
1535           Multi-core scheduler support improves the CPU scheduler's decision
1536           making when dealing with multi-core CPU chips at a cost of slightly
1537           increased overhead in some places. If unsure say N here.
1538
1539 config SCHED_SMT
1540         bool "SMT scheduler support"
1541         depends on ARM_CPU_TOPOLOGY
1542         help
1543           Improves the CPU scheduler's decision making when dealing with
1544           MultiThreading at a cost of slightly increased overhead in some
1545           places. If unsure say N here.
1546
1547 config HAVE_ARM_SCU
1548         bool
1549         help
1550           This option enables support for the ARM system coherency unit
1551
1552 config ARM_ARCH_TIMER
1553         bool "Architected timer support"
1554         depends on CPU_V7
1555         help
1556           This option enables support for the ARM architected timer
1557
1558 config HAVE_ARM_TWD
1559         bool
1560         depends on SMP
1561         help
1562           This options enables support for the ARM timer and watchdog unit
1563
1564 choice
1565         prompt "Memory split"
1566         default VMSPLIT_3G
1567         help
1568           Select the desired split between kernel and user memory.
1569
1570           If you are not absolutely sure what you are doing, leave this
1571           option alone!
1572
1573         config VMSPLIT_3G
1574                 bool "3G/1G user/kernel split"
1575         config VMSPLIT_2G
1576                 bool "2G/2G user/kernel split"
1577         config VMSPLIT_1G
1578                 bool "1G/3G user/kernel split"
1579 endchoice
1580
1581 config PAGE_OFFSET
1582         hex
1583         default 0x40000000 if VMSPLIT_1G
1584         default 0x80000000 if VMSPLIT_2G
1585         default 0xC0000000
1586
1587 config NR_CPUS
1588         int "Maximum number of CPUs (2-32)"
1589         range 2 32
1590         depends on SMP
1591         default "4"
1592
1593 config HOTPLUG_CPU
1594         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1595         depends on SMP && HOTPLUG && EXPERIMENTAL
1596         help
1597           Say Y here to experiment with turning CPUs off and on.  CPUs
1598           can be controlled through /sys/devices/system/cpu.
1599
1600 config LOCAL_TIMERS
1601         bool "Use local timer interrupts"
1602         depends on SMP
1603         default y
1604         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1605         help
1606           Enable support for local timers on SMP platforms, rather then the
1607           legacy IPI broadcast method.  Local timers allows the system
1608           accounting to be spread across the timer interval, preventing a
1609           "thundering herd" at every timer tick.
1610
1611 config ARCH_NR_GPIO
1612         int
1613         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1614         default 355 if ARCH_U8500
1615         default 264 if MACH_H4700
1616         default 512 if SOC_OMAP5
1617         default 0
1618         help
1619           Maximum number of GPIOs in the system.
1620
1621           If unsure, leave the default value.
1622
1623 source kernel/Kconfig.preempt
1624
1625 config HZ
1626         int
1627         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1628                 ARCH_S5PV210 || ARCH_EXYNOS4
1629         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1630         default AT91_TIMER_HZ if ARCH_AT91
1631         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1632         default 100
1633
1634 config THUMB2_KERNEL
1635         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1636         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1637         select AEABI
1638         select ARM_ASM_UNIFIED
1639         select ARM_UNWIND
1640         help
1641           By enabling this option, the kernel will be compiled in
1642           Thumb-2 mode. A compiler/assembler that understand the unified
1643           ARM-Thumb syntax is needed.
1644
1645           If unsure, say N.
1646
1647 config THUMB2_AVOID_R_ARM_THM_JUMP11
1648         bool "Work around buggy Thumb-2 short branch relocations in gas"
1649         depends on THUMB2_KERNEL && MODULES
1650         default y
1651         help
1652           Various binutils versions can resolve Thumb-2 branches to
1653           locally-defined, preemptible global symbols as short-range "b.n"
1654           branch instructions.
1655
1656           This is a problem, because there's no guarantee the final
1657           destination of the symbol, or any candidate locations for a
1658           trampoline, are within range of the branch.  For this reason, the
1659           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1660           relocation in modules at all, and it makes little sense to add
1661           support.
1662
1663           The symptom is that the kernel fails with an "unsupported
1664           relocation" error when loading some modules.
1665
1666           Until fixed tools are available, passing
1667           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1668           code which hits this problem, at the cost of a bit of extra runtime
1669           stack usage in some cases.
1670
1671           The problem is described in more detail at:
1672               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1673
1674           Only Thumb-2 kernels are affected.
1675
1676           Unless you are sure your tools don't have this problem, say Y.
1677
1678 config ARM_ASM_UNIFIED
1679         bool
1680
1681 config AEABI
1682         bool "Use the ARM EABI to compile the kernel"
1683         help
1684           This option allows for the kernel to be compiled using the latest
1685           ARM ABI (aka EABI).  This is only useful if you are using a user
1686           space environment that is also compiled with EABI.
1687
1688           Since there are major incompatibilities between the legacy ABI and
1689           EABI, especially with regard to structure member alignment, this
1690           option also changes the kernel syscall calling convention to
1691           disambiguate both ABIs and allow for backward compatibility support
1692           (selected with CONFIG_OABI_COMPAT).
1693
1694           To use this you need GCC version 4.0.0 or later.
1695
1696 config OABI_COMPAT
1697         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1698         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1699         default y
1700         help
1701           This option preserves the old syscall interface along with the
1702           new (ARM EABI) one. It also provides a compatibility layer to
1703           intercept syscalls that have structure arguments which layout
1704           in memory differs between the legacy ABI and the new ARM EABI
1705           (only for non "thumb" binaries). This option adds a tiny
1706           overhead to all syscalls and produces a slightly larger kernel.
1707           If you know you'll be using only pure EABI user space then you
1708           can say N here. If this option is not selected and you attempt
1709           to execute a legacy ABI binary then the result will be
1710           UNPREDICTABLE (in fact it can be predicted that it won't work
1711           at all). If in doubt say Y.
1712
1713 config ARCH_HAS_HOLES_MEMORYMODEL
1714         bool
1715
1716 config ARCH_SPARSEMEM_ENABLE
1717         bool
1718
1719 config ARCH_SPARSEMEM_DEFAULT
1720         def_bool ARCH_SPARSEMEM_ENABLE
1721
1722 config ARCH_SELECT_MEMORY_MODEL
1723         def_bool ARCH_SPARSEMEM_ENABLE
1724
1725 config HAVE_ARCH_PFN_VALID
1726         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1727
1728 config HIGHMEM
1729         bool "High Memory Support"
1730         depends on MMU
1731         help
1732           The address space of ARM processors is only 4 Gigabytes large
1733           and it has to accommodate user address space, kernel address
1734           space as well as some memory mapped IO. That means that, if you
1735           have a large amount of physical memory and/or IO, not all of the
1736           memory can be "permanently mapped" by the kernel. The physical
1737           memory that is not permanently mapped is called "high memory".
1738
1739           Depending on the selected kernel/user memory split, minimum
1740           vmalloc space and actual amount of RAM, you may not need this
1741           option which should result in a slightly faster kernel.
1742
1743           If unsure, say n.
1744
1745 config HIGHPTE
1746         bool "Allocate 2nd-level pagetables from highmem"
1747         depends on HIGHMEM
1748
1749 config HW_PERF_EVENTS
1750         bool "Enable hardware performance counter support for perf events"
1751         depends on PERF_EVENTS
1752         default y
1753         help
1754           Enable hardware performance counter support for perf events. If
1755           disabled, perf events will use software events only.
1756
1757 source "mm/Kconfig"
1758
1759 config FORCE_MAX_ZONEORDER
1760         int "Maximum zone order" if ARCH_SHMOBILE
1761         range 11 64 if ARCH_SHMOBILE
1762         default "9" if SA1111
1763         default "11"
1764         help
1765           The kernel memory allocator divides physically contiguous memory
1766           blocks into "zones", where each zone is a power of two number of
1767           pages.  This option selects the largest power of two that the kernel
1768           keeps in the memory allocator.  If you need to allocate very large
1769           blocks of physically contiguous memory, then you may need to
1770           increase this value.
1771
1772           This config option is actually maximum order plus one. For example,
1773           a value of 11 means that the largest free memory block is 2^10 pages.
1774
1775 config LEDS
1776         bool "Timer and CPU usage LEDs"
1777         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1778                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1779                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1780                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1781                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1782                    ARCH_AT91 || ARCH_DAVINCI || \
1783                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1784         help
1785           If you say Y here, the LEDs on your machine will be used
1786           to provide useful information about your current system status.
1787
1788           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1789           be able to select which LEDs are active using the options below. If
1790           you are compiling a kernel for the EBSA-110 or the LART however, the
1791           red LED will simply flash regularly to indicate that the system is
1792           still functional. It is safe to say Y here if you have a CATS
1793           system, but the driver will do nothing.
1794
1795 config LEDS_TIMER
1796         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1797                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1798                             || MACH_OMAP_PERSEUS2
1799         depends on LEDS
1800         depends on !GENERIC_CLOCKEVENTS
1801         default y if ARCH_EBSA110
1802         help
1803           If you say Y here, one of the system LEDs (the green one on the
1804           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1805           will flash regularly to indicate that the system is still
1806           operational. This is mainly useful to kernel hackers who are
1807           debugging unstable kernels.
1808
1809           The LART uses the same LED for both Timer LED and CPU usage LED
1810           functions. You may choose to use both, but the Timer LED function
1811           will overrule the CPU usage LED.
1812
1813 config LEDS_CPU
1814         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1815                         !ARCH_OMAP) \
1816                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1817                         || MACH_OMAP_PERSEUS2
1818         depends on LEDS
1819         help
1820           If you say Y here, the red LED will be used to give a good real
1821           time indication of CPU usage, by lighting whenever the idle task
1822           is not currently executing.
1823
1824           The LART uses the same LED for both Timer LED and CPU usage LED
1825           functions. You may choose to use both, but the Timer LED function
1826           will overrule the CPU usage LED.
1827
1828 config ALIGNMENT_TRAP
1829         bool
1830         depends on CPU_CP15_MMU
1831         default y if !ARCH_EBSA110
1832         select HAVE_PROC_CPU if PROC_FS
1833         help
1834           ARM processors cannot fetch/store information which is not
1835           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1836           address divisible by 4. On 32-bit ARM processors, these non-aligned
1837           fetch/store instructions will be emulated in software if you say
1838           here, which has a severe performance impact. This is necessary for
1839           correct operation of some network protocols. With an IP-only
1840           configuration it is safe to say N, otherwise say Y.
1841
1842 config UACCESS_WITH_MEMCPY
1843         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1844         depends on MMU && EXPERIMENTAL
1845         default y if CPU_FEROCEON
1846         help
1847           Implement faster copy_to_user and clear_user methods for CPU
1848           cores where a 8-word STM instruction give significantly higher
1849           memory write throughput than a sequence of individual 32bit stores.
1850
1851           A possible side effect is a slight increase in scheduling latency
1852           between threads sharing the same address space if they invoke
1853           such copy operations with large buffers.
1854
1855           However, if the CPU data cache is using a write-allocate mode,
1856           this option is unlikely to provide any performance gain.
1857
1858 config SECCOMP
1859         bool
1860         prompt "Enable seccomp to safely compute untrusted bytecode"
1861         ---help---
1862           This kernel feature is useful for number crunching applications
1863           that may need to compute untrusted bytecode during their
1864           execution. By using pipes or other transports made available to
1865           the process as file descriptors supporting the read/write
1866           syscalls, it's possible to isolate those applications in
1867           their own address space using seccomp. Once seccomp is
1868           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1869           and the task is only allowed to execute a few safe syscalls
1870           defined by each seccomp mode.
1871
1872 config CC_STACKPROTECTOR
1873         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1874         depends on EXPERIMENTAL
1875         help
1876           This option turns on the -fstack-protector GCC feature. This
1877           feature puts, at the beginning of functions, a canary value on
1878           the stack just before the return address, and validates
1879           the value just before actually returning.  Stack based buffer
1880           overflows (that need to overwrite this return address) now also
1881           overwrite the canary, which gets detected and the attack is then
1882           neutralized via a kernel panic.
1883           This feature requires gcc version 4.2 or above.
1884
1885 config DEPRECATED_PARAM_STRUCT
1886         bool "Provide old way to pass kernel parameters"
1887         help
1888           This was deprecated in 2001 and announced to live on for 5 years.
1889           Some old boot loaders still use this way.
1890
1891 endmenu
1892
1893 menu "Boot options"
1894
1895 config USE_OF
1896         bool "Flattened Device Tree support"
1897         select OF
1898         select OF_EARLY_FLATTREE
1899         select IRQ_DOMAIN
1900         help
1901           Include support for flattened device tree machine descriptions.
1902
1903 # Compressed boot loader in ROM.  Yes, we really want to ask about
1904 # TEXT and BSS so we preserve their values in the config files.
1905 config ZBOOT_ROM_TEXT
1906         hex "Compressed ROM boot loader base address"
1907         default "0"
1908         help
1909           The physical address at which the ROM-able zImage is to be
1910           placed in the target.  Platforms which normally make use of
1911           ROM-able zImage formats normally set this to a suitable
1912           value in their defconfig file.
1913
1914           If ZBOOT_ROM is not enabled, this has no effect.
1915
1916 config ZBOOT_ROM_BSS
1917         hex "Compressed ROM boot loader BSS address"
1918         default "0"
1919         help
1920           The base address of an area of read/write memory in the target
1921           for the ROM-able zImage which must be available while the
1922           decompressor is running. It must be large enough to hold the
1923           entire decompressed kernel plus an additional 128 KiB.
1924           Platforms which normally make use of ROM-able zImage formats
1925           normally set this to a suitable value in their defconfig file.
1926
1927           If ZBOOT_ROM is not enabled, this has no effect.
1928
1929 config ZBOOT_ROM
1930         bool "Compressed boot loader in ROM/flash"
1931         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1932         help
1933           Say Y here if you intend to execute your compressed kernel image
1934           (zImage) directly from ROM or flash.  If unsure, say N.
1935
1936 choice
1937         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1938         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1939         default ZBOOT_ROM_NONE
1940         help
1941           Include experimental SD/MMC loading code in the ROM-able zImage.
1942           With this enabled it is possible to write the ROM-able zImage
1943           kernel image to an MMC or SD card and boot the kernel straight
1944           from the reset vector. At reset the processor Mask ROM will load
1945           the first part of the ROM-able zImage which in turn loads the
1946           rest the kernel image to RAM.
1947
1948 config ZBOOT_ROM_NONE
1949         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1950         help
1951           Do not load image from SD or MMC
1952
1953 config ZBOOT_ROM_MMCIF
1954         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1955         help
1956           Load image from MMCIF hardware block.
1957
1958 config ZBOOT_ROM_SH_MOBILE_SDHI
1959         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1960         help
1961           Load image from SDHI hardware block
1962
1963 endchoice
1964
1965 config ARM_APPENDED_DTB
1966         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1967         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1968         help
1969           With this option, the boot code will look for a device tree binary
1970           (DTB) appended to zImage
1971           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1972
1973           This is meant as a backward compatibility convenience for those
1974           systems with a bootloader that can't be upgraded to accommodate
1975           the documented boot protocol using a device tree.
1976
1977           Beware that there is very little in terms of protection against
1978           this option being confused by leftover garbage in memory that might
1979           look like a DTB header after a reboot if no actual DTB is appended
1980           to zImage.  Do not leave this option active in a production kernel
1981           if you don't intend to always append a DTB.  Proper passing of the
1982           location into r2 of a bootloader provided DTB is always preferable
1983           to this option.
1984
1985 config ARM_ATAG_DTB_COMPAT
1986         bool "Supplement the appended DTB with traditional ATAG information"
1987         depends on ARM_APPENDED_DTB
1988         help
1989           Some old bootloaders can't be updated to a DTB capable one, yet
1990           they provide ATAGs with memory configuration, the ramdisk address,
1991           the kernel cmdline string, etc.  Such information is dynamically
1992           provided by the bootloader and can't always be stored in a static
1993           DTB.  To allow a device tree enabled kernel to be used with such
1994           bootloaders, this option allows zImage to extract the information
1995           from the ATAG list and store it at run time into the appended DTB.
1996
1997 choice
1998         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1999         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2000
2001 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2002         bool "Use bootloader kernel arguments if available"
2003         help
2004           Uses the command-line options passed by the boot loader instead of
2005           the device tree bootargs property. If the boot loader doesn't provide
2006           any, the device tree bootargs property will be used.
2007
2008 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2009         bool "Extend with bootloader kernel arguments"
2010         help
2011           The command-line arguments provided by the boot loader will be
2012           appended to the the device tree bootargs property.
2013
2014 endchoice
2015
2016 config CMDLINE
2017         string "Default kernel command string"
2018         default ""
2019         help
2020           On some architectures (EBSA110 and CATS), there is currently no way
2021           for the boot loader to pass arguments to the kernel. For these
2022           architectures, you should supply some command-line options at build
2023           time by entering them here. As a minimum, you should specify the
2024           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2025
2026 choice
2027         prompt "Kernel command line type" if CMDLINE != ""
2028         default CMDLINE_FROM_BOOTLOADER
2029
2030 config CMDLINE_FROM_BOOTLOADER
2031         bool "Use bootloader kernel arguments if available"
2032         help
2033           Uses the command-line options passed by the boot loader. If
2034           the boot loader doesn't provide any, the default kernel command
2035           string provided in CMDLINE will be used.
2036
2037 config CMDLINE_EXTEND
2038         bool "Extend bootloader kernel arguments"
2039         help
2040           The command-line arguments provided by the boot loader will be
2041           appended to the default kernel command string.
2042
2043 config CMDLINE_FORCE
2044         bool "Always use the default kernel command string"
2045         help
2046           Always use the default kernel command string, even if the boot
2047           loader passes other arguments to the kernel.
2048           This is useful if you cannot or don't want to change the
2049           command-line options your boot loader passes to the kernel.
2050 endchoice
2051
2052 config XIP_KERNEL
2053         bool "Kernel Execute-In-Place from ROM"
2054         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2055         help
2056           Execute-In-Place allows the kernel to run from non-volatile storage
2057           directly addressable by the CPU, such as NOR flash. This saves RAM
2058           space since the text section of the kernel is not loaded from flash
2059           to RAM.  Read-write sections, such as the data section and stack,
2060           are still copied to RAM.  The XIP kernel is not compressed since
2061           it has to run directly from flash, so it will take more space to
2062           store it.  The flash address used to link the kernel object files,
2063           and for storing it, is configuration dependent. Therefore, if you
2064           say Y here, you must know the proper physical address where to
2065           store the kernel image depending on your own flash memory usage.
2066
2067           Also note that the make target becomes "make xipImage" rather than
2068           "make zImage" or "make Image".  The final kernel binary to put in
2069           ROM memory will be arch/arm/boot/xipImage.
2070
2071           If unsure, say N.
2072
2073 config XIP_PHYS_ADDR
2074         hex "XIP Kernel Physical Location"
2075         depends on XIP_KERNEL
2076         default "0x00080000"
2077         help
2078           This is the physical address in your flash memory the kernel will
2079           be linked for and stored to.  This address is dependent on your
2080           own flash usage.
2081
2082 config KEXEC
2083         bool "Kexec system call (EXPERIMENTAL)"
2084         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2085         help
2086           kexec is a system call that implements the ability to shutdown your
2087           current kernel, and to start another kernel.  It is like a reboot
2088           but it is independent of the system firmware.   And like a reboot
2089           you can start any kernel with it, not just Linux.
2090
2091           It is an ongoing process to be certain the hardware in a machine
2092           is properly shutdown, so do not be surprised if this code does not
2093           initially work for you.  It may help to enable device hotplugging
2094           support.
2095
2096 config ATAGS_PROC
2097         bool "Export atags in procfs"
2098         depends on KEXEC
2099         default y
2100         help
2101           Should the atags used to boot the kernel be exported in an "atags"
2102           file in procfs. Useful with kexec.
2103
2104 config CRASH_DUMP
2105         bool "Build kdump crash kernel (EXPERIMENTAL)"
2106         depends on EXPERIMENTAL
2107         help
2108           Generate crash dump after being started by kexec. This should
2109           be normally only set in special crash dump kernels which are
2110           loaded in the main kernel with kexec-tools into a specially
2111           reserved region and then later executed after a crash by
2112           kdump/kexec. The crash dump kernel must be compiled to a
2113           memory address not used by the main kernel
2114
2115           For more details see Documentation/kdump/kdump.txt
2116
2117 config AUTO_ZRELADDR
2118         bool "Auto calculation of the decompressed kernel image address"
2119         depends on !ZBOOT_ROM && !ARCH_U300
2120         help
2121           ZRELADDR is the physical address where the decompressed kernel
2122           image will be placed. If AUTO_ZRELADDR is selected, the address
2123           will be determined at run-time by masking the current IP with
2124           0xf8000000. This assumes the zImage being placed in the first 128MB
2125           from start of memory.
2126
2127 endmenu
2128
2129 menu "CPU Power Management"
2130
2131 if ARCH_HAS_CPUFREQ
2132
2133 source "drivers/cpufreq/Kconfig"
2134
2135 config CPU_FREQ_IMX
2136         tristate "CPUfreq driver for i.MX CPUs"
2137         depends on ARCH_MXC && CPU_FREQ
2138         select CPU_FREQ_TABLE
2139         help
2140           This enables the CPUfreq driver for i.MX CPUs.
2141
2142 config CPU_FREQ_SA1100
2143         bool
2144
2145 config CPU_FREQ_SA1110
2146         bool
2147
2148 config CPU_FREQ_INTEGRATOR
2149         tristate "CPUfreq driver for ARM Integrator CPUs"
2150         depends on ARCH_INTEGRATOR && CPU_FREQ
2151         default y
2152         help
2153           This enables the CPUfreq driver for ARM Integrator CPUs.
2154
2155           For details, take a look at <file:Documentation/cpu-freq>.
2156
2157           If in doubt, say Y.
2158
2159 config CPU_FREQ_PXA
2160         bool
2161         depends on CPU_FREQ && ARCH_PXA && PXA25x
2162         default y
2163         select CPU_FREQ_TABLE
2164         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2165
2166 config CPU_FREQ_S3C
2167         bool
2168         help
2169           Internal configuration node for common cpufreq on Samsung SoC
2170
2171 config CPU_FREQ_S3C24XX
2172         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2173         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2174         select CPU_FREQ_S3C
2175         help
2176           This enables the CPUfreq driver for the Samsung S3C24XX family
2177           of CPUs.
2178
2179           For details, take a look at <file:Documentation/cpu-freq>.
2180
2181           If in doubt, say N.
2182
2183 config CPU_FREQ_S3C24XX_PLL
2184         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2185         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2186         help
2187           Compile in support for changing the PLL frequency from the
2188           S3C24XX series CPUfreq driver. The PLL takes time to settle
2189           after a frequency change, so by default it is not enabled.
2190
2191           This also means that the PLL tables for the selected CPU(s) will
2192           be built which may increase the size of the kernel image.
2193
2194 config CPU_FREQ_S3C24XX_DEBUG
2195         bool "Debug CPUfreq Samsung driver core"
2196         depends on CPU_FREQ_S3C24XX
2197         help
2198           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2199
2200 config CPU_FREQ_S3C24XX_IODEBUG
2201         bool "Debug CPUfreq Samsung driver IO timing"
2202         depends on CPU_FREQ_S3C24XX
2203         help
2204           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2205
2206 config CPU_FREQ_S3C24XX_DEBUGFS
2207         bool "Export debugfs for CPUFreq"
2208         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2209         help
2210           Export status information via debugfs.
2211
2212 endif
2213
2214 source "drivers/cpuidle/Kconfig"
2215
2216 endmenu
2217
2218 menu "Floating point emulation"
2219
2220 comment "At least one emulation must be selected"
2221
2222 config FPE_NWFPE
2223         bool "NWFPE math emulation"
2224         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2225         ---help---
2226           Say Y to include the NWFPE floating point emulator in the kernel.
2227           This is necessary to run most binaries. Linux does not currently
2228           support floating point hardware so you need to say Y here even if
2229           your machine has an FPA or floating point co-processor podule.
2230
2231           You may say N here if you are going to load the Acorn FPEmulator
2232           early in the bootup.
2233
2234 config FPE_NWFPE_XP
2235         bool "Support extended precision"
2236         depends on FPE_NWFPE
2237         help
2238           Say Y to include 80-bit support in the kernel floating-point
2239           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2240           Note that gcc does not generate 80-bit operations by default,
2241           so in most cases this option only enlarges the size of the
2242           floating point emulator without any good reason.
2243
2244           You almost surely want to say N here.
2245
2246 config FPE_FASTFPE
2247         bool "FastFPE math emulation (EXPERIMENTAL)"
2248         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2249         ---help---
2250           Say Y here to include the FAST floating point emulator in the kernel.
2251           This is an experimental much faster emulator which now also has full
2252           precision for the mantissa.  It does not support any exceptions.
2253           It is very simple, and approximately 3-6 times faster than NWFPE.
2254
2255           It should be sufficient for most programs.  It may be not suitable
2256           for scientific calculations, but you have to check this for yourself.
2257           If you do not feel you need a faster FP emulation you should better
2258           choose NWFPE.
2259
2260 config VFP
2261         bool "VFP-format floating point maths"
2262         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2263         help
2264           Say Y to include VFP support code in the kernel. This is needed
2265           if your hardware includes a VFP unit.
2266
2267           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2268           release notes and additional status information.
2269
2270           Say N if your target does not have VFP hardware.
2271
2272 config VFPv3
2273         bool
2274         depends on VFP
2275         default y if CPU_V7
2276
2277 config NEON
2278         bool "Advanced SIMD (NEON) Extension support"
2279         depends on VFPv3 && CPU_V7
2280         help
2281           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2282           Extension.
2283
2284 endmenu
2285
2286 menu "Userspace binary formats"
2287
2288 source "fs/Kconfig.binfmt"
2289
2290 config ARTHUR
2291         tristate "RISC OS personality"
2292         depends on !AEABI
2293         help
2294           Say Y here to include the kernel code necessary if you want to run
2295           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2296           experimental; if this sounds frightening, say N and sleep in peace.
2297           You can also say M here to compile this support as a module (which
2298           will be called arthur).
2299
2300 endmenu
2301
2302 menu "Power management options"
2303
2304 source "kernel/power/Kconfig"
2305
2306 config ARCH_SUSPEND_POSSIBLE
2307         depends on !ARCH_S5PC100 && !ARCH_TEGRA
2308         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2309                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2310         def_bool y
2311
2312 config ARM_CPU_SUSPEND
2313         def_bool PM_SLEEP
2314
2315 endmenu
2316
2317 source "net/Kconfig"
2318
2319 source "drivers/Kconfig"
2320
2321 source "fs/Kconfig"
2322
2323 source "arch/arm/Kconfig.debug"
2324
2325 source "security/Kconfig"
2326
2327 source "crypto/Kconfig"
2328
2329 source "lib/Kconfig"