db3152d6dd88d5156bf0b2f8505e16b6e942f077
[linux-3.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_WANT_IPC_PARSE_VERSION
8         select BUILDTIME_EXTABLE_SORT if MMU
9         select CPU_PM if (SUSPEND || CPU_IDLE)
10         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
11         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
12         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
13         select GENERIC_IRQ_PROBE
14         select GENERIC_IRQ_SHOW
15         select GENERIC_PCI_IOMAP
16         select GENERIC_SMP_IDLE_THREAD
17         select GENERIC_STRNCPY_FROM_USER
18         select GENERIC_STRNLEN_USER
19         select HARDIRQS_SW_RESEND
20         select HAVE_AOUT
21         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
22         select HAVE_ARCH_KGDB
23         select HAVE_ARCH_SECCOMP_FILTER
24         select HAVE_ARCH_TRACEHOOK
25         select HAVE_BPF_JIT
26         select HAVE_C_RECORDMCOUNT
27         select HAVE_DEBUG_KMEMLEAK
28         select HAVE_DMA_API_DEBUG
29         select HAVE_DMA_ATTRS
30         select HAVE_DMA_CONTIGUOUS if MMU
31         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
32         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
33         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
34         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
35         select HAVE_GENERIC_DMA_COHERENT
36         select HAVE_GENERIC_HARDIRQS
37         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
38         select HAVE_IDE if PCI || ISA || PCMCIA
39         select HAVE_IRQ_WORK
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select KTIME_SCALAR
53         select PERF_USE_VMALLOC
54         select RTC_LIB
55         select SYS_SUPPORTS_APM_EMULATION
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select MODULES_USE_ELF_REL
58         select CLONE_BACKWARDS
59         select GENERIC_SIGALTSTACK
60         select OLD_SIGSUSPEND3
61         select OLD_SIGACTION
62         help
63           The ARM series is a line of low-power-consumption RISC chip designs
64           licensed by ARM Ltd and targeted at embedded applications and
65           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
66           manufactured, but legacy ARM-based PC hardware remains popular in
67           Europe.  There is an ARM Linux project with a web page at
68           <http://www.arm.linux.org.uk/>.
69
70 config ARM_HAS_SG_CHAIN
71         bool
72
73 config NEED_SG_DMA_LENGTH
74         bool
75
76 config ARM_DMA_USE_IOMMU
77         bool
78         select ARM_HAS_SG_CHAIN
79         select NEED_SG_DMA_LENGTH
80
81 config HAVE_PWM
82         bool
83
84 config MIGHT_HAVE_PCI
85         bool
86
87 config SYS_SUPPORTS_APM_EMULATION
88         bool
89
90 config GENERIC_GPIO
91         bool
92
93 config HAVE_TCM
94         bool
95         select GENERIC_ALLOCATOR
96
97 config HAVE_PROC_CPU
98         bool
99
100 config NO_IOPORT
101         bool
102
103 config EISA
104         bool
105         ---help---
106           The Extended Industry Standard Architecture (EISA) bus was
107           developed as an open alternative to the IBM MicroChannel bus.
108
109           The EISA bus provided some of the features of the IBM MicroChannel
110           bus while maintaining backward compatibility with cards made for
111           the older ISA bus.  The EISA bus saw limited use between 1988 and
112           1995 when it was made obsolete by the PCI bus.
113
114           Say Y here if you are building a kernel for an EISA-based machine.
115
116           Otherwise, say N.
117
118 config SBUS
119         bool
120
121 config STACKTRACE_SUPPORT
122         bool
123         default y
124
125 config HAVE_LATENCYTOP_SUPPORT
126         bool
127         depends on !SMP
128         default y
129
130 config LOCKDEP_SUPPORT
131         bool
132         default y
133
134 config TRACE_IRQFLAGS_SUPPORT
135         bool
136         default y
137
138 config RWSEM_GENERIC_SPINLOCK
139         bool
140         default y
141
142 config RWSEM_XCHGADD_ALGORITHM
143         bool
144
145 config ARCH_HAS_ILOG2_U32
146         bool
147
148 config ARCH_HAS_ILOG2_U64
149         bool
150
151 config ARCH_HAS_CPUFREQ
152         bool
153         help
154           Internal node to signify that the ARCH has CPUFREQ support
155           and that the relevant menu configurations are displayed for
156           it.
157
158 config GENERIC_HWEIGHT
159         bool
160         default y
161
162 config GENERIC_CALIBRATE_DELAY
163         bool
164         default y
165
166 config ARCH_MAY_HAVE_PC_FDC
167         bool
168
169 config ZONE_DMA
170         bool
171
172 config NEED_DMA_MAP_STATE
173        def_bool y
174
175 config ARCH_HAS_DMA_SET_COHERENT_MASK
176         bool
177
178 config GENERIC_ISA_DMA
179         bool
180
181 config FIQ
182         bool
183
184 config NEED_RET_TO_USER
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_GPIO_H
216         bool
217         help
218           Select this when mach/gpio.h is required to provide special
219           definitions for this platform. The need for mach/gpio.h should
220           be avoided when possible.
221
222 config NEED_MACH_IO_H
223         bool
224         help
225           Select this when mach/io.h is required to provide special
226           definitions for this platform.  The need for mach/io.h should
227           be avoided when possible.
228
229 config NEED_MACH_MEMORY_H
230         bool
231         help
232           Select this when mach/memory.h is required to provide special
233           definitions for this platform.  The need for mach/memory.h should
234           be avoided when possible.
235
236 config PHYS_OFFSET
237         hex "Physical address of main memory" if MMU
238         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
239         default DRAM_BASE if !MMU
240         help
241           Please provide the physical address corresponding to the
242           location of main memory in your system.
243
244 config GENERIC_BUG
245         def_bool y
246         depends on BUG
247
248 source "init/Kconfig"
249
250 source "kernel/Kconfig.freezer"
251
252 menu "System Type"
253
254 config MMU
255         bool "MMU-based Paged Memory Management Support"
256         default y
257         help
258           Select if you want MMU-based virtualised addressing space
259           support by paged memory management. If unsure, say 'Y'.
260
261 #
262 # The "ARM system type" choice list is ordered alphabetically by option
263 # text.  Please add new entries in the option alphabetic order.
264 #
265 choice
266         prompt "ARM system type"
267         default ARCH_MULTIPLATFORM
268
269 config ARCH_MULTIPLATFORM
270         bool "Allow multiple platforms to be selected"
271         depends on MMU
272         select ARM_PATCH_PHYS_VIRT
273         select AUTO_ZRELADDR
274         select COMMON_CLK
275         select MULTI_IRQ_HANDLER
276         select SPARSE_IRQ
277         select USE_OF
278
279 config ARCH_INTEGRATOR
280         bool "ARM Ltd. Integrator family"
281         select ARCH_HAS_CPUFREQ
282         select ARM_AMBA
283         select COMMON_CLK
284         select COMMON_CLK_VERSATILE
285         select GENERIC_CLOCKEVENTS
286         select HAVE_TCM
287         select ICST
288         select MULTI_IRQ_HANDLER
289         select NEED_MACH_MEMORY_H
290         select PLAT_VERSATILE
291         select SPARSE_IRQ
292         select VERSATILE_FPGA_IRQ
293         help
294           Support for ARM's Integrator platform.
295
296 config ARCH_REALVIEW
297         bool "ARM Ltd. RealView family"
298         select ARCH_WANT_OPTIONAL_GPIOLIB
299         select ARM_AMBA
300         select ARM_TIMER_SP804
301         select COMMON_CLK
302         select COMMON_CLK_VERSATILE
303         select GENERIC_CLOCKEVENTS
304         select GPIO_PL061 if GPIOLIB
305         select ICST
306         select NEED_MACH_MEMORY_H
307         select PLAT_VERSATILE
308         select PLAT_VERSATILE_CLCD
309         help
310           This enables support for ARM Ltd RealView boards.
311
312 config ARCH_VERSATILE
313         bool "ARM Ltd. Versatile family"
314         select ARCH_WANT_OPTIONAL_GPIOLIB
315         select ARM_AMBA
316         select ARM_TIMER_SP804
317         select ARM_VIC
318         select CLKDEV_LOOKUP
319         select GENERIC_CLOCKEVENTS
320         select HAVE_MACH_CLKDEV
321         select ICST
322         select PLAT_VERSATILE
323         select PLAT_VERSATILE_CLCD
324         select PLAT_VERSATILE_CLOCK
325         select VERSATILE_FPGA_IRQ
326         help
327           This enables support for ARM Ltd Versatile board.
328
329 config ARCH_AT91
330         bool "Atmel AT91"
331         select ARCH_REQUIRE_GPIOLIB
332         select CLKDEV_LOOKUP
333         select HAVE_CLK
334         select IRQ_DOMAIN
335         select NEED_MACH_GPIO_H
336         select NEED_MACH_IO_H if PCCARD
337         select PINCTRL
338         select PINCTRL_AT91 if USE_OF
339         help
340           This enables support for systems based on Atmel
341           AT91RM9200 and AT91SAM9* processors.
342
343 config ARCH_BCM2835
344         bool "Broadcom BCM2835 family"
345         select ARCH_REQUIRE_GPIOLIB
346         select ARM_AMBA
347         select ARM_ERRATA_411920
348         select ARM_TIMER_SP804
349         select CLKDEV_LOOKUP
350         select COMMON_CLK
351         select CPU_V6
352         select GENERIC_CLOCKEVENTS
353         select GENERIC_GPIO
354         select MULTI_IRQ_HANDLER
355         select PINCTRL
356         select PINCTRL_BCM2835
357         select SPARSE_IRQ
358         select USE_OF
359         help
360           This enables support for the Broadcom BCM2835 SoC. This SoC is
361           use in the Raspberry Pi, and Roku 2 devices.
362
363 config ARCH_CNS3XXX
364         bool "Cavium Networks CNS3XXX family"
365         select ARM_GIC
366         select CPU_V6K
367         select GENERIC_CLOCKEVENTS
368         select MIGHT_HAVE_CACHE_L2X0
369         select MIGHT_HAVE_PCI
370         select PCI_DOMAINS if PCI
371         help
372           Support for Cavium Networks CNS3XXX platform.
373
374 config ARCH_CLPS711X
375         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
376         select ARCH_REQUIRE_GPIOLIB
377         select AUTO_ZRELADDR
378         select CLKDEV_LOOKUP
379         select COMMON_CLK
380         select CPU_ARM720T
381         select GENERIC_CLOCKEVENTS
382         select MULTI_IRQ_HANDLER
383         select NEED_MACH_MEMORY_H
384         select SPARSE_IRQ
385         help
386           Support for Cirrus Logic 711x/721x/731x based boards.
387
388 config ARCH_GEMINI
389         bool "Cortina Systems Gemini"
390         select ARCH_REQUIRE_GPIOLIB
391         select ARCH_USES_GETTIMEOFFSET
392         select CPU_FA526
393         help
394           Support for the Cortina Systems Gemini family SoCs
395
396 config ARCH_SIRF
397         bool "CSR SiRF"
398         select ARCH_REQUIRE_GPIOLIB
399         select COMMON_CLK
400         select GENERIC_CLOCKEVENTS
401         select GENERIC_IRQ_CHIP
402         select MIGHT_HAVE_CACHE_L2X0
403         select NO_IOPORT
404         select PINCTRL
405         select PINCTRL_SIRF
406         select USE_OF
407         help
408           Support for CSR SiRFprimaII/Marco/Polo platforms
409
410 config ARCH_EBSA110
411         bool "EBSA-110"
412         select ARCH_USES_GETTIMEOFFSET
413         select CPU_SA110
414         select ISA
415         select NEED_MACH_IO_H
416         select NEED_MACH_MEMORY_H
417         select NO_IOPORT
418         help
419           This is an evaluation board for the StrongARM processor available
420           from Digital. It has limited hardware on-board, including an
421           Ethernet interface, two PCMCIA sockets, two serial ports and a
422           parallel port.
423
424 config ARCH_EP93XX
425         bool "EP93xx-based"
426         select ARCH_HAS_HOLES_MEMORYMODEL
427         select ARCH_REQUIRE_GPIOLIB
428         select ARCH_USES_GETTIMEOFFSET
429         select ARM_AMBA
430         select ARM_VIC
431         select CLKDEV_LOOKUP
432         select CPU_ARM920T
433         select NEED_MACH_MEMORY_H
434         help
435           This enables support for the Cirrus EP93xx series of CPUs.
436
437 config ARCH_FOOTBRIDGE
438         bool "FootBridge"
439         select CPU_SA110
440         select FOOTBRIDGE
441         select GENERIC_CLOCKEVENTS
442         select HAVE_IDE
443         select NEED_MACH_IO_H if !MMU
444         select NEED_MACH_MEMORY_H
445         help
446           Support for systems based on the DC21285 companion chip
447           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
448
449 config ARCH_MXS
450         bool "Freescale MXS-based"
451         select ARCH_REQUIRE_GPIOLIB
452         select CLKDEV_LOOKUP
453         select CLKSRC_MMIO
454         select COMMON_CLK
455         select GENERIC_CLOCKEVENTS
456         select HAVE_CLK_PREPARE
457         select MULTI_IRQ_HANDLER
458         select PINCTRL
459         select SPARSE_IRQ
460         select USE_OF
461         help
462           Support for Freescale MXS-based family of processors
463
464 config ARCH_NETX
465         bool "Hilscher NetX based"
466         select ARM_VIC
467         select CLKSRC_MMIO
468         select CPU_ARM926T
469         select GENERIC_CLOCKEVENTS
470         help
471           This enables support for systems based on the Hilscher NetX Soc
472
473 config ARCH_H720X
474         bool "Hynix HMS720x-based"
475         select ARCH_USES_GETTIMEOFFSET
476         select CPU_ARM720T
477         select ISA_DMA_API
478         help
479           This enables support for systems based on the Hynix HMS720x
480
481 config ARCH_IOP13XX
482         bool "IOP13xx-based"
483         depends on MMU
484         select ARCH_SUPPORTS_MSI
485         select CPU_XSC3
486         select NEED_MACH_MEMORY_H
487         select NEED_RET_TO_USER
488         select PCI
489         select PLAT_IOP
490         select VMSPLIT_1G
491         help
492           Support for Intel's IOP13XX (XScale) family of processors.
493
494 config ARCH_IOP32X
495         bool "IOP32x-based"
496         depends on MMU
497         select ARCH_REQUIRE_GPIOLIB
498         select CPU_XSCALE
499         select NEED_MACH_GPIO_H
500         select NEED_RET_TO_USER
501         select PCI
502         select PLAT_IOP
503         help
504           Support for Intel's 80219 and IOP32X (XScale) family of
505           processors.
506
507 config ARCH_IOP33X
508         bool "IOP33x-based"
509         depends on MMU
510         select ARCH_REQUIRE_GPIOLIB
511         select CPU_XSCALE
512         select NEED_MACH_GPIO_H
513         select NEED_RET_TO_USER
514         select PCI
515         select PLAT_IOP
516         help
517           Support for Intel's IOP33X (XScale) family of processors.
518
519 config ARCH_IXP4XX
520         bool "IXP4xx-based"
521         depends on MMU
522         select ARCH_HAS_DMA_SET_COHERENT_MASK
523         select ARCH_REQUIRE_GPIOLIB
524         select CLKSRC_MMIO
525         select CPU_XSCALE
526         select DMABOUNCE if PCI
527         select GENERIC_CLOCKEVENTS
528         select MIGHT_HAVE_PCI
529         select NEED_MACH_IO_H
530         help
531           Support for Intel's IXP4XX (XScale) family of processors.
532
533 config ARCH_DOVE
534         bool "Marvell Dove"
535         select ARCH_REQUIRE_GPIOLIB
536         select COMMON_CLK_DOVE
537         select CPU_V7
538         select GENERIC_CLOCKEVENTS
539         select MIGHT_HAVE_PCI
540         select PINCTRL
541         select PINCTRL_DOVE
542         select PLAT_ORION_LEGACY
543         select USB_ARCH_HAS_EHCI
544         help
545           Support for the Marvell Dove SoC 88AP510
546
547 config ARCH_KIRKWOOD
548         bool "Marvell Kirkwood"
549         select ARCH_REQUIRE_GPIOLIB
550         select CPU_FEROCEON
551         select GENERIC_CLOCKEVENTS
552         select PCI
553         select PCI_QUIRKS
554         select PINCTRL
555         select PINCTRL_KIRKWOOD
556         select PLAT_ORION_LEGACY
557         help
558           Support for the following Marvell Kirkwood series SoCs:
559           88F6180, 88F6192 and 88F6281.
560
561 config ARCH_MV78XX0
562         bool "Marvell MV78xx0"
563         select ARCH_REQUIRE_GPIOLIB
564         select CPU_FEROCEON
565         select GENERIC_CLOCKEVENTS
566         select PCI
567         select PLAT_ORION_LEGACY
568         help
569           Support for the following Marvell MV78xx0 series SoCs:
570           MV781x0, MV782x0.
571
572 config ARCH_ORION5X
573         bool "Marvell Orion"
574         depends on MMU
575         select ARCH_REQUIRE_GPIOLIB
576         select CPU_FEROCEON
577         select GENERIC_CLOCKEVENTS
578         select PCI
579         select PLAT_ORION_LEGACY
580         help
581           Support for the following Marvell Orion 5x series SoCs:
582           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
583           Orion-2 (5281), Orion-1-90 (6183).
584
585 config ARCH_MMP
586         bool "Marvell PXA168/910/MMP2"
587         depends on MMU
588         select ARCH_REQUIRE_GPIOLIB
589         select CLKDEV_LOOKUP
590         select GENERIC_ALLOCATOR
591         select GENERIC_CLOCKEVENTS
592         select GPIO_PXA
593         select IRQ_DOMAIN
594         select NEED_MACH_GPIO_H
595         select PINCTRL
596         select PLAT_PXA
597         select SPARSE_IRQ
598         help
599           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
600
601 config ARCH_KS8695
602         bool "Micrel/Kendin KS8695"
603         select ARCH_REQUIRE_GPIOLIB
604         select CLKSRC_MMIO
605         select CPU_ARM922T
606         select GENERIC_CLOCKEVENTS
607         select NEED_MACH_MEMORY_H
608         help
609           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
610           System-on-Chip devices.
611
612 config ARCH_W90X900
613         bool "Nuvoton W90X900 CPU"
614         select ARCH_REQUIRE_GPIOLIB
615         select CLKDEV_LOOKUP
616         select CLKSRC_MMIO
617         select CPU_ARM926T
618         select GENERIC_CLOCKEVENTS
619         help
620           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
621           At present, the w90x900 has been renamed nuc900, regarding
622           the ARM series product line, you can login the following
623           link address to know more.
624
625           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
626                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
627
628 config ARCH_LPC32XX
629         bool "NXP LPC32XX"
630         select ARCH_REQUIRE_GPIOLIB
631         select ARM_AMBA
632         select CLKDEV_LOOKUP
633         select CLKSRC_MMIO
634         select CPU_ARM926T
635         select GENERIC_CLOCKEVENTS
636         select HAVE_IDE
637         select HAVE_PWM
638         select USB_ARCH_HAS_OHCI
639         select USE_OF
640         help
641           Support for the NXP LPC32XX family of processors
642
643 config ARCH_TEGRA
644         bool "NVIDIA Tegra"
645         select ARCH_HAS_CPUFREQ
646         select CLKDEV_LOOKUP
647         select CLKSRC_MMIO
648         select COMMON_CLK
649         select GENERIC_CLOCKEVENTS
650         select GENERIC_GPIO
651         select HAVE_CLK
652         select HAVE_SMP
653         select MIGHT_HAVE_CACHE_L2X0
654         select SPARSE_IRQ
655         select USE_OF
656         help
657           This enables support for NVIDIA Tegra based systems (Tegra APX,
658           Tegra 6xx and Tegra 2 series).
659
660 config ARCH_PXA
661         bool "PXA2xx/PXA3xx-based"
662         depends on MMU
663         select ARCH_HAS_CPUFREQ
664         select ARCH_MTD_XIP
665         select ARCH_REQUIRE_GPIOLIB
666         select ARM_CPU_SUSPEND if PM
667         select AUTO_ZRELADDR
668         select CLKDEV_LOOKUP
669         select CLKSRC_MMIO
670         select GENERIC_CLOCKEVENTS
671         select GPIO_PXA
672         select HAVE_IDE
673         select MULTI_IRQ_HANDLER
674         select NEED_MACH_GPIO_H
675         select PLAT_PXA
676         select SPARSE_IRQ
677         help
678           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
679
680 config ARCH_MSM
681         bool "Qualcomm MSM"
682         select ARCH_REQUIRE_GPIOLIB
683         select CLKDEV_LOOKUP
684         select GENERIC_CLOCKEVENTS
685         select HAVE_CLK
686         help
687           Support for Qualcomm MSM/QSD based systems.  This runs on the
688           apps processor of the MSM/QSD and depends on a shared memory
689           interface to the modem processor which runs the baseband
690           stack and controls some vital subsystems
691           (clock and power control, etc).
692
693 config ARCH_SHMOBILE
694         bool "Renesas SH-Mobile / R-Mobile"
695         select CLKDEV_LOOKUP
696         select GENERIC_CLOCKEVENTS
697         select HAVE_CLK
698         select HAVE_MACH_CLKDEV
699         select HAVE_SMP
700         select MIGHT_HAVE_CACHE_L2X0
701         select MULTI_IRQ_HANDLER
702         select NEED_MACH_MEMORY_H
703         select NO_IOPORT
704         select PM_GENERIC_DOMAINS if PM
705         select SPARSE_IRQ
706         help
707           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
708
709 config ARCH_RPC
710         bool "RiscPC"
711         select ARCH_ACORN
712         select ARCH_MAY_HAVE_PC_FDC
713         select ARCH_SPARSEMEM_ENABLE
714         select ARCH_USES_GETTIMEOFFSET
715         select FIQ
716         select HAVE_IDE
717         select HAVE_PATA_PLATFORM
718         select ISA_DMA_API
719         select NEED_MACH_IO_H
720         select NEED_MACH_MEMORY_H
721         select NO_IOPORT
722         help
723           On the Acorn Risc-PC, Linux can support the internal IDE disk and
724           CD-ROM interface, serial and parallel port, and the floppy drive.
725
726 config ARCH_SA1100
727         bool "SA1100-based"
728         select ARCH_HAS_CPUFREQ
729         select ARCH_MTD_XIP
730         select ARCH_REQUIRE_GPIOLIB
731         select ARCH_SPARSEMEM_ENABLE
732         select CLKDEV_LOOKUP
733         select CLKSRC_MMIO
734         select CPU_FREQ
735         select CPU_SA1100
736         select GENERIC_CLOCKEVENTS
737         select HAVE_IDE
738         select ISA
739         select NEED_MACH_GPIO_H
740         select NEED_MACH_MEMORY_H
741         select SPARSE_IRQ
742         help
743           Support for StrongARM 11x0 based boards.
744
745 config ARCH_S3C24XX
746         bool "Samsung S3C24XX SoCs"
747         select ARCH_HAS_CPUFREQ
748         select ARCH_USES_GETTIMEOFFSET
749         select CLKDEV_LOOKUP
750         select GENERIC_GPIO
751         select HAVE_CLK
752         select HAVE_S3C2410_I2C if I2C
753         select HAVE_S3C2410_WATCHDOG if WATCHDOG
754         select HAVE_S3C_RTC if RTC_CLASS
755         select NEED_MACH_GPIO_H
756         select NEED_MACH_IO_H
757         help
758           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
759           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
760           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
761           Samsung SMDK2410 development board (and derivatives).
762
763 config ARCH_S3C64XX
764         bool "Samsung S3C64XX"
765         select ARCH_HAS_CPUFREQ
766         select ARCH_REQUIRE_GPIOLIB
767         select ARCH_USES_GETTIMEOFFSET
768         select ARM_VIC
769         select CLKDEV_LOOKUP
770         select CPU_V6
771         select HAVE_CLK
772         select HAVE_S3C2410_I2C if I2C
773         select HAVE_S3C2410_WATCHDOG if WATCHDOG
774         select HAVE_TCM
775         select NEED_MACH_GPIO_H
776         select NO_IOPORT
777         select PLAT_SAMSUNG
778         select S3C_DEV_NAND
779         select S3C_GPIO_TRACK
780         select SAMSUNG_CLKSRC
781         select SAMSUNG_GPIOLIB_4BIT
782         select SAMSUNG_IRQ_VIC_TIMER
783         select USB_ARCH_HAS_OHCI
784         help
785           Samsung S3C64XX series based systems
786
787 config ARCH_S5P64X0
788         bool "Samsung S5P6440 S5P6450"
789         select CLKDEV_LOOKUP
790         select CLKSRC_MMIO
791         select CPU_V6
792         select GENERIC_CLOCKEVENTS
793         select GENERIC_GPIO
794         select HAVE_CLK
795         select HAVE_S3C2410_I2C if I2C
796         select HAVE_S3C2410_WATCHDOG if WATCHDOG
797         select HAVE_S3C_RTC if RTC_CLASS
798         select NEED_MACH_GPIO_H
799         help
800           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
801           SMDK6450.
802
803 config ARCH_S5PC100
804         bool "Samsung S5PC100"
805         select ARCH_USES_GETTIMEOFFSET
806         select CLKDEV_LOOKUP
807         select CPU_V7
808         select GENERIC_GPIO
809         select HAVE_CLK
810         select HAVE_S3C2410_I2C if I2C
811         select HAVE_S3C2410_WATCHDOG if WATCHDOG
812         select HAVE_S3C_RTC if RTC_CLASS
813         select NEED_MACH_GPIO_H
814         help
815           Samsung S5PC100 series based systems
816
817 config ARCH_S5PV210
818         bool "Samsung S5PV210/S5PC110"
819         select ARCH_HAS_CPUFREQ
820         select ARCH_HAS_HOLES_MEMORYMODEL
821         select ARCH_SPARSEMEM_ENABLE
822         select CLKDEV_LOOKUP
823         select CLKSRC_MMIO
824         select CPU_V7
825         select GENERIC_CLOCKEVENTS
826         select GENERIC_GPIO
827         select HAVE_CLK
828         select HAVE_S3C2410_I2C if I2C
829         select HAVE_S3C2410_WATCHDOG if WATCHDOG
830         select HAVE_S3C_RTC if RTC_CLASS
831         select NEED_MACH_GPIO_H
832         select NEED_MACH_MEMORY_H
833         help
834           Samsung S5PV210/S5PC110 series based systems
835
836 config ARCH_EXYNOS
837         bool "Samsung EXYNOS"
838         select ARCH_HAS_CPUFREQ
839         select ARCH_HAS_HOLES_MEMORYMODEL
840         select ARCH_SPARSEMEM_ENABLE
841         select CLKDEV_LOOKUP
842         select CPU_V7
843         select GENERIC_CLOCKEVENTS
844         select GENERIC_GPIO
845         select HAVE_CLK
846         select HAVE_S3C2410_I2C if I2C
847         select HAVE_S3C2410_WATCHDOG if WATCHDOG
848         select HAVE_S3C_RTC if RTC_CLASS
849         select NEED_MACH_GPIO_H
850         select NEED_MACH_MEMORY_H
851         help
852           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
853
854 config ARCH_SHARK
855         bool "Shark"
856         select ARCH_USES_GETTIMEOFFSET
857         select CPU_SA110
858         select ISA
859         select ISA_DMA
860         select NEED_MACH_MEMORY_H
861         select PCI
862         select ZONE_DMA
863         help
864           Support for the StrongARM based Digital DNARD machine, also known
865           as "Shark" (<http://www.shark-linux.de/shark.html>).
866
867 config ARCH_U300
868         bool "ST-Ericsson U300 Series"
869         depends on MMU
870         select ARCH_REQUIRE_GPIOLIB
871         select ARM_AMBA
872         select ARM_PATCH_PHYS_VIRT
873         select ARM_VIC
874         select CLKDEV_LOOKUP
875         select CLKSRC_MMIO
876         select COMMON_CLK
877         select CPU_ARM926T
878         select GENERIC_CLOCKEVENTS
879         select GENERIC_GPIO
880         select HAVE_TCM
881         select SPARSE_IRQ
882         help
883           Support for ST-Ericsson U300 series mobile platforms.
884
885 config ARCH_U8500
886         bool "ST-Ericsson U8500 Series"
887         depends on MMU
888         select ARCH_HAS_CPUFREQ
889         select ARCH_REQUIRE_GPIOLIB
890         select ARM_AMBA
891         select CLKDEV_LOOKUP
892         select CPU_V7
893         select GENERIC_CLOCKEVENTS
894         select HAVE_SMP
895         select MIGHT_HAVE_CACHE_L2X0
896         select SPARSE_IRQ
897         help
898           Support for ST-Ericsson's Ux500 architecture
899
900 config ARCH_NOMADIK
901         bool "STMicroelectronics Nomadik"
902         select ARCH_REQUIRE_GPIOLIB
903         select ARM_AMBA
904         select ARM_VIC
905         select COMMON_CLK
906         select CPU_ARM926T
907         select GENERIC_CLOCKEVENTS
908         select MIGHT_HAVE_CACHE_L2X0
909         select PINCTRL
910         select PINCTRL_STN8815
911         select SPARSE_IRQ
912         help
913           Support for the Nomadik platform by ST-Ericsson
914
915 config PLAT_SPEAR
916         bool "ST SPEAr"
917         select ARCH_HAS_CPUFREQ
918         select ARCH_REQUIRE_GPIOLIB
919         select ARM_AMBA
920         select CLKDEV_LOOKUP
921         select CLKSRC_MMIO
922         select COMMON_CLK
923         select GENERIC_CLOCKEVENTS
924         select HAVE_CLK
925         help
926           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
927
928 config ARCH_DAVINCI
929         bool "TI DaVinci"
930         select ARCH_HAS_HOLES_MEMORYMODEL
931         select ARCH_REQUIRE_GPIOLIB
932         select CLKDEV_LOOKUP
933         select GENERIC_ALLOCATOR
934         select GENERIC_CLOCKEVENTS
935         select GENERIC_IRQ_CHIP
936         select HAVE_IDE
937         select NEED_MACH_GPIO_H
938         select USE_OF
939         select ZONE_DMA
940         help
941           Support for TI's DaVinci platform.
942
943 config ARCH_OMAP
944         bool "TI OMAP"
945         depends on MMU
946         select ARCH_HAS_CPUFREQ
947         select ARCH_HAS_HOLES_MEMORYMODEL
948         select ARCH_REQUIRE_GPIOLIB
949         select CLKSRC_MMIO
950         select GENERIC_CLOCKEVENTS
951         select HAVE_CLK
952         help
953           Support for TI's OMAP platform (OMAP1/2/3/4).
954
955 config ARCH_VT8500_SINGLE
956         bool "VIA/WonderMedia 85xx"
957         select ARCH_HAS_CPUFREQ
958         select ARCH_REQUIRE_GPIOLIB
959         select CLKDEV_LOOKUP
960         select COMMON_CLK
961         select CPU_ARM926T
962         select GENERIC_CLOCKEVENTS
963         select GENERIC_GPIO
964         select HAVE_CLK
965         select MULTI_IRQ_HANDLER
966         select SPARSE_IRQ
967         select USE_OF
968         help
969           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
970
971 endchoice
972
973 menu "Multiple platform selection"
974         depends on ARCH_MULTIPLATFORM
975
976 comment "CPU Core family selection"
977
978 config ARCH_MULTI_V4
979         bool "ARMv4 based platforms (FA526, StrongARM)"
980         depends on !ARCH_MULTI_V6_V7
981         select ARCH_MULTI_V4_V5
982
983 config ARCH_MULTI_V4T
984         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
985         depends on !ARCH_MULTI_V6_V7
986         select ARCH_MULTI_V4_V5
987
988 config ARCH_MULTI_V5
989         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
990         depends on !ARCH_MULTI_V6_V7
991         select ARCH_MULTI_V4_V5
992
993 config ARCH_MULTI_V4_V5
994         bool
995
996 config ARCH_MULTI_V6
997         bool "ARMv6 based platforms (ARM11, Scorpion, ...)"
998         select ARCH_MULTI_V6_V7
999         select CPU_V6
1000
1001 config ARCH_MULTI_V7
1002         bool "ARMv7 based platforms (Cortex-A, PJ4, Krait)"
1003         default y
1004         select ARCH_MULTI_V6_V7
1005         select ARCH_VEXPRESS
1006         select CPU_V7
1007
1008 config ARCH_MULTI_V6_V7
1009         bool
1010
1011 config ARCH_MULTI_CPU_AUTO
1012         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1013         select ARCH_MULTI_V5
1014
1015 endmenu
1016
1017 #
1018 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1019 # Kconfigs may be included either alphabetically (according to the
1020 # plat- suffix) or along side the corresponding mach-* source.
1021 #
1022 source "arch/arm/mach-mvebu/Kconfig"
1023
1024 source "arch/arm/mach-at91/Kconfig"
1025
1026 source "arch/arm/mach-bcm/Kconfig"
1027
1028 source "arch/arm/mach-clps711x/Kconfig"
1029
1030 source "arch/arm/mach-cns3xxx/Kconfig"
1031
1032 source "arch/arm/mach-davinci/Kconfig"
1033
1034 source "arch/arm/mach-dove/Kconfig"
1035
1036 source "arch/arm/mach-ep93xx/Kconfig"
1037
1038 source "arch/arm/mach-footbridge/Kconfig"
1039
1040 source "arch/arm/mach-gemini/Kconfig"
1041
1042 source "arch/arm/mach-h720x/Kconfig"
1043
1044 source "arch/arm/mach-highbank/Kconfig"
1045
1046 source "arch/arm/mach-integrator/Kconfig"
1047
1048 source "arch/arm/mach-iop32x/Kconfig"
1049
1050 source "arch/arm/mach-iop33x/Kconfig"
1051
1052 source "arch/arm/mach-iop13xx/Kconfig"
1053
1054 source "arch/arm/mach-ixp4xx/Kconfig"
1055
1056 source "arch/arm/mach-kirkwood/Kconfig"
1057
1058 source "arch/arm/mach-ks8695/Kconfig"
1059
1060 source "arch/arm/mach-msm/Kconfig"
1061
1062 source "arch/arm/mach-mv78xx0/Kconfig"
1063
1064 source "arch/arm/mach-imx/Kconfig"
1065
1066 source "arch/arm/mach-mxs/Kconfig"
1067
1068 source "arch/arm/mach-netx/Kconfig"
1069
1070 source "arch/arm/mach-nomadik/Kconfig"
1071
1072 source "arch/arm/plat-omap/Kconfig"
1073
1074 source "arch/arm/mach-omap1/Kconfig"
1075
1076 source "arch/arm/mach-omap2/Kconfig"
1077
1078 source "arch/arm/mach-orion5x/Kconfig"
1079
1080 source "arch/arm/mach-picoxcell/Kconfig"
1081
1082 source "arch/arm/mach-pxa/Kconfig"
1083 source "arch/arm/plat-pxa/Kconfig"
1084
1085 source "arch/arm/mach-mmp/Kconfig"
1086
1087 source "arch/arm/mach-realview/Kconfig"
1088
1089 source "arch/arm/mach-sa1100/Kconfig"
1090
1091 source "arch/arm/plat-samsung/Kconfig"
1092 source "arch/arm/plat-s3c24xx/Kconfig"
1093
1094 source "arch/arm/mach-socfpga/Kconfig"
1095
1096 source "arch/arm/plat-spear/Kconfig"
1097
1098 source "arch/arm/mach-s3c24xx/Kconfig"
1099 if ARCH_S3C24XX
1100 source "arch/arm/mach-s3c2412/Kconfig"
1101 source "arch/arm/mach-s3c2440/Kconfig"
1102 endif
1103
1104 if ARCH_S3C64XX
1105 source "arch/arm/mach-s3c64xx/Kconfig"
1106 endif
1107
1108 source "arch/arm/mach-s5p64x0/Kconfig"
1109
1110 source "arch/arm/mach-s5pc100/Kconfig"
1111
1112 source "arch/arm/mach-s5pv210/Kconfig"
1113
1114 source "arch/arm/mach-exynos/Kconfig"
1115
1116 source "arch/arm/mach-shmobile/Kconfig"
1117
1118 source "arch/arm/mach-sunxi/Kconfig"
1119
1120 source "arch/arm/mach-prima2/Kconfig"
1121
1122 source "arch/arm/mach-tegra/Kconfig"
1123
1124 source "arch/arm/mach-u300/Kconfig"
1125
1126 source "arch/arm/mach-ux500/Kconfig"
1127
1128 source "arch/arm/mach-versatile/Kconfig"
1129
1130 source "arch/arm/mach-vexpress/Kconfig"
1131 source "arch/arm/plat-versatile/Kconfig"
1132
1133 source "arch/arm/mach-vt8500/Kconfig"
1134
1135 source "arch/arm/mach-w90x900/Kconfig"
1136
1137 source "arch/arm/mach-zynq/Kconfig"
1138
1139 # Definitions to make life easier
1140 config ARCH_ACORN
1141         bool
1142
1143 config PLAT_IOP
1144         bool
1145         select GENERIC_CLOCKEVENTS
1146
1147 config PLAT_ORION
1148         bool
1149         select CLKSRC_MMIO
1150         select COMMON_CLK
1151         select GENERIC_IRQ_CHIP
1152         select IRQ_DOMAIN
1153
1154 config PLAT_ORION_LEGACY
1155         bool
1156         select PLAT_ORION
1157
1158 config PLAT_PXA
1159         bool
1160
1161 config PLAT_VERSATILE
1162         bool
1163
1164 config ARM_TIMER_SP804
1165         bool
1166         select CLKSRC_MMIO
1167         select HAVE_SCHED_CLOCK
1168
1169 source arch/arm/mm/Kconfig
1170
1171 config ARM_NR_BANKS
1172         int
1173         default 16 if ARCH_EP93XX
1174         default 8
1175
1176 config IWMMXT
1177         bool "Enable iWMMXt support"
1178         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1179         default y if PXA27x || PXA3xx || ARCH_MMP
1180         help
1181           Enable support for iWMMXt context switching at run time if
1182           running on a CPU that supports it.
1183
1184 config XSCALE_PMU
1185         bool
1186         depends on CPU_XSCALE
1187         default y
1188
1189 config MULTI_IRQ_HANDLER
1190         bool
1191         help
1192           Allow each machine to specify it's own IRQ handler at run time.
1193
1194 if !MMU
1195 source "arch/arm/Kconfig-nommu"
1196 endif
1197
1198 config ARM_ERRATA_326103
1199         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1200         depends on CPU_V6
1201         help
1202           Executing a SWP instruction to read-only memory does not set bit 11
1203           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1204           treat the access as a read, preventing a COW from occurring and
1205           causing the faulting task to livelock.
1206
1207 config ARM_ERRATA_411920
1208         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1209         depends on CPU_V6 || CPU_V6K
1210         help
1211           Invalidation of the Instruction Cache operation can
1212           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1213           It does not affect the MPCore. This option enables the ARM Ltd.
1214           recommended workaround.
1215
1216 config ARM_ERRATA_430973
1217         bool "ARM errata: Stale prediction on replaced interworking branch"
1218         depends on CPU_V7
1219         help
1220           This option enables the workaround for the 430973 Cortex-A8
1221           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1222           interworking branch is replaced with another code sequence at the
1223           same virtual address, whether due to self-modifying code or virtual
1224           to physical address re-mapping, Cortex-A8 does not recover from the
1225           stale interworking branch prediction. This results in Cortex-A8
1226           executing the new code sequence in the incorrect ARM or Thumb state.
1227           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1228           and also flushes the branch target cache at every context switch.
1229           Note that setting specific bits in the ACTLR register may not be
1230           available in non-secure mode.
1231
1232 config ARM_ERRATA_458693
1233         bool "ARM errata: Processor deadlock when a false hazard is created"
1234         depends on CPU_V7
1235         depends on !ARCH_MULTIPLATFORM
1236         help
1237           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1238           erratum. For very specific sequences of memory operations, it is
1239           possible for a hazard condition intended for a cache line to instead
1240           be incorrectly associated with a different cache line. This false
1241           hazard might then cause a processor deadlock. The workaround enables
1242           the L1 caching of the NEON accesses and disables the PLD instruction
1243           in the ACTLR register. Note that setting specific bits in the ACTLR
1244           register may not be available in non-secure mode.
1245
1246 config ARM_ERRATA_460075
1247         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1248         depends on CPU_V7
1249         depends on !ARCH_MULTIPLATFORM
1250         help
1251           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1252           erratum. Any asynchronous access to the L2 cache may encounter a
1253           situation in which recent store transactions to the L2 cache are lost
1254           and overwritten with stale memory contents from external memory. The
1255           workaround disables the write-allocate mode for the L2 cache via the
1256           ACTLR register. Note that setting specific bits in the ACTLR register
1257           may not be available in non-secure mode.
1258
1259 config ARM_ERRATA_742230
1260         bool "ARM errata: DMB operation may be faulty"
1261         depends on CPU_V7 && SMP
1262         depends on !ARCH_MULTIPLATFORM
1263         help
1264           This option enables the workaround for the 742230 Cortex-A9
1265           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1266           between two write operations may not ensure the correct visibility
1267           ordering of the two writes. This workaround sets a specific bit in
1268           the diagnostic register of the Cortex-A9 which causes the DMB
1269           instruction to behave as a DSB, ensuring the correct behaviour of
1270           the two writes.
1271
1272 config ARM_ERRATA_742231
1273         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1274         depends on CPU_V7 && SMP
1275         depends on !ARCH_MULTIPLATFORM
1276         help
1277           This option enables the workaround for the 742231 Cortex-A9
1278           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1279           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1280           accessing some data located in the same cache line, may get corrupted
1281           data due to bad handling of the address hazard when the line gets
1282           replaced from one of the CPUs at the same time as another CPU is
1283           accessing it. This workaround sets specific bits in the diagnostic
1284           register of the Cortex-A9 which reduces the linefill issuing
1285           capabilities of the processor.
1286
1287 config PL310_ERRATA_588369
1288         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1289         depends on CACHE_L2X0
1290         help
1291            The PL310 L2 cache controller implements three types of Clean &
1292            Invalidate maintenance operations: by Physical Address
1293            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1294            They are architecturally defined to behave as the execution of a
1295            clean operation followed immediately by an invalidate operation,
1296            both performing to the same memory location. This functionality
1297            is not correctly implemented in PL310 as clean lines are not
1298            invalidated as a result of these operations.
1299
1300 config ARM_ERRATA_720789
1301         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1302         depends on CPU_V7
1303         help
1304           This option enables the workaround for the 720789 Cortex-A9 (prior to
1305           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1306           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1307           As a consequence of this erratum, some TLB entries which should be
1308           invalidated are not, resulting in an incoherency in the system page
1309           tables. The workaround changes the TLB flushing routines to invalidate
1310           entries regardless of the ASID.
1311
1312 config PL310_ERRATA_727915
1313         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1314         depends on CACHE_L2X0
1315         help
1316           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1317           operation (offset 0x7FC). This operation runs in background so that
1318           PL310 can handle normal accesses while it is in progress. Under very
1319           rare circumstances, due to this erratum, write data can be lost when
1320           PL310 treats a cacheable write transaction during a Clean &
1321           Invalidate by Way operation.
1322
1323 config ARM_ERRATA_743622
1324         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1325         depends on CPU_V7
1326         depends on !ARCH_MULTIPLATFORM
1327         help
1328           This option enables the workaround for the 743622 Cortex-A9
1329           (r2p*) erratum. Under very rare conditions, a faulty
1330           optimisation in the Cortex-A9 Store Buffer may lead to data
1331           corruption. This workaround sets a specific bit in the diagnostic
1332           register of the Cortex-A9 which disables the Store Buffer
1333           optimisation, preventing the defect from occurring. This has no
1334           visible impact on the overall performance or power consumption of the
1335           processor.
1336
1337 config ARM_ERRATA_751472
1338         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1339         depends on CPU_V7
1340         depends on !ARCH_MULTIPLATFORM
1341         help
1342           This option enables the workaround for the 751472 Cortex-A9 (prior
1343           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1344           completion of a following broadcasted operation if the second
1345           operation is received by a CPU before the ICIALLUIS has completed,
1346           potentially leading to corrupted entries in the cache or TLB.
1347
1348 config PL310_ERRATA_753970
1349         bool "PL310 errata: cache sync operation may be faulty"
1350         depends on CACHE_PL310
1351         help
1352           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1353
1354           Under some condition the effect of cache sync operation on
1355           the store buffer still remains when the operation completes.
1356           This means that the store buffer is always asked to drain and
1357           this prevents it from merging any further writes. The workaround
1358           is to replace the normal offset of cache sync operation (0x730)
1359           by another offset targeting an unmapped PL310 register 0x740.
1360           This has the same effect as the cache sync operation: store buffer
1361           drain and waiting for all buffers empty.
1362
1363 config ARM_ERRATA_754322
1364         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1365         depends on CPU_V7
1366         help
1367           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1368           r3p*) erratum. A speculative memory access may cause a page table walk
1369           which starts prior to an ASID switch but completes afterwards. This
1370           can populate the micro-TLB with a stale entry which may be hit with
1371           the new ASID. This workaround places two dsb instructions in the mm
1372           switching code so that no page table walks can cross the ASID switch.
1373
1374 config ARM_ERRATA_754327
1375         bool "ARM errata: no automatic Store Buffer drain"
1376         depends on CPU_V7 && SMP
1377         help
1378           This option enables the workaround for the 754327 Cortex-A9 (prior to
1379           r2p0) erratum. The Store Buffer does not have any automatic draining
1380           mechanism and therefore a livelock may occur if an external agent
1381           continuously polls a memory location waiting to observe an update.
1382           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1383           written polling loops from denying visibility of updates to memory.
1384
1385 config ARM_ERRATA_364296
1386         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1387         depends on CPU_V6 && !SMP
1388         help
1389           This options enables the workaround for the 364296 ARM1136
1390           r0p2 erratum (possible cache data corruption with
1391           hit-under-miss enabled). It sets the undocumented bit 31 in
1392           the auxiliary control register and the FI bit in the control
1393           register, thus disabling hit-under-miss without putting the
1394           processor into full low interrupt latency mode. ARM11MPCore
1395           is not affected.
1396
1397 config ARM_ERRATA_764369
1398         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1399         depends on CPU_V7 && SMP
1400         help
1401           This option enables the workaround for erratum 764369
1402           affecting Cortex-A9 MPCore with two or more processors (all
1403           current revisions). Under certain timing circumstances, a data
1404           cache line maintenance operation by MVA targeting an Inner
1405           Shareable memory region may fail to proceed up to either the
1406           Point of Coherency or to the Point of Unification of the
1407           system. This workaround adds a DSB instruction before the
1408           relevant cache maintenance functions and sets a specific bit
1409           in the diagnostic control register of the SCU.
1410
1411 config PL310_ERRATA_769419
1412         bool "PL310 errata: no automatic Store Buffer drain"
1413         depends on CACHE_L2X0
1414         help
1415           On revisions of the PL310 prior to r3p2, the Store Buffer does
1416           not automatically drain. This can cause normal, non-cacheable
1417           writes to be retained when the memory system is idle, leading
1418           to suboptimal I/O performance for drivers using coherent DMA.
1419           This option adds a write barrier to the cpu_idle loop so that,
1420           on systems with an outer cache, the store buffer is drained
1421           explicitly.
1422
1423 config ARM_ERRATA_775420
1424        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1425        depends on CPU_V7
1426        help
1427          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1428          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1429          operation aborts with MMU exception, it might cause the processor
1430          to deadlock. This workaround puts DSB before executing ISB if
1431          an abort may occur on cache maintenance.
1432
1433 endmenu
1434
1435 source "arch/arm/common/Kconfig"
1436
1437 menu "Bus support"
1438
1439 config ARM_AMBA
1440         bool
1441
1442 config ISA
1443         bool
1444         help
1445           Find out whether you have ISA slots on your motherboard.  ISA is the
1446           name of a bus system, i.e. the way the CPU talks to the other stuff
1447           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1448           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1449           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1450
1451 # Select ISA DMA controller support
1452 config ISA_DMA
1453         bool
1454         select ISA_DMA_API
1455
1456 # Select ISA DMA interface
1457 config ISA_DMA_API
1458         bool
1459
1460 config PCI
1461         bool "PCI support" if MIGHT_HAVE_PCI
1462         help
1463           Find out whether you have a PCI motherboard. PCI is the name of a
1464           bus system, i.e. the way the CPU talks to the other stuff inside
1465           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1466           VESA. If you have PCI, say Y, otherwise N.
1467
1468 config PCI_DOMAINS
1469         bool
1470         depends on PCI
1471
1472 config PCI_NANOENGINE
1473         bool "BSE nanoEngine PCI support"
1474         depends on SA1100_NANOENGINE
1475         help
1476           Enable PCI on the BSE nanoEngine board.
1477
1478 config PCI_SYSCALL
1479         def_bool PCI
1480
1481 # Select the host bridge type
1482 config PCI_HOST_VIA82C505
1483         bool
1484         depends on PCI && ARCH_SHARK
1485         default y
1486
1487 config PCI_HOST_ITE8152
1488         bool
1489         depends on PCI && MACH_ARMCORE
1490         default y
1491         select DMABOUNCE
1492
1493 source "drivers/pci/Kconfig"
1494
1495 source "drivers/pcmcia/Kconfig"
1496
1497 endmenu
1498
1499 menu "Kernel Features"
1500
1501 config HAVE_SMP
1502         bool
1503         help
1504           This option should be selected by machines which have an SMP-
1505           capable CPU.
1506
1507           The only effect of this option is to make the SMP-related
1508           options available to the user for configuration.
1509
1510 config SMP
1511         bool "Symmetric Multi-Processing"
1512         depends on CPU_V6K || CPU_V7
1513         depends on GENERIC_CLOCKEVENTS
1514         depends on HAVE_SMP
1515         depends on MMU
1516         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1517         select USE_GENERIC_SMP_HELPERS
1518         help
1519           This enables support for systems with more than one CPU. If you have
1520           a system with only one CPU, like most personal computers, say N. If
1521           you have a system with more than one CPU, say Y.
1522
1523           If you say N here, the kernel will run on single and multiprocessor
1524           machines, but will use only one CPU of a multiprocessor machine. If
1525           you say Y here, the kernel will run on many, but not all, single
1526           processor machines. On a single processor machine, the kernel will
1527           run faster if you say N here.
1528
1529           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1530           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1531           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1532
1533           If you don't know what to do here, say N.
1534
1535 config SMP_ON_UP
1536         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1537         depends on EXPERIMENTAL
1538         depends on SMP && !XIP_KERNEL
1539         default y
1540         help
1541           SMP kernels contain instructions which fail on non-SMP processors.
1542           Enabling this option allows the kernel to modify itself to make
1543           these instructions safe.  Disabling it allows about 1K of space
1544           savings.
1545
1546           If you don't know what to do here, say Y.
1547
1548 config ARM_CPU_TOPOLOGY
1549         bool "Support cpu topology definition"
1550         depends on SMP && CPU_V7
1551         default y
1552         help
1553           Support ARM cpu topology definition. The MPIDR register defines
1554           affinity between processors which is then used to describe the cpu
1555           topology of an ARM System.
1556
1557 config SCHED_MC
1558         bool "Multi-core scheduler support"
1559         depends on ARM_CPU_TOPOLOGY
1560         help
1561           Multi-core scheduler support improves the CPU scheduler's decision
1562           making when dealing with multi-core CPU chips at a cost of slightly
1563           increased overhead in some places. If unsure say N here.
1564
1565 config SCHED_SMT
1566         bool "SMT scheduler support"
1567         depends on ARM_CPU_TOPOLOGY
1568         help
1569           Improves the CPU scheduler's decision making when dealing with
1570           MultiThreading at a cost of slightly increased overhead in some
1571           places. If unsure say N here.
1572
1573 config HAVE_ARM_SCU
1574         bool
1575         help
1576           This option enables support for the ARM system coherency unit
1577
1578 config ARM_ARCH_TIMER
1579         bool "Architected timer support"
1580         depends on CPU_V7
1581         help
1582           This option enables support for the ARM architected timer
1583
1584 config HAVE_ARM_TWD
1585         bool
1586         depends on SMP
1587         help
1588           This options enables support for the ARM timer and watchdog unit
1589
1590 choice
1591         prompt "Memory split"
1592         default VMSPLIT_3G
1593         help
1594           Select the desired split between kernel and user memory.
1595
1596           If you are not absolutely sure what you are doing, leave this
1597           option alone!
1598
1599         config VMSPLIT_3G
1600                 bool "3G/1G user/kernel split"
1601         config VMSPLIT_2G
1602                 bool "2G/2G user/kernel split"
1603         config VMSPLIT_1G
1604                 bool "1G/3G user/kernel split"
1605 endchoice
1606
1607 config PAGE_OFFSET
1608         hex
1609         default 0x40000000 if VMSPLIT_1G
1610         default 0x80000000 if VMSPLIT_2G
1611         default 0xC0000000
1612
1613 config NR_CPUS
1614         int "Maximum number of CPUs (2-32)"
1615         range 2 32
1616         depends on SMP
1617         default "4"
1618
1619 config HOTPLUG_CPU
1620         bool "Support for hot-pluggable CPUs"
1621         depends on SMP && HOTPLUG
1622         help
1623           Say Y here to experiment with turning CPUs off and on.  CPUs
1624           can be controlled through /sys/devices/system/cpu.
1625
1626 config LOCAL_TIMERS
1627         bool "Use local timer interrupts"
1628         depends on SMP
1629         default y
1630         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1631         help
1632           Enable support for local timers on SMP platforms, rather then the
1633           legacy IPI broadcast method.  Local timers allows the system
1634           accounting to be spread across the timer interval, preventing a
1635           "thundering herd" at every timer tick.
1636
1637 config ARCH_NR_GPIO
1638         int
1639         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1640         default 355 if ARCH_U8500
1641         default 264 if MACH_H4700
1642         default 512 if SOC_OMAP5
1643         default 288 if ARCH_VT8500
1644         default 0
1645         help
1646           Maximum number of GPIOs in the system.
1647
1648           If unsure, leave the default value.
1649
1650 source kernel/Kconfig.preempt
1651
1652 config HZ
1653         int
1654         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1655                 ARCH_S5PV210 || ARCH_EXYNOS4
1656         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1657         default AT91_TIMER_HZ if ARCH_AT91
1658         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1659         default 100
1660
1661 config THUMB2_KERNEL
1662         bool "Compile the kernel in Thumb-2 mode"
1663         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1664         select AEABI
1665         select ARM_ASM_UNIFIED
1666         select ARM_UNWIND
1667         help
1668           By enabling this option, the kernel will be compiled in
1669           Thumb-2 mode. A compiler/assembler that understand the unified
1670           ARM-Thumb syntax is needed.
1671
1672           If unsure, say N.
1673
1674 config THUMB2_AVOID_R_ARM_THM_JUMP11
1675         bool "Work around buggy Thumb-2 short branch relocations in gas"
1676         depends on THUMB2_KERNEL && MODULES
1677         default y
1678         help
1679           Various binutils versions can resolve Thumb-2 branches to
1680           locally-defined, preemptible global symbols as short-range "b.n"
1681           branch instructions.
1682
1683           This is a problem, because there's no guarantee the final
1684           destination of the symbol, or any candidate locations for a
1685           trampoline, are within range of the branch.  For this reason, the
1686           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1687           relocation in modules at all, and it makes little sense to add
1688           support.
1689
1690           The symptom is that the kernel fails with an "unsupported
1691           relocation" error when loading some modules.
1692
1693           Until fixed tools are available, passing
1694           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1695           code which hits this problem, at the cost of a bit of extra runtime
1696           stack usage in some cases.
1697
1698           The problem is described in more detail at:
1699               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1700
1701           Only Thumb-2 kernels are affected.
1702
1703           Unless you are sure your tools don't have this problem, say Y.
1704
1705 config ARM_ASM_UNIFIED
1706         bool
1707
1708 config AEABI
1709         bool "Use the ARM EABI to compile the kernel"
1710         help
1711           This option allows for the kernel to be compiled using the latest
1712           ARM ABI (aka EABI).  This is only useful if you are using a user
1713           space environment that is also compiled with EABI.
1714
1715           Since there are major incompatibilities between the legacy ABI and
1716           EABI, especially with regard to structure member alignment, this
1717           option also changes the kernel syscall calling convention to
1718           disambiguate both ABIs and allow for backward compatibility support
1719           (selected with CONFIG_OABI_COMPAT).
1720
1721           To use this you need GCC version 4.0.0 or later.
1722
1723 config OABI_COMPAT
1724         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1725         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1726         default y
1727         help
1728           This option preserves the old syscall interface along with the
1729           new (ARM EABI) one. It also provides a compatibility layer to
1730           intercept syscalls that have structure arguments which layout
1731           in memory differs between the legacy ABI and the new ARM EABI
1732           (only for non "thumb" binaries). This option adds a tiny
1733           overhead to all syscalls and produces a slightly larger kernel.
1734           If you know you'll be using only pure EABI user space then you
1735           can say N here. If this option is not selected and you attempt
1736           to execute a legacy ABI binary then the result will be
1737           UNPREDICTABLE (in fact it can be predicted that it won't work
1738           at all). If in doubt say Y.
1739
1740 config ARCH_HAS_HOLES_MEMORYMODEL
1741         bool
1742
1743 config ARCH_SPARSEMEM_ENABLE
1744         bool
1745
1746 config ARCH_SPARSEMEM_DEFAULT
1747         def_bool ARCH_SPARSEMEM_ENABLE
1748
1749 config ARCH_SELECT_MEMORY_MODEL
1750         def_bool ARCH_SPARSEMEM_ENABLE
1751
1752 config HAVE_ARCH_PFN_VALID
1753         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1754
1755 config HIGHMEM
1756         bool "High Memory Support"
1757         depends on MMU
1758         help
1759           The address space of ARM processors is only 4 Gigabytes large
1760           and it has to accommodate user address space, kernel address
1761           space as well as some memory mapped IO. That means that, if you
1762           have a large amount of physical memory and/or IO, not all of the
1763           memory can be "permanently mapped" by the kernel. The physical
1764           memory that is not permanently mapped is called "high memory".
1765
1766           Depending on the selected kernel/user memory split, minimum
1767           vmalloc space and actual amount of RAM, you may not need this
1768           option which should result in a slightly faster kernel.
1769
1770           If unsure, say n.
1771
1772 config HIGHPTE
1773         bool "Allocate 2nd-level pagetables from highmem"
1774         depends on HIGHMEM
1775
1776 config HW_PERF_EVENTS
1777         bool "Enable hardware performance counter support for perf events"
1778         depends on PERF_EVENTS
1779         default y
1780         help
1781           Enable hardware performance counter support for perf events. If
1782           disabled, perf events will use software events only.
1783
1784 source "mm/Kconfig"
1785
1786 config FORCE_MAX_ZONEORDER
1787         int "Maximum zone order" if ARCH_SHMOBILE
1788         range 11 64 if ARCH_SHMOBILE
1789         default "12" if SOC_AM33XX
1790         default "9" if SA1111
1791         default "11"
1792         help
1793           The kernel memory allocator divides physically contiguous memory
1794           blocks into "zones", where each zone is a power of two number of
1795           pages.  This option selects the largest power of two that the kernel
1796           keeps in the memory allocator.  If you need to allocate very large
1797           blocks of physically contiguous memory, then you may need to
1798           increase this value.
1799
1800           This config option is actually maximum order plus one. For example,
1801           a value of 11 means that the largest free memory block is 2^10 pages.
1802
1803 config ALIGNMENT_TRAP
1804         bool
1805         depends on CPU_CP15_MMU
1806         default y if !ARCH_EBSA110
1807         select HAVE_PROC_CPU if PROC_FS
1808         help
1809           ARM processors cannot fetch/store information which is not
1810           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1811           address divisible by 4. On 32-bit ARM processors, these non-aligned
1812           fetch/store instructions will be emulated in software if you say
1813           here, which has a severe performance impact. This is necessary for
1814           correct operation of some network protocols. With an IP-only
1815           configuration it is safe to say N, otherwise say Y.
1816
1817 config UACCESS_WITH_MEMCPY
1818         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1819         depends on MMU
1820         default y if CPU_FEROCEON
1821         help
1822           Implement faster copy_to_user and clear_user methods for CPU
1823           cores where a 8-word STM instruction give significantly higher
1824           memory write throughput than a sequence of individual 32bit stores.
1825
1826           A possible side effect is a slight increase in scheduling latency
1827           between threads sharing the same address space if they invoke
1828           such copy operations with large buffers.
1829
1830           However, if the CPU data cache is using a write-allocate mode,
1831           this option is unlikely to provide any performance gain.
1832
1833 config SECCOMP
1834         bool
1835         prompt "Enable seccomp to safely compute untrusted bytecode"
1836         ---help---
1837           This kernel feature is useful for number crunching applications
1838           that may need to compute untrusted bytecode during their
1839           execution. By using pipes or other transports made available to
1840           the process as file descriptors supporting the read/write
1841           syscalls, it's possible to isolate those applications in
1842           their own address space using seccomp. Once seccomp is
1843           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1844           and the task is only allowed to execute a few safe syscalls
1845           defined by each seccomp mode.
1846
1847 config CC_STACKPROTECTOR
1848         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1849         depends on EXPERIMENTAL
1850         help
1851           This option turns on the -fstack-protector GCC feature. This
1852           feature puts, at the beginning of functions, a canary value on
1853           the stack just before the return address, and validates
1854           the value just before actually returning.  Stack based buffer
1855           overflows (that need to overwrite this return address) now also
1856           overwrite the canary, which gets detected and the attack is then
1857           neutralized via a kernel panic.
1858           This feature requires gcc version 4.2 or above.
1859
1860 config XEN_DOM0
1861         def_bool y
1862         depends on XEN
1863
1864 config XEN
1865         bool "Xen guest support on ARM (EXPERIMENTAL)"
1866         depends on EXPERIMENTAL && ARM && OF
1867         depends on CPU_V7 && !CPU_V6
1868         help
1869           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1870
1871 endmenu
1872
1873 menu "Boot options"
1874
1875 config USE_OF
1876         bool "Flattened Device Tree support"
1877         select IRQ_DOMAIN
1878         select OF
1879         select OF_EARLY_FLATTREE
1880         help
1881           Include support for flattened device tree machine descriptions.
1882
1883 config ATAGS
1884         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1885         default y
1886         help
1887           This is the traditional way of passing data to the kernel at boot
1888           time. If you are solely relying on the flattened device tree (or
1889           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1890           to remove ATAGS support from your kernel binary.  If unsure,
1891           leave this to y.
1892
1893 config DEPRECATED_PARAM_STRUCT
1894         bool "Provide old way to pass kernel parameters"
1895         depends on ATAGS
1896         help
1897           This was deprecated in 2001 and announced to live on for 5 years.
1898           Some old boot loaders still use this way.
1899
1900 # Compressed boot loader in ROM.  Yes, we really want to ask about
1901 # TEXT and BSS so we preserve their values in the config files.
1902 config ZBOOT_ROM_TEXT
1903         hex "Compressed ROM boot loader base address"
1904         default "0"
1905         help
1906           The physical address at which the ROM-able zImage is to be
1907           placed in the target.  Platforms which normally make use of
1908           ROM-able zImage formats normally set this to a suitable
1909           value in their defconfig file.
1910
1911           If ZBOOT_ROM is not enabled, this has no effect.
1912
1913 config ZBOOT_ROM_BSS
1914         hex "Compressed ROM boot loader BSS address"
1915         default "0"
1916         help
1917           The base address of an area of read/write memory in the target
1918           for the ROM-able zImage which must be available while the
1919           decompressor is running. It must be large enough to hold the
1920           entire decompressed kernel plus an additional 128 KiB.
1921           Platforms which normally make use of ROM-able zImage formats
1922           normally set this to a suitable value in their defconfig file.
1923
1924           If ZBOOT_ROM is not enabled, this has no effect.
1925
1926 config ZBOOT_ROM
1927         bool "Compressed boot loader in ROM/flash"
1928         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1929         help
1930           Say Y here if you intend to execute your compressed kernel image
1931           (zImage) directly from ROM or flash.  If unsure, say N.
1932
1933 choice
1934         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1935         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1936         default ZBOOT_ROM_NONE
1937         help
1938           Include experimental SD/MMC loading code in the ROM-able zImage.
1939           With this enabled it is possible to write the ROM-able zImage
1940           kernel image to an MMC or SD card and boot the kernel straight
1941           from the reset vector. At reset the processor Mask ROM will load
1942           the first part of the ROM-able zImage which in turn loads the
1943           rest the kernel image to RAM.
1944
1945 config ZBOOT_ROM_NONE
1946         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1947         help
1948           Do not load image from SD or MMC
1949
1950 config ZBOOT_ROM_MMCIF
1951         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1952         help
1953           Load image from MMCIF hardware block.
1954
1955 config ZBOOT_ROM_SH_MOBILE_SDHI
1956         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1957         help
1958           Load image from SDHI hardware block
1959
1960 endchoice
1961
1962 config ARM_APPENDED_DTB
1963         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1964         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1965         help
1966           With this option, the boot code will look for a device tree binary
1967           (DTB) appended to zImage
1968           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1969
1970           This is meant as a backward compatibility convenience for those
1971           systems with a bootloader that can't be upgraded to accommodate
1972           the documented boot protocol using a device tree.
1973
1974           Beware that there is very little in terms of protection against
1975           this option being confused by leftover garbage in memory that might
1976           look like a DTB header after a reboot if no actual DTB is appended
1977           to zImage.  Do not leave this option active in a production kernel
1978           if you don't intend to always append a DTB.  Proper passing of the
1979           location into r2 of a bootloader provided DTB is always preferable
1980           to this option.
1981
1982 config ARM_ATAG_DTB_COMPAT
1983         bool "Supplement the appended DTB with traditional ATAG information"
1984         depends on ARM_APPENDED_DTB
1985         help
1986           Some old bootloaders can't be updated to a DTB capable one, yet
1987           they provide ATAGs with memory configuration, the ramdisk address,
1988           the kernel cmdline string, etc.  Such information is dynamically
1989           provided by the bootloader and can't always be stored in a static
1990           DTB.  To allow a device tree enabled kernel to be used with such
1991           bootloaders, this option allows zImage to extract the information
1992           from the ATAG list and store it at run time into the appended DTB.
1993
1994 choice
1995         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1996         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1997
1998 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1999         bool "Use bootloader kernel arguments if available"
2000         help
2001           Uses the command-line options passed by the boot loader instead of
2002           the device tree bootargs property. If the boot loader doesn't provide
2003           any, the device tree bootargs property will be used.
2004
2005 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2006         bool "Extend with bootloader kernel arguments"
2007         help
2008           The command-line arguments provided by the boot loader will be
2009           appended to the the device tree bootargs property.
2010
2011 endchoice
2012
2013 config CMDLINE
2014         string "Default kernel command string"
2015         default ""
2016         help
2017           On some architectures (EBSA110 and CATS), there is currently no way
2018           for the boot loader to pass arguments to the kernel. For these
2019           architectures, you should supply some command-line options at build
2020           time by entering them here. As a minimum, you should specify the
2021           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2022
2023 choice
2024         prompt "Kernel command line type" if CMDLINE != ""
2025         default CMDLINE_FROM_BOOTLOADER
2026         depends on ATAGS
2027
2028 config CMDLINE_FROM_BOOTLOADER
2029         bool "Use bootloader kernel arguments if available"
2030         help
2031           Uses the command-line options passed by the boot loader. If
2032           the boot loader doesn't provide any, the default kernel command
2033           string provided in CMDLINE will be used.
2034
2035 config CMDLINE_EXTEND
2036         bool "Extend bootloader kernel arguments"
2037         help
2038           The command-line arguments provided by the boot loader will be
2039           appended to the default kernel command string.
2040
2041 config CMDLINE_FORCE
2042         bool "Always use the default kernel command string"
2043         help
2044           Always use the default kernel command string, even if the boot
2045           loader passes other arguments to the kernel.
2046           This is useful if you cannot or don't want to change the
2047           command-line options your boot loader passes to the kernel.
2048 endchoice
2049
2050 config XIP_KERNEL
2051         bool "Kernel Execute-In-Place from ROM"
2052         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2053         help
2054           Execute-In-Place allows the kernel to run from non-volatile storage
2055           directly addressable by the CPU, such as NOR flash. This saves RAM
2056           space since the text section of the kernel is not loaded from flash
2057           to RAM.  Read-write sections, such as the data section and stack,
2058           are still copied to RAM.  The XIP kernel is not compressed since
2059           it has to run directly from flash, so it will take more space to
2060           store it.  The flash address used to link the kernel object files,
2061           and for storing it, is configuration dependent. Therefore, if you
2062           say Y here, you must know the proper physical address where to
2063           store the kernel image depending on your own flash memory usage.
2064
2065           Also note that the make target becomes "make xipImage" rather than
2066           "make zImage" or "make Image".  The final kernel binary to put in
2067           ROM memory will be arch/arm/boot/xipImage.
2068
2069           If unsure, say N.
2070
2071 config XIP_PHYS_ADDR
2072         hex "XIP Kernel Physical Location"
2073         depends on XIP_KERNEL
2074         default "0x00080000"
2075         help
2076           This is the physical address in your flash memory the kernel will
2077           be linked for and stored to.  This address is dependent on your
2078           own flash usage.
2079
2080 config KEXEC
2081         bool "Kexec system call (EXPERIMENTAL)"
2082         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2083         help
2084           kexec is a system call that implements the ability to shutdown your
2085           current kernel, and to start another kernel.  It is like a reboot
2086           but it is independent of the system firmware.   And like a reboot
2087           you can start any kernel with it, not just Linux.
2088
2089           It is an ongoing process to be certain the hardware in a machine
2090           is properly shutdown, so do not be surprised if this code does not
2091           initially work for you.  It may help to enable device hotplugging
2092           support.
2093
2094 config ATAGS_PROC
2095         bool "Export atags in procfs"
2096         depends on ATAGS && KEXEC
2097         default y
2098         help
2099           Should the atags used to boot the kernel be exported in an "atags"
2100           file in procfs. Useful with kexec.
2101
2102 config CRASH_DUMP
2103         bool "Build kdump crash kernel (EXPERIMENTAL)"
2104         depends on EXPERIMENTAL
2105         help
2106           Generate crash dump after being started by kexec. This should
2107           be normally only set in special crash dump kernels which are
2108           loaded in the main kernel with kexec-tools into a specially
2109           reserved region and then later executed after a crash by
2110           kdump/kexec. The crash dump kernel must be compiled to a
2111           memory address not used by the main kernel
2112
2113           For more details see Documentation/kdump/kdump.txt
2114
2115 config AUTO_ZRELADDR
2116         bool "Auto calculation of the decompressed kernel image address"
2117         depends on !ZBOOT_ROM && !ARCH_U300
2118         help
2119           ZRELADDR is the physical address where the decompressed kernel
2120           image will be placed. If AUTO_ZRELADDR is selected, the address
2121           will be determined at run-time by masking the current IP with
2122           0xf8000000. This assumes the zImage being placed in the first 128MB
2123           from start of memory.
2124
2125 endmenu
2126
2127 menu "CPU Power Management"
2128
2129 if ARCH_HAS_CPUFREQ
2130
2131 source "drivers/cpufreq/Kconfig"
2132
2133 config CPU_FREQ_IMX
2134         tristate "CPUfreq driver for i.MX CPUs"
2135         depends on ARCH_MXC && CPU_FREQ
2136         select CPU_FREQ_TABLE
2137         help
2138           This enables the CPUfreq driver for i.MX CPUs.
2139
2140 config CPU_FREQ_SA1100
2141         bool
2142
2143 config CPU_FREQ_SA1110
2144         bool
2145
2146 config CPU_FREQ_INTEGRATOR
2147         tristate "CPUfreq driver for ARM Integrator CPUs"
2148         depends on ARCH_INTEGRATOR && CPU_FREQ
2149         default y
2150         help
2151           This enables the CPUfreq driver for ARM Integrator CPUs.
2152
2153           For details, take a look at <file:Documentation/cpu-freq>.
2154
2155           If in doubt, say Y.
2156
2157 config CPU_FREQ_PXA
2158         bool
2159         depends on CPU_FREQ && ARCH_PXA && PXA25x
2160         default y
2161         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2162         select CPU_FREQ_TABLE
2163
2164 config CPU_FREQ_S3C
2165         bool
2166         help
2167           Internal configuration node for common cpufreq on Samsung SoC
2168
2169 config CPU_FREQ_S3C24XX
2170         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2171         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2172         select CPU_FREQ_S3C
2173         help
2174           This enables the CPUfreq driver for the Samsung S3C24XX family
2175           of CPUs.
2176
2177           For details, take a look at <file:Documentation/cpu-freq>.
2178
2179           If in doubt, say N.
2180
2181 config CPU_FREQ_S3C24XX_PLL
2182         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2183         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2184         help
2185           Compile in support for changing the PLL frequency from the
2186           S3C24XX series CPUfreq driver. The PLL takes time to settle
2187           after a frequency change, so by default it is not enabled.
2188
2189           This also means that the PLL tables for the selected CPU(s) will
2190           be built which may increase the size of the kernel image.
2191
2192 config CPU_FREQ_S3C24XX_DEBUG
2193         bool "Debug CPUfreq Samsung driver core"
2194         depends on CPU_FREQ_S3C24XX
2195         help
2196           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2197
2198 config CPU_FREQ_S3C24XX_IODEBUG
2199         bool "Debug CPUfreq Samsung driver IO timing"
2200         depends on CPU_FREQ_S3C24XX
2201         help
2202           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2203
2204 config CPU_FREQ_S3C24XX_DEBUGFS
2205         bool "Export debugfs for CPUFreq"
2206         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2207         help
2208           Export status information via debugfs.
2209
2210 endif
2211
2212 source "drivers/cpuidle/Kconfig"
2213
2214 endmenu
2215
2216 menu "Floating point emulation"
2217
2218 comment "At least one emulation must be selected"
2219
2220 config FPE_NWFPE
2221         bool "NWFPE math emulation"
2222         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2223         ---help---
2224           Say Y to include the NWFPE floating point emulator in the kernel.
2225           This is necessary to run most binaries. Linux does not currently
2226           support floating point hardware so you need to say Y here even if
2227           your machine has an FPA or floating point co-processor podule.
2228
2229           You may say N here if you are going to load the Acorn FPEmulator
2230           early in the bootup.
2231
2232 config FPE_NWFPE_XP
2233         bool "Support extended precision"
2234         depends on FPE_NWFPE
2235         help
2236           Say Y to include 80-bit support in the kernel floating-point
2237           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2238           Note that gcc does not generate 80-bit operations by default,
2239           so in most cases this option only enlarges the size of the
2240           floating point emulator without any good reason.
2241
2242           You almost surely want to say N here.
2243
2244 config FPE_FASTFPE
2245         bool "FastFPE math emulation (EXPERIMENTAL)"
2246         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2247         ---help---
2248           Say Y here to include the FAST floating point emulator in the kernel.
2249           This is an experimental much faster emulator which now also has full
2250           precision for the mantissa.  It does not support any exceptions.
2251           It is very simple, and approximately 3-6 times faster than NWFPE.
2252
2253           It should be sufficient for most programs.  It may be not suitable
2254           for scientific calculations, but you have to check this for yourself.
2255           If you do not feel you need a faster FP emulation you should better
2256           choose NWFPE.
2257
2258 config VFP
2259         bool "VFP-format floating point maths"
2260         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2261         help
2262           Say Y to include VFP support code in the kernel. This is needed
2263           if your hardware includes a VFP unit.
2264
2265           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2266           release notes and additional status information.
2267
2268           Say N if your target does not have VFP hardware.
2269
2270 config VFPv3
2271         bool
2272         depends on VFP
2273         default y if CPU_V7
2274
2275 config NEON
2276         bool "Advanced SIMD (NEON) Extension support"
2277         depends on VFPv3 && CPU_V7
2278         help
2279           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2280           Extension.
2281
2282 endmenu
2283
2284 menu "Userspace binary formats"
2285
2286 source "fs/Kconfig.binfmt"
2287
2288 config ARTHUR
2289         tristate "RISC OS personality"
2290         depends on !AEABI
2291         help
2292           Say Y here to include the kernel code necessary if you want to run
2293           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2294           experimental; if this sounds frightening, say N and sleep in peace.
2295           You can also say M here to compile this support as a module (which
2296           will be called arthur).
2297
2298 endmenu
2299
2300 menu "Power management options"
2301
2302 source "kernel/power/Kconfig"
2303
2304 config ARCH_SUSPEND_POSSIBLE
2305         depends on !ARCH_S5PC100
2306         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2307                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2308         def_bool y
2309
2310 config ARM_CPU_SUSPEND
2311         def_bool PM_SLEEP
2312
2313 endmenu
2314
2315 source "net/Kconfig"
2316
2317 source "drivers/Kconfig"
2318
2319 source "fs/Kconfig"
2320
2321 source "arch/arm/Kconfig.debug"
2322
2323 source "security/Kconfig"
2324
2325 source "crypto/Kconfig"
2326
2327 source "lib/Kconfig"