Merge tag 'v3.9-rc5' into next/cleanup
[linux-3.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select KTIME_SCALAR
53         select PERF_USE_VMALLOC
54         select RTC_LIB
55         select SYS_SUPPORTS_APM_EMULATION
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select MODULES_USE_ELF_REL
58         select CLONE_BACKWARDS
59         select OLD_SIGSUSPEND3
60         select OLD_SIGACTION
61         help
62           The ARM series is a line of low-power-consumption RISC chip designs
63           licensed by ARM Ltd and targeted at embedded applications and
64           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
65           manufactured, but legacy ARM-based PC hardware remains popular in
66           Europe.  There is an ARM Linux project with a web page at
67           <http://www.arm.linux.org.uk/>.
68
69 config ARM_HAS_SG_CHAIN
70         bool
71
72 config NEED_SG_DMA_LENGTH
73         bool
74
75 config ARM_DMA_USE_IOMMU
76         bool
77         select ARM_HAS_SG_CHAIN
78         select NEED_SG_DMA_LENGTH
79
80 if ARM_DMA_USE_IOMMU
81
82 config ARM_DMA_IOMMU_ALIGNMENT
83         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
84         range 4 9
85         default 8
86         help
87           DMA mapping framework by default aligns all buffers to the smallest
88           PAGE_SIZE order which is greater than or equal to the requested buffer
89           size. This works well for buffers up to a few hundreds kilobytes, but
90           for larger buffers it just a waste of address space. Drivers which has
91           relatively small addressing window (like 64Mib) might run out of
92           virtual space with just a few allocations.
93
94           With this parameter you can specify the maximum PAGE_SIZE order for
95           DMA IOMMU buffers. Larger buffers will be aligned only to this
96           specified order. The order is expressed as a power of two multiplied
97           by the PAGE_SIZE.
98
99 endif
100
101 config HAVE_PWM
102         bool
103
104 config MIGHT_HAVE_PCI
105         bool
106
107 config SYS_SUPPORTS_APM_EMULATION
108         bool
109
110 config GENERIC_GPIO
111         bool
112
113 config HAVE_TCM
114         bool
115         select GENERIC_ALLOCATOR
116
117 config HAVE_PROC_CPU
118         bool
119
120 config NO_IOPORT
121         bool
122
123 config EISA
124         bool
125         ---help---
126           The Extended Industry Standard Architecture (EISA) bus was
127           developed as an open alternative to the IBM MicroChannel bus.
128
129           The EISA bus provided some of the features of the IBM MicroChannel
130           bus while maintaining backward compatibility with cards made for
131           the older ISA bus.  The EISA bus saw limited use between 1988 and
132           1995 when it was made obsolete by the PCI bus.
133
134           Say Y here if you are building a kernel for an EISA-based machine.
135
136           Otherwise, say N.
137
138 config SBUS
139         bool
140
141 config STACKTRACE_SUPPORT
142         bool
143         default y
144
145 config HAVE_LATENCYTOP_SUPPORT
146         bool
147         depends on !SMP
148         default y
149
150 config LOCKDEP_SUPPORT
151         bool
152         default y
153
154 config TRACE_IRQFLAGS_SUPPORT
155         bool
156         default y
157
158 config RWSEM_GENERIC_SPINLOCK
159         bool
160         default y
161
162 config RWSEM_XCHGADD_ALGORITHM
163         bool
164
165 config ARCH_HAS_ILOG2_U32
166         bool
167
168 config ARCH_HAS_ILOG2_U64
169         bool
170
171 config ARCH_HAS_CPUFREQ
172         bool
173         help
174           Internal node to signify that the ARCH has CPUFREQ support
175           and that the relevant menu configurations are displayed for
176           it.
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config VECTORS_BASE
211         hex
212         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
213         default DRAM_BASE if REMAP_VECTORS_TO_RAM
214         default 0x00000000
215         help
216           The base address of exception vectors.
217
218 config ARM_PATCH_PHYS_VIRT
219         bool "Patch physical to virtual translations at runtime" if EMBEDDED
220         default y
221         depends on !XIP_KERNEL && MMU
222         depends on !ARCH_REALVIEW || !SPARSEMEM
223         help
224           Patch phys-to-virt and virt-to-phys translation functions at
225           boot and module load time according to the position of the
226           kernel in system memory.
227
228           This can only be used with non-XIP MMU kernels where the base
229           of physical memory is at a 16MB boundary.
230
231           Only disable this option if you know that you do not require
232           this feature (eg, building a kernel for a single machine) and
233           you need to shrink the kernel to the minimal size.
234
235 config NEED_MACH_GPIO_H
236         bool
237         help
238           Select this when mach/gpio.h is required to provide special
239           definitions for this platform. The need for mach/gpio.h should
240           be avoided when possible.
241
242 config NEED_MACH_IO_H
243         bool
244         help
245           Select this when mach/io.h is required to provide special
246           definitions for this platform.  The need for mach/io.h should
247           be avoided when possible.
248
249 config NEED_MACH_MEMORY_H
250         bool
251         help
252           Select this when mach/memory.h is required to provide special
253           definitions for this platform.  The need for mach/memory.h should
254           be avoided when possible.
255
256 config PHYS_OFFSET
257         hex "Physical address of main memory" if MMU
258         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
259         default DRAM_BASE if !MMU
260         help
261           Please provide the physical address corresponding to the
262           location of main memory in your system.
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE if !MMU
288         default ARCH_MULTIPLATFORM if MMU
289
290 config ARCH_MULTIPLATFORM
291         bool "Allow multiple platforms to be selected"
292         depends on MMU
293         select ARM_PATCH_PHYS_VIRT
294         select AUTO_ZRELADDR
295         select COMMON_CLK
296         select MULTI_IRQ_HANDLER
297         select SPARSE_IRQ
298         select USE_OF
299
300 config ARCH_INTEGRATOR
301         bool "ARM Ltd. Integrator family"
302         select ARCH_HAS_CPUFREQ
303         select ARM_AMBA
304         select COMMON_CLK
305         select COMMON_CLK_VERSATILE
306         select GENERIC_CLOCKEVENTS
307         select HAVE_TCM
308         select ICST
309         select MULTI_IRQ_HANDLER
310         select NEED_MACH_MEMORY_H
311         select PLAT_VERSATILE
312         select SPARSE_IRQ
313         select VERSATILE_FPGA_IRQ
314         help
315           Support for ARM's Integrator platform.
316
317 config ARCH_REALVIEW
318         bool "ARM Ltd. RealView family"
319         select ARCH_WANT_OPTIONAL_GPIOLIB
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select COMMON_CLK
323         select COMMON_CLK_VERSATILE
324         select GENERIC_CLOCKEVENTS
325         select GPIO_PL061 if GPIOLIB
326         select ICST
327         select NEED_MACH_MEMORY_H
328         select PLAT_VERSATILE
329         select PLAT_VERSATILE_CLCD
330         help
331           This enables support for ARM Ltd RealView boards.
332
333 config ARCH_VERSATILE
334         bool "ARM Ltd. Versatile family"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select ARM_VIC
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select HAVE_MACH_CLKDEV
342         select ICST
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         select PLAT_VERSATILE_CLOCK
346         select VERSATILE_FPGA_IRQ
347         help
348           This enables support for ARM Ltd Versatile board.
349
350 config ARCH_AT91
351         bool "Atmel AT91"
352         select ARCH_REQUIRE_GPIOLIB
353         select CLKDEV_LOOKUP
354         select HAVE_CLK
355         select IRQ_DOMAIN
356         select NEED_MACH_GPIO_H
357         select NEED_MACH_IO_H if PCCARD
358         select PINCTRL
359         select PINCTRL_AT91 if USE_OF
360         help
361           This enables support for systems based on Atmel
362           AT91RM9200 and AT91SAM9* processors.
363
364 config ARCH_BCM2835
365         bool "Broadcom BCM2835 family"
366         select ARCH_REQUIRE_GPIOLIB
367         select ARM_AMBA
368         select ARM_ERRATA_411920
369         select ARM_TIMER_SP804
370         select CLKDEV_LOOKUP
371         select CLKSRC_OF
372         select COMMON_CLK
373         select CPU_V6
374         select GENERIC_CLOCKEVENTS
375         select MULTI_IRQ_HANDLER
376         select PINCTRL
377         select PINCTRL_BCM2835
378         select SPARSE_IRQ
379         select USE_OF
380         help
381           This enables support for the Broadcom BCM2835 SoC. This SoC is
382           use in the Raspberry Pi, and Roku 2 devices.
383
384 config ARCH_CNS3XXX
385         bool "Cavium Networks CNS3XXX family"
386         select ARM_GIC
387         select CPU_V6K
388         select GENERIC_CLOCKEVENTS
389         select MIGHT_HAVE_CACHE_L2X0
390         select MIGHT_HAVE_PCI
391         select PCI_DOMAINS if PCI
392         help
393           Support for Cavium Networks CNS3XXX platform.
394
395 config ARCH_CLPS711X
396         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
397         select ARCH_REQUIRE_GPIOLIB
398         select AUTO_ZRELADDR
399         select CLKDEV_LOOKUP
400         select COMMON_CLK
401         select CPU_ARM720T
402         select GENERIC_CLOCKEVENTS
403         select MULTI_IRQ_HANDLER
404         select NEED_MACH_MEMORY_H
405         select SPARSE_IRQ
406         help
407           Support for Cirrus Logic 711x/721x/731x based boards.
408
409 config ARCH_GEMINI
410         bool "Cortina Systems Gemini"
411         select ARCH_REQUIRE_GPIOLIB
412         select ARCH_USES_GETTIMEOFFSET
413         select CPU_FA526
414         help
415           Support for the Cortina Systems Gemini family SoCs
416
417 config ARCH_SIRF
418         bool "CSR SiRF"
419         select ARCH_REQUIRE_GPIOLIB
420         select AUTO_ZRELADDR
421         select COMMON_CLK
422         select GENERIC_CLOCKEVENTS
423         select GENERIC_IRQ_CHIP
424         select MIGHT_HAVE_CACHE_L2X0
425         select NO_IOPORT
426         select PINCTRL
427         select PINCTRL_SIRF
428         select USE_OF
429         help
430           Support for CSR SiRFprimaII/Marco/Polo platforms
431
432 config ARCH_EBSA110
433         bool "EBSA-110"
434         select ARCH_USES_GETTIMEOFFSET
435         select CPU_SA110
436         select ISA
437         select NEED_MACH_IO_H
438         select NEED_MACH_MEMORY_H
439         select NO_IOPORT
440         help
441           This is an evaluation board for the StrongARM processor available
442           from Digital. It has limited hardware on-board, including an
443           Ethernet interface, two PCMCIA sockets, two serial ports and a
444           parallel port.
445
446 config ARCH_EP93XX
447         bool "EP93xx-based"
448         select ARCH_HAS_HOLES_MEMORYMODEL
449         select ARCH_REQUIRE_GPIOLIB
450         select ARCH_USES_GETTIMEOFFSET
451         select ARM_AMBA
452         select ARM_VIC
453         select CLKDEV_LOOKUP
454         select CPU_ARM920T
455         select NEED_MACH_MEMORY_H
456         help
457           This enables support for the Cirrus EP93xx series of CPUs.
458
459 config ARCH_FOOTBRIDGE
460         bool "FootBridge"
461         select CPU_SA110
462         select FOOTBRIDGE
463         select GENERIC_CLOCKEVENTS
464         select HAVE_IDE
465         select NEED_MACH_IO_H if !MMU
466         select NEED_MACH_MEMORY_H
467         help
468           Support for systems based on the DC21285 companion chip
469           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
470
471 config ARCH_MXS
472         bool "Freescale MXS-based"
473         select ARCH_REQUIRE_GPIOLIB
474         select CLKDEV_LOOKUP
475         select CLKSRC_MMIO
476         select COMMON_CLK
477         select GENERIC_CLOCKEVENTS
478         select HAVE_CLK_PREPARE
479         select MULTI_IRQ_HANDLER
480         select PINCTRL
481         select SPARSE_IRQ
482         select USE_OF
483         help
484           Support for Freescale MXS-based family of processors
485
486 config ARCH_NETX
487         bool "Hilscher NetX based"
488         select ARM_VIC
489         select CLKSRC_MMIO
490         select CPU_ARM926T
491         select GENERIC_CLOCKEVENTS
492         help
493           This enables support for systems based on the Hilscher NetX Soc
494
495 config ARCH_H720X
496         bool "Hynix HMS720x-based"
497         select ARCH_USES_GETTIMEOFFSET
498         select CPU_ARM720T
499         select ISA_DMA_API
500         help
501           This enables support for systems based on the Hynix HMS720x
502
503 config ARCH_IOP13XX
504         bool "IOP13xx-based"
505         depends on MMU
506         select ARCH_SUPPORTS_MSI
507         select CPU_XSC3
508         select NEED_MACH_MEMORY_H
509         select NEED_RET_TO_USER
510         select PCI
511         select PLAT_IOP
512         select VMSPLIT_1G
513         help
514           Support for Intel's IOP13XX (XScale) family of processors.
515
516 config ARCH_IOP32X
517         bool "IOP32x-based"
518         depends on MMU
519         select ARCH_REQUIRE_GPIOLIB
520         select CPU_XSCALE
521         select NEED_MACH_GPIO_H
522         select NEED_RET_TO_USER
523         select PCI
524         select PLAT_IOP
525         help
526           Support for Intel's 80219 and IOP32X (XScale) family of
527           processors.
528
529 config ARCH_IOP33X
530         bool "IOP33x-based"
531         depends on MMU
532         select ARCH_REQUIRE_GPIOLIB
533         select CPU_XSCALE
534         select NEED_MACH_GPIO_H
535         select NEED_RET_TO_USER
536         select PCI
537         select PLAT_IOP
538         help
539           Support for Intel's IOP33X (XScale) family of processors.
540
541 config ARCH_IXP4XX
542         bool "IXP4xx-based"
543         depends on MMU
544         select ARCH_HAS_DMA_SET_COHERENT_MASK
545         select ARCH_REQUIRE_GPIOLIB
546         select CLKSRC_MMIO
547         select CPU_XSCALE
548         select DMABOUNCE if PCI
549         select GENERIC_CLOCKEVENTS
550         select MIGHT_HAVE_PCI
551         select NEED_MACH_IO_H
552         help
553           Support for Intel's IXP4XX (XScale) family of processors.
554
555 config ARCH_DOVE
556         bool "Marvell Dove"
557         select ARCH_REQUIRE_GPIOLIB
558         select CPU_V7
559         select GENERIC_CLOCKEVENTS
560         select MIGHT_HAVE_PCI
561         select PINCTRL
562         select PINCTRL_DOVE
563         select PLAT_ORION_LEGACY
564         select USB_ARCH_HAS_EHCI
565         help
566           Support for the Marvell Dove SoC 88AP510
567
568 config ARCH_KIRKWOOD
569         bool "Marvell Kirkwood"
570         select ARCH_REQUIRE_GPIOLIB
571         select CPU_FEROCEON
572         select GENERIC_CLOCKEVENTS
573         select PCI
574         select PCI_QUIRKS
575         select PINCTRL
576         select PINCTRL_KIRKWOOD
577         select PLAT_ORION_LEGACY
578         help
579           Support for the following Marvell Kirkwood series SoCs:
580           88F6180, 88F6192 and 88F6281.
581
582 config ARCH_MV78XX0
583         bool "Marvell MV78xx0"
584         select ARCH_REQUIRE_GPIOLIB
585         select CPU_FEROCEON
586         select GENERIC_CLOCKEVENTS
587         select PCI
588         select PLAT_ORION_LEGACY
589         help
590           Support for the following Marvell MV78xx0 series SoCs:
591           MV781x0, MV782x0.
592
593 config ARCH_ORION5X
594         bool "Marvell Orion"
595         depends on MMU
596         select ARCH_REQUIRE_GPIOLIB
597         select CPU_FEROCEON
598         select GENERIC_CLOCKEVENTS
599         select PCI
600         select PLAT_ORION_LEGACY
601         help
602           Support for the following Marvell Orion 5x series SoCs:
603           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
604           Orion-2 (5281), Orion-1-90 (6183).
605
606 config ARCH_MMP
607         bool "Marvell PXA168/910/MMP2"
608         depends on MMU
609         select ARCH_REQUIRE_GPIOLIB
610         select CLKDEV_LOOKUP
611         select GENERIC_ALLOCATOR
612         select GENERIC_CLOCKEVENTS
613         select GPIO_PXA
614         select IRQ_DOMAIN
615         select NEED_MACH_GPIO_H
616         select PINCTRL
617         select PLAT_PXA
618         select SPARSE_IRQ
619         help
620           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
621
622 config ARCH_KS8695
623         bool "Micrel/Kendin KS8695"
624         select ARCH_REQUIRE_GPIOLIB
625         select CLKSRC_MMIO
626         select CPU_ARM922T
627         select GENERIC_CLOCKEVENTS
628         select NEED_MACH_MEMORY_H
629         help
630           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
631           System-on-Chip devices.
632
633 config ARCH_W90X900
634         bool "Nuvoton W90X900 CPU"
635         select ARCH_REQUIRE_GPIOLIB
636         select CLKDEV_LOOKUP
637         select CLKSRC_MMIO
638         select CPU_ARM926T
639         select GENERIC_CLOCKEVENTS
640         help
641           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
642           At present, the w90x900 has been renamed nuc900, regarding
643           the ARM series product line, you can login the following
644           link address to know more.
645
646           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
647                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
648
649 config ARCH_LPC32XX
650         bool "NXP LPC32XX"
651         select ARCH_REQUIRE_GPIOLIB
652         select ARM_AMBA
653         select CLKDEV_LOOKUP
654         select CLKSRC_MMIO
655         select CPU_ARM926T
656         select GENERIC_CLOCKEVENTS
657         select HAVE_IDE
658         select HAVE_PWM
659         select USB_ARCH_HAS_OHCI
660         select USE_OF
661         help
662           Support for the NXP LPC32XX family of processors
663
664 config ARCH_TEGRA
665         bool "NVIDIA Tegra"
666         select ARCH_HAS_CPUFREQ
667         select ARCH_REQUIRE_GPIOLIB
668         select CLKDEV_LOOKUP
669         select CLKSRC_MMIO
670         select CLKSRC_OF
671         select COMMON_CLK
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SMP
675         select MIGHT_HAVE_CACHE_L2X0
676         select SPARSE_IRQ
677         select USE_OF
678         help
679           This enables support for NVIDIA Tegra based systems (Tegra APX,
680           Tegra 6xx and Tegra 2 series).
681
682 config ARCH_PXA
683         bool "PXA2xx/PXA3xx-based"
684         depends on MMU
685         select ARCH_HAS_CPUFREQ
686         select ARCH_MTD_XIP
687         select ARCH_REQUIRE_GPIOLIB
688         select ARM_CPU_SUSPEND if PM
689         select AUTO_ZRELADDR
690         select CLKDEV_LOOKUP
691         select CLKSRC_MMIO
692         select GENERIC_CLOCKEVENTS
693         select GPIO_PXA
694         select HAVE_IDE
695         select MULTI_IRQ_HANDLER
696         select NEED_MACH_GPIO_H
697         select PLAT_PXA
698         select SPARSE_IRQ
699         help
700           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
701
702 config ARCH_MSM
703         bool "Qualcomm MSM"
704         select ARCH_REQUIRE_GPIOLIB
705         select CLKDEV_LOOKUP
706         select GENERIC_CLOCKEVENTS
707         select HAVE_CLK
708         help
709           Support for Qualcomm MSM/QSD based systems.  This runs on the
710           apps processor of the MSM/QSD and depends on a shared memory
711           interface to the modem processor which runs the baseband
712           stack and controls some vital subsystems
713           (clock and power control, etc).
714
715 config ARCH_SHMOBILE
716         bool "Renesas SH-Mobile / R-Mobile"
717         select CLKDEV_LOOKUP
718         select GENERIC_CLOCKEVENTS
719         select HAVE_CLK
720         select HAVE_MACH_CLKDEV
721         select HAVE_SMP
722         select MIGHT_HAVE_CACHE_L2X0
723         select MULTI_IRQ_HANDLER
724         select NEED_MACH_MEMORY_H
725         select NO_IOPORT
726         select PINCTRL
727         select PM_GENERIC_DOMAINS if PM
728         select SPARSE_IRQ
729         help
730           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
731
732 config ARCH_RPC
733         bool "RiscPC"
734         select ARCH_ACORN
735         select ARCH_MAY_HAVE_PC_FDC
736         select ARCH_SPARSEMEM_ENABLE
737         select ARCH_USES_GETTIMEOFFSET
738         select FIQ
739         select HAVE_IDE
740         select HAVE_PATA_PLATFORM
741         select ISA_DMA_API
742         select NEED_MACH_IO_H
743         select NEED_MACH_MEMORY_H
744         select NO_IOPORT
745         select VIRT_TO_BUS
746         help
747           On the Acorn Risc-PC, Linux can support the internal IDE disk and
748           CD-ROM interface, serial and parallel port, and the floppy drive.
749
750 config ARCH_SA1100
751         bool "SA1100-based"
752         select ARCH_HAS_CPUFREQ
753         select ARCH_MTD_XIP
754         select ARCH_REQUIRE_GPIOLIB
755         select ARCH_SPARSEMEM_ENABLE
756         select CLKDEV_LOOKUP
757         select CLKSRC_MMIO
758         select CPU_FREQ
759         select CPU_SA1100
760         select GENERIC_CLOCKEVENTS
761         select HAVE_IDE
762         select ISA
763         select NEED_MACH_GPIO_H
764         select NEED_MACH_MEMORY_H
765         select SPARSE_IRQ
766         help
767           Support for StrongARM 11x0 based boards.
768
769 config ARCH_S3C24XX
770         bool "Samsung S3C24XX SoCs"
771         select ARCH_HAS_CPUFREQ
772         select ARCH_USES_GETTIMEOFFSET
773         select CLKDEV_LOOKUP
774         select HAVE_CLK
775         select HAVE_S3C2410_I2C if I2C
776         select HAVE_S3C2410_WATCHDOG if WATCHDOG
777         select HAVE_S3C_RTC if RTC_CLASS
778         select NEED_MACH_GPIO_H
779         select NEED_MACH_IO_H
780         help
781           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
782           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
783           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
784           Samsung SMDK2410 development board (and derivatives).
785
786 config ARCH_S3C64XX
787         bool "Samsung S3C64XX"
788         select ARCH_HAS_CPUFREQ
789         select ARCH_REQUIRE_GPIOLIB
790         select ARCH_USES_GETTIMEOFFSET
791         select ARM_VIC
792         select CLKDEV_LOOKUP
793         select CPU_V6
794         select HAVE_CLK
795         select HAVE_S3C2410_I2C if I2C
796         select HAVE_S3C2410_WATCHDOG if WATCHDOG
797         select HAVE_TCM
798         select NEED_MACH_GPIO_H
799         select NO_IOPORT
800         select PLAT_SAMSUNG
801         select S3C_DEV_NAND
802         select S3C_GPIO_TRACK
803         select SAMSUNG_CLKSRC
804         select SAMSUNG_GPIOLIB_4BIT
805         select SAMSUNG_IRQ_VIC_TIMER
806         select USB_ARCH_HAS_OHCI
807         help
808           Samsung S3C64XX series based systems
809
810 config ARCH_S5P64X0
811         bool "Samsung S5P6440 S5P6450"
812         select CLKDEV_LOOKUP
813         select CLKSRC_MMIO
814         select CPU_V6
815         select GENERIC_CLOCKEVENTS
816         select HAVE_CLK
817         select HAVE_S3C2410_I2C if I2C
818         select HAVE_S3C2410_WATCHDOG if WATCHDOG
819         select HAVE_S3C_RTC if RTC_CLASS
820         select NEED_MACH_GPIO_H
821         help
822           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
823           SMDK6450.
824
825 config ARCH_S5PC100
826         bool "Samsung S5PC100"
827         select ARCH_USES_GETTIMEOFFSET
828         select CLKDEV_LOOKUP
829         select CPU_V7
830         select HAVE_CLK
831         select HAVE_S3C2410_I2C if I2C
832         select HAVE_S3C2410_WATCHDOG if WATCHDOG
833         select HAVE_S3C_RTC if RTC_CLASS
834         select NEED_MACH_GPIO_H
835         help
836           Samsung S5PC100 series based systems
837
838 config ARCH_S5PV210
839         bool "Samsung S5PV210/S5PC110"
840         select ARCH_HAS_CPUFREQ
841         select ARCH_HAS_HOLES_MEMORYMODEL
842         select ARCH_SPARSEMEM_ENABLE
843         select CLKDEV_LOOKUP
844         select CLKSRC_MMIO
845         select CPU_V7
846         select GENERIC_CLOCKEVENTS
847         select HAVE_CLK
848         select HAVE_S3C2410_I2C if I2C
849         select HAVE_S3C2410_WATCHDOG if WATCHDOG
850         select HAVE_S3C_RTC if RTC_CLASS
851         select NEED_MACH_GPIO_H
852         select NEED_MACH_MEMORY_H
853         help
854           Samsung S5PV210/S5PC110 series based systems
855
856 config ARCH_EXYNOS
857         bool "Samsung EXYNOS"
858         select ARCH_HAS_CPUFREQ
859         select ARCH_HAS_HOLES_MEMORYMODEL
860         select ARCH_SPARSEMEM_ENABLE
861         select CLKDEV_LOOKUP
862         select CPU_V7
863         select GENERIC_CLOCKEVENTS
864         select HAVE_CLK
865         select HAVE_S3C2410_I2C if I2C
866         select HAVE_S3C2410_WATCHDOG if WATCHDOG
867         select HAVE_S3C_RTC if RTC_CLASS
868         select NEED_MACH_GPIO_H
869         select NEED_MACH_MEMORY_H
870         help
871           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
872
873 config ARCH_SHARK
874         bool "Shark"
875         select ARCH_USES_GETTIMEOFFSET
876         select CPU_SA110
877         select ISA
878         select ISA_DMA
879         select NEED_MACH_MEMORY_H
880         select PCI
881         select VIRT_TO_BUS
882         select ZONE_DMA
883         help
884           Support for the StrongARM based Digital DNARD machine, also known
885           as "Shark" (<http://www.shark-linux.de/shark.html>).
886
887 config ARCH_U300
888         bool "ST-Ericsson U300 Series"
889         depends on MMU
890         select ARCH_REQUIRE_GPIOLIB
891         select ARM_AMBA
892         select ARM_PATCH_PHYS_VIRT
893         select ARM_VIC
894         select CLKDEV_LOOKUP
895         select CLKSRC_MMIO
896         select COMMON_CLK
897         select CPU_ARM926T
898         select GENERIC_CLOCKEVENTS
899         select HAVE_TCM
900         select SPARSE_IRQ
901         help
902           Support for ST-Ericsson U300 series mobile platforms.
903
904 config ARCH_U8500
905         bool "ST-Ericsson U8500 Series"
906         depends on MMU
907         select ARCH_HAS_CPUFREQ
908         select ARCH_REQUIRE_GPIOLIB
909         select ARM_AMBA
910         select CLKDEV_LOOKUP
911         select CPU_V7
912         select GENERIC_CLOCKEVENTS
913         select HAVE_SMP
914         select MIGHT_HAVE_CACHE_L2X0
915         select SPARSE_IRQ
916         help
917           Support for ST-Ericsson's Ux500 architecture
918
919 config ARCH_NOMADIK
920         bool "STMicroelectronics Nomadik"
921         select ARCH_REQUIRE_GPIOLIB
922         select ARM_AMBA
923         select ARM_VIC
924         select CLKSRC_NOMADIK_MTU
925         select COMMON_CLK
926         select CPU_ARM926T
927         select GENERIC_CLOCKEVENTS
928         select MIGHT_HAVE_CACHE_L2X0
929         select USE_OF
930         select PINCTRL
931         select PINCTRL_STN8815
932         select SPARSE_IRQ
933         help
934           Support for the Nomadik platform by ST-Ericsson
935
936 config PLAT_SPEAR
937         bool "ST SPEAr"
938         select ARCH_HAS_CPUFREQ
939         select ARCH_REQUIRE_GPIOLIB
940         select ARM_AMBA
941         select CLKDEV_LOOKUP
942         select CLKSRC_MMIO
943         select COMMON_CLK
944         select GENERIC_CLOCKEVENTS
945         select HAVE_CLK
946         help
947           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
948
949 config ARCH_DAVINCI
950         bool "TI DaVinci"
951         select ARCH_HAS_HOLES_MEMORYMODEL
952         select ARCH_REQUIRE_GPIOLIB
953         select CLKDEV_LOOKUP
954         select GENERIC_ALLOCATOR
955         select GENERIC_CLOCKEVENTS
956         select GENERIC_IRQ_CHIP
957         select HAVE_IDE
958         select NEED_MACH_GPIO_H
959         select USE_OF
960         select ZONE_DMA
961         help
962           Support for TI's DaVinci platform.
963
964 config ARCH_OMAP1
965         bool "TI OMAP1"
966         depends on MMU
967         select ARCH_HAS_CPUFREQ
968         select ARCH_HAS_HOLES_MEMORYMODEL
969         select ARCH_OMAP
970         select ARCH_REQUIRE_GPIOLIB
971         select CLKDEV_LOOKUP
972         select CLKSRC_MMIO
973         select GENERIC_CLOCKEVENTS
974         select GENERIC_IRQ_CHIP
975         select HAVE_CLK
976         select HAVE_IDE
977         select IRQ_DOMAIN
978         select NEED_MACH_IO_H if PCCARD
979         select NEED_MACH_MEMORY_H
980         help
981           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
982
983 endchoice
984
985 menu "Multiple platform selection"
986         depends on ARCH_MULTIPLATFORM
987
988 comment "CPU Core family selection"
989
990 config ARCH_MULTI_V4
991         bool "ARMv4 based platforms (FA526, StrongARM)"
992         depends on !ARCH_MULTI_V6_V7
993         select ARCH_MULTI_V4_V5
994
995 config ARCH_MULTI_V4T
996         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
997         depends on !ARCH_MULTI_V6_V7
998         select ARCH_MULTI_V4_V5
999
1000 config ARCH_MULTI_V5
1001         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
1002         depends on !ARCH_MULTI_V6_V7
1003         select ARCH_MULTI_V4_V5
1004
1005 config ARCH_MULTI_V4_V5
1006         bool
1007
1008 config ARCH_MULTI_V6
1009         bool "ARMv6 based platforms (ARM11)"
1010         select ARCH_MULTI_V6_V7
1011         select CPU_V6
1012
1013 config ARCH_MULTI_V7
1014         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
1015         default y
1016         select ARCH_MULTI_V6_V7
1017         select ARCH_VEXPRESS
1018         select CPU_V7
1019
1020 config ARCH_MULTI_V6_V7
1021         bool
1022
1023 config ARCH_MULTI_CPU_AUTO
1024         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1025         select ARCH_MULTI_V5
1026
1027 endmenu
1028
1029 #
1030 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1031 # Kconfigs may be included either alphabetically (according to the
1032 # plat- suffix) or along side the corresponding mach-* source.
1033 #
1034 source "arch/arm/mach-mvebu/Kconfig"
1035
1036 source "arch/arm/mach-at91/Kconfig"
1037
1038 source "arch/arm/mach-bcm/Kconfig"
1039
1040 source "arch/arm/mach-clps711x/Kconfig"
1041
1042 source "arch/arm/mach-cns3xxx/Kconfig"
1043
1044 source "arch/arm/mach-davinci/Kconfig"
1045
1046 source "arch/arm/mach-dove/Kconfig"
1047
1048 source "arch/arm/mach-ep93xx/Kconfig"
1049
1050 source "arch/arm/mach-footbridge/Kconfig"
1051
1052 source "arch/arm/mach-gemini/Kconfig"
1053
1054 source "arch/arm/mach-h720x/Kconfig"
1055
1056 source "arch/arm/mach-highbank/Kconfig"
1057
1058 source "arch/arm/mach-integrator/Kconfig"
1059
1060 source "arch/arm/mach-iop32x/Kconfig"
1061
1062 source "arch/arm/mach-iop33x/Kconfig"
1063
1064 source "arch/arm/mach-iop13xx/Kconfig"
1065
1066 source "arch/arm/mach-ixp4xx/Kconfig"
1067
1068 source "arch/arm/mach-kirkwood/Kconfig"
1069
1070 source "arch/arm/mach-ks8695/Kconfig"
1071
1072 source "arch/arm/mach-msm/Kconfig"
1073
1074 source "arch/arm/mach-mv78xx0/Kconfig"
1075
1076 source "arch/arm/mach-imx/Kconfig"
1077
1078 source "arch/arm/mach-mxs/Kconfig"
1079
1080 source "arch/arm/mach-netx/Kconfig"
1081
1082 source "arch/arm/mach-nomadik/Kconfig"
1083
1084 source "arch/arm/plat-omap/Kconfig"
1085
1086 source "arch/arm/mach-omap1/Kconfig"
1087
1088 source "arch/arm/mach-omap2/Kconfig"
1089
1090 source "arch/arm/mach-orion5x/Kconfig"
1091
1092 source "arch/arm/mach-picoxcell/Kconfig"
1093
1094 source "arch/arm/mach-pxa/Kconfig"
1095 source "arch/arm/plat-pxa/Kconfig"
1096
1097 source "arch/arm/mach-mmp/Kconfig"
1098
1099 source "arch/arm/mach-realview/Kconfig"
1100
1101 source "arch/arm/mach-sa1100/Kconfig"
1102
1103 source "arch/arm/plat-samsung/Kconfig"
1104
1105 source "arch/arm/mach-socfpga/Kconfig"
1106
1107 source "arch/arm/plat-spear/Kconfig"
1108
1109 source "arch/arm/mach-s3c24xx/Kconfig"
1110
1111 if ARCH_S3C64XX
1112 source "arch/arm/mach-s3c64xx/Kconfig"
1113 endif
1114
1115 source "arch/arm/mach-s5p64x0/Kconfig"
1116
1117 source "arch/arm/mach-s5pc100/Kconfig"
1118
1119 source "arch/arm/mach-s5pv210/Kconfig"
1120
1121 source "arch/arm/mach-exynos/Kconfig"
1122
1123 source "arch/arm/mach-shmobile/Kconfig"
1124
1125 source "arch/arm/mach-sunxi/Kconfig"
1126
1127 source "arch/arm/mach-prima2/Kconfig"
1128
1129 source "arch/arm/mach-tegra/Kconfig"
1130
1131 source "arch/arm/mach-u300/Kconfig"
1132
1133 source "arch/arm/mach-ux500/Kconfig"
1134
1135 source "arch/arm/mach-versatile/Kconfig"
1136
1137 source "arch/arm/mach-vexpress/Kconfig"
1138 source "arch/arm/plat-versatile/Kconfig"
1139
1140 source "arch/arm/mach-virt/Kconfig"
1141
1142 source "arch/arm/mach-vt8500/Kconfig"
1143
1144 source "arch/arm/mach-w90x900/Kconfig"
1145
1146 source "arch/arm/mach-zynq/Kconfig"
1147
1148 # Definitions to make life easier
1149 config ARCH_ACORN
1150         bool
1151
1152 config PLAT_IOP
1153         bool
1154         select GENERIC_CLOCKEVENTS
1155
1156 config PLAT_ORION
1157         bool
1158         select CLKSRC_MMIO
1159         select COMMON_CLK
1160         select GENERIC_IRQ_CHIP
1161         select IRQ_DOMAIN
1162
1163 config PLAT_ORION_LEGACY
1164         bool
1165         select PLAT_ORION
1166
1167 config PLAT_PXA
1168         bool
1169
1170 config PLAT_VERSATILE
1171         bool
1172
1173 config ARM_TIMER_SP804
1174         bool
1175         select CLKSRC_MMIO
1176         select HAVE_SCHED_CLOCK
1177
1178 source arch/arm/mm/Kconfig
1179
1180 config ARM_NR_BANKS
1181         int
1182         default 16 if ARCH_EP93XX
1183         default 8
1184
1185 config IWMMXT
1186         bool "Enable iWMMXt support"
1187         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1188         default y if PXA27x || PXA3xx || ARCH_MMP
1189         help
1190           Enable support for iWMMXt context switching at run time if
1191           running on a CPU that supports it.
1192
1193 config XSCALE_PMU
1194         bool
1195         depends on CPU_XSCALE
1196         default y
1197
1198 config MULTI_IRQ_HANDLER
1199         bool
1200         help
1201           Allow each machine to specify it's own IRQ handler at run time.
1202
1203 if !MMU
1204 source "arch/arm/Kconfig-nommu"
1205 endif
1206
1207 config ARM_ERRATA_326103
1208         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1209         depends on CPU_V6
1210         help
1211           Executing a SWP instruction to read-only memory does not set bit 11
1212           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1213           treat the access as a read, preventing a COW from occurring and
1214           causing the faulting task to livelock.
1215
1216 config ARM_ERRATA_411920
1217         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1218         depends on CPU_V6 || CPU_V6K
1219         help
1220           Invalidation of the Instruction Cache operation can
1221           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1222           It does not affect the MPCore. This option enables the ARM Ltd.
1223           recommended workaround.
1224
1225 config ARM_ERRATA_430973
1226         bool "ARM errata: Stale prediction on replaced interworking branch"
1227         depends on CPU_V7
1228         help
1229           This option enables the workaround for the 430973 Cortex-A8
1230           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1231           interworking branch is replaced with another code sequence at the
1232           same virtual address, whether due to self-modifying code or virtual
1233           to physical address re-mapping, Cortex-A8 does not recover from the
1234           stale interworking branch prediction. This results in Cortex-A8
1235           executing the new code sequence in the incorrect ARM or Thumb state.
1236           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1237           and also flushes the branch target cache at every context switch.
1238           Note that setting specific bits in the ACTLR register may not be
1239           available in non-secure mode.
1240
1241 config ARM_ERRATA_458693
1242         bool "ARM errata: Processor deadlock when a false hazard is created"
1243         depends on CPU_V7
1244         depends on !ARCH_MULTIPLATFORM
1245         help
1246           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1247           erratum. For very specific sequences of memory operations, it is
1248           possible for a hazard condition intended for a cache line to instead
1249           be incorrectly associated with a different cache line. This false
1250           hazard might then cause a processor deadlock. The workaround enables
1251           the L1 caching of the NEON accesses and disables the PLD instruction
1252           in the ACTLR register. Note that setting specific bits in the ACTLR
1253           register may not be available in non-secure mode.
1254
1255 config ARM_ERRATA_460075
1256         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1257         depends on CPU_V7
1258         depends on !ARCH_MULTIPLATFORM
1259         help
1260           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1261           erratum. Any asynchronous access to the L2 cache may encounter a
1262           situation in which recent store transactions to the L2 cache are lost
1263           and overwritten with stale memory contents from external memory. The
1264           workaround disables the write-allocate mode for the L2 cache via the
1265           ACTLR register. Note that setting specific bits in the ACTLR register
1266           may not be available in non-secure mode.
1267
1268 config ARM_ERRATA_742230
1269         bool "ARM errata: DMB operation may be faulty"
1270         depends on CPU_V7 && SMP
1271         depends on !ARCH_MULTIPLATFORM
1272         help
1273           This option enables the workaround for the 742230 Cortex-A9
1274           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1275           between two write operations may not ensure the correct visibility
1276           ordering of the two writes. This workaround sets a specific bit in
1277           the diagnostic register of the Cortex-A9 which causes the DMB
1278           instruction to behave as a DSB, ensuring the correct behaviour of
1279           the two writes.
1280
1281 config ARM_ERRATA_742231
1282         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1283         depends on CPU_V7 && SMP
1284         depends on !ARCH_MULTIPLATFORM
1285         help
1286           This option enables the workaround for the 742231 Cortex-A9
1287           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1288           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1289           accessing some data located in the same cache line, may get corrupted
1290           data due to bad handling of the address hazard when the line gets
1291           replaced from one of the CPUs at the same time as another CPU is
1292           accessing it. This workaround sets specific bits in the diagnostic
1293           register of the Cortex-A9 which reduces the linefill issuing
1294           capabilities of the processor.
1295
1296 config PL310_ERRATA_588369
1297         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1298         depends on CACHE_L2X0
1299         help
1300            The PL310 L2 cache controller implements three types of Clean &
1301            Invalidate maintenance operations: by Physical Address
1302            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1303            They are architecturally defined to behave as the execution of a
1304            clean operation followed immediately by an invalidate operation,
1305            both performing to the same memory location. This functionality
1306            is not correctly implemented in PL310 as clean lines are not
1307            invalidated as a result of these operations.
1308
1309 config ARM_ERRATA_720789
1310         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1311         depends on CPU_V7
1312         help
1313           This option enables the workaround for the 720789 Cortex-A9 (prior to
1314           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1315           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1316           As a consequence of this erratum, some TLB entries which should be
1317           invalidated are not, resulting in an incoherency in the system page
1318           tables. The workaround changes the TLB flushing routines to invalidate
1319           entries regardless of the ASID.
1320
1321 config PL310_ERRATA_727915
1322         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1323         depends on CACHE_L2X0
1324         help
1325           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1326           operation (offset 0x7FC). This operation runs in background so that
1327           PL310 can handle normal accesses while it is in progress. Under very
1328           rare circumstances, due to this erratum, write data can be lost when
1329           PL310 treats a cacheable write transaction during a Clean &
1330           Invalidate by Way operation.
1331
1332 config ARM_ERRATA_743622
1333         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1334         depends on CPU_V7
1335         depends on !ARCH_MULTIPLATFORM
1336         help
1337           This option enables the workaround for the 743622 Cortex-A9
1338           (r2p*) erratum. Under very rare conditions, a faulty
1339           optimisation in the Cortex-A9 Store Buffer may lead to data
1340           corruption. This workaround sets a specific bit in the diagnostic
1341           register of the Cortex-A9 which disables the Store Buffer
1342           optimisation, preventing the defect from occurring. This has no
1343           visible impact on the overall performance or power consumption of the
1344           processor.
1345
1346 config ARM_ERRATA_751472
1347         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1348         depends on CPU_V7
1349         depends on !ARCH_MULTIPLATFORM
1350         help
1351           This option enables the workaround for the 751472 Cortex-A9 (prior
1352           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1353           completion of a following broadcasted operation if the second
1354           operation is received by a CPU before the ICIALLUIS has completed,
1355           potentially leading to corrupted entries in the cache or TLB.
1356
1357 config PL310_ERRATA_753970
1358         bool "PL310 errata: cache sync operation may be faulty"
1359         depends on CACHE_PL310
1360         help
1361           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1362
1363           Under some condition the effect of cache sync operation on
1364           the store buffer still remains when the operation completes.
1365           This means that the store buffer is always asked to drain and
1366           this prevents it from merging any further writes. The workaround
1367           is to replace the normal offset of cache sync operation (0x730)
1368           by another offset targeting an unmapped PL310 register 0x740.
1369           This has the same effect as the cache sync operation: store buffer
1370           drain and waiting for all buffers empty.
1371
1372 config ARM_ERRATA_754322
1373         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1374         depends on CPU_V7
1375         help
1376           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1377           r3p*) erratum. A speculative memory access may cause a page table walk
1378           which starts prior to an ASID switch but completes afterwards. This
1379           can populate the micro-TLB with a stale entry which may be hit with
1380           the new ASID. This workaround places two dsb instructions in the mm
1381           switching code so that no page table walks can cross the ASID switch.
1382
1383 config ARM_ERRATA_754327
1384         bool "ARM errata: no automatic Store Buffer drain"
1385         depends on CPU_V7 && SMP
1386         help
1387           This option enables the workaround for the 754327 Cortex-A9 (prior to
1388           r2p0) erratum. The Store Buffer does not have any automatic draining
1389           mechanism and therefore a livelock may occur if an external agent
1390           continuously polls a memory location waiting to observe an update.
1391           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1392           written polling loops from denying visibility of updates to memory.
1393
1394 config ARM_ERRATA_364296
1395         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1396         depends on CPU_V6 && !SMP
1397         help
1398           This options enables the workaround for the 364296 ARM1136
1399           r0p2 erratum (possible cache data corruption with
1400           hit-under-miss enabled). It sets the undocumented bit 31 in
1401           the auxiliary control register and the FI bit in the control
1402           register, thus disabling hit-under-miss without putting the
1403           processor into full low interrupt latency mode. ARM11MPCore
1404           is not affected.
1405
1406 config ARM_ERRATA_764369
1407         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1408         depends on CPU_V7 && SMP
1409         help
1410           This option enables the workaround for erratum 764369
1411           affecting Cortex-A9 MPCore with two or more processors (all
1412           current revisions). Under certain timing circumstances, a data
1413           cache line maintenance operation by MVA targeting an Inner
1414           Shareable memory region may fail to proceed up to either the
1415           Point of Coherency or to the Point of Unification of the
1416           system. This workaround adds a DSB instruction before the
1417           relevant cache maintenance functions and sets a specific bit
1418           in the diagnostic control register of the SCU.
1419
1420 config PL310_ERRATA_769419
1421         bool "PL310 errata: no automatic Store Buffer drain"
1422         depends on CACHE_L2X0
1423         help
1424           On revisions of the PL310 prior to r3p2, the Store Buffer does
1425           not automatically drain. This can cause normal, non-cacheable
1426           writes to be retained when the memory system is idle, leading
1427           to suboptimal I/O performance for drivers using coherent DMA.
1428           This option adds a write barrier to the cpu_idle loop so that,
1429           on systems with an outer cache, the store buffer is drained
1430           explicitly.
1431
1432 config ARM_ERRATA_775420
1433        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1434        depends on CPU_V7
1435        help
1436          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1437          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1438          operation aborts with MMU exception, it might cause the processor
1439          to deadlock. This workaround puts DSB before executing ISB if
1440          an abort may occur on cache maintenance.
1441
1442 endmenu
1443
1444 source "arch/arm/common/Kconfig"
1445
1446 menu "Bus support"
1447
1448 config ARM_AMBA
1449         bool
1450
1451 config ISA
1452         bool
1453         help
1454           Find out whether you have ISA slots on your motherboard.  ISA is the
1455           name of a bus system, i.e. the way the CPU talks to the other stuff
1456           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1457           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1458           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1459
1460 # Select ISA DMA controller support
1461 config ISA_DMA
1462         bool
1463         select ISA_DMA_API
1464
1465 # Select ISA DMA interface
1466 config ISA_DMA_API
1467         bool
1468
1469 config PCI
1470         bool "PCI support" if MIGHT_HAVE_PCI
1471         help
1472           Find out whether you have a PCI motherboard. PCI is the name of a
1473           bus system, i.e. the way the CPU talks to the other stuff inside
1474           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1475           VESA. If you have PCI, say Y, otherwise N.
1476
1477 config PCI_DOMAINS
1478         bool
1479         depends on PCI
1480
1481 config PCI_NANOENGINE
1482         bool "BSE nanoEngine PCI support"
1483         depends on SA1100_NANOENGINE
1484         help
1485           Enable PCI on the BSE nanoEngine board.
1486
1487 config PCI_SYSCALL
1488         def_bool PCI
1489
1490 # Select the host bridge type
1491 config PCI_HOST_VIA82C505
1492         bool
1493         depends on PCI && ARCH_SHARK
1494         default y
1495
1496 config PCI_HOST_ITE8152
1497         bool
1498         depends on PCI && MACH_ARMCORE
1499         default y
1500         select DMABOUNCE
1501
1502 source "drivers/pci/Kconfig"
1503
1504 source "drivers/pcmcia/Kconfig"
1505
1506 endmenu
1507
1508 menu "Kernel Features"
1509
1510 config HAVE_SMP
1511         bool
1512         help
1513           This option should be selected by machines which have an SMP-
1514           capable CPU.
1515
1516           The only effect of this option is to make the SMP-related
1517           options available to the user for configuration.
1518
1519 config SMP
1520         bool "Symmetric Multi-Processing"
1521         depends on CPU_V6K || CPU_V7
1522         depends on GENERIC_CLOCKEVENTS
1523         depends on HAVE_SMP
1524         depends on MMU
1525         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1526         select USE_GENERIC_SMP_HELPERS
1527         help
1528           This enables support for systems with more than one CPU. If you have
1529           a system with only one CPU, like most personal computers, say N. If
1530           you have a system with more than one CPU, say Y.
1531
1532           If you say N here, the kernel will run on single and multiprocessor
1533           machines, but will use only one CPU of a multiprocessor machine. If
1534           you say Y here, the kernel will run on many, but not all, single
1535           processor machines. On a single processor machine, the kernel will
1536           run faster if you say N here.
1537
1538           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1539           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1540           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1541
1542           If you don't know what to do here, say N.
1543
1544 config SMP_ON_UP
1545         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1546         depends on SMP && !XIP_KERNEL
1547         default y
1548         help
1549           SMP kernels contain instructions which fail on non-SMP processors.
1550           Enabling this option allows the kernel to modify itself to make
1551           these instructions safe.  Disabling it allows about 1K of space
1552           savings.
1553
1554           If you don't know what to do here, say Y.
1555
1556 config ARM_CPU_TOPOLOGY
1557         bool "Support cpu topology definition"
1558         depends on SMP && CPU_V7
1559         default y
1560         help
1561           Support ARM cpu topology definition. The MPIDR register defines
1562           affinity between processors which is then used to describe the cpu
1563           topology of an ARM System.
1564
1565 config SCHED_MC
1566         bool "Multi-core scheduler support"
1567         depends on ARM_CPU_TOPOLOGY
1568         help
1569           Multi-core scheduler support improves the CPU scheduler's decision
1570           making when dealing with multi-core CPU chips at a cost of slightly
1571           increased overhead in some places. If unsure say N here.
1572
1573 config SCHED_SMT
1574         bool "SMT scheduler support"
1575         depends on ARM_CPU_TOPOLOGY
1576         help
1577           Improves the CPU scheduler's decision making when dealing with
1578           MultiThreading at a cost of slightly increased overhead in some
1579           places. If unsure say N here.
1580
1581 config HAVE_ARM_SCU
1582         bool
1583         help
1584           This option enables support for the ARM system coherency unit
1585
1586 config HAVE_ARM_ARCH_TIMER
1587         bool "Architected timer support"
1588         depends on CPU_V7
1589         select ARM_ARCH_TIMER
1590         help
1591           This option enables support for the ARM architected timer
1592
1593 config HAVE_ARM_TWD
1594         bool
1595         depends on SMP
1596         select CLKSRC_OF if OF
1597         help
1598           This options enables support for the ARM timer and watchdog unit
1599
1600 choice
1601         prompt "Memory split"
1602         default VMSPLIT_3G
1603         help
1604           Select the desired split between kernel and user memory.
1605
1606           If you are not absolutely sure what you are doing, leave this
1607           option alone!
1608
1609         config VMSPLIT_3G
1610                 bool "3G/1G user/kernel split"
1611         config VMSPLIT_2G
1612                 bool "2G/2G user/kernel split"
1613         config VMSPLIT_1G
1614                 bool "1G/3G user/kernel split"
1615 endchoice
1616
1617 config PAGE_OFFSET
1618         hex
1619         default 0x40000000 if VMSPLIT_1G
1620         default 0x80000000 if VMSPLIT_2G
1621         default 0xC0000000
1622
1623 config NR_CPUS
1624         int "Maximum number of CPUs (2-32)"
1625         range 2 32
1626         depends on SMP
1627         default "4"
1628
1629 config HOTPLUG_CPU
1630         bool "Support for hot-pluggable CPUs"
1631         depends on SMP && HOTPLUG
1632         help
1633           Say Y here to experiment with turning CPUs off and on.  CPUs
1634           can be controlled through /sys/devices/system/cpu.
1635
1636 config ARM_PSCI
1637         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1638         depends on CPU_V7
1639         help
1640           Say Y here if you want Linux to communicate with system firmware
1641           implementing the PSCI specification for CPU-centric power
1642           management operations described in ARM document number ARM DEN
1643           0022A ("Power State Coordination Interface System Software on
1644           ARM processors").
1645
1646 config LOCAL_TIMERS
1647         bool "Use local timer interrupts"
1648         depends on SMP
1649         default y
1650         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1651         help
1652           Enable support for local timers on SMP platforms, rather then the
1653           legacy IPI broadcast method.  Local timers allows the system
1654           accounting to be spread across the timer interval, preventing a
1655           "thundering herd" at every timer tick.
1656
1657 # The GPIO number here must be sorted by descending number. In case of
1658 # a multiplatform kernel, we just want the highest value required by the
1659 # selected platforms.
1660 config ARCH_NR_GPIO
1661         int
1662         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1663         default 512 if SOC_OMAP5
1664         default 355 if ARCH_U8500
1665         default 288 if ARCH_VT8500 || ARCH_SUNXI
1666         default 264 if MACH_H4700
1667         default 0
1668         help
1669           Maximum number of GPIOs in the system.
1670
1671           If unsure, leave the default value.
1672
1673 source kernel/Kconfig.preempt
1674
1675 config HZ
1676         int
1677         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1678                 ARCH_S5PV210 || ARCH_EXYNOS4
1679         default AT91_TIMER_HZ if ARCH_AT91
1680         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1681         default 100
1682
1683 config SCHED_HRTICK
1684         def_bool HIGH_RES_TIMERS
1685
1686 config THUMB2_KERNEL
1687         bool "Compile the kernel in Thumb-2 mode"
1688         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1689         select AEABI
1690         select ARM_ASM_UNIFIED
1691         select ARM_UNWIND
1692         help
1693           By enabling this option, the kernel will be compiled in
1694           Thumb-2 mode. A compiler/assembler that understand the unified
1695           ARM-Thumb syntax is needed.
1696
1697           If unsure, say N.
1698
1699 config THUMB2_AVOID_R_ARM_THM_JUMP11
1700         bool "Work around buggy Thumb-2 short branch relocations in gas"
1701         depends on THUMB2_KERNEL && MODULES
1702         default y
1703         help
1704           Various binutils versions can resolve Thumb-2 branches to
1705           locally-defined, preemptible global symbols as short-range "b.n"
1706           branch instructions.
1707
1708           This is a problem, because there's no guarantee the final
1709           destination of the symbol, or any candidate locations for a
1710           trampoline, are within range of the branch.  For this reason, the
1711           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1712           relocation in modules at all, and it makes little sense to add
1713           support.
1714
1715           The symptom is that the kernel fails with an "unsupported
1716           relocation" error when loading some modules.
1717
1718           Until fixed tools are available, passing
1719           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1720           code which hits this problem, at the cost of a bit of extra runtime
1721           stack usage in some cases.
1722
1723           The problem is described in more detail at:
1724               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1725
1726           Only Thumb-2 kernels are affected.
1727
1728           Unless you are sure your tools don't have this problem, say Y.
1729
1730 config ARM_ASM_UNIFIED
1731         bool
1732
1733 config AEABI
1734         bool "Use the ARM EABI to compile the kernel"
1735         help
1736           This option allows for the kernel to be compiled using the latest
1737           ARM ABI (aka EABI).  This is only useful if you are using a user
1738           space environment that is also compiled with EABI.
1739
1740           Since there are major incompatibilities between the legacy ABI and
1741           EABI, especially with regard to structure member alignment, this
1742           option also changes the kernel syscall calling convention to
1743           disambiguate both ABIs and allow for backward compatibility support
1744           (selected with CONFIG_OABI_COMPAT).
1745
1746           To use this you need GCC version 4.0.0 or later.
1747
1748 config OABI_COMPAT
1749         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1750         depends on AEABI && !THUMB2_KERNEL
1751         default y
1752         help
1753           This option preserves the old syscall interface along with the
1754           new (ARM EABI) one. It also provides a compatibility layer to
1755           intercept syscalls that have structure arguments which layout
1756           in memory differs between the legacy ABI and the new ARM EABI
1757           (only for non "thumb" binaries). This option adds a tiny
1758           overhead to all syscalls and produces a slightly larger kernel.
1759           If you know you'll be using only pure EABI user space then you
1760           can say N here. If this option is not selected and you attempt
1761           to execute a legacy ABI binary then the result will be
1762           UNPREDICTABLE (in fact it can be predicted that it won't work
1763           at all). If in doubt say Y.
1764
1765 config ARCH_HAS_HOLES_MEMORYMODEL
1766         bool
1767
1768 config ARCH_SPARSEMEM_ENABLE
1769         bool
1770
1771 config ARCH_SPARSEMEM_DEFAULT
1772         def_bool ARCH_SPARSEMEM_ENABLE
1773
1774 config ARCH_SELECT_MEMORY_MODEL
1775         def_bool ARCH_SPARSEMEM_ENABLE
1776
1777 config HAVE_ARCH_PFN_VALID
1778         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1779
1780 config HIGHMEM
1781         bool "High Memory Support"
1782         depends on MMU
1783         help
1784           The address space of ARM processors is only 4 Gigabytes large
1785           and it has to accommodate user address space, kernel address
1786           space as well as some memory mapped IO. That means that, if you
1787           have a large amount of physical memory and/or IO, not all of the
1788           memory can be "permanently mapped" by the kernel. The physical
1789           memory that is not permanently mapped is called "high memory".
1790
1791           Depending on the selected kernel/user memory split, minimum
1792           vmalloc space and actual amount of RAM, you may not need this
1793           option which should result in a slightly faster kernel.
1794
1795           If unsure, say n.
1796
1797 config HIGHPTE
1798         bool "Allocate 2nd-level pagetables from highmem"
1799         depends on HIGHMEM
1800
1801 config HW_PERF_EVENTS
1802         bool "Enable hardware performance counter support for perf events"
1803         depends on PERF_EVENTS
1804         default y
1805         help
1806           Enable hardware performance counter support for perf events. If
1807           disabled, perf events will use software events only.
1808
1809 source "mm/Kconfig"
1810
1811 config FORCE_MAX_ZONEORDER
1812         int "Maximum zone order" if ARCH_SHMOBILE
1813         range 11 64 if ARCH_SHMOBILE
1814         default "12" if SOC_AM33XX
1815         default "9" if SA1111
1816         default "11"
1817         help
1818           The kernel memory allocator divides physically contiguous memory
1819           blocks into "zones", where each zone is a power of two number of
1820           pages.  This option selects the largest power of two that the kernel
1821           keeps in the memory allocator.  If you need to allocate very large
1822           blocks of physically contiguous memory, then you may need to
1823           increase this value.
1824
1825           This config option is actually maximum order plus one. For example,
1826           a value of 11 means that the largest free memory block is 2^10 pages.
1827
1828 config ALIGNMENT_TRAP
1829         bool
1830         depends on CPU_CP15_MMU
1831         default y if !ARCH_EBSA110
1832         select HAVE_PROC_CPU if PROC_FS
1833         help
1834           ARM processors cannot fetch/store information which is not
1835           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1836           address divisible by 4. On 32-bit ARM processors, these non-aligned
1837           fetch/store instructions will be emulated in software if you say
1838           here, which has a severe performance impact. This is necessary for
1839           correct operation of some network protocols. With an IP-only
1840           configuration it is safe to say N, otherwise say Y.
1841
1842 config UACCESS_WITH_MEMCPY
1843         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1844         depends on MMU
1845         default y if CPU_FEROCEON
1846         help
1847           Implement faster copy_to_user and clear_user methods for CPU
1848           cores where a 8-word STM instruction give significantly higher
1849           memory write throughput than a sequence of individual 32bit stores.
1850
1851           A possible side effect is a slight increase in scheduling latency
1852           between threads sharing the same address space if they invoke
1853           such copy operations with large buffers.
1854
1855           However, if the CPU data cache is using a write-allocate mode,
1856           this option is unlikely to provide any performance gain.
1857
1858 config SECCOMP
1859         bool
1860         prompt "Enable seccomp to safely compute untrusted bytecode"
1861         ---help---
1862           This kernel feature is useful for number crunching applications
1863           that may need to compute untrusted bytecode during their
1864           execution. By using pipes or other transports made available to
1865           the process as file descriptors supporting the read/write
1866           syscalls, it's possible to isolate those applications in
1867           their own address space using seccomp. Once seccomp is
1868           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1869           and the task is only allowed to execute a few safe syscalls
1870           defined by each seccomp mode.
1871
1872 config CC_STACKPROTECTOR
1873         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1874         help
1875           This option turns on the -fstack-protector GCC feature. This
1876           feature puts, at the beginning of functions, a canary value on
1877           the stack just before the return address, and validates
1878           the value just before actually returning.  Stack based buffer
1879           overflows (that need to overwrite this return address) now also
1880           overwrite the canary, which gets detected and the attack is then
1881           neutralized via a kernel panic.
1882           This feature requires gcc version 4.2 or above.
1883
1884 config XEN_DOM0
1885         def_bool y
1886         depends on XEN
1887
1888 config XEN
1889         bool "Xen guest support on ARM (EXPERIMENTAL)"
1890         depends on ARM && AEABI && OF
1891         depends on CPU_V7 && !CPU_V6
1892         depends on !GENERIC_ATOMIC64
1893         help
1894           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1895
1896 endmenu
1897
1898 menu "Boot options"
1899
1900 config USE_OF
1901         bool "Flattened Device Tree support"
1902         select IRQ_DOMAIN
1903         select OF
1904         select OF_EARLY_FLATTREE
1905         help
1906           Include support for flattened device tree machine descriptions.
1907
1908 config ATAGS
1909         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1910         default y
1911         help
1912           This is the traditional way of passing data to the kernel at boot
1913           time. If you are solely relying on the flattened device tree (or
1914           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1915           to remove ATAGS support from your kernel binary.  If unsure,
1916           leave this to y.
1917
1918 config DEPRECATED_PARAM_STRUCT
1919         bool "Provide old way to pass kernel parameters"
1920         depends on ATAGS
1921         help
1922           This was deprecated in 2001 and announced to live on for 5 years.
1923           Some old boot loaders still use this way.
1924
1925 # Compressed boot loader in ROM.  Yes, we really want to ask about
1926 # TEXT and BSS so we preserve their values in the config files.
1927 config ZBOOT_ROM_TEXT
1928         hex "Compressed ROM boot loader base address"
1929         default "0"
1930         help
1931           The physical address at which the ROM-able zImage is to be
1932           placed in the target.  Platforms which normally make use of
1933           ROM-able zImage formats normally set this to a suitable
1934           value in their defconfig file.
1935
1936           If ZBOOT_ROM is not enabled, this has no effect.
1937
1938 config ZBOOT_ROM_BSS
1939         hex "Compressed ROM boot loader BSS address"
1940         default "0"
1941         help
1942           The base address of an area of read/write memory in the target
1943           for the ROM-able zImage which must be available while the
1944           decompressor is running. It must be large enough to hold the
1945           entire decompressed kernel plus an additional 128 KiB.
1946           Platforms which normally make use of ROM-able zImage formats
1947           normally set this to a suitable value in their defconfig file.
1948
1949           If ZBOOT_ROM is not enabled, this has no effect.
1950
1951 config ZBOOT_ROM
1952         bool "Compressed boot loader in ROM/flash"
1953         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1954         help
1955           Say Y here if you intend to execute your compressed kernel image
1956           (zImage) directly from ROM or flash.  If unsure, say N.
1957
1958 choice
1959         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1960         depends on ZBOOT_ROM && ARCH_SH7372
1961         default ZBOOT_ROM_NONE
1962         help
1963           Include experimental SD/MMC loading code in the ROM-able zImage.
1964           With this enabled it is possible to write the ROM-able zImage
1965           kernel image to an MMC or SD card and boot the kernel straight
1966           from the reset vector. At reset the processor Mask ROM will load
1967           the first part of the ROM-able zImage which in turn loads the
1968           rest the kernel image to RAM.
1969
1970 config ZBOOT_ROM_NONE
1971         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1972         help
1973           Do not load image from SD or MMC
1974
1975 config ZBOOT_ROM_MMCIF
1976         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1977         help
1978           Load image from MMCIF hardware block.
1979
1980 config ZBOOT_ROM_SH_MOBILE_SDHI
1981         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1982         help
1983           Load image from SDHI hardware block
1984
1985 endchoice
1986
1987 config ARM_APPENDED_DTB
1988         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1989         depends on OF && !ZBOOT_ROM
1990         help
1991           With this option, the boot code will look for a device tree binary
1992           (DTB) appended to zImage
1993           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1994
1995           This is meant as a backward compatibility convenience for those
1996           systems with a bootloader that can't be upgraded to accommodate
1997           the documented boot protocol using a device tree.
1998
1999           Beware that there is very little in terms of protection against
2000           this option being confused by leftover garbage in memory that might
2001           look like a DTB header after a reboot if no actual DTB is appended
2002           to zImage.  Do not leave this option active in a production kernel
2003           if you don't intend to always append a DTB.  Proper passing of the
2004           location into r2 of a bootloader provided DTB is always preferable
2005           to this option.
2006
2007 config ARM_ATAG_DTB_COMPAT
2008         bool "Supplement the appended DTB with traditional ATAG information"
2009         depends on ARM_APPENDED_DTB
2010         help
2011           Some old bootloaders can't be updated to a DTB capable one, yet
2012           they provide ATAGs with memory configuration, the ramdisk address,
2013           the kernel cmdline string, etc.  Such information is dynamically
2014           provided by the bootloader and can't always be stored in a static
2015           DTB.  To allow a device tree enabled kernel to be used with such
2016           bootloaders, this option allows zImage to extract the information
2017           from the ATAG list and store it at run time into the appended DTB.
2018
2019 choice
2020         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2021         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2022
2023 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2024         bool "Use bootloader kernel arguments if available"
2025         help
2026           Uses the command-line options passed by the boot loader instead of
2027           the device tree bootargs property. If the boot loader doesn't provide
2028           any, the device tree bootargs property will be used.
2029
2030 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2031         bool "Extend with bootloader kernel arguments"
2032         help
2033           The command-line arguments provided by the boot loader will be
2034           appended to the the device tree bootargs property.
2035
2036 endchoice
2037
2038 config CMDLINE
2039         string "Default kernel command string"
2040         default ""
2041         help
2042           On some architectures (EBSA110 and CATS), there is currently no way
2043           for the boot loader to pass arguments to the kernel. For these
2044           architectures, you should supply some command-line options at build
2045           time by entering them here. As a minimum, you should specify the
2046           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2047
2048 choice
2049         prompt "Kernel command line type" if CMDLINE != ""
2050         default CMDLINE_FROM_BOOTLOADER
2051         depends on ATAGS
2052
2053 config CMDLINE_FROM_BOOTLOADER
2054         bool "Use bootloader kernel arguments if available"
2055         help
2056           Uses the command-line options passed by the boot loader. If
2057           the boot loader doesn't provide any, the default kernel command
2058           string provided in CMDLINE will be used.
2059
2060 config CMDLINE_EXTEND
2061         bool "Extend bootloader kernel arguments"
2062         help
2063           The command-line arguments provided by the boot loader will be
2064           appended to the default kernel command string.
2065
2066 config CMDLINE_FORCE
2067         bool "Always use the default kernel command string"
2068         help
2069           Always use the default kernel command string, even if the boot
2070           loader passes other arguments to the kernel.
2071           This is useful if you cannot or don't want to change the
2072           command-line options your boot loader passes to the kernel.
2073 endchoice
2074
2075 config XIP_KERNEL
2076         bool "Kernel Execute-In-Place from ROM"
2077         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2078         help
2079           Execute-In-Place allows the kernel to run from non-volatile storage
2080           directly addressable by the CPU, such as NOR flash. This saves RAM
2081           space since the text section of the kernel is not loaded from flash
2082           to RAM.  Read-write sections, such as the data section and stack,
2083           are still copied to RAM.  The XIP kernel is not compressed since
2084           it has to run directly from flash, so it will take more space to
2085           store it.  The flash address used to link the kernel object files,
2086           and for storing it, is configuration dependent. Therefore, if you
2087           say Y here, you must know the proper physical address where to
2088           store the kernel image depending on your own flash memory usage.
2089
2090           Also note that the make target becomes "make xipImage" rather than
2091           "make zImage" or "make Image".  The final kernel binary to put in
2092           ROM memory will be arch/arm/boot/xipImage.
2093
2094           If unsure, say N.
2095
2096 config XIP_PHYS_ADDR
2097         hex "XIP Kernel Physical Location"
2098         depends on XIP_KERNEL
2099         default "0x00080000"
2100         help
2101           This is the physical address in your flash memory the kernel will
2102           be linked for and stored to.  This address is dependent on your
2103           own flash usage.
2104
2105 config KEXEC
2106         bool "Kexec system call (EXPERIMENTAL)"
2107         depends on (!SMP || HOTPLUG_CPU)
2108         help
2109           kexec is a system call that implements the ability to shutdown your
2110           current kernel, and to start another kernel.  It is like a reboot
2111           but it is independent of the system firmware.   And like a reboot
2112           you can start any kernel with it, not just Linux.
2113
2114           It is an ongoing process to be certain the hardware in a machine
2115           is properly shutdown, so do not be surprised if this code does not
2116           initially work for you.  It may help to enable device hotplugging
2117           support.
2118
2119 config ATAGS_PROC
2120         bool "Export atags in procfs"
2121         depends on ATAGS && KEXEC
2122         default y
2123         help
2124           Should the atags used to boot the kernel be exported in an "atags"
2125           file in procfs. Useful with kexec.
2126
2127 config CRASH_DUMP
2128         bool "Build kdump crash kernel (EXPERIMENTAL)"
2129         help
2130           Generate crash dump after being started by kexec. This should
2131           be normally only set in special crash dump kernels which are
2132           loaded in the main kernel with kexec-tools into a specially
2133           reserved region and then later executed after a crash by
2134           kdump/kexec. The crash dump kernel must be compiled to a
2135           memory address not used by the main kernel
2136
2137           For more details see Documentation/kdump/kdump.txt
2138
2139 config AUTO_ZRELADDR
2140         bool "Auto calculation of the decompressed kernel image address"
2141         depends on !ZBOOT_ROM && !ARCH_U300
2142         help
2143           ZRELADDR is the physical address where the decompressed kernel
2144           image will be placed. If AUTO_ZRELADDR is selected, the address
2145           will be determined at run-time by masking the current IP with
2146           0xf8000000. This assumes the zImage being placed in the first 128MB
2147           from start of memory.
2148
2149 endmenu
2150
2151 menu "CPU Power Management"
2152
2153 if ARCH_HAS_CPUFREQ
2154
2155 source "drivers/cpufreq/Kconfig"
2156
2157 config CPU_FREQ_IMX
2158         tristate "CPUfreq driver for i.MX CPUs"
2159         depends on ARCH_MXC && CPU_FREQ
2160         select CPU_FREQ_TABLE
2161         help
2162           This enables the CPUfreq driver for i.MX CPUs.
2163
2164 config CPU_FREQ_SA1100
2165         bool
2166
2167 config CPU_FREQ_SA1110
2168         bool
2169
2170 config CPU_FREQ_INTEGRATOR
2171         tristate "CPUfreq driver for ARM Integrator CPUs"
2172         depends on ARCH_INTEGRATOR && CPU_FREQ
2173         default y
2174         help
2175           This enables the CPUfreq driver for ARM Integrator CPUs.
2176
2177           For details, take a look at <file:Documentation/cpu-freq>.
2178
2179           If in doubt, say Y.
2180
2181 config CPU_FREQ_PXA
2182         bool
2183         depends on CPU_FREQ && ARCH_PXA && PXA25x
2184         default y
2185         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2186         select CPU_FREQ_TABLE
2187
2188 config CPU_FREQ_S3C
2189         bool
2190         help
2191           Internal configuration node for common cpufreq on Samsung SoC
2192
2193 config CPU_FREQ_S3C24XX
2194         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2195         depends on ARCH_S3C24XX && CPU_FREQ
2196         select CPU_FREQ_S3C
2197         help
2198           This enables the CPUfreq driver for the Samsung S3C24XX family
2199           of CPUs.
2200
2201           For details, take a look at <file:Documentation/cpu-freq>.
2202
2203           If in doubt, say N.
2204
2205 config CPU_FREQ_S3C24XX_PLL
2206         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2207         depends on CPU_FREQ_S3C24XX
2208         help
2209           Compile in support for changing the PLL frequency from the
2210           S3C24XX series CPUfreq driver. The PLL takes time to settle
2211           after a frequency change, so by default it is not enabled.
2212
2213           This also means that the PLL tables for the selected CPU(s) will
2214           be built which may increase the size of the kernel image.
2215
2216 config CPU_FREQ_S3C24XX_DEBUG
2217         bool "Debug CPUfreq Samsung driver core"
2218         depends on CPU_FREQ_S3C24XX
2219         help
2220           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2221
2222 config CPU_FREQ_S3C24XX_IODEBUG
2223         bool "Debug CPUfreq Samsung driver IO timing"
2224         depends on CPU_FREQ_S3C24XX
2225         help
2226           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2227
2228 config CPU_FREQ_S3C24XX_DEBUGFS
2229         bool "Export debugfs for CPUFreq"
2230         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2231         help
2232           Export status information via debugfs.
2233
2234 endif
2235
2236 source "drivers/cpuidle/Kconfig"
2237
2238 endmenu
2239
2240 menu "Floating point emulation"
2241
2242 comment "At least one emulation must be selected"
2243
2244 config FPE_NWFPE
2245         bool "NWFPE math emulation"
2246         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2247         ---help---
2248           Say Y to include the NWFPE floating point emulator in the kernel.
2249           This is necessary to run most binaries. Linux does not currently
2250           support floating point hardware so you need to say Y here even if
2251           your machine has an FPA or floating point co-processor podule.
2252
2253           You may say N here if you are going to load the Acorn FPEmulator
2254           early in the bootup.
2255
2256 config FPE_NWFPE_XP
2257         bool "Support extended precision"
2258         depends on FPE_NWFPE
2259         help
2260           Say Y to include 80-bit support in the kernel floating-point
2261           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2262           Note that gcc does not generate 80-bit operations by default,
2263           so in most cases this option only enlarges the size of the
2264           floating point emulator without any good reason.
2265
2266           You almost surely want to say N here.
2267
2268 config FPE_FASTFPE
2269         bool "FastFPE math emulation (EXPERIMENTAL)"
2270         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2271         ---help---
2272           Say Y here to include the FAST floating point emulator in the kernel.
2273           This is an experimental much faster emulator which now also has full
2274           precision for the mantissa.  It does not support any exceptions.
2275           It is very simple, and approximately 3-6 times faster than NWFPE.
2276
2277           It should be sufficient for most programs.  It may be not suitable
2278           for scientific calculations, but you have to check this for yourself.
2279           If you do not feel you need a faster FP emulation you should better
2280           choose NWFPE.
2281
2282 config VFP
2283         bool "VFP-format floating point maths"
2284         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2285         help
2286           Say Y to include VFP support code in the kernel. This is needed
2287           if your hardware includes a VFP unit.
2288
2289           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2290           release notes and additional status information.
2291
2292           Say N if your target does not have VFP hardware.
2293
2294 config VFPv3
2295         bool
2296         depends on VFP
2297         default y if CPU_V7
2298
2299 config NEON
2300         bool "Advanced SIMD (NEON) Extension support"
2301         depends on VFPv3 && CPU_V7
2302         help
2303           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2304           Extension.
2305
2306 endmenu
2307
2308 menu "Userspace binary formats"
2309
2310 source "fs/Kconfig.binfmt"
2311
2312 config ARTHUR
2313         tristate "RISC OS personality"
2314         depends on !AEABI
2315         help
2316           Say Y here to include the kernel code necessary if you want to run
2317           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2318           experimental; if this sounds frightening, say N and sleep in peace.
2319           You can also say M here to compile this support as a module (which
2320           will be called arthur).
2321
2322 endmenu
2323
2324 menu "Power management options"
2325
2326 source "kernel/power/Kconfig"
2327
2328 config ARCH_SUSPEND_POSSIBLE
2329         depends on !ARCH_S5PC100
2330         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2331                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2332         def_bool y
2333
2334 config ARM_CPU_SUSPEND
2335         def_bool PM_SLEEP
2336
2337 endmenu
2338
2339 source "net/Kconfig"
2340
2341 source "drivers/Kconfig"
2342
2343 source "fs/Kconfig"
2344
2345 source "arch/arm/Kconfig.debug"
2346
2347 source "security/Kconfig"
2348
2349 source "crypto/Kconfig"
2350
2351 source "lib/Kconfig"
2352
2353 source "arch/arm/kvm/Kconfig"