Merge branch 'fixes' into next/cleanup
[linux-3.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select KTIME_SCALAR
53         select PERF_USE_VMALLOC
54         select RTC_LIB
55         select SYS_SUPPORTS_APM_EMULATION
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select MODULES_USE_ELF_REL
58         select CLONE_BACKWARDS
59         select OLD_SIGSUSPEND3
60         select OLD_SIGACTION
61         help
62           The ARM series is a line of low-power-consumption RISC chip designs
63           licensed by ARM Ltd and targeted at embedded applications and
64           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
65           manufactured, but legacy ARM-based PC hardware remains popular in
66           Europe.  There is an ARM Linux project with a web page at
67           <http://www.arm.linux.org.uk/>.
68
69 config ARM_HAS_SG_CHAIN
70         bool
71
72 config NEED_SG_DMA_LENGTH
73         bool
74
75 config ARM_DMA_USE_IOMMU
76         bool
77         select ARM_HAS_SG_CHAIN
78         select NEED_SG_DMA_LENGTH
79
80 if ARM_DMA_USE_IOMMU
81
82 config ARM_DMA_IOMMU_ALIGNMENT
83         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
84         range 4 9
85         default 8
86         help
87           DMA mapping framework by default aligns all buffers to the smallest
88           PAGE_SIZE order which is greater than or equal to the requested buffer
89           size. This works well for buffers up to a few hundreds kilobytes, but
90           for larger buffers it just a waste of address space. Drivers which has
91           relatively small addressing window (like 64Mib) might run out of
92           virtual space with just a few allocations.
93
94           With this parameter you can specify the maximum PAGE_SIZE order for
95           DMA IOMMU buffers. Larger buffers will be aligned only to this
96           specified order. The order is expressed as a power of two multiplied
97           by the PAGE_SIZE.
98
99 endif
100
101 config HAVE_PWM
102         bool
103
104 config MIGHT_HAVE_PCI
105         bool
106
107 config SYS_SUPPORTS_APM_EMULATION
108         bool
109
110 config GENERIC_GPIO
111         bool
112
113 config HAVE_TCM
114         bool
115         select GENERIC_ALLOCATOR
116
117 config HAVE_PROC_CPU
118         bool
119
120 config NO_IOPORT
121         bool
122
123 config EISA
124         bool
125         ---help---
126           The Extended Industry Standard Architecture (EISA) bus was
127           developed as an open alternative to the IBM MicroChannel bus.
128
129           The EISA bus provided some of the features of the IBM MicroChannel
130           bus while maintaining backward compatibility with cards made for
131           the older ISA bus.  The EISA bus saw limited use between 1988 and
132           1995 when it was made obsolete by the PCI bus.
133
134           Say Y here if you are building a kernel for an EISA-based machine.
135
136           Otherwise, say N.
137
138 config SBUS
139         bool
140
141 config STACKTRACE_SUPPORT
142         bool
143         default y
144
145 config HAVE_LATENCYTOP_SUPPORT
146         bool
147         depends on !SMP
148         default y
149
150 config LOCKDEP_SUPPORT
151         bool
152         default y
153
154 config TRACE_IRQFLAGS_SUPPORT
155         bool
156         default y
157
158 config RWSEM_GENERIC_SPINLOCK
159         bool
160         default y
161
162 config RWSEM_XCHGADD_ALGORITHM
163         bool
164
165 config ARCH_HAS_ILOG2_U32
166         bool
167
168 config ARCH_HAS_ILOG2_U64
169         bool
170
171 config ARCH_HAS_CPUFREQ
172         bool
173         help
174           Internal node to signify that the ARCH has CPUFREQ support
175           and that the relevant menu configurations are displayed for
176           it.
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config VECTORS_BASE
211         hex
212         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
213         default DRAM_BASE if REMAP_VECTORS_TO_RAM
214         default 0x00000000
215         help
216           The base address of exception vectors.
217
218 config ARM_PATCH_PHYS_VIRT
219         bool "Patch physical to virtual translations at runtime" if EMBEDDED
220         default y
221         depends on !XIP_KERNEL && MMU
222         depends on !ARCH_REALVIEW || !SPARSEMEM
223         help
224           Patch phys-to-virt and virt-to-phys translation functions at
225           boot and module load time according to the position of the
226           kernel in system memory.
227
228           This can only be used with non-XIP MMU kernels where the base
229           of physical memory is at a 16MB boundary.
230
231           Only disable this option if you know that you do not require
232           this feature (eg, building a kernel for a single machine) and
233           you need to shrink the kernel to the minimal size.
234
235 config NEED_MACH_GPIO_H
236         bool
237         help
238           Select this when mach/gpio.h is required to provide special
239           definitions for this platform. The need for mach/gpio.h should
240           be avoided when possible.
241
242 config NEED_MACH_IO_H
243         bool
244         help
245           Select this when mach/io.h is required to provide special
246           definitions for this platform.  The need for mach/io.h should
247           be avoided when possible.
248
249 config NEED_MACH_MEMORY_H
250         bool
251         help
252           Select this when mach/memory.h is required to provide special
253           definitions for this platform.  The need for mach/memory.h should
254           be avoided when possible.
255
256 config PHYS_OFFSET
257         hex "Physical address of main memory" if MMU
258         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
259         default DRAM_BASE if !MMU
260         help
261           Please provide the physical address corresponding to the
262           location of main memory in your system.
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE if !MMU
288         default ARCH_MULTIPLATFORM if MMU
289
290 config ARCH_MULTIPLATFORM
291         bool "Allow multiple platforms to be selected"
292         depends on MMU
293         select ARM_PATCH_PHYS_VIRT
294         select AUTO_ZRELADDR
295         select COMMON_CLK
296         select MULTI_IRQ_HANDLER
297         select SPARSE_IRQ
298         select USE_OF
299
300 config ARCH_INTEGRATOR
301         bool "ARM Ltd. Integrator family"
302         select ARCH_HAS_CPUFREQ
303         select ARM_AMBA
304         select COMMON_CLK
305         select COMMON_CLK_VERSATILE
306         select GENERIC_CLOCKEVENTS
307         select HAVE_TCM
308         select ICST
309         select MULTI_IRQ_HANDLER
310         select NEED_MACH_MEMORY_H
311         select PLAT_VERSATILE
312         select SPARSE_IRQ
313         select VERSATILE_FPGA_IRQ
314         help
315           Support for ARM's Integrator platform.
316
317 config ARCH_REALVIEW
318         bool "ARM Ltd. RealView family"
319         select ARCH_WANT_OPTIONAL_GPIOLIB
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select COMMON_CLK
323         select COMMON_CLK_VERSATILE
324         select GENERIC_CLOCKEVENTS
325         select GPIO_PL061 if GPIOLIB
326         select ICST
327         select NEED_MACH_MEMORY_H
328         select PLAT_VERSATILE
329         select PLAT_VERSATILE_CLCD
330         help
331           This enables support for ARM Ltd RealView boards.
332
333 config ARCH_VERSATILE
334         bool "ARM Ltd. Versatile family"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select ARM_VIC
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select HAVE_MACH_CLKDEV
342         select ICST
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         select PLAT_VERSATILE_CLOCK
346         select VERSATILE_FPGA_IRQ
347         help
348           This enables support for ARM Ltd Versatile board.
349
350 config ARCH_AT91
351         bool "Atmel AT91"
352         select ARCH_REQUIRE_GPIOLIB
353         select CLKDEV_LOOKUP
354         select HAVE_CLK
355         select IRQ_DOMAIN
356         select NEED_MACH_GPIO_H
357         select NEED_MACH_IO_H if PCCARD
358         select PINCTRL
359         select PINCTRL_AT91 if USE_OF
360         help
361           This enables support for systems based on Atmel
362           AT91RM9200 and AT91SAM9* processors.
363
364 config ARCH_BCM2835
365         bool "Broadcom BCM2835 family"
366         select ARCH_REQUIRE_GPIOLIB
367         select ARM_AMBA
368         select ARM_ERRATA_411920
369         select ARM_TIMER_SP804
370         select CLKDEV_LOOKUP
371         select CLKSRC_OF
372         select COMMON_CLK
373         select CPU_V6
374         select GENERIC_CLOCKEVENTS
375         select MULTI_IRQ_HANDLER
376         select PINCTRL
377         select PINCTRL_BCM2835
378         select SPARSE_IRQ
379         select USE_OF
380         help
381           This enables support for the Broadcom BCM2835 SoC. This SoC is
382           use in the Raspberry Pi, and Roku 2 devices.
383
384 config ARCH_CNS3XXX
385         bool "Cavium Networks CNS3XXX family"
386         select ARM_GIC
387         select CPU_V6K
388         select GENERIC_CLOCKEVENTS
389         select MIGHT_HAVE_CACHE_L2X0
390         select MIGHT_HAVE_PCI
391         select PCI_DOMAINS if PCI
392         help
393           Support for Cavium Networks CNS3XXX platform.
394
395 config ARCH_CLPS711X
396         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
397         select ARCH_REQUIRE_GPIOLIB
398         select AUTO_ZRELADDR
399         select CLKDEV_LOOKUP
400         select COMMON_CLK
401         select CPU_ARM720T
402         select GENERIC_CLOCKEVENTS
403         select MULTI_IRQ_HANDLER
404         select NEED_MACH_MEMORY_H
405         select SPARSE_IRQ
406         help
407           Support for Cirrus Logic 711x/721x/731x based boards.
408
409 config ARCH_GEMINI
410         bool "Cortina Systems Gemini"
411         select ARCH_REQUIRE_GPIOLIB
412         select ARCH_USES_GETTIMEOFFSET
413         select NEED_MACH_GPIO_H
414         select CPU_FA526
415         help
416           Support for the Cortina Systems Gemini family SoCs
417
418 config ARCH_SIRF
419         bool "CSR SiRF"
420         select ARCH_REQUIRE_GPIOLIB
421         select AUTO_ZRELADDR
422         select COMMON_CLK
423         select GENERIC_CLOCKEVENTS
424         select GENERIC_IRQ_CHIP
425         select MIGHT_HAVE_CACHE_L2X0
426         select NO_IOPORT
427         select PINCTRL
428         select PINCTRL_SIRF
429         select USE_OF
430         help
431           Support for CSR SiRFprimaII/Marco/Polo platforms
432
433 config ARCH_EBSA110
434         bool "EBSA-110"
435         select ARCH_USES_GETTIMEOFFSET
436         select CPU_SA110
437         select ISA
438         select NEED_MACH_IO_H
439         select NEED_MACH_MEMORY_H
440         select NO_IOPORT
441         help
442           This is an evaluation board for the StrongARM processor available
443           from Digital. It has limited hardware on-board, including an
444           Ethernet interface, two PCMCIA sockets, two serial ports and a
445           parallel port.
446
447 config ARCH_EP93XX
448         bool "EP93xx-based"
449         select ARCH_HAS_HOLES_MEMORYMODEL
450         select ARCH_REQUIRE_GPIOLIB
451         select ARCH_USES_GETTIMEOFFSET
452         select ARM_AMBA
453         select ARM_VIC
454         select CLKDEV_LOOKUP
455         select CPU_ARM920T
456         select NEED_MACH_MEMORY_H
457         help
458           This enables support for the Cirrus EP93xx series of CPUs.
459
460 config ARCH_FOOTBRIDGE
461         bool "FootBridge"
462         select CPU_SA110
463         select FOOTBRIDGE
464         select GENERIC_CLOCKEVENTS
465         select HAVE_IDE
466         select NEED_MACH_IO_H if !MMU
467         select NEED_MACH_MEMORY_H
468         help
469           Support for systems based on the DC21285 companion chip
470           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
471
472 config ARCH_MXS
473         bool "Freescale MXS-based"
474         select ARCH_REQUIRE_GPIOLIB
475         select CLKDEV_LOOKUP
476         select CLKSRC_MMIO
477         select CLKSRC_OF
478         select COMMON_CLK
479         select GENERIC_CLOCKEVENTS
480         select HAVE_CLK_PREPARE
481         select MULTI_IRQ_HANDLER
482         select PINCTRL
483         select SPARSE_IRQ
484         select STMP_DEVICE
485         select USE_OF
486         help
487           Support for Freescale MXS-based family of processors
488
489 config ARCH_NETX
490         bool "Hilscher NetX based"
491         select ARM_VIC
492         select CLKSRC_MMIO
493         select CPU_ARM926T
494         select GENERIC_CLOCKEVENTS
495         help
496           This enables support for systems based on the Hilscher NetX Soc
497
498 config ARCH_IOP13XX
499         bool "IOP13xx-based"
500         depends on MMU
501         select ARCH_SUPPORTS_MSI
502         select CPU_XSC3
503         select NEED_MACH_MEMORY_H
504         select NEED_RET_TO_USER
505         select PCI
506         select PLAT_IOP
507         select VMSPLIT_1G
508         help
509           Support for Intel's IOP13XX (XScale) family of processors.
510
511 config ARCH_IOP32X
512         bool "IOP32x-based"
513         depends on MMU
514         select ARCH_REQUIRE_GPIOLIB
515         select CPU_XSCALE
516         select NEED_MACH_GPIO_H
517         select NEED_RET_TO_USER
518         select PCI
519         select PLAT_IOP
520         help
521           Support for Intel's 80219 and IOP32X (XScale) family of
522           processors.
523
524 config ARCH_IOP33X
525         bool "IOP33x-based"
526         depends on MMU
527         select ARCH_REQUIRE_GPIOLIB
528         select CPU_XSCALE
529         select NEED_MACH_GPIO_H
530         select NEED_RET_TO_USER
531         select PCI
532         select PLAT_IOP
533         help
534           Support for Intel's IOP33X (XScale) family of processors.
535
536 config ARCH_IXP4XX
537         bool "IXP4xx-based"
538         depends on MMU
539         select ARCH_HAS_DMA_SET_COHERENT_MASK
540         select ARCH_REQUIRE_GPIOLIB
541         select CLKSRC_MMIO
542         select CPU_XSCALE
543         select DMABOUNCE if PCI
544         select GENERIC_CLOCKEVENTS
545         select MIGHT_HAVE_PCI
546         select NEED_MACH_IO_H
547         help
548           Support for Intel's IXP4XX (XScale) family of processors.
549
550 config ARCH_DOVE
551         bool "Marvell Dove"
552         select ARCH_REQUIRE_GPIOLIB
553         select CPU_V7
554         select GENERIC_CLOCKEVENTS
555         select MIGHT_HAVE_PCI
556         select PINCTRL
557         select PINCTRL_DOVE
558         select PLAT_ORION_LEGACY
559         select USB_ARCH_HAS_EHCI
560         help
561           Support for the Marvell Dove SoC 88AP510
562
563 config ARCH_KIRKWOOD
564         bool "Marvell Kirkwood"
565         select ARCH_REQUIRE_GPIOLIB
566         select CPU_FEROCEON
567         select GENERIC_CLOCKEVENTS
568         select PCI
569         select PCI_QUIRKS
570         select PINCTRL
571         select PINCTRL_KIRKWOOD
572         select PLAT_ORION_LEGACY
573         help
574           Support for the following Marvell Kirkwood series SoCs:
575           88F6180, 88F6192 and 88F6281.
576
577 config ARCH_MV78XX0
578         bool "Marvell MV78xx0"
579         select ARCH_REQUIRE_GPIOLIB
580         select CPU_FEROCEON
581         select GENERIC_CLOCKEVENTS
582         select PCI
583         select PLAT_ORION_LEGACY
584         help
585           Support for the following Marvell MV78xx0 series SoCs:
586           MV781x0, MV782x0.
587
588 config ARCH_ORION5X
589         bool "Marvell Orion"
590         depends on MMU
591         select ARCH_REQUIRE_GPIOLIB
592         select CPU_FEROCEON
593         select GENERIC_CLOCKEVENTS
594         select PCI
595         select PLAT_ORION_LEGACY
596         help
597           Support for the following Marvell Orion 5x series SoCs:
598           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
599           Orion-2 (5281), Orion-1-90 (6183).
600
601 config ARCH_MMP
602         bool "Marvell PXA168/910/MMP2"
603         depends on MMU
604         select ARCH_REQUIRE_GPIOLIB
605         select CLKDEV_LOOKUP
606         select GENERIC_ALLOCATOR
607         select GENERIC_CLOCKEVENTS
608         select GPIO_PXA
609         select IRQ_DOMAIN
610         select NEED_MACH_GPIO_H
611         select PINCTRL
612         select PLAT_PXA
613         select SPARSE_IRQ
614         help
615           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
616
617 config ARCH_KS8695
618         bool "Micrel/Kendin KS8695"
619         select ARCH_REQUIRE_GPIOLIB
620         select CLKSRC_MMIO
621         select CPU_ARM922T
622         select GENERIC_CLOCKEVENTS
623         select NEED_MACH_MEMORY_H
624         help
625           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
626           System-on-Chip devices.
627
628 config ARCH_W90X900
629         bool "Nuvoton W90X900 CPU"
630         select ARCH_REQUIRE_GPIOLIB
631         select CLKDEV_LOOKUP
632         select CLKSRC_MMIO
633         select CPU_ARM926T
634         select GENERIC_CLOCKEVENTS
635         help
636           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
637           At present, the w90x900 has been renamed nuc900, regarding
638           the ARM series product line, you can login the following
639           link address to know more.
640
641           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
642                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
643
644 config ARCH_LPC32XX
645         bool "NXP LPC32XX"
646         select ARCH_REQUIRE_GPIOLIB
647         select ARM_AMBA
648         select CLKDEV_LOOKUP
649         select CLKSRC_MMIO
650         select CPU_ARM926T
651         select GENERIC_CLOCKEVENTS
652         select HAVE_IDE
653         select HAVE_PWM
654         select USB_ARCH_HAS_OHCI
655         select USE_OF
656         help
657           Support for the NXP LPC32XX family of processors
658
659 config ARCH_TEGRA
660         bool "NVIDIA Tegra"
661         select ARCH_HAS_CPUFREQ
662         select ARCH_REQUIRE_GPIOLIB
663         select CLKDEV_LOOKUP
664         select CLKSRC_MMIO
665         select CLKSRC_OF
666         select COMMON_CLK
667         select GENERIC_CLOCKEVENTS
668         select HAVE_CLK
669         select HAVE_SMP
670         select MIGHT_HAVE_CACHE_L2X0
671         select SPARSE_IRQ
672         select USE_OF
673         help
674           This enables support for NVIDIA Tegra based systems (Tegra APX,
675           Tegra 6xx and Tegra 2 series).
676
677 config ARCH_PXA
678         bool "PXA2xx/PXA3xx-based"
679         depends on MMU
680         select ARCH_HAS_CPUFREQ
681         select ARCH_MTD_XIP
682         select ARCH_REQUIRE_GPIOLIB
683         select ARM_CPU_SUSPEND if PM
684         select AUTO_ZRELADDR
685         select CLKDEV_LOOKUP
686         select CLKSRC_MMIO
687         select GENERIC_CLOCKEVENTS
688         select GPIO_PXA
689         select HAVE_IDE
690         select MULTI_IRQ_HANDLER
691         select NEED_MACH_GPIO_H
692         select PLAT_PXA
693         select SPARSE_IRQ
694         help
695           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
696
697 config ARCH_MSM
698         bool "Qualcomm MSM"
699         select ARCH_REQUIRE_GPIOLIB
700         select CLKDEV_LOOKUP
701         select GENERIC_CLOCKEVENTS
702         select HAVE_CLK
703         help
704           Support for Qualcomm MSM/QSD based systems.  This runs on the
705           apps processor of the MSM/QSD and depends on a shared memory
706           interface to the modem processor which runs the baseband
707           stack and controls some vital subsystems
708           (clock and power control, etc).
709
710 config ARCH_SHMOBILE
711         bool "Renesas SH-Mobile / R-Mobile"
712         select CLKDEV_LOOKUP
713         select GENERIC_CLOCKEVENTS
714         select HAVE_CLK
715         select HAVE_MACH_CLKDEV
716         select HAVE_SMP
717         select MIGHT_HAVE_CACHE_L2X0
718         select MULTI_IRQ_HANDLER
719         select NEED_MACH_MEMORY_H
720         select NO_IOPORT
721         select PINCTRL
722         select PM_GENERIC_DOMAINS if PM
723         select SPARSE_IRQ
724         help
725           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
726
727 config ARCH_RPC
728         bool "RiscPC"
729         select ARCH_ACORN
730         select ARCH_MAY_HAVE_PC_FDC
731         select ARCH_SPARSEMEM_ENABLE
732         select ARCH_USES_GETTIMEOFFSET
733         select FIQ
734         select HAVE_IDE
735         select HAVE_PATA_PLATFORM
736         select ISA_DMA_API
737         select NEED_MACH_IO_H
738         select NEED_MACH_MEMORY_H
739         select NO_IOPORT
740         select VIRT_TO_BUS
741         help
742           On the Acorn Risc-PC, Linux can support the internal IDE disk and
743           CD-ROM interface, serial and parallel port, and the floppy drive.
744
745 config ARCH_SA1100
746         bool "SA1100-based"
747         select ARCH_HAS_CPUFREQ
748         select ARCH_MTD_XIP
749         select ARCH_REQUIRE_GPIOLIB
750         select ARCH_SPARSEMEM_ENABLE
751         select CLKDEV_LOOKUP
752         select CLKSRC_MMIO
753         select CPU_FREQ
754         select CPU_SA1100
755         select GENERIC_CLOCKEVENTS
756         select HAVE_IDE
757         select ISA
758         select NEED_MACH_GPIO_H
759         select NEED_MACH_MEMORY_H
760         select SPARSE_IRQ
761         help
762           Support for StrongARM 11x0 based boards.
763
764 config ARCH_S3C24XX
765         bool "Samsung S3C24XX SoCs"
766         select ARCH_HAS_CPUFREQ
767         select ARCH_USES_GETTIMEOFFSET
768         select CLKDEV_LOOKUP
769         select HAVE_CLK
770         select HAVE_S3C2410_I2C if I2C
771         select HAVE_S3C2410_WATCHDOG if WATCHDOG
772         select HAVE_S3C_RTC if RTC_CLASS
773         select NEED_MACH_GPIO_H
774         select NEED_MACH_IO_H
775         help
776           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
777           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
778           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
779           Samsung SMDK2410 development board (and derivatives).
780
781 config ARCH_S3C64XX
782         bool "Samsung S3C64XX"
783         select ARCH_HAS_CPUFREQ
784         select ARCH_REQUIRE_GPIOLIB
785         select ARCH_USES_GETTIMEOFFSET
786         select ARM_VIC
787         select CLKDEV_LOOKUP
788         select CPU_V6
789         select HAVE_CLK
790         select HAVE_S3C2410_I2C if I2C
791         select HAVE_S3C2410_WATCHDOG if WATCHDOG
792         select HAVE_TCM
793         select NEED_MACH_GPIO_H
794         select NO_IOPORT
795         select PLAT_SAMSUNG
796         select S3C_DEV_NAND
797         select S3C_GPIO_TRACK
798         select SAMSUNG_CLKSRC
799         select SAMSUNG_GPIOLIB_4BIT
800         select SAMSUNG_IRQ_VIC_TIMER
801         select USB_ARCH_HAS_OHCI
802         help
803           Samsung S3C64XX series based systems
804
805 config ARCH_S5P64X0
806         bool "Samsung S5P6440 S5P6450"
807         select CLKDEV_LOOKUP
808         select CLKSRC_MMIO
809         select CPU_V6
810         select GENERIC_CLOCKEVENTS
811         select HAVE_CLK
812         select HAVE_S3C2410_I2C if I2C
813         select HAVE_S3C2410_WATCHDOG if WATCHDOG
814         select HAVE_S3C_RTC if RTC_CLASS
815         select NEED_MACH_GPIO_H
816         help
817           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
818           SMDK6450.
819
820 config ARCH_S5PC100
821         bool "Samsung S5PC100"
822         select ARCH_USES_GETTIMEOFFSET
823         select CLKDEV_LOOKUP
824         select CPU_V7
825         select HAVE_CLK
826         select HAVE_S3C2410_I2C if I2C
827         select HAVE_S3C2410_WATCHDOG if WATCHDOG
828         select HAVE_S3C_RTC if RTC_CLASS
829         select NEED_MACH_GPIO_H
830         help
831           Samsung S5PC100 series based systems
832
833 config ARCH_S5PV210
834         bool "Samsung S5PV210/S5PC110"
835         select ARCH_HAS_CPUFREQ
836         select ARCH_HAS_HOLES_MEMORYMODEL
837         select ARCH_SPARSEMEM_ENABLE
838         select CLKDEV_LOOKUP
839         select CLKSRC_MMIO
840         select CPU_V7
841         select GENERIC_CLOCKEVENTS
842         select HAVE_CLK
843         select HAVE_S3C2410_I2C if I2C
844         select HAVE_S3C2410_WATCHDOG if WATCHDOG
845         select HAVE_S3C_RTC if RTC_CLASS
846         select NEED_MACH_GPIO_H
847         select NEED_MACH_MEMORY_H
848         help
849           Samsung S5PV210/S5PC110 series based systems
850
851 config ARCH_EXYNOS
852         bool "Samsung EXYNOS"
853         select ARCH_HAS_CPUFREQ
854         select ARCH_HAS_HOLES_MEMORYMODEL
855         select ARCH_SPARSEMEM_ENABLE
856         select CLKDEV_LOOKUP
857         select CPU_V7
858         select GENERIC_CLOCKEVENTS
859         select HAVE_CLK
860         select HAVE_S3C2410_I2C if I2C
861         select HAVE_S3C2410_WATCHDOG if WATCHDOG
862         select HAVE_S3C_RTC if RTC_CLASS
863         select NEED_MACH_GPIO_H
864         select NEED_MACH_MEMORY_H
865         help
866           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
867
868 config ARCH_SHARK
869         bool "Shark"
870         select ARCH_USES_GETTIMEOFFSET
871         select CPU_SA110
872         select ISA
873         select ISA_DMA
874         select NEED_MACH_MEMORY_H
875         select PCI
876         select VIRT_TO_BUS
877         select ZONE_DMA
878         help
879           Support for the StrongARM based Digital DNARD machine, also known
880           as "Shark" (<http://www.shark-linux.de/shark.html>).
881
882 config ARCH_U300
883         bool "ST-Ericsson U300 Series"
884         depends on MMU
885         select ARCH_REQUIRE_GPIOLIB
886         select ARM_AMBA
887         select ARM_PATCH_PHYS_VIRT
888         select ARM_VIC
889         select CLKDEV_LOOKUP
890         select CLKSRC_MMIO
891         select COMMON_CLK
892         select CPU_ARM926T
893         select GENERIC_CLOCKEVENTS
894         select HAVE_TCM
895         select SPARSE_IRQ
896         help
897           Support for ST-Ericsson U300 series mobile platforms.
898
899 config ARCH_U8500
900         bool "ST-Ericsson U8500 Series"
901         depends on MMU
902         select ARCH_HAS_CPUFREQ
903         select ARCH_REQUIRE_GPIOLIB
904         select ARM_AMBA
905         select CLKDEV_LOOKUP
906         select CPU_V7
907         select GENERIC_CLOCKEVENTS
908         select HAVE_SMP
909         select MIGHT_HAVE_CACHE_L2X0
910         select SPARSE_IRQ
911         help
912           Support for ST-Ericsson's Ux500 architecture
913
914 config ARCH_NOMADIK
915         bool "STMicroelectronics Nomadik"
916         select ARCH_REQUIRE_GPIOLIB
917         select ARM_AMBA
918         select ARM_VIC
919         select CLKSRC_NOMADIK_MTU
920         select COMMON_CLK
921         select CPU_ARM926T
922         select GENERIC_CLOCKEVENTS
923         select MIGHT_HAVE_CACHE_L2X0
924         select USE_OF
925         select PINCTRL
926         select PINCTRL_STN8815
927         select SPARSE_IRQ
928         help
929           Support for the Nomadik platform by ST-Ericsson
930
931 config PLAT_SPEAR
932         bool "ST SPEAr"
933         select ARCH_HAS_CPUFREQ
934         select ARCH_REQUIRE_GPIOLIB
935         select ARM_AMBA
936         select CLKDEV_LOOKUP
937         select CLKSRC_MMIO
938         select COMMON_CLK
939         select GENERIC_CLOCKEVENTS
940         select HAVE_CLK
941         help
942           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
943
944 config ARCH_DAVINCI
945         bool "TI DaVinci"
946         select ARCH_HAS_HOLES_MEMORYMODEL
947         select ARCH_REQUIRE_GPIOLIB
948         select CLKDEV_LOOKUP
949         select GENERIC_ALLOCATOR
950         select GENERIC_CLOCKEVENTS
951         select GENERIC_IRQ_CHIP
952         select HAVE_IDE
953         select NEED_MACH_GPIO_H
954         select USE_OF
955         select ZONE_DMA
956         help
957           Support for TI's DaVinci platform.
958
959 config ARCH_OMAP1
960         bool "TI OMAP1"
961         depends on MMU
962         select ARCH_HAS_CPUFREQ
963         select ARCH_HAS_HOLES_MEMORYMODEL
964         select ARCH_OMAP
965         select ARCH_REQUIRE_GPIOLIB
966         select CLKDEV_LOOKUP
967         select CLKSRC_MMIO
968         select GENERIC_CLOCKEVENTS
969         select GENERIC_IRQ_CHIP
970         select HAVE_CLK
971         select HAVE_IDE
972         select IRQ_DOMAIN
973         select NEED_MACH_IO_H if PCCARD
974         select NEED_MACH_MEMORY_H
975         help
976           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
977
978 endchoice
979
980 menu "Multiple platform selection"
981         depends on ARCH_MULTIPLATFORM
982
983 comment "CPU Core family selection"
984
985 config ARCH_MULTI_V4
986         bool "ARMv4 based platforms (FA526, StrongARM)"
987         depends on !ARCH_MULTI_V6_V7
988         select ARCH_MULTI_V4_V5
989
990 config ARCH_MULTI_V4T
991         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
992         depends on !ARCH_MULTI_V6_V7
993         select ARCH_MULTI_V4_V5
994
995 config ARCH_MULTI_V5
996         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
997         depends on !ARCH_MULTI_V6_V7
998         select ARCH_MULTI_V4_V5
999
1000 config ARCH_MULTI_V4_V5
1001         bool
1002
1003 config ARCH_MULTI_V6
1004         bool "ARMv6 based platforms (ARM11)"
1005         select ARCH_MULTI_V6_V7
1006         select CPU_V6
1007
1008 config ARCH_MULTI_V7
1009         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
1010         default y
1011         select ARCH_MULTI_V6_V7
1012         select ARCH_VEXPRESS
1013         select CPU_V7
1014
1015 config ARCH_MULTI_V6_V7
1016         bool
1017
1018 config ARCH_MULTI_CPU_AUTO
1019         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1020         select ARCH_MULTI_V5
1021
1022 endmenu
1023
1024 #
1025 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1026 # Kconfigs may be included either alphabetically (according to the
1027 # plat- suffix) or along side the corresponding mach-* source.
1028 #
1029 source "arch/arm/mach-mvebu/Kconfig"
1030
1031 source "arch/arm/mach-at91/Kconfig"
1032
1033 source "arch/arm/mach-bcm/Kconfig"
1034
1035 source "arch/arm/mach-clps711x/Kconfig"
1036
1037 source "arch/arm/mach-cns3xxx/Kconfig"
1038
1039 source "arch/arm/mach-davinci/Kconfig"
1040
1041 source "arch/arm/mach-dove/Kconfig"
1042
1043 source "arch/arm/mach-ep93xx/Kconfig"
1044
1045 source "arch/arm/mach-footbridge/Kconfig"
1046
1047 source "arch/arm/mach-gemini/Kconfig"
1048
1049 source "arch/arm/mach-highbank/Kconfig"
1050
1051 source "arch/arm/mach-integrator/Kconfig"
1052
1053 source "arch/arm/mach-iop32x/Kconfig"
1054
1055 source "arch/arm/mach-iop33x/Kconfig"
1056
1057 source "arch/arm/mach-iop13xx/Kconfig"
1058
1059 source "arch/arm/mach-ixp4xx/Kconfig"
1060
1061 source "arch/arm/mach-kirkwood/Kconfig"
1062
1063 source "arch/arm/mach-ks8695/Kconfig"
1064
1065 source "arch/arm/mach-msm/Kconfig"
1066
1067 source "arch/arm/mach-mv78xx0/Kconfig"
1068
1069 source "arch/arm/mach-imx/Kconfig"
1070
1071 source "arch/arm/mach-mxs/Kconfig"
1072
1073 source "arch/arm/mach-netx/Kconfig"
1074
1075 source "arch/arm/mach-nomadik/Kconfig"
1076
1077 source "arch/arm/plat-omap/Kconfig"
1078
1079 source "arch/arm/mach-omap1/Kconfig"
1080
1081 source "arch/arm/mach-omap2/Kconfig"
1082
1083 source "arch/arm/mach-orion5x/Kconfig"
1084
1085 source "arch/arm/mach-picoxcell/Kconfig"
1086
1087 source "arch/arm/mach-pxa/Kconfig"
1088 source "arch/arm/plat-pxa/Kconfig"
1089
1090 source "arch/arm/mach-mmp/Kconfig"
1091
1092 source "arch/arm/mach-realview/Kconfig"
1093
1094 source "arch/arm/mach-sa1100/Kconfig"
1095
1096 source "arch/arm/plat-samsung/Kconfig"
1097
1098 source "arch/arm/mach-socfpga/Kconfig"
1099
1100 source "arch/arm/plat-spear/Kconfig"
1101
1102 source "arch/arm/mach-s3c24xx/Kconfig"
1103
1104 if ARCH_S3C64XX
1105 source "arch/arm/mach-s3c64xx/Kconfig"
1106 endif
1107
1108 source "arch/arm/mach-s5p64x0/Kconfig"
1109
1110 source "arch/arm/mach-s5pc100/Kconfig"
1111
1112 source "arch/arm/mach-s5pv210/Kconfig"
1113
1114 source "arch/arm/mach-exynos/Kconfig"
1115
1116 source "arch/arm/mach-shmobile/Kconfig"
1117
1118 source "arch/arm/mach-sunxi/Kconfig"
1119
1120 source "arch/arm/mach-prima2/Kconfig"
1121
1122 source "arch/arm/mach-tegra/Kconfig"
1123
1124 source "arch/arm/mach-u300/Kconfig"
1125
1126 source "arch/arm/mach-ux500/Kconfig"
1127
1128 source "arch/arm/mach-versatile/Kconfig"
1129
1130 source "arch/arm/mach-vexpress/Kconfig"
1131 source "arch/arm/plat-versatile/Kconfig"
1132
1133 source "arch/arm/mach-virt/Kconfig"
1134
1135 source "arch/arm/mach-vt8500/Kconfig"
1136
1137 source "arch/arm/mach-w90x900/Kconfig"
1138
1139 source "arch/arm/mach-zynq/Kconfig"
1140
1141 # Definitions to make life easier
1142 config ARCH_ACORN
1143         bool
1144
1145 config PLAT_IOP
1146         bool
1147         select GENERIC_CLOCKEVENTS
1148
1149 config PLAT_ORION
1150         bool
1151         select CLKSRC_MMIO
1152         select COMMON_CLK
1153         select GENERIC_IRQ_CHIP
1154         select IRQ_DOMAIN
1155
1156 config PLAT_ORION_LEGACY
1157         bool
1158         select PLAT_ORION
1159
1160 config PLAT_PXA
1161         bool
1162
1163 config PLAT_VERSATILE
1164         bool
1165
1166 config ARM_TIMER_SP804
1167         bool
1168         select CLKSRC_MMIO
1169
1170 source arch/arm/mm/Kconfig
1171
1172 config ARM_NR_BANKS
1173         int
1174         default 16 if ARCH_EP93XX
1175         default 8
1176
1177 config IWMMXT
1178         bool "Enable iWMMXt support" if !CPU_PJ4
1179         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1180         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1181         help
1182           Enable support for iWMMXt context switching at run time if
1183           running on a CPU that supports it.
1184
1185 config XSCALE_PMU
1186         bool
1187         depends on CPU_XSCALE
1188         default y
1189
1190 config MULTI_IRQ_HANDLER
1191         bool
1192         help
1193           Allow each machine to specify it's own IRQ handler at run time.
1194
1195 if !MMU
1196 source "arch/arm/Kconfig-nommu"
1197 endif
1198
1199 config ARM_ERRATA_326103
1200         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1201         depends on CPU_V6
1202         help
1203           Executing a SWP instruction to read-only memory does not set bit 11
1204           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1205           treat the access as a read, preventing a COW from occurring and
1206           causing the faulting task to livelock.
1207
1208 config ARM_ERRATA_411920
1209         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1210         depends on CPU_V6 || CPU_V6K
1211         help
1212           Invalidation of the Instruction Cache operation can
1213           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1214           It does not affect the MPCore. This option enables the ARM Ltd.
1215           recommended workaround.
1216
1217 config ARM_ERRATA_430973
1218         bool "ARM errata: Stale prediction on replaced interworking branch"
1219         depends on CPU_V7
1220         help
1221           This option enables the workaround for the 430973 Cortex-A8
1222           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1223           interworking branch is replaced with another code sequence at the
1224           same virtual address, whether due to self-modifying code or virtual
1225           to physical address re-mapping, Cortex-A8 does not recover from the
1226           stale interworking branch prediction. This results in Cortex-A8
1227           executing the new code sequence in the incorrect ARM or Thumb state.
1228           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1229           and also flushes the branch target cache at every context switch.
1230           Note that setting specific bits in the ACTLR register may not be
1231           available in non-secure mode.
1232
1233 config ARM_ERRATA_458693
1234         bool "ARM errata: Processor deadlock when a false hazard is created"
1235         depends on CPU_V7
1236         depends on !ARCH_MULTIPLATFORM
1237         help
1238           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1239           erratum. For very specific sequences of memory operations, it is
1240           possible for a hazard condition intended for a cache line to instead
1241           be incorrectly associated with a different cache line. This false
1242           hazard might then cause a processor deadlock. The workaround enables
1243           the L1 caching of the NEON accesses and disables the PLD instruction
1244           in the ACTLR register. Note that setting specific bits in the ACTLR
1245           register may not be available in non-secure mode.
1246
1247 config ARM_ERRATA_460075
1248         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1249         depends on CPU_V7
1250         depends on !ARCH_MULTIPLATFORM
1251         help
1252           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1253           erratum. Any asynchronous access to the L2 cache may encounter a
1254           situation in which recent store transactions to the L2 cache are lost
1255           and overwritten with stale memory contents from external memory. The
1256           workaround disables the write-allocate mode for the L2 cache via the
1257           ACTLR register. Note that setting specific bits in the ACTLR register
1258           may not be available in non-secure mode.
1259
1260 config ARM_ERRATA_742230
1261         bool "ARM errata: DMB operation may be faulty"
1262         depends on CPU_V7 && SMP
1263         depends on !ARCH_MULTIPLATFORM
1264         help
1265           This option enables the workaround for the 742230 Cortex-A9
1266           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1267           between two write operations may not ensure the correct visibility
1268           ordering of the two writes. This workaround sets a specific bit in
1269           the diagnostic register of the Cortex-A9 which causes the DMB
1270           instruction to behave as a DSB, ensuring the correct behaviour of
1271           the two writes.
1272
1273 config ARM_ERRATA_742231
1274         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1275         depends on CPU_V7 && SMP
1276         depends on !ARCH_MULTIPLATFORM
1277         help
1278           This option enables the workaround for the 742231 Cortex-A9
1279           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1280           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1281           accessing some data located in the same cache line, may get corrupted
1282           data due to bad handling of the address hazard when the line gets
1283           replaced from one of the CPUs at the same time as another CPU is
1284           accessing it. This workaround sets specific bits in the diagnostic
1285           register of the Cortex-A9 which reduces the linefill issuing
1286           capabilities of the processor.
1287
1288 config PL310_ERRATA_588369
1289         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1290         depends on CACHE_L2X0
1291         help
1292            The PL310 L2 cache controller implements three types of Clean &
1293            Invalidate maintenance operations: by Physical Address
1294            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1295            They are architecturally defined to behave as the execution of a
1296            clean operation followed immediately by an invalidate operation,
1297            both performing to the same memory location. This functionality
1298            is not correctly implemented in PL310 as clean lines are not
1299            invalidated as a result of these operations.
1300
1301 config ARM_ERRATA_720789
1302         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1303         depends on CPU_V7
1304         help
1305           This option enables the workaround for the 720789 Cortex-A9 (prior to
1306           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1307           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1308           As a consequence of this erratum, some TLB entries which should be
1309           invalidated are not, resulting in an incoherency in the system page
1310           tables. The workaround changes the TLB flushing routines to invalidate
1311           entries regardless of the ASID.
1312
1313 config PL310_ERRATA_727915
1314         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1315         depends on CACHE_L2X0
1316         help
1317           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1318           operation (offset 0x7FC). This operation runs in background so that
1319           PL310 can handle normal accesses while it is in progress. Under very
1320           rare circumstances, due to this erratum, write data can be lost when
1321           PL310 treats a cacheable write transaction during a Clean &
1322           Invalidate by Way operation.
1323
1324 config ARM_ERRATA_743622
1325         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1326         depends on CPU_V7
1327         depends on !ARCH_MULTIPLATFORM
1328         help
1329           This option enables the workaround for the 743622 Cortex-A9
1330           (r2p*) erratum. Under very rare conditions, a faulty
1331           optimisation in the Cortex-A9 Store Buffer may lead to data
1332           corruption. This workaround sets a specific bit in the diagnostic
1333           register of the Cortex-A9 which disables the Store Buffer
1334           optimisation, preventing the defect from occurring. This has no
1335           visible impact on the overall performance or power consumption of the
1336           processor.
1337
1338 config ARM_ERRATA_751472
1339         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1340         depends on CPU_V7
1341         depends on !ARCH_MULTIPLATFORM
1342         help
1343           This option enables the workaround for the 751472 Cortex-A9 (prior
1344           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1345           completion of a following broadcasted operation if the second
1346           operation is received by a CPU before the ICIALLUIS has completed,
1347           potentially leading to corrupted entries in the cache or TLB.
1348
1349 config PL310_ERRATA_753970
1350         bool "PL310 errata: cache sync operation may be faulty"
1351         depends on CACHE_PL310
1352         help
1353           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1354
1355           Under some condition the effect of cache sync operation on
1356           the store buffer still remains when the operation completes.
1357           This means that the store buffer is always asked to drain and
1358           this prevents it from merging any further writes. The workaround
1359           is to replace the normal offset of cache sync operation (0x730)
1360           by another offset targeting an unmapped PL310 register 0x740.
1361           This has the same effect as the cache sync operation: store buffer
1362           drain and waiting for all buffers empty.
1363
1364 config ARM_ERRATA_754322
1365         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1366         depends on CPU_V7
1367         help
1368           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1369           r3p*) erratum. A speculative memory access may cause a page table walk
1370           which starts prior to an ASID switch but completes afterwards. This
1371           can populate the micro-TLB with a stale entry which may be hit with
1372           the new ASID. This workaround places two dsb instructions in the mm
1373           switching code so that no page table walks can cross the ASID switch.
1374
1375 config ARM_ERRATA_754327
1376         bool "ARM errata: no automatic Store Buffer drain"
1377         depends on CPU_V7 && SMP
1378         help
1379           This option enables the workaround for the 754327 Cortex-A9 (prior to
1380           r2p0) erratum. The Store Buffer does not have any automatic draining
1381           mechanism and therefore a livelock may occur if an external agent
1382           continuously polls a memory location waiting to observe an update.
1383           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1384           written polling loops from denying visibility of updates to memory.
1385
1386 config ARM_ERRATA_364296
1387         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1388         depends on CPU_V6 && !SMP
1389         help
1390           This options enables the workaround for the 364296 ARM1136
1391           r0p2 erratum (possible cache data corruption with
1392           hit-under-miss enabled). It sets the undocumented bit 31 in
1393           the auxiliary control register and the FI bit in the control
1394           register, thus disabling hit-under-miss without putting the
1395           processor into full low interrupt latency mode. ARM11MPCore
1396           is not affected.
1397
1398 config ARM_ERRATA_764369
1399         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1400         depends on CPU_V7 && SMP
1401         help
1402           This option enables the workaround for erratum 764369
1403           affecting Cortex-A9 MPCore with two or more processors (all
1404           current revisions). Under certain timing circumstances, a data
1405           cache line maintenance operation by MVA targeting an Inner
1406           Shareable memory region may fail to proceed up to either the
1407           Point of Coherency or to the Point of Unification of the
1408           system. This workaround adds a DSB instruction before the
1409           relevant cache maintenance functions and sets a specific bit
1410           in the diagnostic control register of the SCU.
1411
1412 config PL310_ERRATA_769419
1413         bool "PL310 errata: no automatic Store Buffer drain"
1414         depends on CACHE_L2X0
1415         help
1416           On revisions of the PL310 prior to r3p2, the Store Buffer does
1417           not automatically drain. This can cause normal, non-cacheable
1418           writes to be retained when the memory system is idle, leading
1419           to suboptimal I/O performance for drivers using coherent DMA.
1420           This option adds a write barrier to the cpu_idle loop so that,
1421           on systems with an outer cache, the store buffer is drained
1422           explicitly.
1423
1424 config ARM_ERRATA_775420
1425        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1426        depends on CPU_V7
1427        help
1428          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1429          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1430          operation aborts with MMU exception, it might cause the processor
1431          to deadlock. This workaround puts DSB before executing ISB if
1432          an abort may occur on cache maintenance.
1433
1434 config ARM_ERRATA_798181
1435         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1436         depends on CPU_V7 && SMP
1437         help
1438           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1439           adequately shooting down all use of the old entries. This
1440           option enables the Linux kernel workaround for this erratum
1441           which sends an IPI to the CPUs that are running the same ASID
1442           as the one being invalidated.
1443
1444 endmenu
1445
1446 source "arch/arm/common/Kconfig"
1447
1448 menu "Bus support"
1449
1450 config ARM_AMBA
1451         bool
1452
1453 config ISA
1454         bool
1455         help
1456           Find out whether you have ISA slots on your motherboard.  ISA is the
1457           name of a bus system, i.e. the way the CPU talks to the other stuff
1458           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1459           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1460           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1461
1462 # Select ISA DMA controller support
1463 config ISA_DMA
1464         bool
1465         select ISA_DMA_API
1466
1467 # Select ISA DMA interface
1468 config ISA_DMA_API
1469         bool
1470
1471 config PCI
1472         bool "PCI support" if MIGHT_HAVE_PCI
1473         help
1474           Find out whether you have a PCI motherboard. PCI is the name of a
1475           bus system, i.e. the way the CPU talks to the other stuff inside
1476           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1477           VESA. If you have PCI, say Y, otherwise N.
1478
1479 config PCI_DOMAINS
1480         bool
1481         depends on PCI
1482
1483 config PCI_NANOENGINE
1484         bool "BSE nanoEngine PCI support"
1485         depends on SA1100_NANOENGINE
1486         help
1487           Enable PCI on the BSE nanoEngine board.
1488
1489 config PCI_SYSCALL
1490         def_bool PCI
1491
1492 # Select the host bridge type
1493 config PCI_HOST_VIA82C505
1494         bool
1495         depends on PCI && ARCH_SHARK
1496         default y
1497
1498 config PCI_HOST_ITE8152
1499         bool
1500         depends on PCI && MACH_ARMCORE
1501         default y
1502         select DMABOUNCE
1503
1504 source "drivers/pci/Kconfig"
1505
1506 source "drivers/pcmcia/Kconfig"
1507
1508 endmenu
1509
1510 menu "Kernel Features"
1511
1512 config HAVE_SMP
1513         bool
1514         help
1515           This option should be selected by machines which have an SMP-
1516           capable CPU.
1517
1518           The only effect of this option is to make the SMP-related
1519           options available to the user for configuration.
1520
1521 config SMP
1522         bool "Symmetric Multi-Processing"
1523         depends on CPU_V6K || CPU_V7
1524         depends on GENERIC_CLOCKEVENTS
1525         depends on HAVE_SMP
1526         depends on MMU
1527         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1528         select USE_GENERIC_SMP_HELPERS
1529         help
1530           This enables support for systems with more than one CPU. If you have
1531           a system with only one CPU, like most personal computers, say N. If
1532           you have a system with more than one CPU, say Y.
1533
1534           If you say N here, the kernel will run on single and multiprocessor
1535           machines, but will use only one CPU of a multiprocessor machine. If
1536           you say Y here, the kernel will run on many, but not all, single
1537           processor machines. On a single processor machine, the kernel will
1538           run faster if you say N here.
1539
1540           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1541           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1542           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1543
1544           If you don't know what to do here, say N.
1545
1546 config SMP_ON_UP
1547         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1548         depends on SMP && !XIP_KERNEL
1549         default y
1550         help
1551           SMP kernels contain instructions which fail on non-SMP processors.
1552           Enabling this option allows the kernel to modify itself to make
1553           these instructions safe.  Disabling it allows about 1K of space
1554           savings.
1555
1556           If you don't know what to do here, say Y.
1557
1558 config ARM_CPU_TOPOLOGY
1559         bool "Support cpu topology definition"
1560         depends on SMP && CPU_V7
1561         default y
1562         help
1563           Support ARM cpu topology definition. The MPIDR register defines
1564           affinity between processors which is then used to describe the cpu
1565           topology of an ARM System.
1566
1567 config SCHED_MC
1568         bool "Multi-core scheduler support"
1569         depends on ARM_CPU_TOPOLOGY
1570         help
1571           Multi-core scheduler support improves the CPU scheduler's decision
1572           making when dealing with multi-core CPU chips at a cost of slightly
1573           increased overhead in some places. If unsure say N here.
1574
1575 config SCHED_SMT
1576         bool "SMT scheduler support"
1577         depends on ARM_CPU_TOPOLOGY
1578         help
1579           Improves the CPU scheduler's decision making when dealing with
1580           MultiThreading at a cost of slightly increased overhead in some
1581           places. If unsure say N here.
1582
1583 config HAVE_ARM_SCU
1584         bool
1585         help
1586           This option enables support for the ARM system coherency unit
1587
1588 config HAVE_ARM_ARCH_TIMER
1589         bool "Architected timer support"
1590         depends on CPU_V7
1591         select ARM_ARCH_TIMER
1592         help
1593           This option enables support for the ARM architected timer
1594
1595 config HAVE_ARM_TWD
1596         bool
1597         depends on SMP
1598         select CLKSRC_OF if OF
1599         help
1600           This options enables support for the ARM timer and watchdog unit
1601
1602 choice
1603         prompt "Memory split"
1604         default VMSPLIT_3G
1605         help
1606           Select the desired split between kernel and user memory.
1607
1608           If you are not absolutely sure what you are doing, leave this
1609           option alone!
1610
1611         config VMSPLIT_3G
1612                 bool "3G/1G user/kernel split"
1613         config VMSPLIT_2G
1614                 bool "2G/2G user/kernel split"
1615         config VMSPLIT_1G
1616                 bool "1G/3G user/kernel split"
1617 endchoice
1618
1619 config PAGE_OFFSET
1620         hex
1621         default 0x40000000 if VMSPLIT_1G
1622         default 0x80000000 if VMSPLIT_2G
1623         default 0xC0000000
1624
1625 config NR_CPUS
1626         int "Maximum number of CPUs (2-32)"
1627         range 2 32
1628         depends on SMP
1629         default "4"
1630
1631 config HOTPLUG_CPU
1632         bool "Support for hot-pluggable CPUs"
1633         depends on SMP && HOTPLUG
1634         help
1635           Say Y here to experiment with turning CPUs off and on.  CPUs
1636           can be controlled through /sys/devices/system/cpu.
1637
1638 config ARM_PSCI
1639         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1640         depends on CPU_V7
1641         help
1642           Say Y here if you want Linux to communicate with system firmware
1643           implementing the PSCI specification for CPU-centric power
1644           management operations described in ARM document number ARM DEN
1645           0022A ("Power State Coordination Interface System Software on
1646           ARM processors").
1647
1648 config LOCAL_TIMERS
1649         bool "Use local timer interrupts"
1650         depends on SMP
1651         default y
1652         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1653         help
1654           Enable support for local timers on SMP platforms, rather then the
1655           legacy IPI broadcast method.  Local timers allows the system
1656           accounting to be spread across the timer interval, preventing a
1657           "thundering herd" at every timer tick.
1658
1659 # The GPIO number here must be sorted by descending number. In case of
1660 # a multiplatform kernel, we just want the highest value required by the
1661 # selected platforms.
1662 config ARCH_NR_GPIO
1663         int
1664         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1665         default 512 if SOC_OMAP5
1666         default 355 if ARCH_U8500
1667         default 288 if ARCH_VT8500 || ARCH_SUNXI
1668         default 264 if MACH_H4700
1669         default 0
1670         help
1671           Maximum number of GPIOs in the system.
1672
1673           If unsure, leave the default value.
1674
1675 source kernel/Kconfig.preempt
1676
1677 config HZ
1678         int
1679         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1680                 ARCH_S5PV210 || ARCH_EXYNOS4
1681         default AT91_TIMER_HZ if ARCH_AT91
1682         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1683         default 100
1684
1685 config SCHED_HRTICK
1686         def_bool HIGH_RES_TIMERS
1687
1688 config THUMB2_KERNEL
1689         bool "Compile the kernel in Thumb-2 mode"
1690         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1691         select AEABI
1692         select ARM_ASM_UNIFIED
1693         select ARM_UNWIND
1694         help
1695           By enabling this option, the kernel will be compiled in
1696           Thumb-2 mode. A compiler/assembler that understand the unified
1697           ARM-Thumb syntax is needed.
1698
1699           If unsure, say N.
1700
1701 config THUMB2_AVOID_R_ARM_THM_JUMP11
1702         bool "Work around buggy Thumb-2 short branch relocations in gas"
1703         depends on THUMB2_KERNEL && MODULES
1704         default y
1705         help
1706           Various binutils versions can resolve Thumb-2 branches to
1707           locally-defined, preemptible global symbols as short-range "b.n"
1708           branch instructions.
1709
1710           This is a problem, because there's no guarantee the final
1711           destination of the symbol, or any candidate locations for a
1712           trampoline, are within range of the branch.  For this reason, the
1713           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1714           relocation in modules at all, and it makes little sense to add
1715           support.
1716
1717           The symptom is that the kernel fails with an "unsupported
1718           relocation" error when loading some modules.
1719
1720           Until fixed tools are available, passing
1721           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1722           code which hits this problem, at the cost of a bit of extra runtime
1723           stack usage in some cases.
1724
1725           The problem is described in more detail at:
1726               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1727
1728           Only Thumb-2 kernels are affected.
1729
1730           Unless you are sure your tools don't have this problem, say Y.
1731
1732 config ARM_ASM_UNIFIED
1733         bool
1734
1735 config AEABI
1736         bool "Use the ARM EABI to compile the kernel"
1737         help
1738           This option allows for the kernel to be compiled using the latest
1739           ARM ABI (aka EABI).  This is only useful if you are using a user
1740           space environment that is also compiled with EABI.
1741
1742           Since there are major incompatibilities between the legacy ABI and
1743           EABI, especially with regard to structure member alignment, this
1744           option also changes the kernel syscall calling convention to
1745           disambiguate both ABIs and allow for backward compatibility support
1746           (selected with CONFIG_OABI_COMPAT).
1747
1748           To use this you need GCC version 4.0.0 or later.
1749
1750 config OABI_COMPAT
1751         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1752         depends on AEABI && !THUMB2_KERNEL
1753         default y
1754         help
1755           This option preserves the old syscall interface along with the
1756           new (ARM EABI) one. It also provides a compatibility layer to
1757           intercept syscalls that have structure arguments which layout
1758           in memory differs between the legacy ABI and the new ARM EABI
1759           (only for non "thumb" binaries). This option adds a tiny
1760           overhead to all syscalls and produces a slightly larger kernel.
1761           If you know you'll be using only pure EABI user space then you
1762           can say N here. If this option is not selected and you attempt
1763           to execute a legacy ABI binary then the result will be
1764           UNPREDICTABLE (in fact it can be predicted that it won't work
1765           at all). If in doubt say Y.
1766
1767 config ARCH_HAS_HOLES_MEMORYMODEL
1768         bool
1769
1770 config ARCH_SPARSEMEM_ENABLE
1771         bool
1772
1773 config ARCH_SPARSEMEM_DEFAULT
1774         def_bool ARCH_SPARSEMEM_ENABLE
1775
1776 config ARCH_SELECT_MEMORY_MODEL
1777         def_bool ARCH_SPARSEMEM_ENABLE
1778
1779 config HAVE_ARCH_PFN_VALID
1780         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1781
1782 config HIGHMEM
1783         bool "High Memory Support"
1784         depends on MMU
1785         help
1786           The address space of ARM processors is only 4 Gigabytes large
1787           and it has to accommodate user address space, kernel address
1788           space as well as some memory mapped IO. That means that, if you
1789           have a large amount of physical memory and/or IO, not all of the
1790           memory can be "permanently mapped" by the kernel. The physical
1791           memory that is not permanently mapped is called "high memory".
1792
1793           Depending on the selected kernel/user memory split, minimum
1794           vmalloc space and actual amount of RAM, you may not need this
1795           option which should result in a slightly faster kernel.
1796
1797           If unsure, say n.
1798
1799 config HIGHPTE
1800         bool "Allocate 2nd-level pagetables from highmem"
1801         depends on HIGHMEM
1802
1803 config HW_PERF_EVENTS
1804         bool "Enable hardware performance counter support for perf events"
1805         depends on PERF_EVENTS
1806         default y
1807         help
1808           Enable hardware performance counter support for perf events. If
1809           disabled, perf events will use software events only.
1810
1811 source "mm/Kconfig"
1812
1813 config FORCE_MAX_ZONEORDER
1814         int "Maximum zone order" if ARCH_SHMOBILE
1815         range 11 64 if ARCH_SHMOBILE
1816         default "12" if SOC_AM33XX
1817         default "9" if SA1111
1818         default "11"
1819         help
1820           The kernel memory allocator divides physically contiguous memory
1821           blocks into "zones", where each zone is a power of two number of
1822           pages.  This option selects the largest power of two that the kernel
1823           keeps in the memory allocator.  If you need to allocate very large
1824           blocks of physically contiguous memory, then you may need to
1825           increase this value.
1826
1827           This config option is actually maximum order plus one. For example,
1828           a value of 11 means that the largest free memory block is 2^10 pages.
1829
1830 config ALIGNMENT_TRAP
1831         bool
1832         depends on CPU_CP15_MMU
1833         default y if !ARCH_EBSA110
1834         select HAVE_PROC_CPU if PROC_FS
1835         help
1836           ARM processors cannot fetch/store information which is not
1837           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1838           address divisible by 4. On 32-bit ARM processors, these non-aligned
1839           fetch/store instructions will be emulated in software if you say
1840           here, which has a severe performance impact. This is necessary for
1841           correct operation of some network protocols. With an IP-only
1842           configuration it is safe to say N, otherwise say Y.
1843
1844 config UACCESS_WITH_MEMCPY
1845         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1846         depends on MMU
1847         default y if CPU_FEROCEON
1848         help
1849           Implement faster copy_to_user and clear_user methods for CPU
1850           cores where a 8-word STM instruction give significantly higher
1851           memory write throughput than a sequence of individual 32bit stores.
1852
1853           A possible side effect is a slight increase in scheduling latency
1854           between threads sharing the same address space if they invoke
1855           such copy operations with large buffers.
1856
1857           However, if the CPU data cache is using a write-allocate mode,
1858           this option is unlikely to provide any performance gain.
1859
1860 config SECCOMP
1861         bool
1862         prompt "Enable seccomp to safely compute untrusted bytecode"
1863         ---help---
1864           This kernel feature is useful for number crunching applications
1865           that may need to compute untrusted bytecode during their
1866           execution. By using pipes or other transports made available to
1867           the process as file descriptors supporting the read/write
1868           syscalls, it's possible to isolate those applications in
1869           their own address space using seccomp. Once seccomp is
1870           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1871           and the task is only allowed to execute a few safe syscalls
1872           defined by each seccomp mode.
1873
1874 config CC_STACKPROTECTOR
1875         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1876         help
1877           This option turns on the -fstack-protector GCC feature. This
1878           feature puts, at the beginning of functions, a canary value on
1879           the stack just before the return address, and validates
1880           the value just before actually returning.  Stack based buffer
1881           overflows (that need to overwrite this return address) now also
1882           overwrite the canary, which gets detected and the attack is then
1883           neutralized via a kernel panic.
1884           This feature requires gcc version 4.2 or above.
1885
1886 config XEN_DOM0
1887         def_bool y
1888         depends on XEN
1889
1890 config XEN
1891         bool "Xen guest support on ARM (EXPERIMENTAL)"
1892         depends on ARM && AEABI && OF
1893         depends on CPU_V7 && !CPU_V6
1894         depends on !GENERIC_ATOMIC64
1895         help
1896           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1897
1898 endmenu
1899
1900 menu "Boot options"
1901
1902 config USE_OF
1903         bool "Flattened Device Tree support"
1904         select IRQ_DOMAIN
1905         select OF
1906         select OF_EARLY_FLATTREE
1907         help
1908           Include support for flattened device tree machine descriptions.
1909
1910 config ATAGS
1911         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1912         default y
1913         help
1914           This is the traditional way of passing data to the kernel at boot
1915           time. If you are solely relying on the flattened device tree (or
1916           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1917           to remove ATAGS support from your kernel binary.  If unsure,
1918           leave this to y.
1919
1920 config DEPRECATED_PARAM_STRUCT
1921         bool "Provide old way to pass kernel parameters"
1922         depends on ATAGS
1923         help
1924           This was deprecated in 2001 and announced to live on for 5 years.
1925           Some old boot loaders still use this way.
1926
1927 # Compressed boot loader in ROM.  Yes, we really want to ask about
1928 # TEXT and BSS so we preserve their values in the config files.
1929 config ZBOOT_ROM_TEXT
1930         hex "Compressed ROM boot loader base address"
1931         default "0"
1932         help
1933           The physical address at which the ROM-able zImage is to be
1934           placed in the target.  Platforms which normally make use of
1935           ROM-able zImage formats normally set this to a suitable
1936           value in their defconfig file.
1937
1938           If ZBOOT_ROM is not enabled, this has no effect.
1939
1940 config ZBOOT_ROM_BSS
1941         hex "Compressed ROM boot loader BSS address"
1942         default "0"
1943         help
1944           The base address of an area of read/write memory in the target
1945           for the ROM-able zImage which must be available while the
1946           decompressor is running. It must be large enough to hold the
1947           entire decompressed kernel plus an additional 128 KiB.
1948           Platforms which normally make use of ROM-able zImage formats
1949           normally set this to a suitable value in their defconfig file.
1950
1951           If ZBOOT_ROM is not enabled, this has no effect.
1952
1953 config ZBOOT_ROM
1954         bool "Compressed boot loader in ROM/flash"
1955         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1956         help
1957           Say Y here if you intend to execute your compressed kernel image
1958           (zImage) directly from ROM or flash.  If unsure, say N.
1959
1960 choice
1961         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1962         depends on ZBOOT_ROM && ARCH_SH7372
1963         default ZBOOT_ROM_NONE
1964         help
1965           Include experimental SD/MMC loading code in the ROM-able zImage.
1966           With this enabled it is possible to write the ROM-able zImage
1967           kernel image to an MMC or SD card and boot the kernel straight
1968           from the reset vector. At reset the processor Mask ROM will load
1969           the first part of the ROM-able zImage which in turn loads the
1970           rest the kernel image to RAM.
1971
1972 config ZBOOT_ROM_NONE
1973         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1974         help
1975           Do not load image from SD or MMC
1976
1977 config ZBOOT_ROM_MMCIF
1978         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1979         help
1980           Load image from MMCIF hardware block.
1981
1982 config ZBOOT_ROM_SH_MOBILE_SDHI
1983         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1984         help
1985           Load image from SDHI hardware block
1986
1987 endchoice
1988
1989 config ARM_APPENDED_DTB
1990         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1991         depends on OF && !ZBOOT_ROM
1992         help
1993           With this option, the boot code will look for a device tree binary
1994           (DTB) appended to zImage
1995           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1996
1997           This is meant as a backward compatibility convenience for those
1998           systems with a bootloader that can't be upgraded to accommodate
1999           the documented boot protocol using a device tree.
2000
2001           Beware that there is very little in terms of protection against
2002           this option being confused by leftover garbage in memory that might
2003           look like a DTB header after a reboot if no actual DTB is appended
2004           to zImage.  Do not leave this option active in a production kernel
2005           if you don't intend to always append a DTB.  Proper passing of the
2006           location into r2 of a bootloader provided DTB is always preferable
2007           to this option.
2008
2009 config ARM_ATAG_DTB_COMPAT
2010         bool "Supplement the appended DTB with traditional ATAG information"
2011         depends on ARM_APPENDED_DTB
2012         help
2013           Some old bootloaders can't be updated to a DTB capable one, yet
2014           they provide ATAGs with memory configuration, the ramdisk address,
2015           the kernel cmdline string, etc.  Such information is dynamically
2016           provided by the bootloader and can't always be stored in a static
2017           DTB.  To allow a device tree enabled kernel to be used with such
2018           bootloaders, this option allows zImage to extract the information
2019           from the ATAG list and store it at run time into the appended DTB.
2020
2021 choice
2022         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2023         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2024
2025 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2026         bool "Use bootloader kernel arguments if available"
2027         help
2028           Uses the command-line options passed by the boot loader instead of
2029           the device tree bootargs property. If the boot loader doesn't provide
2030           any, the device tree bootargs property will be used.
2031
2032 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2033         bool "Extend with bootloader kernel arguments"
2034         help
2035           The command-line arguments provided by the boot loader will be
2036           appended to the the device tree bootargs property.
2037
2038 endchoice
2039
2040 config CMDLINE
2041         string "Default kernel command string"
2042         default ""
2043         help
2044           On some architectures (EBSA110 and CATS), there is currently no way
2045           for the boot loader to pass arguments to the kernel. For these
2046           architectures, you should supply some command-line options at build
2047           time by entering them here. As a minimum, you should specify the
2048           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2049
2050 choice
2051         prompt "Kernel command line type" if CMDLINE != ""
2052         default CMDLINE_FROM_BOOTLOADER
2053         depends on ATAGS
2054
2055 config CMDLINE_FROM_BOOTLOADER
2056         bool "Use bootloader kernel arguments if available"
2057         help
2058           Uses the command-line options passed by the boot loader. If
2059           the boot loader doesn't provide any, the default kernel command
2060           string provided in CMDLINE will be used.
2061
2062 config CMDLINE_EXTEND
2063         bool "Extend bootloader kernel arguments"
2064         help
2065           The command-line arguments provided by the boot loader will be
2066           appended to the default kernel command string.
2067
2068 config CMDLINE_FORCE
2069         bool "Always use the default kernel command string"
2070         help
2071           Always use the default kernel command string, even if the boot
2072           loader passes other arguments to the kernel.
2073           This is useful if you cannot or don't want to change the
2074           command-line options your boot loader passes to the kernel.
2075 endchoice
2076
2077 config XIP_KERNEL
2078         bool "Kernel Execute-In-Place from ROM"
2079         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2080         help
2081           Execute-In-Place allows the kernel to run from non-volatile storage
2082           directly addressable by the CPU, such as NOR flash. This saves RAM
2083           space since the text section of the kernel is not loaded from flash
2084           to RAM.  Read-write sections, such as the data section and stack,
2085           are still copied to RAM.  The XIP kernel is not compressed since
2086           it has to run directly from flash, so it will take more space to
2087           store it.  The flash address used to link the kernel object files,
2088           and for storing it, is configuration dependent. Therefore, if you
2089           say Y here, you must know the proper physical address where to
2090           store the kernel image depending on your own flash memory usage.
2091
2092           Also note that the make target becomes "make xipImage" rather than
2093           "make zImage" or "make Image".  The final kernel binary to put in
2094           ROM memory will be arch/arm/boot/xipImage.
2095
2096           If unsure, say N.
2097
2098 config XIP_PHYS_ADDR
2099         hex "XIP Kernel Physical Location"
2100         depends on XIP_KERNEL
2101         default "0x00080000"
2102         help
2103           This is the physical address in your flash memory the kernel will
2104           be linked for and stored to.  This address is dependent on your
2105           own flash usage.
2106
2107 config KEXEC
2108         bool "Kexec system call (EXPERIMENTAL)"
2109         depends on (!SMP || HOTPLUG_CPU)
2110         help
2111           kexec is a system call that implements the ability to shutdown your
2112           current kernel, and to start another kernel.  It is like a reboot
2113           but it is independent of the system firmware.   And like a reboot
2114           you can start any kernel with it, not just Linux.
2115
2116           It is an ongoing process to be certain the hardware in a machine
2117           is properly shutdown, so do not be surprised if this code does not
2118           initially work for you.  It may help to enable device hotplugging
2119           support.
2120
2121 config ATAGS_PROC
2122         bool "Export atags in procfs"
2123         depends on ATAGS && KEXEC
2124         default y
2125         help
2126           Should the atags used to boot the kernel be exported in an "atags"
2127           file in procfs. Useful with kexec.
2128
2129 config CRASH_DUMP
2130         bool "Build kdump crash kernel (EXPERIMENTAL)"
2131         help
2132           Generate crash dump after being started by kexec. This should
2133           be normally only set in special crash dump kernels which are
2134           loaded in the main kernel with kexec-tools into a specially
2135           reserved region and then later executed after a crash by
2136           kdump/kexec. The crash dump kernel must be compiled to a
2137           memory address not used by the main kernel
2138
2139           For more details see Documentation/kdump/kdump.txt
2140
2141 config AUTO_ZRELADDR
2142         bool "Auto calculation of the decompressed kernel image address"
2143         depends on !ZBOOT_ROM && !ARCH_U300
2144         help
2145           ZRELADDR is the physical address where the decompressed kernel
2146           image will be placed. If AUTO_ZRELADDR is selected, the address
2147           will be determined at run-time by masking the current IP with
2148           0xf8000000. This assumes the zImage being placed in the first 128MB
2149           from start of memory.
2150
2151 endmenu
2152
2153 menu "CPU Power Management"
2154
2155 if ARCH_HAS_CPUFREQ
2156
2157 source "drivers/cpufreq/Kconfig"
2158
2159 config CPU_FREQ_SA1100
2160         bool
2161
2162 config CPU_FREQ_SA1110
2163         bool
2164
2165 config CPU_FREQ_INTEGRATOR
2166         tristate "CPUfreq driver for ARM Integrator CPUs"
2167         depends on ARCH_INTEGRATOR && CPU_FREQ
2168         default y
2169         help
2170           This enables the CPUfreq driver for ARM Integrator CPUs.
2171
2172           For details, take a look at <file:Documentation/cpu-freq>.
2173
2174           If in doubt, say Y.
2175
2176 config CPU_FREQ_PXA
2177         bool
2178         depends on CPU_FREQ && ARCH_PXA && PXA25x
2179         default y
2180         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2181         select CPU_FREQ_TABLE
2182
2183 config CPU_FREQ_S3C
2184         bool
2185         help
2186           Internal configuration node for common cpufreq on Samsung SoC
2187
2188 config CPU_FREQ_S3C24XX
2189         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2190         depends on ARCH_S3C24XX && CPU_FREQ
2191         select CPU_FREQ_S3C
2192         help
2193           This enables the CPUfreq driver for the Samsung S3C24XX family
2194           of CPUs.
2195
2196           For details, take a look at <file:Documentation/cpu-freq>.
2197
2198           If in doubt, say N.
2199
2200 config CPU_FREQ_S3C24XX_PLL
2201         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2202         depends on CPU_FREQ_S3C24XX
2203         help
2204           Compile in support for changing the PLL frequency from the
2205           S3C24XX series CPUfreq driver. The PLL takes time to settle
2206           after a frequency change, so by default it is not enabled.
2207
2208           This also means that the PLL tables for the selected CPU(s) will
2209           be built which may increase the size of the kernel image.
2210
2211 config CPU_FREQ_S3C24XX_DEBUG
2212         bool "Debug CPUfreq Samsung driver core"
2213         depends on CPU_FREQ_S3C24XX
2214         help
2215           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2216
2217 config CPU_FREQ_S3C24XX_IODEBUG
2218         bool "Debug CPUfreq Samsung driver IO timing"
2219         depends on CPU_FREQ_S3C24XX
2220         help
2221           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2222
2223 config CPU_FREQ_S3C24XX_DEBUGFS
2224         bool "Export debugfs for CPUFreq"
2225         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2226         help
2227           Export status information via debugfs.
2228
2229 endif
2230
2231 source "drivers/cpuidle/Kconfig"
2232
2233 endmenu
2234
2235 menu "Floating point emulation"
2236
2237 comment "At least one emulation must be selected"
2238
2239 config FPE_NWFPE
2240         bool "NWFPE math emulation"
2241         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2242         ---help---
2243           Say Y to include the NWFPE floating point emulator in the kernel.
2244           This is necessary to run most binaries. Linux does not currently
2245           support floating point hardware so you need to say Y here even if
2246           your machine has an FPA or floating point co-processor podule.
2247
2248           You may say N here if you are going to load the Acorn FPEmulator
2249           early in the bootup.
2250
2251 config FPE_NWFPE_XP
2252         bool "Support extended precision"
2253         depends on FPE_NWFPE
2254         help
2255           Say Y to include 80-bit support in the kernel floating-point
2256           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2257           Note that gcc does not generate 80-bit operations by default,
2258           so in most cases this option only enlarges the size of the
2259           floating point emulator without any good reason.
2260
2261           You almost surely want to say N here.
2262
2263 config FPE_FASTFPE
2264         bool "FastFPE math emulation (EXPERIMENTAL)"
2265         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2266         ---help---
2267           Say Y here to include the FAST floating point emulator in the kernel.
2268           This is an experimental much faster emulator which now also has full
2269           precision for the mantissa.  It does not support any exceptions.
2270           It is very simple, and approximately 3-6 times faster than NWFPE.
2271
2272           It should be sufficient for most programs.  It may be not suitable
2273           for scientific calculations, but you have to check this for yourself.
2274           If you do not feel you need a faster FP emulation you should better
2275           choose NWFPE.
2276
2277 config VFP
2278         bool "VFP-format floating point maths"
2279         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2280         help
2281           Say Y to include VFP support code in the kernel. This is needed
2282           if your hardware includes a VFP unit.
2283
2284           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2285           release notes and additional status information.
2286
2287           Say N if your target does not have VFP hardware.
2288
2289 config VFPv3
2290         bool
2291         depends on VFP
2292         default y if CPU_V7
2293
2294 config NEON
2295         bool "Advanced SIMD (NEON) Extension support"
2296         depends on VFPv3 && CPU_V7
2297         help
2298           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2299           Extension.
2300
2301 endmenu
2302
2303 menu "Userspace binary formats"
2304
2305 source "fs/Kconfig.binfmt"
2306
2307 config ARTHUR
2308         tristate "RISC OS personality"
2309         depends on !AEABI
2310         help
2311           Say Y here to include the kernel code necessary if you want to run
2312           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2313           experimental; if this sounds frightening, say N and sleep in peace.
2314           You can also say M here to compile this support as a module (which
2315           will be called arthur).
2316
2317 endmenu
2318
2319 menu "Power management options"
2320
2321 source "kernel/power/Kconfig"
2322
2323 config ARCH_SUSPEND_POSSIBLE
2324         depends on !ARCH_S5PC100
2325         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2326                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2327         def_bool y
2328
2329 config ARM_CPU_SUSPEND
2330         def_bool PM_SLEEP
2331
2332 endmenu
2333
2334 source "net/Kconfig"
2335
2336 source "drivers/Kconfig"
2337
2338 source "fs/Kconfig"
2339
2340 source "arch/arm/Kconfig.debug"
2341
2342 source "security/Kconfig"
2343
2344 source "crypto/Kconfig"
2345
2346 source "lib/Kconfig"
2347
2348 source "arch/arm/kvm/Kconfig"