Merge branch 'depends/rmk/devel-stable' into next/cleanup
[linux-3.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime"
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary, or theoretically 64K
209           for the MSM machine class.
210
211 config ARM_PATCH_PHYS_VIRT_16BIT
212         def_bool y
213         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
214         help
215           This option extends the physical to virtual translation patching
216           to allow physical memory down to a theoretical minimum of 64K
217           boundaries.
218
219 source "init/Kconfig"
220
221 source "kernel/Kconfig.freezer"
222
223 menu "System Type"
224
225 config MMU
226         bool "MMU-based Paged Memory Management Support"
227         default y
228         help
229           Select if you want MMU-based virtualised addressing space
230           support by paged memory management. If unsure, say 'Y'.
231
232 #
233 # The "ARM system type" choice list is ordered alphabetically by option
234 # text.  Please add new entries in the option alphabetic order.
235 #
236 choice
237         prompt "ARM system type"
238         default ARCH_VERSATILE
239
240 config ARCH_INTEGRATOR
241         bool "ARM Ltd. Integrator family"
242         select ARM_AMBA
243         select ARCH_HAS_CPUFREQ
244         select CLKDEV_LOOKUP
245         select HAVE_MACH_CLKDEV
246         select ICST
247         select GENERIC_CLOCKEVENTS
248         select PLAT_VERSATILE
249         select PLAT_VERSATILE_FPGA_IRQ
250         help
251           Support for ARM's Integrator platform.
252
253 config ARCH_REALVIEW
254         bool "ARM Ltd. RealView family"
255         select ARM_AMBA
256         select CLKDEV_LOOKUP
257         select HAVE_MACH_CLKDEV
258         select ICST
259         select GENERIC_CLOCKEVENTS
260         select ARCH_WANT_OPTIONAL_GPIOLIB
261         select PLAT_VERSATILE
262         select PLAT_VERSATILE_CLCD
263         select ARM_TIMER_SP804
264         select GPIO_PL061 if GPIOLIB
265         help
266           This enables support for ARM Ltd RealView boards.
267
268 config ARCH_VERSATILE
269         bool "ARM Ltd. Versatile family"
270         select ARM_AMBA
271         select ARM_VIC
272         select CLKDEV_LOOKUP
273         select HAVE_MACH_CLKDEV
274         select ICST
275         select GENERIC_CLOCKEVENTS
276         select ARCH_WANT_OPTIONAL_GPIOLIB
277         select PLAT_VERSATILE
278         select PLAT_VERSATILE_CLCD
279         select PLAT_VERSATILE_FPGA_IRQ
280         select ARM_TIMER_SP804
281         help
282           This enables support for ARM Ltd Versatile board.
283
284 config ARCH_VEXPRESS
285         bool "ARM Ltd. Versatile Express family"
286         select ARCH_WANT_OPTIONAL_GPIOLIB
287         select ARM_AMBA
288         select ARM_TIMER_SP804
289         select CLKDEV_LOOKUP
290         select HAVE_MACH_CLKDEV
291         select GENERIC_CLOCKEVENTS
292         select HAVE_CLK
293         select HAVE_PATA_PLATFORM
294         select ICST
295         select PLAT_VERSATILE
296         select PLAT_VERSATILE_CLCD
297         help
298           This enables support for the ARM Ltd Versatile Express boards.
299
300 config ARCH_AT91
301         bool "Atmel AT91"
302         select ARCH_REQUIRE_GPIOLIB
303         select HAVE_CLK
304         select CLKDEV_LOOKUP
305         select ARM_PATCH_PHYS_VIRT if MMU
306         help
307           This enables support for systems based on the Atmel AT91RM9200,
308           AT91SAM9 and AT91CAP9 processors.
309
310 config ARCH_BCMRING
311         bool "Broadcom BCMRING"
312         depends on MMU
313         select CPU_V6
314         select ARM_AMBA
315         select ARM_TIMER_SP804
316         select CLKDEV_LOOKUP
317         select GENERIC_CLOCKEVENTS
318         select ARCH_WANT_OPTIONAL_GPIOLIB
319         help
320           Support for Broadcom's BCMRing platform.
321
322 config ARCH_CLPS711X
323         bool "Cirrus Logic CLPS711x/EP721x-based"
324         select CPU_ARM720T
325         select ARCH_USES_GETTIMEOFFSET
326         help
327           Support for Cirrus Logic 711x/721x based boards.
328
329 config ARCH_CNS3XXX
330         bool "Cavium Networks CNS3XXX family"
331         select CPU_V6K
332         select GENERIC_CLOCKEVENTS
333         select ARM_GIC
334         select MIGHT_HAVE_PCI
335         select PCI_DOMAINS if PCI
336         help
337           Support for Cavium Networks CNS3XXX platform.
338
339 config ARCH_GEMINI
340         bool "Cortina Systems Gemini"
341         select CPU_FA526
342         select ARCH_REQUIRE_GPIOLIB
343         select ARCH_USES_GETTIMEOFFSET
344         help
345           Support for the Cortina Systems Gemini family SoCs
346
347 config ARCH_PRIMA2
348         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
349         select CPU_V7
350         select GENERIC_TIME
351         select NO_IOPORT
352         select GENERIC_CLOCKEVENTS
353         select CLKDEV_LOOKUP
354         select GENERIC_IRQ_CHIP
355         select USE_OF
356         select ZONE_DMA
357         help
358           Support for CSR SiRFSoC ARM Cortex A9 Platform
359
360 config ARCH_EBSA110
361         bool "EBSA-110"
362         select CPU_SA110
363         select ISA
364         select NO_IOPORT
365         select ARCH_USES_GETTIMEOFFSET
366         help
367           This is an evaluation board for the StrongARM processor available
368           from Digital. It has limited hardware on-board, including an
369           Ethernet interface, two PCMCIA sockets, two serial ports and a
370           parallel port.
371
372 config ARCH_EP93XX
373         bool "EP93xx-based"
374         select CPU_ARM920T
375         select ARM_AMBA
376         select ARM_VIC
377         select CLKDEV_LOOKUP
378         select ARCH_REQUIRE_GPIOLIB
379         select ARCH_HAS_HOLES_MEMORYMODEL
380         select ARCH_USES_GETTIMEOFFSET
381         help
382           This enables support for the Cirrus EP93xx series of CPUs.
383
384 config ARCH_FOOTBRIDGE
385         bool "FootBridge"
386         select CPU_SA110
387         select FOOTBRIDGE
388         select GENERIC_CLOCKEVENTS
389         help
390           Support for systems based on the DC21285 companion chip
391           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
392
393 config ARCH_MXC
394         bool "Freescale MXC/iMX-based"
395         select GENERIC_CLOCKEVENTS
396         select ARCH_REQUIRE_GPIOLIB
397         select CLKDEV_LOOKUP
398         select CLKSRC_MMIO
399         select GENERIC_IRQ_CHIP
400         select HAVE_SCHED_CLOCK
401         help
402           Support for Freescale MXC/iMX-based family of processors
403
404 config ARCH_MXS
405         bool "Freescale MXS-based"
406         select GENERIC_CLOCKEVENTS
407         select ARCH_REQUIRE_GPIOLIB
408         select CLKDEV_LOOKUP
409         select CLKSRC_MMIO
410         help
411           Support for Freescale MXS-based family of processors
412
413 config ARCH_NETX
414         bool "Hilscher NetX based"
415         select CLKSRC_MMIO
416         select CPU_ARM926T
417         select ARM_VIC
418         select GENERIC_CLOCKEVENTS
419         help
420           This enables support for systems based on the Hilscher NetX Soc
421
422 config ARCH_H720X
423         bool "Hynix HMS720x-based"
424         select CPU_ARM720T
425         select ISA_DMA_API
426         select ARCH_USES_GETTIMEOFFSET
427         help
428           This enables support for systems based on the Hynix HMS720x
429
430 config ARCH_IOP13XX
431         bool "IOP13xx-based"
432         depends on MMU
433         select CPU_XSC3
434         select PLAT_IOP
435         select PCI
436         select ARCH_SUPPORTS_MSI
437         select VMSPLIT_1G
438         help
439           Support for Intel's IOP13XX (XScale) family of processors.
440
441 config ARCH_IOP32X
442         bool "IOP32x-based"
443         depends on MMU
444         select CPU_XSCALE
445         select PLAT_IOP
446         select PCI
447         select ARCH_REQUIRE_GPIOLIB
448         help
449           Support for Intel's 80219 and IOP32X (XScale) family of
450           processors.
451
452 config ARCH_IOP33X
453         bool "IOP33x-based"
454         depends on MMU
455         select CPU_XSCALE
456         select PLAT_IOP
457         select PCI
458         select ARCH_REQUIRE_GPIOLIB
459         help
460           Support for Intel's IOP33X (XScale) family of processors.
461
462 config ARCH_IXP23XX
463         bool "IXP23XX-based"
464         depends on MMU
465         select CPU_XSC3
466         select PCI
467         select ARCH_USES_GETTIMEOFFSET
468         help
469           Support for Intel's IXP23xx (XScale) family of processors.
470
471 config ARCH_IXP2000
472         bool "IXP2400/2800-based"
473         depends on MMU
474         select CPU_XSCALE
475         select PCI
476         select ARCH_USES_GETTIMEOFFSET
477         help
478           Support for Intel's IXP2400/2800 (XScale) family of processors.
479
480 config ARCH_IXP4XX
481         bool "IXP4xx-based"
482         depends on MMU
483         select CLKSRC_MMIO
484         select CPU_XSCALE
485         select GENERIC_GPIO
486         select GENERIC_CLOCKEVENTS
487         select HAVE_SCHED_CLOCK
488         select MIGHT_HAVE_PCI
489         select DMABOUNCE if PCI
490         help
491           Support for Intel's IXP4XX (XScale) family of processors.
492
493 config ARCH_DOVE
494         bool "Marvell Dove"
495         select CPU_V7
496         select PCI
497         select ARCH_REQUIRE_GPIOLIB
498         select GENERIC_CLOCKEVENTS
499         select PLAT_ORION
500         help
501           Support for the Marvell Dove SoC 88AP510
502
503 config ARCH_KIRKWOOD
504         bool "Marvell Kirkwood"
505         select CPU_FEROCEON
506         select PCI
507         select ARCH_REQUIRE_GPIOLIB
508         select GENERIC_CLOCKEVENTS
509         select PLAT_ORION
510         help
511           Support for the following Marvell Kirkwood series SoCs:
512           88F6180, 88F6192 and 88F6281.
513
514 config ARCH_LPC32XX
515         bool "NXP LPC32XX"
516         select CLKSRC_MMIO
517         select CPU_ARM926T
518         select ARCH_REQUIRE_GPIOLIB
519         select HAVE_IDE
520         select ARM_AMBA
521         select USB_ARCH_HAS_OHCI
522         select CLKDEV_LOOKUP
523         select GENERIC_TIME
524         select GENERIC_CLOCKEVENTS
525         help
526           Support for the NXP LPC32XX family of processors
527
528 config ARCH_MV78XX0
529         bool "Marvell MV78xx0"
530         select CPU_FEROCEON
531         select PCI
532         select ARCH_REQUIRE_GPIOLIB
533         select GENERIC_CLOCKEVENTS
534         select PLAT_ORION
535         help
536           Support for the following Marvell MV78xx0 series SoCs:
537           MV781x0, MV782x0.
538
539 config ARCH_ORION5X
540         bool "Marvell Orion"
541         depends on MMU
542         select CPU_FEROCEON
543         select PCI
544         select ARCH_REQUIRE_GPIOLIB
545         select GENERIC_CLOCKEVENTS
546         select PLAT_ORION
547         help
548           Support for the following Marvell Orion 5x series SoCs:
549           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
550           Orion-2 (5281), Orion-1-90 (6183).
551
552 config ARCH_MMP
553         bool "Marvell PXA168/910/MMP2"
554         depends on MMU
555         select ARCH_REQUIRE_GPIOLIB
556         select CLKDEV_LOOKUP
557         select GENERIC_CLOCKEVENTS
558         select HAVE_SCHED_CLOCK
559         select TICK_ONESHOT
560         select PLAT_PXA
561         select SPARSE_IRQ
562         help
563           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
564
565 config ARCH_KS8695
566         bool "Micrel/Kendin KS8695"
567         select CPU_ARM922T
568         select ARCH_REQUIRE_GPIOLIB
569         select ARCH_USES_GETTIMEOFFSET
570         help
571           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
572           System-on-Chip devices.
573
574 config ARCH_W90X900
575         bool "Nuvoton W90X900 CPU"
576         select CPU_ARM926T
577         select ARCH_REQUIRE_GPIOLIB
578         select CLKDEV_LOOKUP
579         select CLKSRC_MMIO
580         select GENERIC_CLOCKEVENTS
581         help
582           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
583           At present, the w90x900 has been renamed nuc900, regarding
584           the ARM series product line, you can login the following
585           link address to know more.
586
587           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
588                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
589
590 config ARCH_NUC93X
591         bool "Nuvoton NUC93X CPU"
592         select CPU_ARM926T
593         select CLKDEV_LOOKUP
594         help
595           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
596           low-power and high performance MPEG-4/JPEG multimedia controller chip.
597
598 config ARCH_TEGRA
599         bool "NVIDIA Tegra"
600         select CLKDEV_LOOKUP
601         select CLKSRC_MMIO
602         select GENERIC_TIME
603         select GENERIC_CLOCKEVENTS
604         select GENERIC_GPIO
605         select HAVE_CLK
606         select HAVE_SCHED_CLOCK
607         select ARCH_HAS_CPUFREQ
608         help
609           This enables support for NVIDIA Tegra based systems (Tegra APX,
610           Tegra 6xx and Tegra 2 series).
611
612 config ARCH_PNX4008
613         bool "Philips Nexperia PNX4008 Mobile"
614         select CPU_ARM926T
615         select CLKDEV_LOOKUP
616         select ARCH_USES_GETTIMEOFFSET
617         help
618           This enables support for Philips PNX4008 mobile platform.
619
620 config ARCH_PXA
621         bool "PXA2xx/PXA3xx-based"
622         depends on MMU
623         select ARCH_MTD_XIP
624         select ARCH_HAS_CPUFREQ
625         select CLKDEV_LOOKUP
626         select CLKSRC_MMIO
627         select ARCH_REQUIRE_GPIOLIB
628         select GENERIC_CLOCKEVENTS
629         select HAVE_SCHED_CLOCK
630         select TICK_ONESHOT
631         select PLAT_PXA
632         select SPARSE_IRQ
633         select AUTO_ZRELADDR
634         select MULTI_IRQ_HANDLER
635         help
636           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
637
638 config ARCH_MSM
639         bool "Qualcomm MSM"
640         select HAVE_CLK
641         select GENERIC_CLOCKEVENTS
642         select ARCH_REQUIRE_GPIOLIB
643         select CLKDEV_LOOKUP
644         help
645           Support for Qualcomm MSM/QSD based systems.  This runs on the
646           apps processor of the MSM/QSD and depends on a shared memory
647           interface to the modem processor which runs the baseband
648           stack and controls some vital subsystems
649           (clock and power control, etc).
650
651 config ARCH_SHMOBILE
652         bool "Renesas SH-Mobile / R-Mobile"
653         select HAVE_CLK
654         select CLKDEV_LOOKUP
655         select HAVE_MACH_CLKDEV
656         select GENERIC_CLOCKEVENTS
657         select NO_IOPORT
658         select SPARSE_IRQ
659         select MULTI_IRQ_HANDLER
660         select PM_GENERIC_DOMAINS if PM
661         help
662           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
663
664 config ARCH_RPC
665         bool "RiscPC"
666         select ARCH_ACORN
667         select FIQ
668         select TIMER_ACORN
669         select ARCH_MAY_HAVE_PC_FDC
670         select HAVE_PATA_PLATFORM
671         select ISA_DMA_API
672         select NO_IOPORT
673         select ARCH_SPARSEMEM_ENABLE
674         select ARCH_USES_GETTIMEOFFSET
675         help
676           On the Acorn Risc-PC, Linux can support the internal IDE disk and
677           CD-ROM interface, serial and parallel port, and the floppy drive.
678
679 config ARCH_SA1100
680         bool "SA1100-based"
681         select CLKSRC_MMIO
682         select CPU_SA1100
683         select ISA
684         select ARCH_SPARSEMEM_ENABLE
685         select ARCH_MTD_XIP
686         select ARCH_HAS_CPUFREQ
687         select CPU_FREQ
688         select GENERIC_CLOCKEVENTS
689         select HAVE_CLK
690         select HAVE_SCHED_CLOCK
691         select TICK_ONESHOT
692         select ARCH_REQUIRE_GPIOLIB
693         help
694           Support for StrongARM 11x0 based boards.
695
696 config ARCH_S3C2410
697         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
698         select GENERIC_GPIO
699         select ARCH_HAS_CPUFREQ
700         select HAVE_CLK
701         select CLKDEV_LOOKUP
702         select ARCH_USES_GETTIMEOFFSET
703         select HAVE_S3C2410_I2C if I2C
704         help
705           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
706           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
707           the Samsung SMDK2410 development board (and derivatives).
708
709           Note, the S3C2416 and the S3C2450 are so close that they even share
710           the same SoC ID code. This means that there is no separate machine
711           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
712
713 config ARCH_S3C64XX
714         bool "Samsung S3C64XX"
715         select PLAT_SAMSUNG
716         select CPU_V6
717         select ARM_VIC
718         select HAVE_CLK
719         select CLKDEV_LOOKUP
720         select NO_IOPORT
721         select ARCH_USES_GETTIMEOFFSET
722         select ARCH_HAS_CPUFREQ
723         select ARCH_REQUIRE_GPIOLIB
724         select SAMSUNG_CLKSRC
725         select SAMSUNG_IRQ_VIC_TIMER
726         select SAMSUNG_IRQ_UART
727         select S3C_GPIO_TRACK
728         select S3C_GPIO_PULL_UPDOWN
729         select S3C_GPIO_CFG_S3C24XX
730         select S3C_GPIO_CFG_S3C64XX
731         select S3C_DEV_NAND
732         select USB_ARCH_HAS_OHCI
733         select SAMSUNG_GPIOLIB_4BIT
734         select HAVE_S3C2410_I2C if I2C
735         select HAVE_S3C2410_WATCHDOG if WATCHDOG
736         help
737           Samsung S3C64XX series based systems
738
739 config ARCH_S5P64X0
740         bool "Samsung S5P6440 S5P6450"
741         select CPU_V6
742         select GENERIC_GPIO
743         select HAVE_CLK
744         select CLKDEV_LOOKUP
745         select CLKSRC_MMIO
746         select HAVE_S3C2410_WATCHDOG if WATCHDOG
747         select GENERIC_CLOCKEVENTS
748         select HAVE_SCHED_CLOCK
749         select HAVE_S3C2410_I2C if I2C
750         select HAVE_S3C_RTC if RTC_CLASS
751         help
752           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
753           SMDK6450.
754
755 config ARCH_S5PC100
756         bool "Samsung S5PC100"
757         select GENERIC_GPIO
758         select HAVE_CLK
759         select CLKDEV_LOOKUP
760         select CPU_V7
761         select ARM_L1_CACHE_SHIFT_6
762         select ARCH_USES_GETTIMEOFFSET
763         select HAVE_S3C2410_I2C if I2C
764         select HAVE_S3C_RTC if RTC_CLASS
765         select HAVE_S3C2410_WATCHDOG if WATCHDOG
766         help
767           Samsung S5PC100 series based systems
768
769 config ARCH_S5PV210
770         bool "Samsung S5PV210/S5PC110"
771         select CPU_V7
772         select ARCH_SPARSEMEM_ENABLE
773         select ARCH_HAS_HOLES_MEMORYMODEL
774         select GENERIC_GPIO
775         select HAVE_CLK
776         select CLKDEV_LOOKUP
777         select CLKSRC_MMIO
778         select ARM_L1_CACHE_SHIFT_6
779         select ARCH_HAS_CPUFREQ
780         select GENERIC_CLOCKEVENTS
781         select HAVE_SCHED_CLOCK
782         select HAVE_S3C2410_I2C if I2C
783         select HAVE_S3C_RTC if RTC_CLASS
784         select HAVE_S3C2410_WATCHDOG if WATCHDOG
785         help
786           Samsung S5PV210/S5PC110 series based systems
787
788 config ARCH_EXYNOS4
789         bool "Samsung EXYNOS4"
790         select CPU_V7
791         select ARCH_SPARSEMEM_ENABLE
792         select ARCH_HAS_HOLES_MEMORYMODEL
793         select GENERIC_GPIO
794         select HAVE_CLK
795         select CLKDEV_LOOKUP
796         select ARCH_HAS_CPUFREQ
797         select GENERIC_CLOCKEVENTS
798         select HAVE_S3C_RTC if RTC_CLASS
799         select HAVE_S3C2410_I2C if I2C
800         select HAVE_S3C2410_WATCHDOG if WATCHDOG
801         help
802           Samsung EXYNOS4 series based systems
803
804 config ARCH_SHARK
805         bool "Shark"
806         select CPU_SA110
807         select ISA
808         select ISA_DMA
809         select ZONE_DMA
810         select PCI
811         select ARCH_USES_GETTIMEOFFSET
812         help
813           Support for the StrongARM based Digital DNARD machine, also known
814           as "Shark" (<http://www.shark-linux.de/shark.html>).
815
816 config ARCH_TCC_926
817         bool "Telechips TCC ARM926-based systems"
818         select CLKSRC_MMIO
819         select CPU_ARM926T
820         select HAVE_CLK
821         select CLKDEV_LOOKUP
822         select GENERIC_CLOCKEVENTS
823         help
824           Support for Telechips TCC ARM926-based systems.
825
826 config ARCH_U300
827         bool "ST-Ericsson U300 Series"
828         depends on MMU
829         select CLKSRC_MMIO
830         select CPU_ARM926T
831         select HAVE_SCHED_CLOCK
832         select HAVE_TCM
833         select ARM_AMBA
834         select ARM_PATCH_PHYS_VIRT
835         select ARM_VIC
836         select GENERIC_CLOCKEVENTS
837         select CLKDEV_LOOKUP
838         select HAVE_MACH_CLKDEV
839         select GENERIC_GPIO
840         help
841           Support for ST-Ericsson U300 series mobile platforms.
842
843 config ARCH_U8500
844         bool "ST-Ericsson U8500 Series"
845         select CPU_V7
846         select ARM_AMBA
847         select GENERIC_CLOCKEVENTS
848         select CLKDEV_LOOKUP
849         select ARCH_REQUIRE_GPIOLIB
850         select ARCH_HAS_CPUFREQ
851         help
852           Support for ST-Ericsson's Ux500 architecture
853
854 config ARCH_NOMADIK
855         bool "STMicroelectronics Nomadik"
856         select ARM_AMBA
857         select ARM_VIC
858         select CPU_ARM926T
859         select CLKDEV_LOOKUP
860         select GENERIC_CLOCKEVENTS
861         select ARCH_REQUIRE_GPIOLIB
862         help
863           Support for the Nomadik platform by ST-Ericsson
864
865 config ARCH_DAVINCI
866         bool "TI DaVinci"
867         select GENERIC_CLOCKEVENTS
868         select ARCH_REQUIRE_GPIOLIB
869         select ZONE_DMA
870         select HAVE_IDE
871         select CLKDEV_LOOKUP
872         select GENERIC_ALLOCATOR
873         select GENERIC_IRQ_CHIP
874         select ARCH_HAS_HOLES_MEMORYMODEL
875         help
876           Support for TI's DaVinci platform.
877
878 config ARCH_OMAP
879         bool "TI OMAP"
880         select HAVE_CLK
881         select ARCH_REQUIRE_GPIOLIB
882         select ARCH_HAS_CPUFREQ
883         select CLKSRC_MMIO
884         select GENERIC_CLOCKEVENTS
885         select HAVE_SCHED_CLOCK
886         select ARCH_HAS_HOLES_MEMORYMODEL
887         help
888           Support for TI's OMAP platform (OMAP1/2/3/4).
889
890 config PLAT_SPEAR
891         bool "ST SPEAr"
892         select ARM_AMBA
893         select ARCH_REQUIRE_GPIOLIB
894         select CLKDEV_LOOKUP
895         select CLKSRC_MMIO
896         select GENERIC_CLOCKEVENTS
897         select HAVE_CLK
898         help
899           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
900
901 config ARCH_VT8500
902         bool "VIA/WonderMedia 85xx"
903         select CPU_ARM926T
904         select GENERIC_GPIO
905         select ARCH_HAS_CPUFREQ
906         select GENERIC_CLOCKEVENTS
907         select ARCH_REQUIRE_GPIOLIB
908         select HAVE_PWM
909         help
910           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
911
912 config ARCH_ZYNQ
913         bool "Xilinx Zynq ARM Cortex A9 Platform"
914         select CPU_V7
915         select GENERIC_TIME
916         select GENERIC_CLOCKEVENTS
917         select CLKDEV_LOOKUP
918         select ARM_GIC
919         select ARM_AMBA
920         select ICST
921         select USE_OF
922         help
923           Support for Xilinx Zynq ARM Cortex A9 Platform
924 endchoice
925
926 #
927 # This is sorted alphabetically by mach-* pathname.  However, plat-*
928 # Kconfigs may be included either alphabetically (according to the
929 # plat- suffix) or along side the corresponding mach-* source.
930 #
931 source "arch/arm/mach-at91/Kconfig"
932
933 source "arch/arm/mach-bcmring/Kconfig"
934
935 source "arch/arm/mach-clps711x/Kconfig"
936
937 source "arch/arm/mach-cns3xxx/Kconfig"
938
939 source "arch/arm/mach-davinci/Kconfig"
940
941 source "arch/arm/mach-dove/Kconfig"
942
943 source "arch/arm/mach-ep93xx/Kconfig"
944
945 source "arch/arm/mach-footbridge/Kconfig"
946
947 source "arch/arm/mach-gemini/Kconfig"
948
949 source "arch/arm/mach-h720x/Kconfig"
950
951 source "arch/arm/mach-integrator/Kconfig"
952
953 source "arch/arm/mach-iop32x/Kconfig"
954
955 source "arch/arm/mach-iop33x/Kconfig"
956
957 source "arch/arm/mach-iop13xx/Kconfig"
958
959 source "arch/arm/mach-ixp4xx/Kconfig"
960
961 source "arch/arm/mach-ixp2000/Kconfig"
962
963 source "arch/arm/mach-ixp23xx/Kconfig"
964
965 source "arch/arm/mach-kirkwood/Kconfig"
966
967 source "arch/arm/mach-ks8695/Kconfig"
968
969 source "arch/arm/mach-lpc32xx/Kconfig"
970
971 source "arch/arm/mach-msm/Kconfig"
972
973 source "arch/arm/mach-mv78xx0/Kconfig"
974
975 source "arch/arm/plat-mxc/Kconfig"
976
977 source "arch/arm/mach-mxs/Kconfig"
978
979 source "arch/arm/mach-netx/Kconfig"
980
981 source "arch/arm/mach-nomadik/Kconfig"
982 source "arch/arm/plat-nomadik/Kconfig"
983
984 source "arch/arm/mach-nuc93x/Kconfig"
985
986 source "arch/arm/plat-omap/Kconfig"
987
988 source "arch/arm/mach-omap1/Kconfig"
989
990 source "arch/arm/mach-omap2/Kconfig"
991
992 source "arch/arm/mach-orion5x/Kconfig"
993
994 source "arch/arm/mach-pxa/Kconfig"
995 source "arch/arm/plat-pxa/Kconfig"
996
997 source "arch/arm/mach-mmp/Kconfig"
998
999 source "arch/arm/mach-realview/Kconfig"
1000
1001 source "arch/arm/mach-sa1100/Kconfig"
1002
1003 source "arch/arm/plat-samsung/Kconfig"
1004 source "arch/arm/plat-s3c24xx/Kconfig"
1005 source "arch/arm/plat-s5p/Kconfig"
1006
1007 source "arch/arm/plat-spear/Kconfig"
1008
1009 source "arch/arm/plat-tcc/Kconfig"
1010
1011 if ARCH_S3C2410
1012 source "arch/arm/mach-s3c2410/Kconfig"
1013 source "arch/arm/mach-s3c2412/Kconfig"
1014 source "arch/arm/mach-s3c2416/Kconfig"
1015 source "arch/arm/mach-s3c2440/Kconfig"
1016 source "arch/arm/mach-s3c2443/Kconfig"
1017 endif
1018
1019 if ARCH_S3C64XX
1020 source "arch/arm/mach-s3c64xx/Kconfig"
1021 endif
1022
1023 source "arch/arm/mach-s5p64x0/Kconfig"
1024
1025 source "arch/arm/mach-s5pc100/Kconfig"
1026
1027 source "arch/arm/mach-s5pv210/Kconfig"
1028
1029 source "arch/arm/mach-exynos4/Kconfig"
1030
1031 source "arch/arm/mach-shmobile/Kconfig"
1032
1033 source "arch/arm/mach-tegra/Kconfig"
1034
1035 source "arch/arm/mach-u300/Kconfig"
1036
1037 source "arch/arm/mach-ux500/Kconfig"
1038
1039 source "arch/arm/mach-versatile/Kconfig"
1040
1041 source "arch/arm/mach-vexpress/Kconfig"
1042 source "arch/arm/plat-versatile/Kconfig"
1043
1044 source "arch/arm/mach-vt8500/Kconfig"
1045
1046 source "arch/arm/mach-w90x900/Kconfig"
1047
1048 # Definitions to make life easier
1049 config ARCH_ACORN
1050         bool
1051
1052 config PLAT_IOP
1053         bool
1054         select GENERIC_CLOCKEVENTS
1055         select HAVE_SCHED_CLOCK
1056
1057 config PLAT_ORION
1058         bool
1059         select CLKSRC_MMIO
1060         select GENERIC_IRQ_CHIP
1061         select HAVE_SCHED_CLOCK
1062
1063 config PLAT_PXA
1064         bool
1065
1066 config PLAT_VERSATILE
1067         bool
1068
1069 config ARM_TIMER_SP804
1070         bool
1071         select CLKSRC_MMIO
1072
1073 source arch/arm/mm/Kconfig
1074
1075 config IWMMXT
1076         bool "Enable iWMMXt support"
1077         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1078         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1079         help
1080           Enable support for iWMMXt context switching at run time if
1081           running on a CPU that supports it.
1082
1083 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1084 config XSCALE_PMU
1085         bool
1086         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1087         default y
1088
1089 config CPU_HAS_PMU
1090         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1091                    (!ARCH_OMAP3 || OMAP3_EMU)
1092         default y
1093         bool
1094
1095 config MULTI_IRQ_HANDLER
1096         bool
1097         help
1098           Allow each machine to specify it's own IRQ handler at run time.
1099
1100 if !MMU
1101 source "arch/arm/Kconfig-nommu"
1102 endif
1103
1104 config ARM_ERRATA_411920
1105         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1106         depends on CPU_V6 || CPU_V6K
1107         help
1108           Invalidation of the Instruction Cache operation can
1109           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1110           It does not affect the MPCore. This option enables the ARM Ltd.
1111           recommended workaround.
1112
1113 config ARM_ERRATA_430973
1114         bool "ARM errata: Stale prediction on replaced interworking branch"
1115         depends on CPU_V7
1116         help
1117           This option enables the workaround for the 430973 Cortex-A8
1118           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1119           interworking branch is replaced with another code sequence at the
1120           same virtual address, whether due to self-modifying code or virtual
1121           to physical address re-mapping, Cortex-A8 does not recover from the
1122           stale interworking branch prediction. This results in Cortex-A8
1123           executing the new code sequence in the incorrect ARM or Thumb state.
1124           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1125           and also flushes the branch target cache at every context switch.
1126           Note that setting specific bits in the ACTLR register may not be
1127           available in non-secure mode.
1128
1129 config ARM_ERRATA_458693
1130         bool "ARM errata: Processor deadlock when a false hazard is created"
1131         depends on CPU_V7
1132         help
1133           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1134           erratum. For very specific sequences of memory operations, it is
1135           possible for a hazard condition intended for a cache line to instead
1136           be incorrectly associated with a different cache line. This false
1137           hazard might then cause a processor deadlock. The workaround enables
1138           the L1 caching of the NEON accesses and disables the PLD instruction
1139           in the ACTLR register. Note that setting specific bits in the ACTLR
1140           register may not be available in non-secure mode.
1141
1142 config ARM_ERRATA_460075
1143         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1144         depends on CPU_V7
1145         help
1146           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1147           erratum. Any asynchronous access to the L2 cache may encounter a
1148           situation in which recent store transactions to the L2 cache are lost
1149           and overwritten with stale memory contents from external memory. The
1150           workaround disables the write-allocate mode for the L2 cache via the
1151           ACTLR register. Note that setting specific bits in the ACTLR register
1152           may not be available in non-secure mode.
1153
1154 config ARM_ERRATA_742230
1155         bool "ARM errata: DMB operation may be faulty"
1156         depends on CPU_V7 && SMP
1157         help
1158           This option enables the workaround for the 742230 Cortex-A9
1159           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1160           between two write operations may not ensure the correct visibility
1161           ordering of the two writes. This workaround sets a specific bit in
1162           the diagnostic register of the Cortex-A9 which causes the DMB
1163           instruction to behave as a DSB, ensuring the correct behaviour of
1164           the two writes.
1165
1166 config ARM_ERRATA_742231
1167         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1168         depends on CPU_V7 && SMP
1169         help
1170           This option enables the workaround for the 742231 Cortex-A9
1171           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1172           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1173           accessing some data located in the same cache line, may get corrupted
1174           data due to bad handling of the address hazard when the line gets
1175           replaced from one of the CPUs at the same time as another CPU is
1176           accessing it. This workaround sets specific bits in the diagnostic
1177           register of the Cortex-A9 which reduces the linefill issuing
1178           capabilities of the processor.
1179
1180 config PL310_ERRATA_588369
1181         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1182         depends on CACHE_L2X0
1183         help
1184            The PL310 L2 cache controller implements three types of Clean &
1185            Invalidate maintenance operations: by Physical Address
1186            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1187            They are architecturally defined to behave as the execution of a
1188            clean operation followed immediately by an invalidate operation,
1189            both performing to the same memory location. This functionality
1190            is not correctly implemented in PL310 as clean lines are not
1191            invalidated as a result of these operations.
1192
1193 config ARM_ERRATA_720789
1194         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1195         depends on CPU_V7 && SMP
1196         help
1197           This option enables the workaround for the 720789 Cortex-A9 (prior to
1198           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1199           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1200           As a consequence of this erratum, some TLB entries which should be
1201           invalidated are not, resulting in an incoherency in the system page
1202           tables. The workaround changes the TLB flushing routines to invalidate
1203           entries regardless of the ASID.
1204
1205 config PL310_ERRATA_727915
1206         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1207         depends on CACHE_L2X0
1208         help
1209           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1210           operation (offset 0x7FC). This operation runs in background so that
1211           PL310 can handle normal accesses while it is in progress. Under very
1212           rare circumstances, due to this erratum, write data can be lost when
1213           PL310 treats a cacheable write transaction during a Clean &
1214           Invalidate by Way operation.
1215
1216 config ARM_ERRATA_743622
1217         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1218         depends on CPU_V7
1219         help
1220           This option enables the workaround for the 743622 Cortex-A9
1221           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1222           optimisation in the Cortex-A9 Store Buffer may lead to data
1223           corruption. This workaround sets a specific bit in the diagnostic
1224           register of the Cortex-A9 which disables the Store Buffer
1225           optimisation, preventing the defect from occurring. This has no
1226           visible impact on the overall performance or power consumption of the
1227           processor.
1228
1229 config ARM_ERRATA_751472
1230         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1231         depends on CPU_V7 && SMP
1232         help
1233           This option enables the workaround for the 751472 Cortex-A9 (prior
1234           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1235           completion of a following broadcasted operation if the second
1236           operation is received by a CPU before the ICIALLUIS has completed,
1237           potentially leading to corrupted entries in the cache or TLB.
1238
1239 config ARM_ERRATA_753970
1240         bool "ARM errata: cache sync operation may be faulty"
1241         depends on CACHE_PL310
1242         help
1243           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1244
1245           Under some condition the effect of cache sync operation on
1246           the store buffer still remains when the operation completes.
1247           This means that the store buffer is always asked to drain and
1248           this prevents it from merging any further writes. The workaround
1249           is to replace the normal offset of cache sync operation (0x730)
1250           by another offset targeting an unmapped PL310 register 0x740.
1251           This has the same effect as the cache sync operation: store buffer
1252           drain and waiting for all buffers empty.
1253
1254 config ARM_ERRATA_754322
1255         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1256         depends on CPU_V7
1257         help
1258           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1259           r3p*) erratum. A speculative memory access may cause a page table walk
1260           which starts prior to an ASID switch but completes afterwards. This
1261           can populate the micro-TLB with a stale entry which may be hit with
1262           the new ASID. This workaround places two dsb instructions in the mm
1263           switching code so that no page table walks can cross the ASID switch.
1264
1265 config ARM_ERRATA_754327
1266         bool "ARM errata: no automatic Store Buffer drain"
1267         depends on CPU_V7 && SMP
1268         help
1269           This option enables the workaround for the 754327 Cortex-A9 (prior to
1270           r2p0) erratum. The Store Buffer does not have any automatic draining
1271           mechanism and therefore a livelock may occur if an external agent
1272           continuously polls a memory location waiting to observe an update.
1273           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1274           written polling loops from denying visibility of updates to memory.
1275
1276 config ARM_ERRATA_364296
1277         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1278         depends on CPU_V6 && !SMP
1279         help
1280           This options enables the workaround for the 364296 ARM1136
1281           r0p2 erratum (possible cache data corruption with
1282           hit-under-miss enabled). It sets the undocumented bit 31 in
1283           the auxiliary control register and the FI bit in the control
1284           register, thus disabling hit-under-miss without putting the
1285           processor into full low interrupt latency mode. ARM11MPCore
1286           is not affected.
1287
1288 endmenu
1289
1290 source "arch/arm/common/Kconfig"
1291
1292 menu "Bus support"
1293
1294 config ARM_AMBA
1295         bool
1296
1297 config ISA
1298         bool
1299         help
1300           Find out whether you have ISA slots on your motherboard.  ISA is the
1301           name of a bus system, i.e. the way the CPU talks to the other stuff
1302           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1303           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1304           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1305
1306 # Select ISA DMA controller support
1307 config ISA_DMA
1308         bool
1309         select ISA_DMA_API
1310
1311 # Select ISA DMA interface
1312 config ISA_DMA_API
1313         bool
1314
1315 config PCI
1316         bool "PCI support" if MIGHT_HAVE_PCI
1317         help
1318           Find out whether you have a PCI motherboard. PCI is the name of a
1319           bus system, i.e. the way the CPU talks to the other stuff inside
1320           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1321           VESA. If you have PCI, say Y, otherwise N.
1322
1323 config PCI_DOMAINS
1324         bool
1325         depends on PCI
1326
1327 config PCI_NANOENGINE
1328         bool "BSE nanoEngine PCI support"
1329         depends on SA1100_NANOENGINE
1330         help
1331           Enable PCI on the BSE nanoEngine board.
1332
1333 config PCI_SYSCALL
1334         def_bool PCI
1335
1336 # Select the host bridge type
1337 config PCI_HOST_VIA82C505
1338         bool
1339         depends on PCI && ARCH_SHARK
1340         default y
1341
1342 config PCI_HOST_ITE8152
1343         bool
1344         depends on PCI && MACH_ARMCORE
1345         default y
1346         select DMABOUNCE
1347
1348 source "drivers/pci/Kconfig"
1349
1350 source "drivers/pcmcia/Kconfig"
1351
1352 endmenu
1353
1354 menu "Kernel Features"
1355
1356 source "kernel/time/Kconfig"
1357
1358 config SMP
1359         bool "Symmetric Multi-Processing"
1360         depends on CPU_V6K || CPU_V7
1361         depends on GENERIC_CLOCKEVENTS
1362         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1363                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1364                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1365                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1366         select USE_GENERIC_SMP_HELPERS
1367         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1368         help
1369           This enables support for systems with more than one CPU. If you have
1370           a system with only one CPU, like most personal computers, say N. If
1371           you have a system with more than one CPU, say Y.
1372
1373           If you say N here, the kernel will run on single and multiprocessor
1374           machines, but will use only one CPU of a multiprocessor machine. If
1375           you say Y here, the kernel will run on many, but not all, single
1376           processor machines. On a single processor machine, the kernel will
1377           run faster if you say N here.
1378
1379           See also <file:Documentation/i386/IO-APIC.txt>,
1380           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1381           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1382
1383           If you don't know what to do here, say N.
1384
1385 config SMP_ON_UP
1386         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1387         depends on EXPERIMENTAL
1388         depends on SMP && !XIP_KERNEL
1389         default y
1390         help
1391           SMP kernels contain instructions which fail on non-SMP processors.
1392           Enabling this option allows the kernel to modify itself to make
1393           these instructions safe.  Disabling it allows about 1K of space
1394           savings.
1395
1396           If you don't know what to do here, say Y.
1397
1398 config HAVE_ARM_SCU
1399         bool
1400         help
1401           This option enables support for the ARM system coherency unit
1402
1403 config HAVE_ARM_TWD
1404         bool
1405         depends on SMP
1406         select TICK_ONESHOT
1407         help
1408           This options enables support for the ARM timer and watchdog unit
1409
1410 choice
1411         prompt "Memory split"
1412         default VMSPLIT_3G
1413         help
1414           Select the desired split between kernel and user memory.
1415
1416           If you are not absolutely sure what you are doing, leave this
1417           option alone!
1418
1419         config VMSPLIT_3G
1420                 bool "3G/1G user/kernel split"
1421         config VMSPLIT_2G
1422                 bool "2G/2G user/kernel split"
1423         config VMSPLIT_1G
1424                 bool "1G/3G user/kernel split"
1425 endchoice
1426
1427 config PAGE_OFFSET
1428         hex
1429         default 0x40000000 if VMSPLIT_1G
1430         default 0x80000000 if VMSPLIT_2G
1431         default 0xC0000000
1432
1433 config NR_CPUS
1434         int "Maximum number of CPUs (2-32)"
1435         range 2 32
1436         depends on SMP
1437         default "4"
1438
1439 config HOTPLUG_CPU
1440         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1441         depends on SMP && HOTPLUG && EXPERIMENTAL
1442         help
1443           Say Y here to experiment with turning CPUs off and on.  CPUs
1444           can be controlled through /sys/devices/system/cpu.
1445
1446 config LOCAL_TIMERS
1447         bool "Use local timer interrupts"
1448         depends on SMP
1449         default y
1450         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1451         help
1452           Enable support for local timers on SMP platforms, rather then the
1453           legacy IPI broadcast method.  Local timers allows the system
1454           accounting to be spread across the timer interval, preventing a
1455           "thundering herd" at every timer tick.
1456
1457 source kernel/Kconfig.preempt
1458
1459 config HZ
1460         int
1461         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1462                 ARCH_S5PV210 || ARCH_EXYNOS4
1463         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1464         default AT91_TIMER_HZ if ARCH_AT91
1465         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1466         default 100
1467
1468 config THUMB2_KERNEL
1469         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1470         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1471         select AEABI
1472         select ARM_ASM_UNIFIED
1473         help
1474           By enabling this option, the kernel will be compiled in
1475           Thumb-2 mode. A compiler/assembler that understand the unified
1476           ARM-Thumb syntax is needed.
1477
1478           If unsure, say N.
1479
1480 config THUMB2_AVOID_R_ARM_THM_JUMP11
1481         bool "Work around buggy Thumb-2 short branch relocations in gas"
1482         depends on THUMB2_KERNEL && MODULES
1483         default y
1484         help
1485           Various binutils versions can resolve Thumb-2 branches to
1486           locally-defined, preemptible global symbols as short-range "b.n"
1487           branch instructions.
1488
1489           This is a problem, because there's no guarantee the final
1490           destination of the symbol, or any candidate locations for a
1491           trampoline, are within range of the branch.  For this reason, the
1492           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1493           relocation in modules at all, and it makes little sense to add
1494           support.
1495
1496           The symptom is that the kernel fails with an "unsupported
1497           relocation" error when loading some modules.
1498
1499           Until fixed tools are available, passing
1500           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1501           code which hits this problem, at the cost of a bit of extra runtime
1502           stack usage in some cases.
1503
1504           The problem is described in more detail at:
1505               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1506
1507           Only Thumb-2 kernels are affected.
1508
1509           Unless you are sure your tools don't have this problem, say Y.
1510
1511 config ARM_ASM_UNIFIED
1512         bool
1513
1514 config AEABI
1515         bool "Use the ARM EABI to compile the kernel"
1516         help
1517           This option allows for the kernel to be compiled using the latest
1518           ARM ABI (aka EABI).  This is only useful if you are using a user
1519           space environment that is also compiled with EABI.
1520
1521           Since there are major incompatibilities between the legacy ABI and
1522           EABI, especially with regard to structure member alignment, this
1523           option also changes the kernel syscall calling convention to
1524           disambiguate both ABIs and allow for backward compatibility support
1525           (selected with CONFIG_OABI_COMPAT).
1526
1527           To use this you need GCC version 4.0.0 or later.
1528
1529 config OABI_COMPAT
1530         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1531         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1532         default y
1533         help
1534           This option preserves the old syscall interface along with the
1535           new (ARM EABI) one. It also provides a compatibility layer to
1536           intercept syscalls that have structure arguments which layout
1537           in memory differs between the legacy ABI and the new ARM EABI
1538           (only for non "thumb" binaries). This option adds a tiny
1539           overhead to all syscalls and produces a slightly larger kernel.
1540           If you know you'll be using only pure EABI user space then you
1541           can say N here. If this option is not selected and you attempt
1542           to execute a legacy ABI binary then the result will be
1543           UNPREDICTABLE (in fact it can be predicted that it won't work
1544           at all). If in doubt say Y.
1545
1546 config ARCH_HAS_HOLES_MEMORYMODEL
1547         bool
1548
1549 config ARCH_SPARSEMEM_ENABLE
1550         bool
1551
1552 config ARCH_SPARSEMEM_DEFAULT
1553         def_bool ARCH_SPARSEMEM_ENABLE
1554
1555 config ARCH_SELECT_MEMORY_MODEL
1556         def_bool ARCH_SPARSEMEM_ENABLE
1557
1558 config HAVE_ARCH_PFN_VALID
1559         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1560
1561 config HIGHMEM
1562         bool "High Memory Support"
1563         depends on MMU
1564         help
1565           The address space of ARM processors is only 4 Gigabytes large
1566           and it has to accommodate user address space, kernel address
1567           space as well as some memory mapped IO. That means that, if you
1568           have a large amount of physical memory and/or IO, not all of the
1569           memory can be "permanently mapped" by the kernel. The physical
1570           memory that is not permanently mapped is called "high memory".
1571
1572           Depending on the selected kernel/user memory split, minimum
1573           vmalloc space and actual amount of RAM, you may not need this
1574           option which should result in a slightly faster kernel.
1575
1576           If unsure, say n.
1577
1578 config HIGHPTE
1579         bool "Allocate 2nd-level pagetables from highmem"
1580         depends on HIGHMEM
1581
1582 config HW_PERF_EVENTS
1583         bool "Enable hardware performance counter support for perf events"
1584         depends on PERF_EVENTS && CPU_HAS_PMU
1585         default y
1586         help
1587           Enable hardware performance counter support for perf events. If
1588           disabled, perf events will use software events only.
1589
1590 source "mm/Kconfig"
1591
1592 config FORCE_MAX_ZONEORDER
1593         int "Maximum zone order" if ARCH_SHMOBILE
1594         range 11 64 if ARCH_SHMOBILE
1595         default "9" if SA1111
1596         default "11"
1597         help
1598           The kernel memory allocator divides physically contiguous memory
1599           blocks into "zones", where each zone is a power of two number of
1600           pages.  This option selects the largest power of two that the kernel
1601           keeps in the memory allocator.  If you need to allocate very large
1602           blocks of physically contiguous memory, then you may need to
1603           increase this value.
1604
1605           This config option is actually maximum order plus one. For example,
1606           a value of 11 means that the largest free memory block is 2^10 pages.
1607
1608 config LEDS
1609         bool "Timer and CPU usage LEDs"
1610         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1611                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1612                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1613                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1614                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1615                    ARCH_AT91 || ARCH_DAVINCI || \
1616                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1617         help
1618           If you say Y here, the LEDs on your machine will be used
1619           to provide useful information about your current system status.
1620
1621           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1622           be able to select which LEDs are active using the options below. If
1623           you are compiling a kernel for the EBSA-110 or the LART however, the
1624           red LED will simply flash regularly to indicate that the system is
1625           still functional. It is safe to say Y here if you have a CATS
1626           system, but the driver will do nothing.
1627
1628 config LEDS_TIMER
1629         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1630                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1631                             || MACH_OMAP_PERSEUS2
1632         depends on LEDS
1633         depends on !GENERIC_CLOCKEVENTS
1634         default y if ARCH_EBSA110
1635         help
1636           If you say Y here, one of the system LEDs (the green one on the
1637           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1638           will flash regularly to indicate that the system is still
1639           operational. This is mainly useful to kernel hackers who are
1640           debugging unstable kernels.
1641
1642           The LART uses the same LED for both Timer LED and CPU usage LED
1643           functions. You may choose to use both, but the Timer LED function
1644           will overrule the CPU usage LED.
1645
1646 config LEDS_CPU
1647         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1648                         !ARCH_OMAP) \
1649                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1650                         || MACH_OMAP_PERSEUS2
1651         depends on LEDS
1652         help
1653           If you say Y here, the red LED will be used to give a good real
1654           time indication of CPU usage, by lighting whenever the idle task
1655           is not currently executing.
1656
1657           The LART uses the same LED for both Timer LED and CPU usage LED
1658           functions. You may choose to use both, but the Timer LED function
1659           will overrule the CPU usage LED.
1660
1661 config ALIGNMENT_TRAP
1662         bool
1663         depends on CPU_CP15_MMU
1664         default y if !ARCH_EBSA110
1665         select HAVE_PROC_CPU if PROC_FS
1666         help
1667           ARM processors cannot fetch/store information which is not
1668           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1669           address divisible by 4. On 32-bit ARM processors, these non-aligned
1670           fetch/store instructions will be emulated in software if you say
1671           here, which has a severe performance impact. This is necessary for
1672           correct operation of some network protocols. With an IP-only
1673           configuration it is safe to say N, otherwise say Y.
1674
1675 config UACCESS_WITH_MEMCPY
1676         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1677         depends on MMU && EXPERIMENTAL
1678         default y if CPU_FEROCEON
1679         help
1680           Implement faster copy_to_user and clear_user methods for CPU
1681           cores where a 8-word STM instruction give significantly higher
1682           memory write throughput than a sequence of individual 32bit stores.
1683
1684           A possible side effect is a slight increase in scheduling latency
1685           between threads sharing the same address space if they invoke
1686           such copy operations with large buffers.
1687
1688           However, if the CPU data cache is using a write-allocate mode,
1689           this option is unlikely to provide any performance gain.
1690
1691 config SECCOMP
1692         bool
1693         prompt "Enable seccomp to safely compute untrusted bytecode"
1694         ---help---
1695           This kernel feature is useful for number crunching applications
1696           that may need to compute untrusted bytecode during their
1697           execution. By using pipes or other transports made available to
1698           the process as file descriptors supporting the read/write
1699           syscalls, it's possible to isolate those applications in
1700           their own address space using seccomp. Once seccomp is
1701           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1702           and the task is only allowed to execute a few safe syscalls
1703           defined by each seccomp mode.
1704
1705 config CC_STACKPROTECTOR
1706         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1707         depends on EXPERIMENTAL
1708         help
1709           This option turns on the -fstack-protector GCC feature. This
1710           feature puts, at the beginning of functions, a canary value on
1711           the stack just before the return address, and validates
1712           the value just before actually returning.  Stack based buffer
1713           overflows (that need to overwrite this return address) now also
1714           overwrite the canary, which gets detected and the attack is then
1715           neutralized via a kernel panic.
1716           This feature requires gcc version 4.2 or above.
1717
1718 config DEPRECATED_PARAM_STRUCT
1719         bool "Provide old way to pass kernel parameters"
1720         help
1721           This was deprecated in 2001 and announced to live on for 5 years.
1722           Some old boot loaders still use this way.
1723
1724 endmenu
1725
1726 menu "Boot options"
1727
1728 config USE_OF
1729         bool "Flattened Device Tree support"
1730         select OF
1731         select OF_EARLY_FLATTREE
1732         select IRQ_DOMAIN
1733         help
1734           Include support for flattened device tree machine descriptions.
1735
1736 # Compressed boot loader in ROM.  Yes, we really want to ask about
1737 # TEXT and BSS so we preserve their values in the config files.
1738 config ZBOOT_ROM_TEXT
1739         hex "Compressed ROM boot loader base address"
1740         default "0"
1741         help
1742           The physical address at which the ROM-able zImage is to be
1743           placed in the target.  Platforms which normally make use of
1744           ROM-able zImage formats normally set this to a suitable
1745           value in their defconfig file.
1746
1747           If ZBOOT_ROM is not enabled, this has no effect.
1748
1749 config ZBOOT_ROM_BSS
1750         hex "Compressed ROM boot loader BSS address"
1751         default "0"
1752         help
1753           The base address of an area of read/write memory in the target
1754           for the ROM-able zImage which must be available while the
1755           decompressor is running. It must be large enough to hold the
1756           entire decompressed kernel plus an additional 128 KiB.
1757           Platforms which normally make use of ROM-able zImage formats
1758           normally set this to a suitable value in their defconfig file.
1759
1760           If ZBOOT_ROM is not enabled, this has no effect.
1761
1762 config ZBOOT_ROM
1763         bool "Compressed boot loader in ROM/flash"
1764         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1765         help
1766           Say Y here if you intend to execute your compressed kernel image
1767           (zImage) directly from ROM or flash.  If unsure, say N.
1768
1769 choice
1770         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1771         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1772         default ZBOOT_ROM_NONE
1773         help
1774           Include experimental SD/MMC loading code in the ROM-able zImage.
1775           With this enabled it is possible to write the the ROM-able zImage
1776           kernel image to an MMC or SD card and boot the kernel straight
1777           from the reset vector. At reset the processor Mask ROM will load
1778           the first part of the the ROM-able zImage which in turn loads the
1779           rest the kernel image to RAM.
1780
1781 config ZBOOT_ROM_NONE
1782         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1783         help
1784           Do not load image from SD or MMC
1785
1786 config ZBOOT_ROM_MMCIF
1787         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1788         help
1789           Load image from MMCIF hardware block.
1790
1791 config ZBOOT_ROM_SH_MOBILE_SDHI
1792         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1793         help
1794           Load image from SDHI hardware block
1795
1796 endchoice
1797
1798 config ARM_APPENDED_DTB
1799         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1800         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1801         help
1802           With this option, the boot code will look for a device tree binary
1803           (DTB) appended to zImage
1804           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1805
1806           This is meant as a backward compatibility convenience for those
1807           systems with a bootloader that can't be upgraded to accommodate
1808           the documented boot protocol using a device tree.
1809
1810           Beware that there is very little in terms of protection against
1811           this option being confused by leftover garbage in memory that might
1812           look like a DTB header after a reboot if no actual DTB is appended
1813           to zImage.  Do not leave this option active in a production kernel
1814           if you don't intend to always append a DTB.  Proper passing of the
1815           location into r2 of a bootloader provided DTB is always preferable
1816           to this option.
1817
1818 config ARM_ATAG_DTB_COMPAT
1819         bool "Supplement the appended DTB with traditional ATAG information"
1820         depends on ARM_APPENDED_DTB
1821         help
1822           Some old bootloaders can't be updated to a DTB capable one, yet
1823           they provide ATAGs with memory configuration, the ramdisk address,
1824           the kernel cmdline string, etc.  Such information is dynamically
1825           provided by the bootloader and can't always be stored in a static
1826           DTB.  To allow a device tree enabled kernel to be used with such
1827           bootloaders, this option allows zImage to extract the information
1828           from the ATAG list and store it at run time into the appended DTB.
1829
1830 config CMDLINE
1831         string "Default kernel command string"
1832         default ""
1833         help
1834           On some architectures (EBSA110 and CATS), there is currently no way
1835           for the boot loader to pass arguments to the kernel. For these
1836           architectures, you should supply some command-line options at build
1837           time by entering them here. As a minimum, you should specify the
1838           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1839
1840 choice
1841         prompt "Kernel command line type" if CMDLINE != ""
1842         default CMDLINE_FROM_BOOTLOADER
1843
1844 config CMDLINE_FROM_BOOTLOADER
1845         bool "Use bootloader kernel arguments if available"
1846         help
1847           Uses the command-line options passed by the boot loader. If
1848           the boot loader doesn't provide any, the default kernel command
1849           string provided in CMDLINE will be used.
1850
1851 config CMDLINE_EXTEND
1852         bool "Extend bootloader kernel arguments"
1853         help
1854           The command-line arguments provided by the boot loader will be
1855           appended to the default kernel command string.
1856
1857 config CMDLINE_FORCE
1858         bool "Always use the default kernel command string"
1859         help
1860           Always use the default kernel command string, even if the boot
1861           loader passes other arguments to the kernel.
1862           This is useful if you cannot or don't want to change the
1863           command-line options your boot loader passes to the kernel.
1864 endchoice
1865
1866 config XIP_KERNEL
1867         bool "Kernel Execute-In-Place from ROM"
1868         depends on !ZBOOT_ROM
1869         help
1870           Execute-In-Place allows the kernel to run from non-volatile storage
1871           directly addressable by the CPU, such as NOR flash. This saves RAM
1872           space since the text section of the kernel is not loaded from flash
1873           to RAM.  Read-write sections, such as the data section and stack,
1874           are still copied to RAM.  The XIP kernel is not compressed since
1875           it has to run directly from flash, so it will take more space to
1876           store it.  The flash address used to link the kernel object files,
1877           and for storing it, is configuration dependent. Therefore, if you
1878           say Y here, you must know the proper physical address where to
1879           store the kernel image depending on your own flash memory usage.
1880
1881           Also note that the make target becomes "make xipImage" rather than
1882           "make zImage" or "make Image".  The final kernel binary to put in
1883           ROM memory will be arch/arm/boot/xipImage.
1884
1885           If unsure, say N.
1886
1887 config XIP_PHYS_ADDR
1888         hex "XIP Kernel Physical Location"
1889         depends on XIP_KERNEL
1890         default "0x00080000"
1891         help
1892           This is the physical address in your flash memory the kernel will
1893           be linked for and stored to.  This address is dependent on your
1894           own flash usage.
1895
1896 config KEXEC
1897         bool "Kexec system call (EXPERIMENTAL)"
1898         depends on EXPERIMENTAL
1899         help
1900           kexec is a system call that implements the ability to shutdown your
1901           current kernel, and to start another kernel.  It is like a reboot
1902           but it is independent of the system firmware.   And like a reboot
1903           you can start any kernel with it, not just Linux.
1904
1905           It is an ongoing process to be certain the hardware in a machine
1906           is properly shutdown, so do not be surprised if this code does not
1907           initially work for you.  It may help to enable device hotplugging
1908           support.
1909
1910 config ATAGS_PROC
1911         bool "Export atags in procfs"
1912         depends on KEXEC
1913         default y
1914         help
1915           Should the atags used to boot the kernel be exported in an "atags"
1916           file in procfs. Useful with kexec.
1917
1918 config CRASH_DUMP
1919         bool "Build kdump crash kernel (EXPERIMENTAL)"
1920         depends on EXPERIMENTAL
1921         help
1922           Generate crash dump after being started by kexec. This should
1923           be normally only set in special crash dump kernels which are
1924           loaded in the main kernel with kexec-tools into a specially
1925           reserved region and then later executed after a crash by
1926           kdump/kexec. The crash dump kernel must be compiled to a
1927           memory address not used by the main kernel
1928
1929           For more details see Documentation/kdump/kdump.txt
1930
1931 config AUTO_ZRELADDR
1932         bool "Auto calculation of the decompressed kernel image address"
1933         depends on !ZBOOT_ROM && !ARCH_U300
1934         help
1935           ZRELADDR is the physical address where the decompressed kernel
1936           image will be placed. If AUTO_ZRELADDR is selected, the address
1937           will be determined at run-time by masking the current IP with
1938           0xf8000000. This assumes the zImage being placed in the first 128MB
1939           from start of memory.
1940
1941 endmenu
1942
1943 menu "CPU Power Management"
1944
1945 if ARCH_HAS_CPUFREQ
1946
1947 source "drivers/cpufreq/Kconfig"
1948
1949 config CPU_FREQ_IMX
1950         tristate "CPUfreq driver for i.MX CPUs"
1951         depends on ARCH_MXC && CPU_FREQ
1952         help
1953           This enables the CPUfreq driver for i.MX CPUs.
1954
1955 config CPU_FREQ_SA1100
1956         bool
1957
1958 config CPU_FREQ_SA1110
1959         bool
1960
1961 config CPU_FREQ_INTEGRATOR
1962         tristate "CPUfreq driver for ARM Integrator CPUs"
1963         depends on ARCH_INTEGRATOR && CPU_FREQ
1964         default y
1965         help
1966           This enables the CPUfreq driver for ARM Integrator CPUs.
1967
1968           For details, take a look at <file:Documentation/cpu-freq>.
1969
1970           If in doubt, say Y.
1971
1972 config CPU_FREQ_PXA
1973         bool
1974         depends on CPU_FREQ && ARCH_PXA && PXA25x
1975         default y
1976         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1977
1978 config CPU_FREQ_S3C
1979         bool
1980         help
1981           Internal configuration node for common cpufreq on Samsung SoC
1982
1983 config CPU_FREQ_S3C24XX
1984         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1985         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1986         select CPU_FREQ_S3C
1987         help
1988           This enables the CPUfreq driver for the Samsung S3C24XX family
1989           of CPUs.
1990
1991           For details, take a look at <file:Documentation/cpu-freq>.
1992
1993           If in doubt, say N.
1994
1995 config CPU_FREQ_S3C24XX_PLL
1996         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1997         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1998         help
1999           Compile in support for changing the PLL frequency from the
2000           S3C24XX series CPUfreq driver. The PLL takes time to settle
2001           after a frequency change, so by default it is not enabled.
2002
2003           This also means that the PLL tables for the selected CPU(s) will
2004           be built which may increase the size of the kernel image.
2005
2006 config CPU_FREQ_S3C24XX_DEBUG
2007         bool "Debug CPUfreq Samsung driver core"
2008         depends on CPU_FREQ_S3C24XX
2009         help
2010           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2011
2012 config CPU_FREQ_S3C24XX_IODEBUG
2013         bool "Debug CPUfreq Samsung driver IO timing"
2014         depends on CPU_FREQ_S3C24XX
2015         help
2016           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2017
2018 config CPU_FREQ_S3C24XX_DEBUGFS
2019         bool "Export debugfs for CPUFreq"
2020         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2021         help
2022           Export status information via debugfs.
2023
2024 endif
2025
2026 source "drivers/cpuidle/Kconfig"
2027
2028 endmenu
2029
2030 menu "Floating point emulation"
2031
2032 comment "At least one emulation must be selected"
2033
2034 config FPE_NWFPE
2035         bool "NWFPE math emulation"
2036         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2037         ---help---
2038           Say Y to include the NWFPE floating point emulator in the kernel.
2039           This is necessary to run most binaries. Linux does not currently
2040           support floating point hardware so you need to say Y here even if
2041           your machine has an FPA or floating point co-processor podule.
2042
2043           You may say N here if you are going to load the Acorn FPEmulator
2044           early in the bootup.
2045
2046 config FPE_NWFPE_XP
2047         bool "Support extended precision"
2048         depends on FPE_NWFPE
2049         help
2050           Say Y to include 80-bit support in the kernel floating-point
2051           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2052           Note that gcc does not generate 80-bit operations by default,
2053           so in most cases this option only enlarges the size of the
2054           floating point emulator without any good reason.
2055
2056           You almost surely want to say N here.
2057
2058 config FPE_FASTFPE
2059         bool "FastFPE math emulation (EXPERIMENTAL)"
2060         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2061         ---help---
2062           Say Y here to include the FAST floating point emulator in the kernel.
2063           This is an experimental much faster emulator which now also has full
2064           precision for the mantissa.  It does not support any exceptions.
2065           It is very simple, and approximately 3-6 times faster than NWFPE.
2066
2067           It should be sufficient for most programs.  It may be not suitable
2068           for scientific calculations, but you have to check this for yourself.
2069           If you do not feel you need a faster FP emulation you should better
2070           choose NWFPE.
2071
2072 config VFP
2073         bool "VFP-format floating point maths"
2074         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2075         help
2076           Say Y to include VFP support code in the kernel. This is needed
2077           if your hardware includes a VFP unit.
2078
2079           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2080           release notes and additional status information.
2081
2082           Say N if your target does not have VFP hardware.
2083
2084 config VFPv3
2085         bool
2086         depends on VFP
2087         default y if CPU_V7
2088
2089 config NEON
2090         bool "Advanced SIMD (NEON) Extension support"
2091         depends on VFPv3 && CPU_V7
2092         help
2093           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2094           Extension.
2095
2096 endmenu
2097
2098 menu "Userspace binary formats"
2099
2100 source "fs/Kconfig.binfmt"
2101
2102 config ARTHUR
2103         tristate "RISC OS personality"
2104         depends on !AEABI
2105         help
2106           Say Y here to include the kernel code necessary if you want to run
2107           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2108           experimental; if this sounds frightening, say N and sleep in peace.
2109           You can also say M here to compile this support as a module (which
2110           will be called arthur).
2111
2112 endmenu
2113
2114 menu "Power management options"
2115
2116 source "kernel/power/Kconfig"
2117
2118 config ARCH_SUSPEND_POSSIBLE
2119         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2120         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2121                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2122         def_bool y
2123
2124 endmenu
2125
2126 source "net/Kconfig"
2127
2128 source "drivers/Kconfig"
2129
2130 source "fs/Kconfig"
2131
2132 source "arch/arm/Kconfig.debug"
2133
2134 source "security/Kconfig"
2135
2136 source "crypto/Kconfig"
2137
2138 source "lib/Kconfig"