Revert "ARM: tegra: move timer.c to drivers/clocksource/"
[linux-3.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_IDLE_POLL_SETUP
19         select GENERIC_STRNCPY_FROM_USER
20         select GENERIC_STRNLEN_USER
21         select HARDIRQS_SW_RESEND
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_IRQ_TIME_ACCOUNTING
41         select HAVE_KERNEL_GZIP
42         select HAVE_KERNEL_LZMA
43         select HAVE_KERNEL_LZO
44         select HAVE_KERNEL_XZ
45         select HAVE_KPROBES if !XIP_KERNEL
46         select HAVE_KRETPROBES if (HAVE_KPROBES)
47         select HAVE_MEMBLOCK
48         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
49         select HAVE_PERF_EVENTS
50         select HAVE_REGS_AND_STACK_ACCESS_API
51         select HAVE_SYSCALL_TRACEPOINTS
52         select HAVE_UID16
53         select KTIME_SCALAR
54         select PERF_USE_VMALLOC
55         select RTC_LIB
56         select SYS_SUPPORTS_APM_EMULATION
57         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
58         select MODULES_USE_ELF_REL
59         select CLONE_BACKWARDS
60         select OLD_SIGSUSPEND3
61         select OLD_SIGACTION
62         select HAVE_CONTEXT_TRACKING
63         help
64           The ARM series is a line of low-power-consumption RISC chip designs
65           licensed by ARM Ltd and targeted at embedded applications and
66           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
67           manufactured, but legacy ARM-based PC hardware remains popular in
68           Europe.  There is an ARM Linux project with a web page at
69           <http://www.arm.linux.org.uk/>.
70
71 config ARM_HAS_SG_CHAIN
72         bool
73
74 config NEED_SG_DMA_LENGTH
75         bool
76
77 config ARM_DMA_USE_IOMMU
78         bool
79         select ARM_HAS_SG_CHAIN
80         select NEED_SG_DMA_LENGTH
81
82 if ARM_DMA_USE_IOMMU
83
84 config ARM_DMA_IOMMU_ALIGNMENT
85         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
86         range 4 9
87         default 8
88         help
89           DMA mapping framework by default aligns all buffers to the smallest
90           PAGE_SIZE order which is greater than or equal to the requested buffer
91           size. This works well for buffers up to a few hundreds kilobytes, but
92           for larger buffers it just a waste of address space. Drivers which has
93           relatively small addressing window (like 64Mib) might run out of
94           virtual space with just a few allocations.
95
96           With this parameter you can specify the maximum PAGE_SIZE order for
97           DMA IOMMU buffers. Larger buffers will be aligned only to this
98           specified order. The order is expressed as a power of two multiplied
99           by the PAGE_SIZE.
100
101 endif
102
103 config HAVE_PWM
104         bool
105
106 config MIGHT_HAVE_PCI
107         bool
108
109 config SYS_SUPPORTS_APM_EMULATION
110         bool
111
112 config HAVE_TCM
113         bool
114         select GENERIC_ALLOCATOR
115
116 config HAVE_PROC_CPU
117         bool
118
119 config NO_IOPORT
120         bool
121
122 config EISA
123         bool
124         ---help---
125           The Extended Industry Standard Architecture (EISA) bus was
126           developed as an open alternative to the IBM MicroChannel bus.
127
128           The EISA bus provided some of the features of the IBM MicroChannel
129           bus while maintaining backward compatibility with cards made for
130           the older ISA bus.  The EISA bus saw limited use between 1988 and
131           1995 when it was made obsolete by the PCI bus.
132
133           Say Y here if you are building a kernel for an EISA-based machine.
134
135           Otherwise, say N.
136
137 config SBUS
138         bool
139
140 config STACKTRACE_SUPPORT
141         bool
142         default y
143
144 config HAVE_LATENCYTOP_SUPPORT
145         bool
146         depends on !SMP
147         default y
148
149 config LOCKDEP_SUPPORT
150         bool
151         default y
152
153 config TRACE_IRQFLAGS_SUPPORT
154         bool
155         default y
156
157 config RWSEM_GENERIC_SPINLOCK
158         bool
159         default y
160
161 config RWSEM_XCHGADD_ALGORITHM
162         bool
163
164 config ARCH_HAS_ILOG2_U32
165         bool
166
167 config ARCH_HAS_ILOG2_U64
168         bool
169
170 config ARCH_HAS_CPUFREQ
171         bool
172         help
173           Internal node to signify that the ARCH has CPUFREQ support
174           and that the relevant menu configurations are displayed for
175           it.
176
177 config GENERIC_HWEIGHT
178         bool
179         default y
180
181 config GENERIC_CALIBRATE_DELAY
182         bool
183         default y
184
185 config ARCH_MAY_HAVE_PC_FDC
186         bool
187
188 config ZONE_DMA
189         bool
190
191 config NEED_DMA_MAP_STATE
192        def_bool y
193
194 config ARCH_HAS_DMA_SET_COHERENT_MASK
195         bool
196
197 config GENERIC_ISA_DMA
198         bool
199
200 config FIQ
201         bool
202
203 config NEED_RET_TO_USER
204         bool
205
206 config ARCH_MTD_XIP
207         bool
208
209 config VECTORS_BASE
210         hex
211         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
212         default DRAM_BASE if REMAP_VECTORS_TO_RAM
213         default 0x00000000
214         help
215           The base address of exception vectors.  This must be two pages
216           in size.
217
218 config ARM_PATCH_PHYS_VIRT
219         bool "Patch physical to virtual translations at runtime" if EMBEDDED
220         default y
221         depends on !XIP_KERNEL && MMU
222         depends on !ARCH_REALVIEW || !SPARSEMEM
223         help
224           Patch phys-to-virt and virt-to-phys translation functions at
225           boot and module load time according to the position of the
226           kernel in system memory.
227
228           This can only be used with non-XIP MMU kernels where the base
229           of physical memory is at a 16MB boundary.
230
231           Only disable this option if you know that you do not require
232           this feature (eg, building a kernel for a single machine) and
233           you need to shrink the kernel to the minimal size.
234
235 config NEED_MACH_GPIO_H
236         bool
237         help
238           Select this when mach/gpio.h is required to provide special
239           definitions for this platform. The need for mach/gpio.h should
240           be avoided when possible.
241
242 config NEED_MACH_IO_H
243         bool
244         help
245           Select this when mach/io.h is required to provide special
246           definitions for this platform.  The need for mach/io.h should
247           be avoided when possible.
248
249 config NEED_MACH_MEMORY_H
250         bool
251         help
252           Select this when mach/memory.h is required to provide special
253           definitions for this platform.  The need for mach/memory.h should
254           be avoided when possible.
255
256 config PHYS_OFFSET
257         hex "Physical address of main memory" if MMU
258         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
259         default DRAM_BASE if !MMU
260         help
261           Please provide the physical address corresponding to the
262           location of main memory in your system.
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE if !MMU
288         default ARCH_MULTIPLATFORM if MMU
289
290 config ARCH_MULTIPLATFORM
291         bool "Allow multiple platforms to be selected"
292         depends on MMU
293         select ARM_PATCH_PHYS_VIRT
294         select AUTO_ZRELADDR
295         select COMMON_CLK
296         select MULTI_IRQ_HANDLER
297         select SPARSE_IRQ
298         select USE_OF
299
300 config ARCH_INTEGRATOR
301         bool "ARM Ltd. Integrator family"
302         select ARCH_HAS_CPUFREQ
303         select ARM_AMBA
304         select COMMON_CLK
305         select COMMON_CLK_VERSATILE
306         select GENERIC_CLOCKEVENTS
307         select HAVE_TCM
308         select ICST
309         select MULTI_IRQ_HANDLER
310         select NEED_MACH_MEMORY_H
311         select PLAT_VERSATILE
312         select SPARSE_IRQ
313         select VERSATILE_FPGA_IRQ
314         help
315           Support for ARM's Integrator platform.
316
317 config ARCH_REALVIEW
318         bool "ARM Ltd. RealView family"
319         select ARCH_WANT_OPTIONAL_GPIOLIB
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select COMMON_CLK
323         select COMMON_CLK_VERSATILE
324         select GENERIC_CLOCKEVENTS
325         select GPIO_PL061 if GPIOLIB
326         select ICST
327         select NEED_MACH_MEMORY_H
328         select PLAT_VERSATILE
329         select PLAT_VERSATILE_CLCD
330         help
331           This enables support for ARM Ltd RealView boards.
332
333 config ARCH_VERSATILE
334         bool "ARM Ltd. Versatile family"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select ARM_VIC
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select HAVE_MACH_CLKDEV
342         select ICST
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         select PLAT_VERSATILE_CLOCK
346         select VERSATILE_FPGA_IRQ
347         help
348           This enables support for ARM Ltd Versatile board.
349
350 config ARCH_AT91
351         bool "Atmel AT91"
352         select ARCH_REQUIRE_GPIOLIB
353         select CLKDEV_LOOKUP
354         select HAVE_CLK
355         select IRQ_DOMAIN
356         select NEED_MACH_GPIO_H
357         select NEED_MACH_IO_H if PCCARD
358         select PINCTRL
359         select PINCTRL_AT91 if USE_OF
360         help
361           This enables support for systems based on Atmel
362           AT91RM9200 and AT91SAM9* processors.
363
364 config ARCH_CLPS711X
365         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
366         select ARCH_REQUIRE_GPIOLIB
367         select AUTO_ZRELADDR
368         select CLKDEV_LOOKUP
369         select COMMON_CLK
370         select CPU_ARM720T
371         select GENERIC_CLOCKEVENTS
372         select MULTI_IRQ_HANDLER
373         select NEED_MACH_MEMORY_H
374         select SPARSE_IRQ
375         help
376           Support for Cirrus Logic 711x/721x/731x based boards.
377
378 config ARCH_GEMINI
379         bool "Cortina Systems Gemini"
380         select ARCH_REQUIRE_GPIOLIB
381         select ARCH_USES_GETTIMEOFFSET
382         select NEED_MACH_GPIO_H
383         select CPU_FA526
384         help
385           Support for the Cortina Systems Gemini family SoCs
386
387 config ARCH_EBSA110
388         bool "EBSA-110"
389         select ARCH_USES_GETTIMEOFFSET
390         select CPU_SA110
391         select ISA
392         select NEED_MACH_IO_H
393         select NEED_MACH_MEMORY_H
394         select NO_IOPORT
395         help
396           This is an evaluation board for the StrongARM processor available
397           from Digital. It has limited hardware on-board, including an
398           Ethernet interface, two PCMCIA sockets, two serial ports and a
399           parallel port.
400
401 config ARCH_EP93XX
402         bool "EP93xx-based"
403         select ARCH_HAS_HOLES_MEMORYMODEL
404         select ARCH_REQUIRE_GPIOLIB
405         select ARCH_USES_GETTIMEOFFSET
406         select ARM_AMBA
407         select ARM_VIC
408         select CLKDEV_LOOKUP
409         select CPU_ARM920T
410         select NEED_MACH_MEMORY_H
411         help
412           This enables support for the Cirrus EP93xx series of CPUs.
413
414 config ARCH_FOOTBRIDGE
415         bool "FootBridge"
416         select CPU_SA110
417         select FOOTBRIDGE
418         select GENERIC_CLOCKEVENTS
419         select HAVE_IDE
420         select NEED_MACH_IO_H if !MMU
421         select NEED_MACH_MEMORY_H
422         help
423           Support for systems based on the DC21285 companion chip
424           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
425
426 config ARCH_NETX
427         bool "Hilscher NetX based"
428         select ARM_VIC
429         select CLKSRC_MMIO
430         select CPU_ARM926T
431         select GENERIC_CLOCKEVENTS
432         help
433           This enables support for systems based on the Hilscher NetX Soc
434
435 config ARCH_IOP13XX
436         bool "IOP13xx-based"
437         depends on MMU
438         select ARCH_SUPPORTS_MSI
439         select CPU_XSC3
440         select NEED_MACH_MEMORY_H
441         select NEED_RET_TO_USER
442         select PCI
443         select PLAT_IOP
444         select VMSPLIT_1G
445         help
446           Support for Intel's IOP13XX (XScale) family of processors.
447
448 config ARCH_IOP32X
449         bool "IOP32x-based"
450         depends on MMU
451         select ARCH_REQUIRE_GPIOLIB
452         select CPU_XSCALE
453         select NEED_MACH_GPIO_H
454         select NEED_RET_TO_USER
455         select PCI
456         select PLAT_IOP
457         help
458           Support for Intel's 80219 and IOP32X (XScale) family of
459           processors.
460
461 config ARCH_IOP33X
462         bool "IOP33x-based"
463         depends on MMU
464         select ARCH_REQUIRE_GPIOLIB
465         select CPU_XSCALE
466         select NEED_MACH_GPIO_H
467         select NEED_RET_TO_USER
468         select PCI
469         select PLAT_IOP
470         help
471           Support for Intel's IOP33X (XScale) family of processors.
472
473 config ARCH_IXP4XX
474         bool "IXP4xx-based"
475         depends on MMU
476         select ARCH_HAS_DMA_SET_COHERENT_MASK
477         select ARCH_REQUIRE_GPIOLIB
478         select CLKSRC_MMIO
479         select CPU_XSCALE
480         select DMABOUNCE if PCI
481         select GENERIC_CLOCKEVENTS
482         select MIGHT_HAVE_PCI
483         select NEED_MACH_IO_H
484         select USB_EHCI_BIG_ENDIAN_MMIO
485         select USB_EHCI_BIG_ENDIAN_DESC
486         help
487           Support for Intel's IXP4XX (XScale) family of processors.
488
489 config ARCH_DOVE
490         bool "Marvell Dove"
491         select ARCH_REQUIRE_GPIOLIB
492         select CPU_PJ4
493         select GENERIC_CLOCKEVENTS
494         select MIGHT_HAVE_PCI
495         select PINCTRL
496         select PINCTRL_DOVE
497         select PLAT_ORION_LEGACY
498         select USB_ARCH_HAS_EHCI
499         select MVEBU_MBUS
500         help
501           Support for the Marvell Dove SoC 88AP510
502
503 config ARCH_KIRKWOOD
504         bool "Marvell Kirkwood"
505         select ARCH_REQUIRE_GPIOLIB
506         select CPU_FEROCEON
507         select GENERIC_CLOCKEVENTS
508         select PCI
509         select PCI_QUIRKS
510         select PINCTRL
511         select PINCTRL_KIRKWOOD
512         select PLAT_ORION_LEGACY
513         select MVEBU_MBUS
514         help
515           Support for the following Marvell Kirkwood series SoCs:
516           88F6180, 88F6192 and 88F6281.
517
518 config ARCH_MV78XX0
519         bool "Marvell MV78xx0"
520         select ARCH_REQUIRE_GPIOLIB
521         select CPU_FEROCEON
522         select GENERIC_CLOCKEVENTS
523         select PCI
524         select PLAT_ORION_LEGACY
525         select MVEBU_MBUS
526         help
527           Support for the following Marvell MV78xx0 series SoCs:
528           MV781x0, MV782x0.
529
530 config ARCH_ORION5X
531         bool "Marvell Orion"
532         depends on MMU
533         select ARCH_REQUIRE_GPIOLIB
534         select CPU_FEROCEON
535         select GENERIC_CLOCKEVENTS
536         select PCI
537         select PLAT_ORION_LEGACY
538         select MVEBU_MBUS
539         help
540           Support for the following Marvell Orion 5x series SoCs:
541           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
542           Orion-2 (5281), Orion-1-90 (6183).
543
544 config ARCH_MMP
545         bool "Marvell PXA168/910/MMP2"
546         depends on MMU
547         select ARCH_REQUIRE_GPIOLIB
548         select CLKDEV_LOOKUP
549         select GENERIC_ALLOCATOR
550         select GENERIC_CLOCKEVENTS
551         select GPIO_PXA
552         select IRQ_DOMAIN
553         select NEED_MACH_GPIO_H
554         select PINCTRL
555         select PLAT_PXA
556         select SPARSE_IRQ
557         help
558           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
559
560 config ARCH_KS8695
561         bool "Micrel/Kendin KS8695"
562         select ARCH_REQUIRE_GPIOLIB
563         select CLKSRC_MMIO
564         select CPU_ARM922T
565         select GENERIC_CLOCKEVENTS
566         select NEED_MACH_MEMORY_H
567         help
568           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
569           System-on-Chip devices.
570
571 config ARCH_W90X900
572         bool "Nuvoton W90X900 CPU"
573         select ARCH_REQUIRE_GPIOLIB
574         select CLKDEV_LOOKUP
575         select CLKSRC_MMIO
576         select CPU_ARM926T
577         select GENERIC_CLOCKEVENTS
578         help
579           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
580           At present, the w90x900 has been renamed nuc900, regarding
581           the ARM series product line, you can login the following
582           link address to know more.
583
584           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
585                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
586
587 config ARCH_LPC32XX
588         bool "NXP LPC32XX"
589         select ARCH_REQUIRE_GPIOLIB
590         select ARM_AMBA
591         select CLKDEV_LOOKUP
592         select CLKSRC_MMIO
593         select CPU_ARM926T
594         select GENERIC_CLOCKEVENTS
595         select HAVE_IDE
596         select HAVE_PWM
597         select USB_ARCH_HAS_OHCI
598         select USE_OF
599         help
600           Support for the NXP LPC32XX family of processors
601
602 config ARCH_TEGRA
603         bool "NVIDIA Tegra"
604         select ARCH_HAS_CPUFREQ
605         select ARCH_REQUIRE_GPIOLIB
606         select CLKDEV_LOOKUP
607         select CLKSRC_MMIO
608         select COMMON_CLK
609         select GENERIC_CLOCKEVENTS
610         select HAVE_CLK
611         select HAVE_SMP
612         select MIGHT_HAVE_CACHE_L2X0
613         select SPARSE_IRQ
614         select USE_OF
615         help
616           This enables support for NVIDIA Tegra based systems (Tegra APX,
617           Tegra 6xx and Tegra 2 series).
618
619 config ARCH_PXA
620         bool "PXA2xx/PXA3xx-based"
621         depends on MMU
622         select ARCH_HAS_CPUFREQ
623         select ARCH_MTD_XIP
624         select ARCH_REQUIRE_GPIOLIB
625         select ARM_CPU_SUSPEND if PM
626         select AUTO_ZRELADDR
627         select CLKDEV_LOOKUP
628         select CLKSRC_MMIO
629         select GENERIC_CLOCKEVENTS
630         select GPIO_PXA
631         select HAVE_IDE
632         select MULTI_IRQ_HANDLER
633         select NEED_MACH_GPIO_H
634         select PLAT_PXA
635         select SPARSE_IRQ
636         help
637           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
638
639 config ARCH_MSM
640         bool "Qualcomm MSM"
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         select GENERIC_CLOCKEVENTS
644         select HAVE_CLK
645         help
646           Support for Qualcomm MSM/QSD based systems.  This runs on the
647           apps processor of the MSM/QSD and depends on a shared memory
648           interface to the modem processor which runs the baseband
649           stack and controls some vital subsystems
650           (clock and power control, etc).
651
652 config ARCH_SHMOBILE
653         bool "Renesas SH-Mobile / R-Mobile"
654         select CLKDEV_LOOKUP
655         select GENERIC_CLOCKEVENTS
656         select HAVE_CLK
657         select HAVE_MACH_CLKDEV
658         select HAVE_SMP
659         select MIGHT_HAVE_CACHE_L2X0
660         select MULTI_IRQ_HANDLER
661         select NEED_MACH_MEMORY_H
662         select NO_IOPORT
663         select PINCTRL if ARCH_WANT_OPTIONAL_GPIOLIB
664         select PM_GENERIC_DOMAINS if PM
665         select SPARSE_IRQ
666         help
667           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
668
669 config ARCH_RPC
670         bool "RiscPC"
671         select ARCH_ACORN
672         select ARCH_MAY_HAVE_PC_FDC
673         select ARCH_SPARSEMEM_ENABLE
674         select ARCH_USES_GETTIMEOFFSET
675         select FIQ
676         select HAVE_IDE
677         select HAVE_PATA_PLATFORM
678         select ISA_DMA_API
679         select NEED_MACH_IO_H
680         select NEED_MACH_MEMORY_H
681         select NO_IOPORT
682         select VIRT_TO_BUS
683         help
684           On the Acorn Risc-PC, Linux can support the internal IDE disk and
685           CD-ROM interface, serial and parallel port, and the floppy drive.
686
687 config ARCH_SA1100
688         bool "SA1100-based"
689         select ARCH_HAS_CPUFREQ
690         select ARCH_MTD_XIP
691         select ARCH_REQUIRE_GPIOLIB
692         select ARCH_SPARSEMEM_ENABLE
693         select CLKDEV_LOOKUP
694         select CLKSRC_MMIO
695         select CPU_FREQ
696         select CPU_SA1100
697         select GENERIC_CLOCKEVENTS
698         select HAVE_IDE
699         select ISA
700         select NEED_MACH_GPIO_H
701         select NEED_MACH_MEMORY_H
702         select SPARSE_IRQ
703         help
704           Support for StrongARM 11x0 based boards.
705
706 config ARCH_S3C24XX
707         bool "Samsung S3C24XX SoCs"
708         select ARCH_HAS_CPUFREQ
709         select ARCH_REQUIRE_GPIOLIB
710         select CLKDEV_LOOKUP
711         select CLKSRC_MMIO
712         select GENERIC_CLOCKEVENTS
713         select HAVE_CLK
714         select HAVE_S3C2410_I2C if I2C
715         select HAVE_S3C2410_WATCHDOG if WATCHDOG
716         select HAVE_S3C_RTC if RTC_CLASS
717         select MULTI_IRQ_HANDLER
718         select NEED_MACH_GPIO_H
719         select NEED_MACH_IO_H
720         help
721           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
722           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
723           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
724           Samsung SMDK2410 development board (and derivatives).
725
726 config ARCH_S3C64XX
727         bool "Samsung S3C64XX"
728         select ARCH_HAS_CPUFREQ
729         select ARCH_REQUIRE_GPIOLIB
730         select ARM_VIC
731         select CLKDEV_LOOKUP
732         select CLKSRC_MMIO
733         select CPU_V6
734         select GENERIC_CLOCKEVENTS
735         select HAVE_CLK
736         select HAVE_S3C2410_I2C if I2C
737         select HAVE_S3C2410_WATCHDOG if WATCHDOG
738         select HAVE_TCM
739         select NEED_MACH_GPIO_H
740         select NO_IOPORT
741         select PLAT_SAMSUNG
742         select S3C_DEV_NAND
743         select S3C_GPIO_TRACK
744         select SAMSUNG_CLKSRC
745         select SAMSUNG_GPIOLIB_4BIT
746         select SAMSUNG_IRQ_VIC_TIMER
747         select USB_ARCH_HAS_OHCI
748         help
749           Samsung S3C64XX series based systems
750
751 config ARCH_S5P64X0
752         bool "Samsung S5P6440 S5P6450"
753         select CLKDEV_LOOKUP
754         select CLKSRC_MMIO
755         select CPU_V6
756         select GENERIC_CLOCKEVENTS
757         select HAVE_CLK
758         select HAVE_S3C2410_I2C if I2C
759         select HAVE_S3C2410_WATCHDOG if WATCHDOG
760         select HAVE_S3C_RTC if RTC_CLASS
761         select NEED_MACH_GPIO_H
762         help
763           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
764           SMDK6450.
765
766 config ARCH_S5PC100
767         bool "Samsung S5PC100"
768         select ARCH_REQUIRE_GPIOLIB
769         select CLKDEV_LOOKUP
770         select CLKSRC_MMIO
771         select CPU_V7
772         select GENERIC_CLOCKEVENTS
773         select HAVE_CLK
774         select HAVE_S3C2410_I2C if I2C
775         select HAVE_S3C2410_WATCHDOG if WATCHDOG
776         select HAVE_S3C_RTC if RTC_CLASS
777         select NEED_MACH_GPIO_H
778         help
779           Samsung S5PC100 series based systems
780
781 config ARCH_S5PV210
782         bool "Samsung S5PV210/S5PC110"
783         select ARCH_HAS_CPUFREQ
784         select ARCH_HAS_HOLES_MEMORYMODEL
785         select ARCH_SPARSEMEM_ENABLE
786         select CLKDEV_LOOKUP
787         select CLKSRC_MMIO
788         select CPU_V7
789         select GENERIC_CLOCKEVENTS
790         select HAVE_CLK
791         select HAVE_S3C2410_I2C if I2C
792         select HAVE_S3C2410_WATCHDOG if WATCHDOG
793         select HAVE_S3C_RTC if RTC_CLASS
794         select NEED_MACH_GPIO_H
795         select NEED_MACH_MEMORY_H
796         help
797           Samsung S5PV210/S5PC110 series based systems
798
799 config ARCH_EXYNOS
800         bool "Samsung EXYNOS"
801         select ARCH_HAS_CPUFREQ
802         select ARCH_HAS_HOLES_MEMORYMODEL
803         select ARCH_SPARSEMEM_ENABLE
804         select CLKDEV_LOOKUP
805         select COMMON_CLK
806         select CPU_V7
807         select GENERIC_CLOCKEVENTS
808         select HAVE_CLK
809         select HAVE_S3C2410_I2C if I2C
810         select HAVE_S3C2410_WATCHDOG if WATCHDOG
811         select HAVE_S3C_RTC if RTC_CLASS
812         select NEED_MACH_GPIO_H
813         select NEED_MACH_MEMORY_H
814         help
815           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
816
817 config ARCH_SHARK
818         bool "Shark"
819         select ARCH_USES_GETTIMEOFFSET
820         select CPU_SA110
821         select ISA
822         select ISA_DMA
823         select NEED_MACH_MEMORY_H
824         select PCI
825         select VIRT_TO_BUS
826         select ZONE_DMA
827         help
828           Support for the StrongARM based Digital DNARD machine, also known
829           as "Shark" (<http://www.shark-linux.de/shark.html>).
830
831 config ARCH_U300
832         bool "ST-Ericsson U300 Series"
833         depends on MMU
834         select ARCH_REQUIRE_GPIOLIB
835         select ARM_AMBA
836         select ARM_PATCH_PHYS_VIRT
837         select ARM_VIC
838         select CLKDEV_LOOKUP
839         select CLKSRC_MMIO
840         select COMMON_CLK
841         select CPU_ARM926T
842         select GENERIC_CLOCKEVENTS
843         select HAVE_TCM
844         select SPARSE_IRQ
845         help
846           Support for ST-Ericsson U300 series mobile platforms.
847
848 config ARCH_DAVINCI
849         bool "TI DaVinci"
850         select ARCH_HAS_HOLES_MEMORYMODEL
851         select ARCH_REQUIRE_GPIOLIB
852         select CLKDEV_LOOKUP
853         select GENERIC_ALLOCATOR
854         select GENERIC_CLOCKEVENTS
855         select GENERIC_IRQ_CHIP
856         select HAVE_IDE
857         select NEED_MACH_GPIO_H
858         select USE_OF
859         select ZONE_DMA
860         help
861           Support for TI's DaVinci platform.
862
863 config ARCH_OMAP1
864         bool "TI OMAP1"
865         depends on MMU
866         select ARCH_HAS_CPUFREQ
867         select ARCH_HAS_HOLES_MEMORYMODEL
868         select ARCH_OMAP
869         select ARCH_REQUIRE_GPIOLIB
870         select CLKDEV_LOOKUP
871         select CLKSRC_MMIO
872         select GENERIC_CLOCKEVENTS
873         select GENERIC_IRQ_CHIP
874         select HAVE_CLK
875         select HAVE_IDE
876         select IRQ_DOMAIN
877         select NEED_MACH_IO_H if PCCARD
878         select NEED_MACH_MEMORY_H
879         help
880           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
881
882 endchoice
883
884 menu "Multiple platform selection"
885         depends on ARCH_MULTIPLATFORM
886
887 comment "CPU Core family selection"
888
889 config ARCH_MULTI_V4
890         bool "ARMv4 based platforms (FA526, StrongARM)"
891         depends on !ARCH_MULTI_V6_V7
892         select ARCH_MULTI_V4_V5
893
894 config ARCH_MULTI_V4T
895         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
896         depends on !ARCH_MULTI_V6_V7
897         select ARCH_MULTI_V4_V5
898
899 config ARCH_MULTI_V5
900         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
901         depends on !ARCH_MULTI_V6_V7
902         select ARCH_MULTI_V4_V5
903
904 config ARCH_MULTI_V4_V5
905         bool
906
907 config ARCH_MULTI_V6
908         bool "ARMv6 based platforms (ARM11)"
909         select ARCH_MULTI_V6_V7
910         select CPU_V6
911
912 config ARCH_MULTI_V7
913         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
914         default y
915         select ARCH_MULTI_V6_V7
916         select CPU_V7
917
918 config ARCH_MULTI_V6_V7
919         bool
920
921 config ARCH_MULTI_CPU_AUTO
922         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
923         select ARCH_MULTI_V5
924
925 endmenu
926
927 #
928 # This is sorted alphabetically by mach-* pathname.  However, plat-*
929 # Kconfigs may be included either alphabetically (according to the
930 # plat- suffix) or along side the corresponding mach-* source.
931 #
932 source "arch/arm/mach-mvebu/Kconfig"
933
934 source "arch/arm/mach-at91/Kconfig"
935
936 source "arch/arm/mach-bcm/Kconfig"
937
938 source "arch/arm/mach-bcm2835/Kconfig"
939
940 source "arch/arm/mach-clps711x/Kconfig"
941
942 source "arch/arm/mach-cns3xxx/Kconfig"
943
944 source "arch/arm/mach-davinci/Kconfig"
945
946 source "arch/arm/mach-dove/Kconfig"
947
948 source "arch/arm/mach-ep93xx/Kconfig"
949
950 source "arch/arm/mach-footbridge/Kconfig"
951
952 source "arch/arm/mach-gemini/Kconfig"
953
954 source "arch/arm/mach-highbank/Kconfig"
955
956 source "arch/arm/mach-integrator/Kconfig"
957
958 source "arch/arm/mach-iop32x/Kconfig"
959
960 source "arch/arm/mach-iop33x/Kconfig"
961
962 source "arch/arm/mach-iop13xx/Kconfig"
963
964 source "arch/arm/mach-ixp4xx/Kconfig"
965
966 source "arch/arm/mach-kirkwood/Kconfig"
967
968 source "arch/arm/mach-ks8695/Kconfig"
969
970 source "arch/arm/mach-msm/Kconfig"
971
972 source "arch/arm/mach-mv78xx0/Kconfig"
973
974 source "arch/arm/mach-imx/Kconfig"
975
976 source "arch/arm/mach-mxs/Kconfig"
977
978 source "arch/arm/mach-netx/Kconfig"
979
980 source "arch/arm/mach-nomadik/Kconfig"
981
982 source "arch/arm/plat-omap/Kconfig"
983
984 source "arch/arm/mach-omap1/Kconfig"
985
986 source "arch/arm/mach-omap2/Kconfig"
987
988 source "arch/arm/mach-orion5x/Kconfig"
989
990 source "arch/arm/mach-picoxcell/Kconfig"
991
992 source "arch/arm/mach-pxa/Kconfig"
993 source "arch/arm/plat-pxa/Kconfig"
994
995 source "arch/arm/mach-mmp/Kconfig"
996
997 source "arch/arm/mach-realview/Kconfig"
998
999 source "arch/arm/mach-sa1100/Kconfig"
1000
1001 source "arch/arm/plat-samsung/Kconfig"
1002
1003 source "arch/arm/mach-socfpga/Kconfig"
1004
1005 source "arch/arm/mach-spear/Kconfig"
1006
1007 source "arch/arm/mach-s3c24xx/Kconfig"
1008
1009 if ARCH_S3C64XX
1010 source "arch/arm/mach-s3c64xx/Kconfig"
1011 endif
1012
1013 source "arch/arm/mach-s5p64x0/Kconfig"
1014
1015 source "arch/arm/mach-s5pc100/Kconfig"
1016
1017 source "arch/arm/mach-s5pv210/Kconfig"
1018
1019 source "arch/arm/mach-exynos/Kconfig"
1020
1021 source "arch/arm/mach-shmobile/Kconfig"
1022
1023 source "arch/arm/mach-sunxi/Kconfig"
1024
1025 source "arch/arm/mach-prima2/Kconfig"
1026
1027 source "arch/arm/mach-tegra/Kconfig"
1028
1029 source "arch/arm/mach-u300/Kconfig"
1030
1031 source "arch/arm/mach-ux500/Kconfig"
1032
1033 source "arch/arm/mach-versatile/Kconfig"
1034
1035 source "arch/arm/mach-vexpress/Kconfig"
1036 source "arch/arm/plat-versatile/Kconfig"
1037
1038 source "arch/arm/mach-virt/Kconfig"
1039
1040 source "arch/arm/mach-vt8500/Kconfig"
1041
1042 source "arch/arm/mach-w90x900/Kconfig"
1043
1044 source "arch/arm/mach-zynq/Kconfig"
1045
1046 # Definitions to make life easier
1047 config ARCH_ACORN
1048         bool
1049
1050 config PLAT_IOP
1051         bool
1052         select GENERIC_CLOCKEVENTS
1053
1054 config PLAT_ORION
1055         bool
1056         select CLKSRC_MMIO
1057         select COMMON_CLK
1058         select GENERIC_IRQ_CHIP
1059         select IRQ_DOMAIN
1060
1061 config PLAT_ORION_LEGACY
1062         bool
1063         select PLAT_ORION
1064
1065 config PLAT_PXA
1066         bool
1067
1068 config PLAT_VERSATILE
1069         bool
1070
1071 config ARM_TIMER_SP804
1072         bool
1073         select CLKSRC_MMIO
1074         select CLKSRC_OF if OF
1075
1076 source arch/arm/mm/Kconfig
1077
1078 config ARM_NR_BANKS
1079         int
1080         default 16 if ARCH_EP93XX
1081         default 8
1082
1083 config IWMMXT
1084         bool "Enable iWMMXt support" if !CPU_PJ4
1085         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1086         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1087         help
1088           Enable support for iWMMXt context switching at run time if
1089           running on a CPU that supports it.
1090
1091 config XSCALE_PMU
1092         bool
1093         depends on CPU_XSCALE
1094         default y
1095
1096 config MULTI_IRQ_HANDLER
1097         bool
1098         help
1099           Allow each machine to specify it's own IRQ handler at run time.
1100
1101 if !MMU
1102 source "arch/arm/Kconfig-nommu"
1103 endif
1104
1105 config PJ4B_ERRATA_4742
1106         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1107         depends on CPU_PJ4B && MACH_ARMADA_370
1108         default y
1109         help
1110           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1111           Event (WFE) IDLE states, a specific timing sensitivity exists between
1112           the retiring WFI/WFE instructions and the newly issued subsequent
1113           instructions.  This sensitivity can result in a CPU hang scenario.
1114           Workaround:
1115           The software must insert either a Data Synchronization Barrier (DSB)
1116           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1117           instruction
1118
1119 config ARM_ERRATA_326103
1120         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1121         depends on CPU_V6
1122         help
1123           Executing a SWP instruction to read-only memory does not set bit 11
1124           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1125           treat the access as a read, preventing a COW from occurring and
1126           causing the faulting task to livelock.
1127
1128 config ARM_ERRATA_411920
1129         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1130         depends on CPU_V6 || CPU_V6K
1131         help
1132           Invalidation of the Instruction Cache operation can
1133           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1134           It does not affect the MPCore. This option enables the ARM Ltd.
1135           recommended workaround.
1136
1137 config ARM_ERRATA_430973
1138         bool "ARM errata: Stale prediction on replaced interworking branch"
1139         depends on CPU_V7
1140         help
1141           This option enables the workaround for the 430973 Cortex-A8
1142           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1143           interworking branch is replaced with another code sequence at the
1144           same virtual address, whether due to self-modifying code or virtual
1145           to physical address re-mapping, Cortex-A8 does not recover from the
1146           stale interworking branch prediction. This results in Cortex-A8
1147           executing the new code sequence in the incorrect ARM or Thumb state.
1148           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1149           and also flushes the branch target cache at every context switch.
1150           Note that setting specific bits in the ACTLR register may not be
1151           available in non-secure mode.
1152
1153 config ARM_ERRATA_458693
1154         bool "ARM errata: Processor deadlock when a false hazard is created"
1155         depends on CPU_V7
1156         depends on !ARCH_MULTIPLATFORM
1157         help
1158           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1159           erratum. For very specific sequences of memory operations, it is
1160           possible for a hazard condition intended for a cache line to instead
1161           be incorrectly associated with a different cache line. This false
1162           hazard might then cause a processor deadlock. The workaround enables
1163           the L1 caching of the NEON accesses and disables the PLD instruction
1164           in the ACTLR register. Note that setting specific bits in the ACTLR
1165           register may not be available in non-secure mode.
1166
1167 config ARM_ERRATA_460075
1168         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1169         depends on CPU_V7
1170         depends on !ARCH_MULTIPLATFORM
1171         help
1172           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1173           erratum. Any asynchronous access to the L2 cache may encounter a
1174           situation in which recent store transactions to the L2 cache are lost
1175           and overwritten with stale memory contents from external memory. The
1176           workaround disables the write-allocate mode for the L2 cache via the
1177           ACTLR register. Note that setting specific bits in the ACTLR register
1178           may not be available in non-secure mode.
1179
1180 config ARM_ERRATA_742230
1181         bool "ARM errata: DMB operation may be faulty"
1182         depends on CPU_V7 && SMP
1183         depends on !ARCH_MULTIPLATFORM
1184         help
1185           This option enables the workaround for the 742230 Cortex-A9
1186           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1187           between two write operations may not ensure the correct visibility
1188           ordering of the two writes. This workaround sets a specific bit in
1189           the diagnostic register of the Cortex-A9 which causes the DMB
1190           instruction to behave as a DSB, ensuring the correct behaviour of
1191           the two writes.
1192
1193 config ARM_ERRATA_742231
1194         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1195         depends on CPU_V7 && SMP
1196         depends on !ARCH_MULTIPLATFORM
1197         help
1198           This option enables the workaround for the 742231 Cortex-A9
1199           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1200           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1201           accessing some data located in the same cache line, may get corrupted
1202           data due to bad handling of the address hazard when the line gets
1203           replaced from one of the CPUs at the same time as another CPU is
1204           accessing it. This workaround sets specific bits in the diagnostic
1205           register of the Cortex-A9 which reduces the linefill issuing
1206           capabilities of the processor.
1207
1208 config PL310_ERRATA_588369
1209         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1210         depends on CACHE_L2X0
1211         help
1212            The PL310 L2 cache controller implements three types of Clean &
1213            Invalidate maintenance operations: by Physical Address
1214            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1215            They are architecturally defined to behave as the execution of a
1216            clean operation followed immediately by an invalidate operation,
1217            both performing to the same memory location. This functionality
1218            is not correctly implemented in PL310 as clean lines are not
1219            invalidated as a result of these operations.
1220
1221 config ARM_ERRATA_643719
1222         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1223         depends on CPU_V7 && SMP
1224         help
1225           This option enables the workaround for the 643719 Cortex-A9 (prior to
1226           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1227           register returns zero when it should return one. The workaround
1228           corrects this value, ensuring cache maintenance operations which use
1229           it behave as intended and avoiding data corruption.
1230
1231 config ARM_ERRATA_720789
1232         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1233         depends on CPU_V7
1234         help
1235           This option enables the workaround for the 720789 Cortex-A9 (prior to
1236           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1237           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1238           As a consequence of this erratum, some TLB entries which should be
1239           invalidated are not, resulting in an incoherency in the system page
1240           tables. The workaround changes the TLB flushing routines to invalidate
1241           entries regardless of the ASID.
1242
1243 config PL310_ERRATA_727915
1244         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1245         depends on CACHE_L2X0
1246         help
1247           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1248           operation (offset 0x7FC). This operation runs in background so that
1249           PL310 can handle normal accesses while it is in progress. Under very
1250           rare circumstances, due to this erratum, write data can be lost when
1251           PL310 treats a cacheable write transaction during a Clean &
1252           Invalidate by Way operation.
1253
1254 config ARM_ERRATA_743622
1255         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1256         depends on CPU_V7
1257         depends on !ARCH_MULTIPLATFORM
1258         help
1259           This option enables the workaround for the 743622 Cortex-A9
1260           (r2p*) erratum. Under very rare conditions, a faulty
1261           optimisation in the Cortex-A9 Store Buffer may lead to data
1262           corruption. This workaround sets a specific bit in the diagnostic
1263           register of the Cortex-A9 which disables the Store Buffer
1264           optimisation, preventing the defect from occurring. This has no
1265           visible impact on the overall performance or power consumption of the
1266           processor.
1267
1268 config ARM_ERRATA_751472
1269         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1270         depends on CPU_V7
1271         depends on !ARCH_MULTIPLATFORM
1272         help
1273           This option enables the workaround for the 751472 Cortex-A9 (prior
1274           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1275           completion of a following broadcasted operation if the second
1276           operation is received by a CPU before the ICIALLUIS has completed,
1277           potentially leading to corrupted entries in the cache or TLB.
1278
1279 config PL310_ERRATA_753970
1280         bool "PL310 errata: cache sync operation may be faulty"
1281         depends on CACHE_PL310
1282         help
1283           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1284
1285           Under some condition the effect of cache sync operation on
1286           the store buffer still remains when the operation completes.
1287           This means that the store buffer is always asked to drain and
1288           this prevents it from merging any further writes. The workaround
1289           is to replace the normal offset of cache sync operation (0x730)
1290           by another offset targeting an unmapped PL310 register 0x740.
1291           This has the same effect as the cache sync operation: store buffer
1292           drain and waiting for all buffers empty.
1293
1294 config ARM_ERRATA_754322
1295         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1296         depends on CPU_V7
1297         help
1298           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1299           r3p*) erratum. A speculative memory access may cause a page table walk
1300           which starts prior to an ASID switch but completes afterwards. This
1301           can populate the micro-TLB with a stale entry which may be hit with
1302           the new ASID. This workaround places two dsb instructions in the mm
1303           switching code so that no page table walks can cross the ASID switch.
1304
1305 config ARM_ERRATA_754327
1306         bool "ARM errata: no automatic Store Buffer drain"
1307         depends on CPU_V7 && SMP
1308         help
1309           This option enables the workaround for the 754327 Cortex-A9 (prior to
1310           r2p0) erratum. The Store Buffer does not have any automatic draining
1311           mechanism and therefore a livelock may occur if an external agent
1312           continuously polls a memory location waiting to observe an update.
1313           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1314           written polling loops from denying visibility of updates to memory.
1315
1316 config ARM_ERRATA_364296
1317         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1318         depends on CPU_V6 && !SMP
1319         help
1320           This options enables the workaround for the 364296 ARM1136
1321           r0p2 erratum (possible cache data corruption with
1322           hit-under-miss enabled). It sets the undocumented bit 31 in
1323           the auxiliary control register and the FI bit in the control
1324           register, thus disabling hit-under-miss without putting the
1325           processor into full low interrupt latency mode. ARM11MPCore
1326           is not affected.
1327
1328 config ARM_ERRATA_764369
1329         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1330         depends on CPU_V7 && SMP
1331         help
1332           This option enables the workaround for erratum 764369
1333           affecting Cortex-A9 MPCore with two or more processors (all
1334           current revisions). Under certain timing circumstances, a data
1335           cache line maintenance operation by MVA targeting an Inner
1336           Shareable memory region may fail to proceed up to either the
1337           Point of Coherency or to the Point of Unification of the
1338           system. This workaround adds a DSB instruction before the
1339           relevant cache maintenance functions and sets a specific bit
1340           in the diagnostic control register of the SCU.
1341
1342 config PL310_ERRATA_769419
1343         bool "PL310 errata: no automatic Store Buffer drain"
1344         depends on CACHE_L2X0
1345         help
1346           On revisions of the PL310 prior to r3p2, the Store Buffer does
1347           not automatically drain. This can cause normal, non-cacheable
1348           writes to be retained when the memory system is idle, leading
1349           to suboptimal I/O performance for drivers using coherent DMA.
1350           This option adds a write barrier to the cpu_idle loop so that,
1351           on systems with an outer cache, the store buffer is drained
1352           explicitly.
1353
1354 config ARM_ERRATA_775420
1355        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1356        depends on CPU_V7
1357        help
1358          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1359          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1360          operation aborts with MMU exception, it might cause the processor
1361          to deadlock. This workaround puts DSB before executing ISB if
1362          an abort may occur on cache maintenance.
1363
1364 config ARM_ERRATA_798181
1365         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1366         depends on CPU_V7 && SMP
1367         help
1368           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1369           adequately shooting down all use of the old entries. This
1370           option enables the Linux kernel workaround for this erratum
1371           which sends an IPI to the CPUs that are running the same ASID
1372           as the one being invalidated.
1373
1374 endmenu
1375
1376 source "arch/arm/common/Kconfig"
1377
1378 menu "Bus support"
1379
1380 config ARM_AMBA
1381         bool
1382
1383 config ISA
1384         bool
1385         help
1386           Find out whether you have ISA slots on your motherboard.  ISA is the
1387           name of a bus system, i.e. the way the CPU talks to the other stuff
1388           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1389           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1390           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1391
1392 # Select ISA DMA controller support
1393 config ISA_DMA
1394         bool
1395         select ISA_DMA_API
1396
1397 # Select ISA DMA interface
1398 config ISA_DMA_API
1399         bool
1400
1401 config PCI
1402         bool "PCI support" if MIGHT_HAVE_PCI
1403         help
1404           Find out whether you have a PCI motherboard. PCI is the name of a
1405           bus system, i.e. the way the CPU talks to the other stuff inside
1406           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1407           VESA. If you have PCI, say Y, otherwise N.
1408
1409 config PCI_DOMAINS
1410         bool
1411         depends on PCI
1412
1413 config PCI_NANOENGINE
1414         bool "BSE nanoEngine PCI support"
1415         depends on SA1100_NANOENGINE
1416         help
1417           Enable PCI on the BSE nanoEngine board.
1418
1419 config PCI_SYSCALL
1420         def_bool PCI
1421
1422 # Select the host bridge type
1423 config PCI_HOST_VIA82C505
1424         bool
1425         depends on PCI && ARCH_SHARK
1426         default y
1427
1428 config PCI_HOST_ITE8152
1429         bool
1430         depends on PCI && MACH_ARMCORE
1431         default y
1432         select DMABOUNCE
1433
1434 source "drivers/pci/Kconfig"
1435
1436 source "drivers/pcmcia/Kconfig"
1437
1438 endmenu
1439
1440 menu "Kernel Features"
1441
1442 config HAVE_SMP
1443         bool
1444         help
1445           This option should be selected by machines which have an SMP-
1446           capable CPU.
1447
1448           The only effect of this option is to make the SMP-related
1449           options available to the user for configuration.
1450
1451 config SMP
1452         bool "Symmetric Multi-Processing"
1453         depends on CPU_V6K || CPU_V7
1454         depends on GENERIC_CLOCKEVENTS
1455         depends on HAVE_SMP
1456         depends on MMU
1457         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1458         select USE_GENERIC_SMP_HELPERS
1459         help
1460           This enables support for systems with more than one CPU. If you have
1461           a system with only one CPU, like most personal computers, say N. If
1462           you have a system with more than one CPU, say Y.
1463
1464           If you say N here, the kernel will run on single and multiprocessor
1465           machines, but will use only one CPU of a multiprocessor machine. If
1466           you say Y here, the kernel will run on many, but not all, single
1467           processor machines. On a single processor machine, the kernel will
1468           run faster if you say N here.
1469
1470           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1471           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1472           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1473
1474           If you don't know what to do here, say N.
1475
1476 config SMP_ON_UP
1477         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1478         depends on SMP && !XIP_KERNEL
1479         default y
1480         help
1481           SMP kernels contain instructions which fail on non-SMP processors.
1482           Enabling this option allows the kernel to modify itself to make
1483           these instructions safe.  Disabling it allows about 1K of space
1484           savings.
1485
1486           If you don't know what to do here, say Y.
1487
1488 config ARM_CPU_TOPOLOGY
1489         bool "Support cpu topology definition"
1490         depends on SMP && CPU_V7
1491         default y
1492         help
1493           Support ARM cpu topology definition. The MPIDR register defines
1494           affinity between processors which is then used to describe the cpu
1495           topology of an ARM System.
1496
1497 config SCHED_MC
1498         bool "Multi-core scheduler support"
1499         depends on ARM_CPU_TOPOLOGY
1500         help
1501           Multi-core scheduler support improves the CPU scheduler's decision
1502           making when dealing with multi-core CPU chips at a cost of slightly
1503           increased overhead in some places. If unsure say N here.
1504
1505 config SCHED_SMT
1506         bool "SMT scheduler support"
1507         depends on ARM_CPU_TOPOLOGY
1508         help
1509           Improves the CPU scheduler's decision making when dealing with
1510           MultiThreading at a cost of slightly increased overhead in some
1511           places. If unsure say N here.
1512
1513 config HAVE_ARM_SCU
1514         bool
1515         help
1516           This option enables support for the ARM system coherency unit
1517
1518 config HAVE_ARM_ARCH_TIMER
1519         bool "Architected timer support"
1520         depends on CPU_V7
1521         select ARM_ARCH_TIMER
1522         help
1523           This option enables support for the ARM architected timer
1524
1525 config HAVE_ARM_TWD
1526         bool
1527         depends on SMP
1528         help
1529           This options enables support for the ARM timer and watchdog unit
1530
1531 config MCPM
1532         bool "Multi-Cluster Power Management"
1533         depends on CPU_V7 && SMP
1534         help
1535           This option provides the common power management infrastructure
1536           for (multi-)cluster based systems, such as big.LITTLE based
1537           systems.
1538
1539 choice
1540         prompt "Memory split"
1541         default VMSPLIT_3G
1542         help
1543           Select the desired split between kernel and user memory.
1544
1545           If you are not absolutely sure what you are doing, leave this
1546           option alone!
1547
1548         config VMSPLIT_3G
1549                 bool "3G/1G user/kernel split"
1550         config VMSPLIT_2G
1551                 bool "2G/2G user/kernel split"
1552         config VMSPLIT_1G
1553                 bool "1G/3G user/kernel split"
1554 endchoice
1555
1556 config PAGE_OFFSET
1557         hex
1558         default 0x40000000 if VMSPLIT_1G
1559         default 0x80000000 if VMSPLIT_2G
1560         default 0xC0000000
1561
1562 config NR_CPUS
1563         int "Maximum number of CPUs (2-32)"
1564         range 2 32
1565         depends on SMP
1566         default "4"
1567
1568 config HOTPLUG_CPU
1569         bool "Support for hot-pluggable CPUs"
1570         depends on SMP && HOTPLUG
1571         help
1572           Say Y here to experiment with turning CPUs off and on.  CPUs
1573           can be controlled through /sys/devices/system/cpu.
1574
1575 config ARM_PSCI
1576         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1577         depends on CPU_V7
1578         help
1579           Say Y here if you want Linux to communicate with system firmware
1580           implementing the PSCI specification for CPU-centric power
1581           management operations described in ARM document number ARM DEN
1582           0022A ("Power State Coordination Interface System Software on
1583           ARM processors").
1584
1585 config LOCAL_TIMERS
1586         bool "Use local timer interrupts"
1587         depends on SMP
1588         default y
1589         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1590         help
1591           Enable support for local timers on SMP platforms, rather then the
1592           legacy IPI broadcast method.  Local timers allows the system
1593           accounting to be spread across the timer interval, preventing a
1594           "thundering herd" at every timer tick.
1595
1596 # The GPIO number here must be sorted by descending number. In case of
1597 # a multiplatform kernel, we just want the highest value required by the
1598 # selected platforms.
1599 config ARCH_NR_GPIO
1600         int
1601         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1602         default 512 if SOC_OMAP5
1603         default 392 if ARCH_U8500
1604         default 352 if ARCH_VT8500
1605         default 288 if ARCH_SUNXI
1606         default 264 if MACH_H4700
1607         default 0
1608         help
1609           Maximum number of GPIOs in the system.
1610
1611           If unsure, leave the default value.
1612
1613 source kernel/Kconfig.preempt
1614
1615 config HZ
1616         int
1617         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1618                 ARCH_S5PV210 || ARCH_EXYNOS4
1619         default AT91_TIMER_HZ if ARCH_AT91
1620         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1621         default 100
1622
1623 config SCHED_HRTICK
1624         def_bool HIGH_RES_TIMERS
1625
1626 config THUMB2_KERNEL
1627         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1628         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1629         default y if CPU_THUMBONLY
1630         select AEABI
1631         select ARM_ASM_UNIFIED
1632         select ARM_UNWIND
1633         help
1634           By enabling this option, the kernel will be compiled in
1635           Thumb-2 mode. A compiler/assembler that understand the unified
1636           ARM-Thumb syntax is needed.
1637
1638           If unsure, say N.
1639
1640 config THUMB2_AVOID_R_ARM_THM_JUMP11
1641         bool "Work around buggy Thumb-2 short branch relocations in gas"
1642         depends on THUMB2_KERNEL && MODULES
1643         default y
1644         help
1645           Various binutils versions can resolve Thumb-2 branches to
1646           locally-defined, preemptible global symbols as short-range "b.n"
1647           branch instructions.
1648
1649           This is a problem, because there's no guarantee the final
1650           destination of the symbol, or any candidate locations for a
1651           trampoline, are within range of the branch.  For this reason, the
1652           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1653           relocation in modules at all, and it makes little sense to add
1654           support.
1655
1656           The symptom is that the kernel fails with an "unsupported
1657           relocation" error when loading some modules.
1658
1659           Until fixed tools are available, passing
1660           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1661           code which hits this problem, at the cost of a bit of extra runtime
1662           stack usage in some cases.
1663
1664           The problem is described in more detail at:
1665               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1666
1667           Only Thumb-2 kernels are affected.
1668
1669           Unless you are sure your tools don't have this problem, say Y.
1670
1671 config ARM_ASM_UNIFIED
1672         bool
1673
1674 config AEABI
1675         bool "Use the ARM EABI to compile the kernel"
1676         help
1677           This option allows for the kernel to be compiled using the latest
1678           ARM ABI (aka EABI).  This is only useful if you are using a user
1679           space environment that is also compiled with EABI.
1680
1681           Since there are major incompatibilities between the legacy ABI and
1682           EABI, especially with regard to structure member alignment, this
1683           option also changes the kernel syscall calling convention to
1684           disambiguate both ABIs and allow for backward compatibility support
1685           (selected with CONFIG_OABI_COMPAT).
1686
1687           To use this you need GCC version 4.0.0 or later.
1688
1689 config OABI_COMPAT
1690         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1691         depends on AEABI && !THUMB2_KERNEL
1692         default y
1693         help
1694           This option preserves the old syscall interface along with the
1695           new (ARM EABI) one. It also provides a compatibility layer to
1696           intercept syscalls that have structure arguments which layout
1697           in memory differs between the legacy ABI and the new ARM EABI
1698           (only for non "thumb" binaries). This option adds a tiny
1699           overhead to all syscalls and produces a slightly larger kernel.
1700           If you know you'll be using only pure EABI user space then you
1701           can say N here. If this option is not selected and you attempt
1702           to execute a legacy ABI binary then the result will be
1703           UNPREDICTABLE (in fact it can be predicted that it won't work
1704           at all). If in doubt say Y.
1705
1706 config ARCH_HAS_HOLES_MEMORYMODEL
1707         bool
1708
1709 config ARCH_SPARSEMEM_ENABLE
1710         bool
1711
1712 config ARCH_SPARSEMEM_DEFAULT
1713         def_bool ARCH_SPARSEMEM_ENABLE
1714
1715 config ARCH_SELECT_MEMORY_MODEL
1716         def_bool ARCH_SPARSEMEM_ENABLE
1717
1718 config HAVE_ARCH_PFN_VALID
1719         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1720
1721 config HIGHMEM
1722         bool "High Memory Support"
1723         depends on MMU
1724         help
1725           The address space of ARM processors is only 4 Gigabytes large
1726           and it has to accommodate user address space, kernel address
1727           space as well as some memory mapped IO. That means that, if you
1728           have a large amount of physical memory and/or IO, not all of the
1729           memory can be "permanently mapped" by the kernel. The physical
1730           memory that is not permanently mapped is called "high memory".
1731
1732           Depending on the selected kernel/user memory split, minimum
1733           vmalloc space and actual amount of RAM, you may not need this
1734           option which should result in a slightly faster kernel.
1735
1736           If unsure, say n.
1737
1738 config HIGHPTE
1739         bool "Allocate 2nd-level pagetables from highmem"
1740         depends on HIGHMEM
1741
1742 config HW_PERF_EVENTS
1743         bool "Enable hardware performance counter support for perf events"
1744         depends on PERF_EVENTS
1745         default y
1746         help
1747           Enable hardware performance counter support for perf events. If
1748           disabled, perf events will use software events only.
1749
1750 source "mm/Kconfig"
1751
1752 config FORCE_MAX_ZONEORDER
1753         int "Maximum zone order" if ARCH_SHMOBILE
1754         range 11 64 if ARCH_SHMOBILE
1755         default "12" if SOC_AM33XX
1756         default "9" if SA1111
1757         default "11"
1758         help
1759           The kernel memory allocator divides physically contiguous memory
1760           blocks into "zones", where each zone is a power of two number of
1761           pages.  This option selects the largest power of two that the kernel
1762           keeps in the memory allocator.  If you need to allocate very large
1763           blocks of physically contiguous memory, then you may need to
1764           increase this value.
1765
1766           This config option is actually maximum order plus one. For example,
1767           a value of 11 means that the largest free memory block is 2^10 pages.
1768
1769 config ALIGNMENT_TRAP
1770         bool
1771         depends on CPU_CP15_MMU
1772         default y if !ARCH_EBSA110
1773         select HAVE_PROC_CPU if PROC_FS
1774         help
1775           ARM processors cannot fetch/store information which is not
1776           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1777           address divisible by 4. On 32-bit ARM processors, these non-aligned
1778           fetch/store instructions will be emulated in software if you say
1779           here, which has a severe performance impact. This is necessary for
1780           correct operation of some network protocols. With an IP-only
1781           configuration it is safe to say N, otherwise say Y.
1782
1783 config UACCESS_WITH_MEMCPY
1784         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1785         depends on MMU
1786         default y if CPU_FEROCEON
1787         help
1788           Implement faster copy_to_user and clear_user methods for CPU
1789           cores where a 8-word STM instruction give significantly higher
1790           memory write throughput than a sequence of individual 32bit stores.
1791
1792           A possible side effect is a slight increase in scheduling latency
1793           between threads sharing the same address space if they invoke
1794           such copy operations with large buffers.
1795
1796           However, if the CPU data cache is using a write-allocate mode,
1797           this option is unlikely to provide any performance gain.
1798
1799 config SECCOMP
1800         bool
1801         prompt "Enable seccomp to safely compute untrusted bytecode"
1802         ---help---
1803           This kernel feature is useful for number crunching applications
1804           that may need to compute untrusted bytecode during their
1805           execution. By using pipes or other transports made available to
1806           the process as file descriptors supporting the read/write
1807           syscalls, it's possible to isolate those applications in
1808           their own address space using seccomp. Once seccomp is
1809           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1810           and the task is only allowed to execute a few safe syscalls
1811           defined by each seccomp mode.
1812
1813 config CC_STACKPROTECTOR
1814         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1815         help
1816           This option turns on the -fstack-protector GCC feature. This
1817           feature puts, at the beginning of functions, a canary value on
1818           the stack just before the return address, and validates
1819           the value just before actually returning.  Stack based buffer
1820           overflows (that need to overwrite this return address) now also
1821           overwrite the canary, which gets detected and the attack is then
1822           neutralized via a kernel panic.
1823           This feature requires gcc version 4.2 or above.
1824
1825 config XEN_DOM0
1826         def_bool y
1827         depends on XEN
1828
1829 config XEN
1830         bool "Xen guest support on ARM (EXPERIMENTAL)"
1831         depends on ARM && AEABI && OF
1832         depends on CPU_V7 && !CPU_V6
1833         depends on !GENERIC_ATOMIC64
1834         select ARM_PSCI
1835         help
1836           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1837
1838 endmenu
1839
1840 menu "Boot options"
1841
1842 config USE_OF
1843         bool "Flattened Device Tree support"
1844         select IRQ_DOMAIN
1845         select OF
1846         select OF_EARLY_FLATTREE
1847         help
1848           Include support for flattened device tree machine descriptions.
1849
1850 config ATAGS
1851         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1852         default y
1853         help
1854           This is the traditional way of passing data to the kernel at boot
1855           time. If you are solely relying on the flattened device tree (or
1856           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1857           to remove ATAGS support from your kernel binary.  If unsure,
1858           leave this to y.
1859
1860 config DEPRECATED_PARAM_STRUCT
1861         bool "Provide old way to pass kernel parameters"
1862         depends on ATAGS
1863         help
1864           This was deprecated in 2001 and announced to live on for 5 years.
1865           Some old boot loaders still use this way.
1866
1867 # Compressed boot loader in ROM.  Yes, we really want to ask about
1868 # TEXT and BSS so we preserve their values in the config files.
1869 config ZBOOT_ROM_TEXT
1870         hex "Compressed ROM boot loader base address"
1871         default "0"
1872         help
1873           The physical address at which the ROM-able zImage is to be
1874           placed in the target.  Platforms which normally make use of
1875           ROM-able zImage formats normally set this to a suitable
1876           value in their defconfig file.
1877
1878           If ZBOOT_ROM is not enabled, this has no effect.
1879
1880 config ZBOOT_ROM_BSS
1881         hex "Compressed ROM boot loader BSS address"
1882         default "0"
1883         help
1884           The base address of an area of read/write memory in the target
1885           for the ROM-able zImage which must be available while the
1886           decompressor is running. It must be large enough to hold the
1887           entire decompressed kernel plus an additional 128 KiB.
1888           Platforms which normally make use of ROM-able zImage formats
1889           normally set this to a suitable value in their defconfig file.
1890
1891           If ZBOOT_ROM is not enabled, this has no effect.
1892
1893 config ZBOOT_ROM
1894         bool "Compressed boot loader in ROM/flash"
1895         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1896         help
1897           Say Y here if you intend to execute your compressed kernel image
1898           (zImage) directly from ROM or flash.  If unsure, say N.
1899
1900 choice
1901         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1902         depends on ZBOOT_ROM && ARCH_SH7372
1903         default ZBOOT_ROM_NONE
1904         help
1905           Include experimental SD/MMC loading code in the ROM-able zImage.
1906           With this enabled it is possible to write the ROM-able zImage
1907           kernel image to an MMC or SD card and boot the kernel straight
1908           from the reset vector. At reset the processor Mask ROM will load
1909           the first part of the ROM-able zImage which in turn loads the
1910           rest the kernel image to RAM.
1911
1912 config ZBOOT_ROM_NONE
1913         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1914         help
1915           Do not load image from SD or MMC
1916
1917 config ZBOOT_ROM_MMCIF
1918         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1919         help
1920           Load image from MMCIF hardware block.
1921
1922 config ZBOOT_ROM_SH_MOBILE_SDHI
1923         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1924         help
1925           Load image from SDHI hardware block
1926
1927 endchoice
1928
1929 config ARM_APPENDED_DTB
1930         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1931         depends on OF && !ZBOOT_ROM
1932         help
1933           With this option, the boot code will look for a device tree binary
1934           (DTB) appended to zImage
1935           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1936
1937           This is meant as a backward compatibility convenience for those
1938           systems with a bootloader that can't be upgraded to accommodate
1939           the documented boot protocol using a device tree.
1940
1941           Beware that there is very little in terms of protection against
1942           this option being confused by leftover garbage in memory that might
1943           look like a DTB header after a reboot if no actual DTB is appended
1944           to zImage.  Do not leave this option active in a production kernel
1945           if you don't intend to always append a DTB.  Proper passing of the
1946           location into r2 of a bootloader provided DTB is always preferable
1947           to this option.
1948
1949 config ARM_ATAG_DTB_COMPAT
1950         bool "Supplement the appended DTB with traditional ATAG information"
1951         depends on ARM_APPENDED_DTB
1952         help
1953           Some old bootloaders can't be updated to a DTB capable one, yet
1954           they provide ATAGs with memory configuration, the ramdisk address,
1955           the kernel cmdline string, etc.  Such information is dynamically
1956           provided by the bootloader and can't always be stored in a static
1957           DTB.  To allow a device tree enabled kernel to be used with such
1958           bootloaders, this option allows zImage to extract the information
1959           from the ATAG list and store it at run time into the appended DTB.
1960
1961 choice
1962         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1963         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1964
1965 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1966         bool "Use bootloader kernel arguments if available"
1967         help
1968           Uses the command-line options passed by the boot loader instead of
1969           the device tree bootargs property. If the boot loader doesn't provide
1970           any, the device tree bootargs property will be used.
1971
1972 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1973         bool "Extend with bootloader kernel arguments"
1974         help
1975           The command-line arguments provided by the boot loader will be
1976           appended to the the device tree bootargs property.
1977
1978 endchoice
1979
1980 config CMDLINE
1981         string "Default kernel command string"
1982         default ""
1983         help
1984           On some architectures (EBSA110 and CATS), there is currently no way
1985           for the boot loader to pass arguments to the kernel. For these
1986           architectures, you should supply some command-line options at build
1987           time by entering them here. As a minimum, you should specify the
1988           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1989
1990 choice
1991         prompt "Kernel command line type" if CMDLINE != ""
1992         default CMDLINE_FROM_BOOTLOADER
1993         depends on ATAGS
1994
1995 config CMDLINE_FROM_BOOTLOADER
1996         bool "Use bootloader kernel arguments if available"
1997         help
1998           Uses the command-line options passed by the boot loader. If
1999           the boot loader doesn't provide any, the default kernel command
2000           string provided in CMDLINE will be used.
2001
2002 config CMDLINE_EXTEND
2003         bool "Extend bootloader kernel arguments"
2004         help
2005           The command-line arguments provided by the boot loader will be
2006           appended to the default kernel command string.
2007
2008 config CMDLINE_FORCE
2009         bool "Always use the default kernel command string"
2010         help
2011           Always use the default kernel command string, even if the boot
2012           loader passes other arguments to the kernel.
2013           This is useful if you cannot or don't want to change the
2014           command-line options your boot loader passes to the kernel.
2015 endchoice
2016
2017 config XIP_KERNEL
2018         bool "Kernel Execute-In-Place from ROM"
2019         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2020         help
2021           Execute-In-Place allows the kernel to run from non-volatile storage
2022           directly addressable by the CPU, such as NOR flash. This saves RAM
2023           space since the text section of the kernel is not loaded from flash
2024           to RAM.  Read-write sections, such as the data section and stack,
2025           are still copied to RAM.  The XIP kernel is not compressed since
2026           it has to run directly from flash, so it will take more space to
2027           store it.  The flash address used to link the kernel object files,
2028           and for storing it, is configuration dependent. Therefore, if you
2029           say Y here, you must know the proper physical address where to
2030           store the kernel image depending on your own flash memory usage.
2031
2032           Also note that the make target becomes "make xipImage" rather than
2033           "make zImage" or "make Image".  The final kernel binary to put in
2034           ROM memory will be arch/arm/boot/xipImage.
2035
2036           If unsure, say N.
2037
2038 config XIP_PHYS_ADDR
2039         hex "XIP Kernel Physical Location"
2040         depends on XIP_KERNEL
2041         default "0x00080000"
2042         help
2043           This is the physical address in your flash memory the kernel will
2044           be linked for and stored to.  This address is dependent on your
2045           own flash usage.
2046
2047 config KEXEC
2048         bool "Kexec system call (EXPERIMENTAL)"
2049         depends on (!SMP || PM_SLEEP_SMP)
2050         help
2051           kexec is a system call that implements the ability to shutdown your
2052           current kernel, and to start another kernel.  It is like a reboot
2053           but it is independent of the system firmware.   And like a reboot
2054           you can start any kernel with it, not just Linux.
2055
2056           It is an ongoing process to be certain the hardware in a machine
2057           is properly shutdown, so do not be surprised if this code does not
2058           initially work for you.  It may help to enable device hotplugging
2059           support.
2060
2061 config ATAGS_PROC
2062         bool "Export atags in procfs"
2063         depends on ATAGS && KEXEC
2064         default y
2065         help
2066           Should the atags used to boot the kernel be exported in an "atags"
2067           file in procfs. Useful with kexec.
2068
2069 config CRASH_DUMP
2070         bool "Build kdump crash kernel (EXPERIMENTAL)"
2071         help
2072           Generate crash dump after being started by kexec. This should
2073           be normally only set in special crash dump kernels which are
2074           loaded in the main kernel with kexec-tools into a specially
2075           reserved region and then later executed after a crash by
2076           kdump/kexec. The crash dump kernel must be compiled to a
2077           memory address not used by the main kernel
2078
2079           For more details see Documentation/kdump/kdump.txt
2080
2081 config AUTO_ZRELADDR
2082         bool "Auto calculation of the decompressed kernel image address"
2083         depends on !ZBOOT_ROM && !ARCH_U300
2084         help
2085           ZRELADDR is the physical address where the decompressed kernel
2086           image will be placed. If AUTO_ZRELADDR is selected, the address
2087           will be determined at run-time by masking the current IP with
2088           0xf8000000. This assumes the zImage being placed in the first 128MB
2089           from start of memory.
2090
2091 endmenu
2092
2093 menu "CPU Power Management"
2094
2095 if ARCH_HAS_CPUFREQ
2096 source "drivers/cpufreq/Kconfig"
2097
2098 config CPU_FREQ_S3C
2099         bool
2100         help
2101           Internal configuration node for common cpufreq on Samsung SoC
2102
2103 config CPU_FREQ_S3C24XX
2104         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2105         depends on ARCH_S3C24XX && CPU_FREQ
2106         select CPU_FREQ_S3C
2107         help
2108           This enables the CPUfreq driver for the Samsung S3C24XX family
2109           of CPUs.
2110
2111           For details, take a look at <file:Documentation/cpu-freq>.
2112
2113           If in doubt, say N.
2114
2115 config CPU_FREQ_S3C24XX_PLL
2116         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2117         depends on CPU_FREQ_S3C24XX
2118         help
2119           Compile in support for changing the PLL frequency from the
2120           S3C24XX series CPUfreq driver. The PLL takes time to settle
2121           after a frequency change, so by default it is not enabled.
2122
2123           This also means that the PLL tables for the selected CPU(s) will
2124           be built which may increase the size of the kernel image.
2125
2126 config CPU_FREQ_S3C24XX_DEBUG
2127         bool "Debug CPUfreq Samsung driver core"
2128         depends on CPU_FREQ_S3C24XX
2129         help
2130           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2131
2132 config CPU_FREQ_S3C24XX_IODEBUG
2133         bool "Debug CPUfreq Samsung driver IO timing"
2134         depends on CPU_FREQ_S3C24XX
2135         help
2136           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2137
2138 config CPU_FREQ_S3C24XX_DEBUGFS
2139         bool "Export debugfs for CPUFreq"
2140         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2141         help
2142           Export status information via debugfs.
2143
2144 endif
2145
2146 source "drivers/cpuidle/Kconfig"
2147
2148 endmenu
2149
2150 menu "Floating point emulation"
2151
2152 comment "At least one emulation must be selected"
2153
2154 config FPE_NWFPE
2155         bool "NWFPE math emulation"
2156         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2157         ---help---
2158           Say Y to include the NWFPE floating point emulator in the kernel.
2159           This is necessary to run most binaries. Linux does not currently
2160           support floating point hardware so you need to say Y here even if
2161           your machine has an FPA or floating point co-processor podule.
2162
2163           You may say N here if you are going to load the Acorn FPEmulator
2164           early in the bootup.
2165
2166 config FPE_NWFPE_XP
2167         bool "Support extended precision"
2168         depends on FPE_NWFPE
2169         help
2170           Say Y to include 80-bit support in the kernel floating-point
2171           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2172           Note that gcc does not generate 80-bit operations by default,
2173           so in most cases this option only enlarges the size of the
2174           floating point emulator without any good reason.
2175
2176           You almost surely want to say N here.
2177
2178 config FPE_FASTFPE
2179         bool "FastFPE math emulation (EXPERIMENTAL)"
2180         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2181         ---help---
2182           Say Y here to include the FAST floating point emulator in the kernel.
2183           This is an experimental much faster emulator which now also has full
2184           precision for the mantissa.  It does not support any exceptions.
2185           It is very simple, and approximately 3-6 times faster than NWFPE.
2186
2187           It should be sufficient for most programs.  It may be not suitable
2188           for scientific calculations, but you have to check this for yourself.
2189           If you do not feel you need a faster FP emulation you should better
2190           choose NWFPE.
2191
2192 config VFP
2193         bool "VFP-format floating point maths"
2194         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2195         help
2196           Say Y to include VFP support code in the kernel. This is needed
2197           if your hardware includes a VFP unit.
2198
2199           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2200           release notes and additional status information.
2201
2202           Say N if your target does not have VFP hardware.
2203
2204 config VFPv3
2205         bool
2206         depends on VFP
2207         default y if CPU_V7
2208
2209 config NEON
2210         bool "Advanced SIMD (NEON) Extension support"
2211         depends on VFPv3 && CPU_V7
2212         help
2213           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2214           Extension.
2215
2216 endmenu
2217
2218 menu "Userspace binary formats"
2219
2220 source "fs/Kconfig.binfmt"
2221
2222 config ARTHUR
2223         tristate "RISC OS personality"
2224         depends on !AEABI
2225         help
2226           Say Y here to include the kernel code necessary if you want to run
2227           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2228           experimental; if this sounds frightening, say N and sleep in peace.
2229           You can also say M here to compile this support as a module (which
2230           will be called arthur).
2231
2232 endmenu
2233
2234 menu "Power management options"
2235
2236 source "kernel/power/Kconfig"
2237
2238 config ARCH_SUSPEND_POSSIBLE
2239         depends on !ARCH_S5PC100
2240         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2241                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2242         def_bool y
2243
2244 config ARM_CPU_SUSPEND
2245         def_bool PM_SLEEP
2246
2247 endmenu
2248
2249 source "net/Kconfig"
2250
2251 source "drivers/Kconfig"
2252
2253 source "fs/Kconfig"
2254
2255 source "arch/arm/Kconfig.debug"
2256
2257 source "security/Kconfig"
2258
2259 source "crypto/Kconfig"
2260
2261 source "lib/Kconfig"
2262
2263 source "arch/arm/kvm/Kconfig"